TWI691033B - 新穎的貫穿矽觸點結構及其形成方法 - Google Patents

新穎的貫穿矽觸點結構及其形成方法 Download PDF

Info

Publication number
TWI691033B
TWI691033B TW108111141A TW108111141A TWI691033B TW I691033 B TWI691033 B TW I691033B TW 108111141 A TW108111141 A TW 108111141A TW 108111141 A TW108111141 A TW 108111141A TW I691033 B TWI691033 B TW I691033B
Authority
TW
Taiwan
Prior art keywords
dielectric layer
substrate
tsc
holes
layer
Prior art date
Application number
TW108111141A
Other languages
English (en)
Other versions
TW202032740A (zh
Inventor
陳亮
劉威
韶複 鞠
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Application granted granted Critical
Publication of TWI691033B publication Critical patent/TWI691033B/zh
Publication of TW202032740A publication Critical patent/TW202032740A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/0345Physical vapour deposition [PVD], e.g. evaporation, or sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/03452Chemical vapour deposition [CVD], e.g. laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/036Manufacturing methods by patterning a pre-deposited material
    • H01L2224/0361Physical or chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/036Manufacturing methods by patterning a pre-deposited material
    • H01L2224/03618Manufacturing methods by patterning a pre-deposited material with selective exposure, development and removal of a photosensitive material, e.g. of a photosensitive conductive resin
    • H01L2224/0362Photolithography
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)

Abstract

在TSC結構中,在基底的第一主表面之上形成第一介電層。所述基底包括相對的第二主表面。在所述第一介電層和所述基底中形成TSC,使得所述TSC穿過所述第一介電層並且延伸至所述基底中。在所述第一介電層之上形成與所述TSC電耦合的導電板。在基底中形成隔離溝槽,以包圍所述導電板並且與導電板隔開。在基底的第二主表面上形成第二介電層。在所述第二介電層中形成延伸至所述基底中並且連接至所述TSC的複數個第一通孔。在所述第二介電層中形成延伸至所述基底中,但是不連接至所述TSC的複數個第二通孔。

Description

新穎的貫穿矽觸點結構及其形成方法
本發明關於一種新穎的貫穿矽觸點(TSC)結構及其形成方法。
貫穿矽觸點(TSC)被廣泛應用於半導體工業。TSC是一種完全穿過矽晶圓或裸晶的豎直電連接。TSC技術在創建3D封裝和3D積體電路方面很重要。TSC透過顯著降低多晶片電子電路的複雜度和總體尺寸的內部佈線來提供豎直對準電子元件的互連。與傳統封裝技術相比,TSC技術提供更高的互連和元件密度以及更短的連接長度。
相關TSC結構包括穿過基底的TSC開口、沿TSC開口的側壁形成的阻障層以及在TSC開口中填充的導電材料。隨著積體電路中的半導體元件的臨界尺寸縮小以實現更高的元件密度和更快的操作速度,由相關TSC結構引入的RC延遲將變為主要問題。
本發明的原理有關於一種新穎的TSC結構,所述TSC結構具有穿過基底的複數個貫穿矽觸點(TSC)。所述TSC結構引入了與複數個TSC和基底電耦合的一個或複數個通孔,以降低/消除TSC和基底之間的電位差。電位差的降低/ 消除又會降低或者消除形成於TSC和基底之間的寄生電容。此外,隔離溝槽被引入所述TSC結構中,其將所述TSC結構與相鄰電子部件隔開,以防止在所述TSC結構與相鄰電子部件之間發生電氣干擾。
貫穿矽觸點(TSC)技術被廣泛應用於半導體記憶體行業。例如,由於3D NAND技術向高密度和高容量轉移,尤其是從64L架構向128L架構轉移,因而元件的數量,金屬線的數量顯著提高,尤其是周邊電路。所增加的周邊電路需要更大的晶片面積,這降低了NAND位元密度。解決方案之一是分別製造包括儲存單元的陣列電路晶圓和包括控制電路的周邊電路晶圓。接下來,可以引入貫穿矽觸點(TSC)結構,從而使陣列電路晶圓與周邊電路晶圓電連接。然而,發現相關TSC結構具有由於TSC結構的寄生電容導致的RC延遲問題。因此,需要新型TSC結構來滿足先進的技術要求。
在本公開當中,介紹了一種新穎的TSC結構。根據本公開的一個方面,提供了一種積體電路晶片。所述積體電路晶片包括具有相對的第一主表面和第二主表面的基底、形成於所述基底的所述第二主表面的第一位置處的複數個電晶體以及形成於所述基底的第二位置處的鍵合焊墊結構。所述鍵合焊墊結構包括形成於所述基底的第一主表面之上的第一介電層、形成於所述第一介電層和所述基底中從而穿過所述第一介電層並且延伸到所述基底中的貫穿矽觸點(TSC)。所述鍵合焊墊結構進一步包括形成於所述第一介電層之上並且與所述TSC電耦合的導電板。所述鍵合焊墊結構具有形成於所述第一介電層和基底中的隔離溝槽。所述隔離溝槽同心包圍所述導電板並且延伸穿過所述第一介電層以及所述基底的第一主表面和第二主表面。所述隔離溝槽和導電板透過所述第一介電層相互隔開。所述鍵合焊墊結構進一步具有形成於所述基底的所述第二主表面上的第二介電層。第一通孔形成於所述第二介電層中,其連接至所述TSC。第二通孔形成於所述第二介電層中,其穿過所述第二主表面延伸到所述基底 中,但不連接至所述TSC。
在一些實施例中,所述鍵合焊墊結構進一步包括形成於所述第二介電層之上的金屬線,並且所述金屬線連接至所述第一通孔和第二通孔。
在一些實施例中,所述TSC進一步包括形成於所述第一介電層和基底中的接觸區。所述接觸區具有側面部分和露出所述第一通孔的底部部分。沿接觸區的側面部分形成阻障層,並且沿所述阻障層形成導電層。所述導電層設置在所述接觸區中並且與所述第一通孔連接。
在一些實施例中,所述貫穿矽觸點(TSC)形成於所述第一介電層和所述基底中,使得所述TSC延伸穿過所述第一介電層以及所述基底的第一主表面和第二主表面。
根據本公開的另一方面,提供了一種用於製造所述鍵合焊墊結構的方法。在所公開的方法中,在所述基底的頂表面之上形成頂部介電層。所述基底具有相對的第一主表面和第二主表面,並且複數個通孔形成於所述頂部介電層中並且延伸到所述基底中。所述複數個通孔相互電耦合。在所述基底的底表面上形成底部介電層。接下來在所述底部介電層和基底中形成隔離開口和複數個接觸開口。所述隔離開口穿過所述底部介電層並且從所述基底的底表面延伸到頂表面。所述複數個接觸開口中的每者具有側面部分和露出形成於所述頂部介電層中的相應通孔的底部部分。之後,利用絕緣材料填充所述隔離開口,以形成隔離溝槽。進一步利用導電層填充所述複數個接觸開口,以形成複數個貫穿矽觸點(TSC)。所述導電層與透過所述複數個接觸開口中的每者露出的相應通孔直接接觸。在所述底部介電層之上形成導電板。所述導電板與所述複數個貫穿矽觸點直接接觸。所述導電板進一步被所述隔離溝槽同心包圍,並且透過所述底部介電層與所述隔離溝槽隔開。
在一些實施例中,在所公開的方法當中,在所述基底的底表面上形 成底部介電層進一步包括從所述底表面去除所述基底的底部部分,並且在所述基底的底表面上形成底部介電層。
根據本公開的又一方面,提供了一種半導體元件。所述半導體元件包括具有相對的頂表面和底表面的基底。在所述基底的頂表面中形成儲存單元區,並且形成與所述儲存單元區相鄰的貫穿矽觸點(TSC)結構。所述TSC結構包括形成於所述基底的底表面之上的底部介電層、形成於所述底部介電層和所述基底中的貫穿矽觸點(TSC)。所述TSC穿過所述底部介電層並延伸到所述基底中。所述TSC結構進一步包括形成於所述底部介電層之上的鍵合板,所述鍵合板與所述TSC電連接。所述TSC結構進一步包括形成於所述底部介電層和基底中的隔離溝槽。所述隔離溝槽同心包圍所述鍵合板,穿過所述底部介電層並且從所述基底的頂表面延伸至底表面。所述隔離溝槽和鍵合板透過所述底部介電層隔開。在所述TSC結構中,在所述基底的頂表面上形成頂部介電層,在所述頂部介電層中形成連接至所述TSC的第一通孔,並且在所述頂部介電層中形成第二通孔。所述第二通孔穿過所述頂表面延伸至所述基底中並且不與所述TSC連接。
在一些實施例中,所述儲存單元區可以包括複數個DRAM儲存單元、複數個NAND儲存單元、複數個三維NAND儲存單元、複數個相變儲存單元或者複數個磁阻隨機存取記憶體(MRAM)單元。
根據本公開,提供了一種新穎的貫穿矽觸點(TSC)結構。所述TSC結構包括形成於基底的底表面之上的底部介電層、形成於所述基底的頂表面之上的頂部介電層、穿過所述底部介電層並且延伸至所述基底中的複數個貫穿矽觸點(TSC)以及形成於所述頂部介電層中並且穿過所述頂表面延伸至所述基底中的複數個通孔。所述TSC電連接至導電焊墊,並且所述通孔電連接至金屬線並相互電耦合。在所公開的TSC結構中,複數個第一通孔連接至所述TSC,複數個第二通孔與所述基底電耦合並且不連接至所述TSC中的任何TSC。因此,本文所 公開的TSC結構引入了與複數個TSC和基底電耦合的一個或複數個通孔(例如,所述複數個第二通孔),以降低/消除TSC和基底之間的電位差。電位差的降低/消除又會降低或者消除形成於TSC和基底之間的寄生電容。此外,向所述TSC結構中引入了隔離溝槽,其將所述TSC結構與相鄰電子部件隔開,以防止在所述TSC結構與相鄰電子部件之間發生電氣干擾。
100、200、100’:TSC結構
102、202:基底
102a、114a:頂表面
102b:底表面
104:隔離溝槽
106、206:導電板
108:底部介電層
110a-110d、210a-210h:阻障層
112a-112d、212a-212h:導電層
114:頂部介電層
116、216:金屬線
118a-118h、218a-218h:通孔
120a、120b、120c、120d:TSC開口
122:溝槽開口
124:絕緣材料
126A、126B、126C、126D、226A-226H:TSC
300:積體電路晶片
302:儲存單元區
304:晶片邊界
S300:過程
S302、S304、S306、S308、S310、S312、S314、S316:步驟
D1:頂部CD
D2:底部CD
T1:高度
透過結合圖式閱讀下述詳細描述,本發明的各個方面將得到最好的理解。應當指出,根據本行業的慣例,各種特徵並非是按比例繪製的。實際上,為了討論的清楚起見,可以任意增大或者縮小各種特徵的尺寸。
第1A圖是根據本公開的示例性實施例的貫穿矽觸點(TSC)結構的截面圖。
第1B圖是根據本公開的示例性實施例的TSC結構的俯視圖。
第2圖是根據本公開的示例性實施例的相關貫穿矽觸點(TSC)結構的截面圖。
第3圖到第10B圖是根據本公開的示例性實施例的製造TSC結構的各種中間步驟的截面圖和俯視圖。
第11A圖是根據本公開的示例性實施例的替代TSC結構的截面圖。
第11B圖是根據本公開的示例性實施例的替代TSC結構的俯視圖。
第12圖是根據本公開的示例性實施例的積體電路晶片。
第13圖是根據本公開的示例性實施例的用於製造TSC結構的過程的流程圖。
下文的公開內容提供了用於實施所提供的主題的不同特徵的很多不 同實施例或示例。下文描述了部件和佈置的具體示例以簡化本公開。當然,這些只是示例,並非意在構成限制。例如,下文的描述當中出現的在第二特徵上或之上形成第一特徵可以包括所述第一特徵和第二特徵是所形成的可以直接接觸的特徵的實施例,還可以包括可以在所述第一特徵和第二特徵之間形成額外的特徵從而使得所述第一特徵和第二特徵可以不直接接觸的實施例。此外,本公開可以在各個示例中重複數位和/或字母。這種重複的目的是為了簡化和清楚的目的,其本身並不指示所討論的各種實施例和/或配置之間的關係。
此外,文中為了便於說明可以採用空間相對術語,例如,“下面”、“之下”、“下方”、“之上”、“上方”等,以描述一個元件或特徵與其他元件或特徵的如圖所示的關係。空間相對術語意在包含除了圖式所示的取向之外的處於使用或操作中的裝置的不同取向。所述設備可以具有其他取向(旋轉90度或者處於其他取向上),並照樣相應地解釋文中採用的空間相對描述詞。
第1A圖是貫穿矽觸點(TSC)結構100的截面圖,第1B圖是TSC結構100的俯視圖,其中,第1A圖的TSC結構100的截面圖是從與第1B圖中包含A-A’線的豎直平面相同的平面獲得的。第1B圖中的虛線表示透視圖。
TSC結構100可以具有基底102。基底102具有底表面(或第一主表面)102b和頂表面(或第二主表面)102a。TSC結構100可以具有形成於底表面102b上的底部介電層108。在實施例中,底部介電層108可以由SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN、AlO、AlON、ZrO或高K材料製成。底部介電層108可以具有處於1um到2um的範圍內的厚度。
在底部介電層108和基底102中形成複數個貫穿矽觸點(TSC)126A-126D。例如,在第1A/1B圖中包括四個TSC 126A-126D。然而,所示出的四個TSC只是一個示例,本發明不限於這一數量。TSC 126A-126D穿過底部介電層108並且穿過底表面102b延伸至基底102中。在一些實施例中,TSC 126A-126D 穿過底部介電層108並且從基底102的底表面102b延伸至頂表面102a。
所述TSC可以具有圓的柱狀形狀,其具有處於300nm到400nm的範圍內的臨界尺寸(CD)以及處於3um到4um的範圍內的高度。但是,本公開不限於此,可以將所述TSC形成為具有方形的柱狀形狀、橢圓形的柱狀形狀或者其他適當形狀,具體取決於設計要求。
每一個TSC具有側面部分和底部部分。沿TSC的側面部分形成阻障層,並且導電層沿所述阻障層形成並且被所述阻障層包圍。例如,TSC 126A具有沿側面部分形成的阻障層110a以及沿阻障層110a形成並且被所述阻障層110a包圍的導電層112a。阻障層110a-110d可以具有處於100nm到200nm的範圍內的厚度,並且包括正矽酸乙酯(TEOS)、SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN或者其他適當材料。導電層112a-112d可以包括銅、鎢、鈷、釕或者其他適當導電材料。
TSC結構100進一步具有形成於頂表面102a上的頂部介電層114。在頂部介電層114中形成複數個通孔118。例如,在第1A/1B圖中包括八個通孔118a-118h。在所公開的TSC結構100中,使複數個第一通孔118與TSC 126A-126D連接,並且複數個第二通孔118從頂表面102a延伸至基底102中,從而與基底電耦合。例如,如第1A/1B圖所示,TSC 126A的底部部分與通孔118b直接接觸,其中,TSC 126A的導電層112a與通孔118b電連接。類似地,TSC 126B與通孔118c直接接觸,TSC 126C與通孔118f(未示出)直接接觸,並且TSC 126D與通孔118g(未示出)直接接觸。應當指出,通孔118和TSC 126A-126D可以根據技術要求具有各種直徑。仍然參考第1A/1B圖,四個通孔118a、118d、118e和118h不與TSC 126A-126D中的任何一個連接,並且與基底102直接接觸。四個通孔118a、118d、118e和118h以從10nm到20nm的深度進一步延伸至基底102中,並且與基底102電耦合。在一些實施例中,直接接觸TSC 126A-126D的通孔(例如,118b、118c、 118f和118g)可以具有與直接接觸基底的通孔(例如,118a、118d、118e和118h)相同的直徑。在一些實施例中,直接接觸TSC 126A-126D的通孔可以具有與直接接觸基底的通孔不同的直徑。
頂部介電層114可以具有處於5um到6um的範圍內的厚度,並且可以由SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN、AlO、AlON、ZrO或者高K材料製成。通孔118可以具有處於120nm到160nm的範圍內露出頂表面102a的底部CD、處於250nm到300nm的範圍內的頂部CD以及處於4.5um和5um之間的高度。通孔118可以包括銅、鎢、鈷、釕或者其他適當導電材料。
在TSC結構100中,在底部介電層108之上形成導電板106。導電板106可以具有矩形輪廓、方形輪廓或者其他幾何形狀的輪廓。導電板106與TSC 126A-126D連接,並且在封裝過程中起著鍵合焊墊的作用。導電板106可以由鋁或銅製成,其具有處於600nm到700nm的範圍內的厚度以及600nm的最小寬度。TSC結構100還包括與通孔118連接的金屬線116。在一些實施例中,金屬線116可以與四個通孔118a-118d連接。在一些實施例中,金屬線116可以與第1A/1B圖所示的全部八個通孔118a-118h連接,具體取決於電路要求。金屬線116可以由銅、鎢或鋁製成,其具有處於200nm到300nm的範圍內的CD以及處於400Å到600Å的範圍內的厚度。
仍然參考第1A/1B圖,在底部介電層108和基底102中形成隔離溝槽104。隔離溝槽104穿過底部介電層108和基底102。隔離溝槽104進一步落在頂部介電層114上。隔離溝槽104具有閉合形狀(例如,環形),並且同心包圍導電板106。在其他實施例中,隔離溝槽104可以具有開放形狀(例如,具有缺口的環)。導電板106和隔離溝槽104透過底部介電層108隔開。隔離溝槽104可以具有處於160nm到210nm的範圍內的頂部CD D1、處於140nm和180nm之間的底部CD D2以及處於3um和4um之間的高度T1。
基底102可以包括矽(Si)基底、鍺(Ge)基底、矽鍺(SiGe)基底和/或絕緣體上矽(SOI)基底。基底102可以包括半導體材料,例如,IV族半導體、III-V族化合物半導體或者II-VI氧化物半導體。在第1圖的實施例中,基底102是IV族半導體,其可以包括Si、Ge或SiGe。基底102可以是體晶圓或者磊晶層。
第2圖是相關貫穿矽觸點(TSC)結構200的截面圖。TSC結構200具有複數個貫穿矽觸點(TSC)226A-226H、與TSC 226A-226H連接的導電板206、與TSC 226A-226H連接的複數個通孔218a-218h以及與通孔218a-218h連接的金屬線216。應當指出,通孔218a-218h和TSC 226A-226H可以根據技術要求具有各種直徑。TSC 226A-226H中的每者可以具有阻障層210a-210h和導電層212a-212h。與如第1圖所示的TSC結構100相比,TSC結構200不包括隔離溝槽,而且不形成與基底202電耦合的額外通孔。在TSC結構200的操作當中,基底202和導電板206/TSC 226A-226H可以具有電位差。由於所述電位差的原因,可能在基底202和導電板206/TSC 226A-226H之間形成寄生電容。所形成的寄生電容又會在與TSC結構200電耦合的積體電路的操作當中引起RC延遲。
相反地,在第1A/1B圖所示的TSC結構100當中,所述複數個第二通孔(例如,118a、118d、118e和118h)不與TSC 126A-126D中的任何TSC連接,並且與基底102直接接觸。所述複數個第二通孔進一步透過金屬線116和與TSC 126A-126D連接的複數個第一通孔(例如,118b、118c、118f和118g)與TSC 126A-126D電耦合。基底102和TSC 126A-126D因此透過複數個第二通孔118電耦合。相應地減少或者消除了基底102和TSC 126A-126D之間的電位差,並且寄生電容對應地變得可忽略。此外,隔離溝槽104進一步將TSC結構100與相鄰電子部件(例如,儲存單元)隔離開,以防止電氣干擾。
第3圖到第10B圖示出了電容器結構100的形成當中的各中間階段,其中,字母“A”表示截面圖,“B”表示俯視圖。截面圖是從與包含俯視圖中的A-A’ 線的豎直平面相同的平面獲得的。
如第3圖所示,製備基底102。基底具有頂表面102a和底表面102b。在基底102的頂表面102a上形成頂部介電層114。頂部介電層114可以具有處於5um到6um的範圍內的厚度,並且可以由SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN、AlO、AlON、ZrO或者高K材料構成。可以應用任何適當沉積製程形成頂部介電層114,例如,化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、擴散或其任何組合。
仍然參考第3圖,在頂部介電層114中形成複數個通孔118。通孔118以10nm和20nm之間的深度進一步延伸至基底102中。通孔118可以是透過微影製程和蝕刻製程的組合形成的。例如,可以在頂部介電層114的頂表面114a之上形成圖案化遮罩疊層。引入後續的蝕刻處理,從而蝕穿頂部介電層114,以形成複數個通孔開口。之後,可以利用諸如銅、鎢或鋁的導電材料填充所述通孔開口。可以應用各種技術填充所述通孔開口,例如,PVD、CVD、ALD或者電化學鍍。在一些實施例中,在導電材料之前形成阻障層(在第3圖中未示出),例如,Ti、TiN、Ta、TaN或其他適當材料。所述阻障層可以是透過應用PVD沉積、CVD沉積、ALD沉積或者其他公知沉積技術形成的。所述導電層還可以覆蓋頂部介電層114的頂表面114a。可以進行表面平坦化製程,以去除頂部介電層114的頂表面114a之上的多餘導電材料,並且通孔開口中的剩餘導電材料形成了通孔118。
在頂部介電層114的頂表面114a之上,可以形成金屬線116。金屬線116與通孔118連接。金屬線116可以由銅、鎢或鋁構成,其具有處於200nm到300nm的範圍內的CD以及處於400Å到600Å的範圍內的厚度。金屬線116可以是透過適當沉積製程沉積的,例如,化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、濺射、電子束蒸鍍或者它們的任何組合。或者,金屬線116可以是透過鑲嵌技術形成的,並且可以應用電化學鍍(ECP)製程。
在第4圖中,引入薄化製程,從而從底表面102b去除基底102的底部部分。在薄化製程之前,可以引入翻轉過程,其中,使基底102上下顛倒,並且露出底表面102b,以實施後續的薄化製程。可以應用任何適當製程,從而向下使基底102變薄,例如,化學機械拋光(CMP)、回蝕或其任何組合。在薄化製程之後,基底102可以具有處於2um到3um的範圍內的厚度。
在第5圖中,在基底的底表面102b上形成底部介電層108。底部介電層108可以由SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN、AlO、AlON、ZrO或高K材料製成。底部介電層108可以具有處於1um到2um的範圍內的厚度。底部介電層108可以是透過適當沉積製程沉積的,例如,化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、濺射、電子束蒸鍍或者它們的任何組合。
在第6A/6B圖中,形成溝槽開口122以及複數個貫穿矽觸點(TSC)開口120a-120d。為了形成溝槽開口122和TSC開口120a-120d,可以在底部介電層108上形成圖案化遮罩疊層(未示出)。所述遮罩疊層可以包括一個或複數個硬遮罩層和光阻層。可以根據任何適當技術使所述遮罩疊層圖案化,例如,所述技術可以是照射曝光製程(例如,微影或者電子束曝光),其可以進一步包括光阻塗覆(例如,旋塗)、軟烘、遮罩對準、曝光、曝光後烘焙、光阻顯影、清洗、乾燥(例如,離心甩乾和/或硬烘)等。
在形成圖案化遮罩疊層時,可以應用諸如濕式蝕刻或者乾式蝕刻的蝕刻製程。所述蝕刻製程蝕穿底部介電層108和基底102。所述蝕刻製程將遮罩疊層的圖案轉移到底部介電層108和基底102中。去除透過圖案化遮罩疊層露出的底部介電層108和基底102的部分,以形成溝槽開口122和TSC開口120a-120d。溝槽開口122露出頂部介電層114。溝槽開口122可以具有處於160nm到210nm的範圍內的頂部CD D1、處於140nm和180nm之間的底部CD D2以及處於3um和4um 之間的高度T1。溝槽開口122可以是環形的,並且同心包圍TSC開口120a-120d。TSC開口120a-120d可以具有圓的柱狀形狀,其具有處於300nm到400nm的範圍內的CD以及處於3um到4um的範圍內的高度。TSC開口120a-120d中的每者具有側面部分和露出相應的通孔118的底部部分。例如,TSC開口120a可以露出通孔118b,如第6B圖所示。在一些實施例中,所述蝕刻製程能夠去除通孔118的延伸至基底102中的部分,因此,所述TSC開口能夠從基底的底表面102b延伸至其頂表面102a。
在第7圖中,形成填充溝槽開口122和TSC開口120a-120d的絕緣材料124。根據微觀負載效應,具有低高寬比的特徵當中的沉積速率可以比具有高高寬比的特徵中的沉積速率高,其中,高寬比是指特徵的高度與寬度的比值。由於溝槽開口122的高寬比小於TSC開口120a-120d的高寬比,因而溝槽開口122中的絕緣材料124可以具有更高的沉積速率。透過精確地控制沉積時間,絕緣材料124能夠完全填充溝槽開口122。與此同時,絕緣材料124能夠沿TSC開口的側面部分形成共形的薄阻障層。絕緣材料124可以進一步覆蓋在TSC開口120a-120d的底部部分處露出的通孔118,並且進一步覆蓋底部介電層108的頂表面。在另一個實施例中,可以在第一沉積當中以第一絕緣材料填充溝槽開口122,並且在第二沉積當中,TSC開口120a-120d可以具有覆蓋側面部分和底部部分的第二絕緣材料。絕緣材料124可以包括SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN或者正矽酸乙酯(TEOS)。在第7圖的實施例中,絕緣材料124是TEOS。
在第8圖中,可以進行諸如蝕刻製程的去除製程來去除處於TSC開口120a-120d的底部部分處的絕緣材料,以露出通孔118。在一個示例中,所述蝕刻製程可以包括毯式乾式蝕刻(例如,毯式RIE或ICP蝕刻)。本文的毯式蝕刻可以指沒有任何保護遮罩的蝕刻製程。在毯式蝕刻完成之後,可以去除形成在TSC開口120a-120d的底部部分處的絕緣材料124,並且能夠去除在底部介電層108之 上形成的絕緣材料124。此外,還可以去除溝槽開口122中的絕緣材料124的頂部部分。如第8圖所示,在所述去除製程之後,留在溝槽開口122中的絕緣材料124形成了隔離溝槽104。沿TSC開口120a-120d的側面部分保留的絕緣材料124形成了TSC開口120a-120d中的阻障層110a-110d。
在一些實施例中,可以根據預期應用遮罩,從而僅露出TSC開口120a-120d的底部部分。而後可以應用乾式蝕刻。在乾式蝕刻期間,可以生成定向電漿或者非等向性電漿,以去除TSC開口120a-120d的底部部分處的絕緣材料124,從而露出通孔118。可以進行後續的表面平坦化製程(例如,蝕刻製程或CMP製程),從而去除底部介電層108的頂表面之上的多餘絕緣材料124。
第9圖示出了TSC開口120a-120d中的導電層112a-112d的形成。在實施例中,導電層112a-112d可以包括銅(Cu)、銅錳(CuMn)以及銅鋁(CuAl)等,並且可以應用電化學鍍(ECP)製程。在一些示例中,在導電層112a-112d之前形成阻障層(在第9圖中未示出),例如,Ti、TiN、Ta、TaN或其他適當材料。所述阻障層可以是使用物理氣相沉積(PVD)、CVD、ALD或者其他公知沉積技術形成的。在另一個實施例中,導電層112a-112d可以包括鈷(Co)、鎢(W)、釕(Ru)、鋁(Al)、銅(Cu)或者其他適當導體,並且可以是透過適當沉積製程沉積的,例如,化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、濺射、電子束蒸鍍或者它們的任何組合。在一些實施例中,進行諸如蝕刻製程或CMP製程的後續表面平坦化製程,以去除底部介電層108的頂表面之上的多餘導電層。
在第10A/10B圖中,可以在底部介電層108之上形成導電板106。導電板106可以具有矩形輪廓、方形輪廓或者其他幾何形狀的輪廓。導電板106可以由鋁或銅構成。導電板106與TSC 126A-126D連接,並且在封裝過程中起著鍵合焊墊的作用。在一些實施例中,導電板106可以是透過沉積製程和蝕刻製程的組 合形成的。例如,可以透過CVD製程、PVD製程或者濺射製程在底部介電層108之上沉積金屬層(例如,Cu或Al)。接下來,可以在所述金屬層之上形成圖案化遮罩,並且可以應用蝕刻製程對所述金屬層進行蝕刻。金屬層的受到所述圖案化遮罩保護的部分形成導電板106。在另一個實施例中,導電板106可以是透過微影製程和沉積製程的組合形成的。例如,可以在底部介電層108之上形成圖案化遮罩,並且可以較佳透過微影製程在所露出的區域上形成金屬層。
如第10A/10B圖所示,在引入導電板106之後形成了完整的TSC結構100。第10A/10B圖所示的TSC結構100與第1A/1B圖所示的TSC結構100是等同的。
第11A/11B圖是替代貫穿矽觸點(TSC)結構100’的截面圖和俯視圖。與第1圖和第10圖所示的TSC結構100相比,形成於TSC結構100’中的隔離溝槽104具有不同配置。如第11A/11B圖所示,隔離溝槽104設置在第一介電層和第二介電層之間,並且從基底102的頂表面102a延伸至底表面102b。
第12圖示出了根據本公開的實施例的積體電路晶片300。積體電路晶片300具有晶片邊界304和儲存單元區302。儲存單元區302可以包括複數個儲存單元,例如,DRAM儲存單元、NAND儲存單元、三維(3D)-NAND儲存單元、相變儲存單元或者磁阻隨機存取儲存(MRAM)單元。積體電路晶片300進一步包括與儲存單元區302相鄰的一個或複數個TSC結構100。所述TSC結構與第1圖和第10圖所示的TSC結構100等同。TSC結構100和儲存單元區302中的每者透過相應的隔離溝槽104隔開,以防止電氣干擾。
第13圖是根據本公開的示例性實施例的用於製造TSC結構的過程S300的流程圖。過程S300開始於步驟S304,在該步驟中,在基底的頂表面之上形成頂部介電層,並且在頂部介電層中形成複數個通孔。所述通孔以10nm和20nm之間的深度進一步延伸至基底中。進一步形成金屬線以連接通孔。在一些 實施例中,可以如參考第3圖所例示的進行步驟S304。
之後,過程S300進行至步驟S306,在該步驟中,從底表面使基底的底部部分變薄,並且在底表面之上形成底部介電層。所述底部介電層可以包括SiO、SiN、SiC、SiON、SiOC、SiCN、SiOCN、AlO、AlON、ZrO或高K材料。所述底部介電層可以具有處於1um到2um的範圍內的厚度。在一些實施例中,可以如參考第4-5圖所例示的進行步驟S306。
在過程S300的步驟S308中,可以在底部介電層和基底中形成溝槽開口和複數個TSC開口。所述溝槽開口和TSC開口可以透過微影製程和蝕刻製程的組合形成的。溝槽開口穿過底部介電層和基底,從而露出頂部介電層。溝槽開口可以是環形的,並且同心包圍TSC開口。TSC開口可以具有圓的柱形形狀。TSC開口中的每者具有側面部分和露出形成在頂部介電層中的相應通孔的底部部分。在一些實施例中,所述蝕刻製程能夠去除通孔的延伸至基底中的部分,因此,所述TSC開口能夠從基底的底表面延伸至其頂表面。在一些實施例中,可以如參考第6圖所例示的進行步驟S308。
之後,過程S300進行至步驟S310,在該步驟中,形成填充溝槽開口的絕緣材料,以形成隔離溝槽。所述絕緣材料還能夠沿TSC開口的側面部分形成共形的薄阻障層。所述絕緣材料進一步形成在所述TSC開口的底部部分處,並且覆蓋透過所述TSC開口露出的通孔。在一些實施例中,可以如參考第7圖所例示的進行步驟S310。
在過程S300的步驟S312中,在TSC開口中的每者中形成導電層。在形成所述導電層之前,應用蝕刻製程去除形成所述TSC開口的底部部分處的絕緣材料,從而露出所述通孔。所述導電層可以包括銅(Cu)、銅錳(CuMn)以及銅鋁(CuAl)等,並且可以應用電化學鍍(ECP)製程。在一些示例中,在導電層之前形成阻障層(在第9圖中未示出),例如,Ti、TiN、Ta、TaN或其他適 當材料。可以應用後續的表面平坦化製程(例如,CMP),以去除底部介電層之上的多餘導電層。在一些實施例中,可以如參考第8-9圖所例示的進行步驟S312。
之後,過程S300進行至步驟S314,在該步驟中,在所述底部介電層之上形成導電板。所述導電板可以具有矩形輪廓、方形輪廓或者其他幾何形狀的輪廓。所述導電板可以由鋁或銅製成。所述導電板與所述TSC連接,並且在封裝過程期間起著鍵合焊墊的作用。在一些實施例中,所述導電板可以是透過沉積製程和蝕刻製程的組合形成的。在一些實施例中,可以如參考第10A/10B圖所例示的進行步驟S314。
應當指出,可以在過程S300之前、期間和之後提供額外步驟,並且對於過程S300的其他實施例而言可以對所描述的步驟中的一些予以替換、刪除或者以不同循序執行。在後續的製程步驟中,可以在半導體元件(TSC結構100)之上形成各種額外的互連結構(例如,具有導電線和/通孔的金屬化層)。這樣的互連結構使半導體元件(TSC結構100)與其他接觸結構和/或主動元件電連接,以形成功能電路。還可以形成諸如鈍化層、輸入/輸出結構等的額外元件特徵。
文中描述的各種實施例提供了相對於相關示例的複數個優點。例如,在相關TSC結構中,由於所述電位差的原因可能在基底和相關TSC結構之間形成寄生電容。所形成的寄生電容又會在與相關TSC結構電耦合的積體電路晶片的操作期間引起RC延遲。所公開的TSC結構引入了與複數個貫穿矽觸點(TSC)和基底電耦合的一個或複數個通孔,以降低/消除TSC和基底之間的電位差。電位差的降低/消除又會降低或者消除形成於TSC和基底之間的寄生電容。此外,向所公開的TSC結構中引入了隔離溝槽,其將所公開的TSC結構與相鄰電子部件隔開,以防止在所公開的TSC結構與相鄰電子部件之間發生電氣干擾。
前文概述了幾個實施例的特徵,從而使本領域技術人員可以更好地理解本公開的各個方面。本領域技術人員應當認識到他們可以容易地使用本公 開作為基礎來設計或者修改其他的製程過程和結構,以達到與文中介紹的實施例相同的目的和/或實現與之相同的優點。本領域技術人員還應當認識到這樣的等價設計不脫離本公開的實質和範圍,而且他們可以在其中做出各種變化、替換和更改,而不脫離本公開的實質和範圍。
100:TSC結構
102:基底
102a:頂表面
102b:底表面
104:隔離溝槽
106:導電板
108:底部介電層
110a、110b:阻障層
112a、112b:導電層
114:頂部介電層
116:金屬線
118a-118d:通孔
126A、126B:TSC
D1:頂部CD
D2:底部CD
T1:高度

Claims (18)

  1. 一種積體結構,包括:第一介電層,所述第一介電層形成於基底的第一主表面之上,所述基底進一步包括相對的第二主表面;貫穿矽觸點(TSC),所述貫穿矽觸點(TSC)形成於所述第一介電層和所述基底中,使得所述TSC延伸穿過所述第一介電層並且延伸至所述基底中;導電板,所述導電板形成於所述第一介電層之上,所述導電板與所述TSC電耦合;隔離溝槽,所述隔離溝槽形成於所述基底中並且包圍所述導電板,所述隔離溝槽和所述導電板相互隔開,且所述隔離溝槽延伸穿過所述基底的所述第一主表面和所述第二主表面;第二介電層,所述第二介電層形成於所述基底的所述第二主表面上;以及複數個第一通孔,所述複數個第一通孔形成於所述第二介電層中,所述複數個第一通孔連接至所述TSC。
  2. 如請求項1所述的積體結構,還包括:形成於所述第二介電層之上的金屬線,其中,所述金屬線連接至所述複數個第一通孔。
  3. 如請求項2所述的積體結構,還包括:複數個第二通孔,所述複數個第二通孔形成於所述第二介電層中,所述複數個第二通孔穿過所述第二主表面延伸至所述基底中並且連接至所述金屬線,其中,所述複數個第二通孔不連接至所述TSC。
  4. 如請求項1所述的積體結構,其中,所述隔離溝槽延伸穿過所述第一介電層。
  5. 如請求項1所述的積體結構,其中,所述TSC還包括:阻障層,所述阻障層與所述第一介電層和所述基底直接接觸;以及導電層,所述導電層是沿所述阻障層形成的並且被所述阻障層包圍,所述導電層與所述複數個第一通孔連接。
  6. 如請求項1所述的積體結構,其中,所述貫穿矽觸點(TSC)形成於所述第一介電層和所述基底中,使得所述TSC延伸穿過所述第一介電層以及所述基底的所述第一主表面和所述第二主表面。
  7. 如請求項1所述的積體結構,其中,所述隔離溝槽和所述第一介電層是共平面的。
  8. 如請求項1所述的積體結構,其中,所述隔離溝槽包括錐形輪廓。
  9. 如請求項8所述的積體結構,其中,所述隔離溝槽在所述第一主表面具有第一臨界尺寸(CD)而在所述第二主表面具有第二CD,所述第一CD大於所述第二CD。
  10. 一種積體電路(IC)晶片,包括:基底,所述基底具有相對的頂表面和底表面;儲存單元區,所述儲存單元區形成於所述基底的頂表面中;以及 貫穿矽觸點(TSC)結構,所述貫穿矽觸點(TSC)結構被形成為與所述儲存單元區相鄰,所述貫穿矽觸點結構包括:底部介電層,所述底部介電層形成於所述基底的所述底表面之上;貫穿矽觸點(TSC),所述貫穿矽觸點(TSC)形成於所述底部介電層和所述基底中,使得所述TSC穿過所述底部介電層並且延伸至所述基底中;導電板,所述導電板形成於所述底部介電層之上,所述導電板與所述TSC電耦合;隔離溝槽,所述隔離溝槽形成於所述基底中並且包圍所述導電板,所述隔離溝槽和所述導電板相互隔開,且所述隔離溝槽延伸穿過所述基底的所述頂表面和所述底表面;頂部介電層,所述頂部介電層形成於所述基底的所述頂表面上;以及複數個第一通孔,所述複數個第一通孔形成於所述頂部介電層中,所述複數個第一通孔連接至所述TSC。
  11. 如請求項10所述的IC晶片,還包括:複數個第二通孔,所述複數個第二通孔形成於所述頂部介電層中,所述複數個第二通孔穿過所述頂表面延伸至所述基底中,其中,所述複數個第二通孔不連接至所述TSC。
  12. 如請求項10所述的IC晶片,其中,所述隔離溝槽延伸穿過所述底部介電層。
  13. 一種形成貫穿矽觸點結構的方法,包括:在基底的頂表面之上形成頂部介電層,所述頂部介電層具有複數個通孔, 所述複數個通孔被形成為穿過頂部介電層,並且所述複數個通孔延伸至所述基底中,所述複數個通孔相互電耦合;在所述基底的底表面上形成底部介電層;在所述底部介電層和所述基底中形成隔離開口和複數個接觸開口,所述隔離開口穿過所述底部介電層並且從所述基底的所述底表面延伸至所述頂表面,所述複數個接觸開口中的每一個具有側面部分和露出形成在所述頂部介電層中的相應通孔的底部部分;利用絕緣材料填充所述隔離開口,以形成隔離溝槽;利用導電層填充所述複數個接觸開口,以形成複數個貫穿矽觸點(TSC),所述導電層與透過所述複數個接觸開口中的每一個露出的相應通孔直接接觸;以及在所述底部介電層之上形成導電板,所述導電板與所述複數個貫穿矽觸點直接接觸,所述導電板被所述隔離溝槽包圍並且與所述隔離溝槽隔開。
  14. 如請求項13所述的方法,其中,在所述基底的所述底表面之上形成所述底部介電層還包括:從所述底表面去除所述基底的底部部分;以及在所述基底的所述底表面之上形成所述底部介電層。
  15. 如請求項13所述的方法,其中,利用所述導電層填充所述複數個接觸開口還包括:沿所述複數個接觸開口中的每一個的側面部分形成阻障層,所述阻障層還形成於透過所述複數個接觸開口中的每一個露出的相應通孔之上;去除形成於所述相應通孔之上的所述阻障層; 在所述複數個接觸開口中的每一個中沉積所述導電層,所述導電層是沿所述阻障層形成的並且與透過所述複數個接觸開口中的每一個露出的所述相應通孔直接接觸,所述導電層還覆蓋所述底部介電層;以及進行第二表面平坦化製程,以去除處於所述底部介電層之上的導電層。
  16. 如請求項13所述的方法,其中,利用所述導電層填充所述複數個接觸開口還包括:利用所述絕緣材料填充所述隔離開口和所述複數個接觸開口,所述絕緣材料是沿所述複數個接觸開口中的每一個的側面部分形成的,所述絕緣材料形成於透過所述複數個接觸開口中的每一個露出的所述相應通孔之上,並且所述絕緣材料還形成於所述底部介電層之上;去除形成於透過所述複數個接觸開口中的每一個露出的所述相應通孔之上的所述絕緣材料,並且去除形成於所述底部介電層之上的所述絕緣材料;在所述複數個接觸開口的每一個中沉積所述導電層,所述導電層是沿所述絕緣材料形成的並且與透過所述複數個接觸開口中的每一個露出的所述相應通孔直接接觸,所述導電層還覆蓋所述底部介電層;以及進行所述第二表面平坦化製程,以去除所述底部介電層之上的導電層。
  17. 如請求項13所述的方法,其中形成於所述頂部介電層中的所述複數個通孔中的至少一個通孔與所述基底電耦合並且不透過所述接觸開口露出。
  18. 如請求項13所述的方法,其中,形成所述隔離開口包括形成具有包圍所述複數個接觸開口的閉合環結構的隔離開口。
TW108111141A 2019-02-18 2019-03-29 新穎的貫穿矽觸點結構及其形成方法 TWI691033B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/CN2019/075400 WO2020168456A1 (en) 2019-02-18 2019-02-18 Novel through silicon contact structure and method of forming the same
WOPCT/CN2019/075400 2019-02-18

Publications (2)

Publication Number Publication Date
TWI691033B true TWI691033B (zh) 2020-04-11
TW202032740A TW202032740A (zh) 2020-09-01

Family

ID=67243942

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108111141A TWI691033B (zh) 2019-02-18 2019-03-29 新穎的貫穿矽觸點結構及其形成方法

Country Status (7)

Country Link
US (3) US11069596B2 (zh)
EP (1) EP3903346B1 (zh)
JP (1) JP2022520481A (zh)
KR (1) KR102554692B1 (zh)
CN (2) CN111261606B (zh)
TW (1) TWI691033B (zh)
WO (1) WO2020168456A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111261606B (zh) * 2019-02-18 2020-11-17 长江存储科技有限责任公司 贯穿硅触点结构及其形成方法
CN111223871B (zh) * 2020-01-14 2023-07-04 长江存储科技有限责任公司 一种存储器件的制备方法以及存储器件
US11315893B2 (en) * 2020-03-25 2022-04-26 Nanya Technology Corporation Semiconductor device with composite connection structure and method for fabricating the same
CN111816657B (zh) * 2020-07-02 2021-08-03 长江存储科技有限责任公司 一种半导体器件及其制作方法
KR20230012623A (ko) * 2020-09-02 2023-01-26 양쯔 메모리 테크놀로지스 씨오., 엘티디. 반도체 디바이스에서 온칩 커패시터 구조를 형성하기 위한 방법
KR20230012639A (ko) * 2020-09-02 2023-01-26 양쯔 메모리 테크놀로지스 씨오., 엘티디. 반도체 디바이스의 온칩 커패시터 구조
CN115332162B (zh) * 2022-08-02 2023-10-27 桂林电子科技大学 基于光刻技术的带屏蔽层金属化聚合物通孔制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150262914A1 (en) * 2013-02-18 2015-09-17 Kabushiki Kaisha Toshiba Semiconductor device
US20180068928A1 (en) * 2016-09-02 2018-03-08 Toshiba Memory Corporation Semiconductor device

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4780818B2 (ja) * 2000-03-03 2011-09-28 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
TWI235473B (en) 2004-04-22 2005-07-01 Advanced Semiconductor Eng Ball grid array package structure, heat slug structure, and laser mark rework method
JP2006019455A (ja) 2004-06-30 2006-01-19 Nec Electronics Corp 半導体装置およびその製造方法
JP5346510B2 (ja) 2007-08-24 2013-11-20 本田技研工業株式会社 貫通配線構造
KR100908099B1 (ko) 2008-06-03 2009-07-16 엘지전자 주식회사 Dtv, 3d포인팅 디바이스 및 dtv의 기능 실행 방법
JP2009295719A (ja) * 2008-06-04 2009-12-17 Zycube:Kk 貫通プラグ配線
US8299583B2 (en) * 2009-03-05 2012-10-30 International Business Machines Corporation Two-sided semiconductor structure
JP5470928B2 (ja) * 2009-03-11 2014-04-16 ソニー株式会社 固体撮像装置の製造方法
US8845228B2 (en) 2010-03-31 2014-09-30 Ts Tech Co., Ltd. Fixing structure for two members
JP2011243656A (ja) * 2010-05-14 2011-12-01 Toshiba Corp 固体撮像装置およびその製造方法
US8513767B2 (en) * 2011-03-21 2013-08-20 Globalfoundries Singapore Pte. Ltd. Package interconnects
CN102760710B (zh) * 2011-04-27 2016-02-10 联华电子股份有限公司 硅穿孔结构及其形成方法
JP2013118264A (ja) * 2011-12-02 2013-06-13 Elpida Memory Inc 半導体装置及びその製造方法
JP2013211407A (ja) 2012-03-30 2013-10-10 J Devices:Kk 半導体モジュール
KR101934864B1 (ko) * 2012-05-30 2019-03-18 삼성전자주식회사 관통 실리콘 비아 구조물 및 그 제조 방법, 이를 포함하는 이미지 센서 및 그 제조 방법
JP6034095B2 (ja) * 2012-08-21 2016-11-30 株式会社東芝 半導体装置およびその製造方法
JP5955706B2 (ja) * 2012-08-29 2016-07-20 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
US9570405B2 (en) 2013-02-21 2017-02-14 Ps4 Luxco S.A.R.L. Semiconductor device and method for manufacturing same
KR20160006702A (ko) 2013-05-07 2016-01-19 피에스4 뤽스코 에스.에이.알.엘. 반도체 장치 및 반도체 장치의 제조 방법
US9236326B2 (en) * 2014-04-25 2016-01-12 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure and fabricating method thereof
US20160141226A1 (en) * 2014-11-14 2016-05-19 International Business Machines Corporation Device connection through a buried oxide layer in a silicon on insulator wafer
US9589981B2 (en) 2015-06-15 2017-03-07 Sandisk Technologies Llc Passive devices for integration with three-dimensional memory devices
KR20170014757A (ko) 2015-07-31 2017-02-08 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
KR102649372B1 (ko) 2016-01-08 2024-03-21 삼성전자주식회사 3차원 반도체 메모리 장치
CN105914217B (zh) * 2016-06-27 2019-06-21 上海集成电路研发中心有限公司 3d全局像素单元及其制备方法
US9881929B1 (en) 2016-10-27 2018-01-30 Sandisk Technologies Llc Multi-tier memory stack structure containing non-overlapping support pillar structures and method of making thereof
US9985098B2 (en) 2016-11-03 2018-05-29 Sandisk Technologies Llc Bulb-shaped memory stack structures for direct source contact in three-dimensional memory device
US9847290B1 (en) * 2016-12-12 2017-12-19 Globalfoundries Inc. Through-silicon via with improved substrate contact for reduced through-silicon via (TSV) capacitance variability
CN107068687B (zh) * 2017-03-08 2018-10-12 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN106920797B (zh) * 2017-03-08 2018-10-12 长江存储科技有限责任公司 存储器结构及其制备方法、存储器的测试方法
US20180358258A1 (en) * 2017-06-09 2018-12-13 Texas Instruments Incorporated Single mask level forming both top-side-contact and isolation trenches
CN107644837B (zh) * 2017-08-31 2019-01-01 长江存储科技有限责任公司 用于三维存储器的晶圆三维集成引线工艺及其结构
US10651087B2 (en) 2017-08-31 2020-05-12 Yangtze Memory Technologies Co., Ltd. Method for forming three-dimensional integrated wiring structure and semiconductor structure thereof
CN107658317B (zh) * 2017-09-15 2019-01-01 长江存储科技有限责任公司 一种半导体装置及其制备方法
CN109300903A (zh) * 2018-09-28 2019-02-01 长江存储科技有限责任公司 基于硅通孔堆叠的三堆存储器结构及制造方法
CN111261606B (zh) * 2019-02-18 2020-11-17 长江存储科技有限责任公司 贯穿硅触点结构及其形成方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150262914A1 (en) * 2013-02-18 2015-09-17 Kabushiki Kaisha Toshiba Semiconductor device
US20180068928A1 (en) * 2016-09-02 2018-03-08 Toshiba Memory Corporation Semiconductor device

Also Published As

Publication number Publication date
US20210296210A1 (en) 2021-09-23
EP3903346A1 (en) 2021-11-03
TW202032740A (zh) 2020-09-01
JP2022520481A (ja) 2022-03-30
CN111261606B (zh) 2020-11-17
CN110036475B (zh) 2020-03-27
US11710679B2 (en) 2023-07-25
US20210313251A1 (en) 2021-10-07
KR20210118882A (ko) 2021-10-01
US11069596B2 (en) 2021-07-20
CN111261606A (zh) 2020-06-09
US20200266128A1 (en) 2020-08-20
CN110036475A (zh) 2019-07-19
KR102554692B1 (ko) 2023-07-12
EP3903346A4 (en) 2022-08-17
US11721609B2 (en) 2023-08-08
WO2020168456A1 (en) 2020-08-27
EP3903346B1 (en) 2024-04-03

Similar Documents

Publication Publication Date Title
TWI691033B (zh) 新穎的貫穿矽觸點結構及其形成方法
US10629568B2 (en) Stacked integrated circuits with redistribution lines
US7626257B2 (en) Semiconductor devices and methods of manufacture thereof
US8697574B2 (en) Through substrate features in semiconductor substrates
TWI727408B (zh) 整合式晶片及其形成方法
TWI743464B (zh) 新穎的電容器結構及其形成方法
US11658070B2 (en) Method of forming semiconductor structure
TW202123402A (zh) 半導體元件以及半導體封裝
US20230077803A1 (en) Semiconductor devices
TWI771100B (zh) 具有含錳襯墊層的半導體元件結構及其製備方法
KR20230086509A (ko) 반도체 장치, 반도체 패키지, 및 반도체 장치의 제조 방법
TW202220107A (zh) 具有不同深寬比之導電栓柱與含錳襯墊層的半導體元件結構及其製備方法
US20240203918A1 (en) Chip stack structure with conductive plug and method for forming the same
US20240021488A1 (en) Integrated Circuit Package and Method
WO2023029223A1 (zh) 半导体结构及其形成方法
US20230343677A1 (en) Semiconductor structure having through substrate via and manufacturing method thereof
CN118315366A (zh) 封装结构及其制备方法
TW202410289A (zh) 半導體結構的製備方法
CN117954380A (zh) 半导体结构及其制备方法
CN116913876A (zh) 封装结构、半导体器件及其制造方法