TWI686782B - 信號位準轉換電路以及顯示驅動設備 - Google Patents

信號位準轉換電路以及顯示驅動設備 Download PDF

Info

Publication number
TWI686782B
TWI686782B TW107141758A TW107141758A TWI686782B TW I686782 B TWI686782 B TW I686782B TW 107141758 A TW107141758 A TW 107141758A TW 107141758 A TW107141758 A TW 107141758A TW I686782 B TWI686782 B TW I686782B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
conversion circuit
current
block
Prior art date
Application number
TW107141758A
Other languages
English (en)
Other versions
TW201937471A (zh
Inventor
正岡明
Original Assignee
日商夏普股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商夏普股份有限公司 filed Critical 日商夏普股份有限公司
Publication of TW201937471A publication Critical patent/TW201937471A/zh
Application granted granted Critical
Publication of TWI686782B publication Critical patent/TWI686782B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Logic Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Amplifiers (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本發明以高精度控制位準轉換電路的導通電流。信號位準轉換電路(1),包括:產生偏壓的偏壓產生電路(2)、和基於該偏壓而將低電壓信號轉換為高電壓信號的位準轉換電路(3),偏壓產生電路(2)包含基於從該運算放大器(4)輸出的偏壓而控制位準轉換電路(3)的導通電流的複製電路(5)。

Description

信號位準轉換電路以及顯示驅動設備
本發明關於使輸出電壓能夠至期望位準的信號位準轉換電路、以及使用該位準轉換電路的顯示驅動設備。
位準轉換電路將低電壓位準的輸入信號轉換為高電壓位準的輸出信號。而且,被輸入輸入信號的輸入電晶體,與被施加高電壓的節點連接。因此,輸入電晶體為了防止毀壞而有需要使用高耐壓電晶體。
然而,一般而言高耐壓電晶體的閾值電壓Vth高。因此,產生了在輸入電晶體未充分地流過導通電流而輸入電晶體未正常地動作等的問題。
因此,在專利文獻1中,公開了未對輸入電晶體施加高電壓,在輸入電晶體充分地流過導通電流的位準轉換電路。
在圖12示出專利文獻1所記載的位準轉換電路93。位準轉換電路93包括:低電源電壓VDDL的輸入信號IN被供給至其閘極的N型電晶體T1、輸出已使輸入信號IN逆轉後的逆轉信號的逆變器INV、從逆變器INV輸出的逆轉信號被供給至其閘極的N型電晶體T2、以及P型電晶體T5、T6。
這些N型電晶體T1、T2,藉由使用閾值電壓Vth的低的低耐壓N型電晶體或中耐壓N型電晶體,而使得導通電流充分地流動。高耐壓P型電晶體T5的閘極與高耐壓P型電晶體T6的汲極連接。高耐壓P型電晶體T6的閘極與高耐壓P型電晶體T5的汲極連接。
在本說明書中,於以下有時會將「低耐壓N型電晶體或中耐壓N型電晶體」總稱為「低中耐壓N型電晶體」。又,若將低中耐壓電晶體的耐壓設為VDDL且將其閾值電壓設為Vthl,將高耐壓電晶體的耐壓設為VDDH且將其閾值電壓設為Vthh的話,則VDDL<VDDH、Vthl<Vthh的關係成立。
在將低耐壓或中耐壓N型電晶體使用於N型電晶體T1、T2時,會有在與N型電晶體T1、T2連接的節點C、D被施加高電壓的情況。因此,作為對低耐壓或中耐壓N型電晶體T1、T2施加的高電壓緩和用,高耐壓N型電晶體T3被插入至N型電晶體T1與P型電晶體T5之間,高耐壓N型電晶體T4被插入至N型電晶體T2與P型電晶體T6之間。
進而,藉由於該高耐壓N型電晶體T3、T4的閘極的連接點施加成為中間電位的偏壓(Bias voltage)VBIAS,使得節點C、D不成為高電位。該情況的位準轉換電路93的輸出信號OUT,根據輸入信號IN的振幅,而能以可從0V(接地電壓GND)變至高電源電壓VDDH的全幅輸出。
偏壓VBIAS藉由偏壓產生電路92而生成。偏壓產生電路92,包含於高電源電壓VDDH與接地電壓GND之間串聯連接的N型電晶體T7與電阻R。
專利文獻1:日本特開2012-33987號公報(2012年2月16日公開)。
當在圖12所示的偏壓產生電路92中產生製造偏差、高電源電壓VDDH的電壓的變動時,偏壓VBIAS變動。因此,位準轉換電路93的導通電流變動。
當偏壓VBIAS變低時,無法確保位準轉換電路93的導通電流而使位準轉換電路93的動作變得不穩定。另一方面,當偏壓VBIAS變高時,雖 然能夠確保導通電流,但是對低耐壓或中耐壓N型電晶體T1、T2施加高電壓而會產生破壞、劣化。
近年,由於低耐壓或中耐壓電晶體的細微化進展,其耐壓降低,因此變得難以確保位準轉換電路的穩定動作與可靠度。因此,在偏壓VBIAS中,精度是必要的。也就是,偏壓VBIAS被要求兼顧位準轉換電路的導通電流的確保、與低耐壓或中耐壓電晶體的可靠度確保,且設為與製造偏差、溫度等的動作環境相應的最適值。在如圖12所示那樣的簡易的偏壓產生電路92,並無法實現如所述的偏壓VBIAS的作成。
另一方面,在顯示驅動設備(積體電路)中,信號處理電路的電壓、顯示驅動信號的電壓、顯示階調(gradation)信號的電壓等,需要許多的電壓位準。因此,顯示驅動設備有需要許多位準轉換電路。除此之外,顯示驅動設備,由於需要輸出多個顯示驅動信號,因此成為細長的形狀。
因此,在顯示驅動設備,產生由配線電阻造成的接地電壓GND的不同、位準轉換電路附近的電路的發熱導致的電晶體特性的變動等。因此,取決於顯示驅動設備中的配線、位準轉換電路與附近的電路的布局而位準轉換電路的特性變動。也就是,有需要生成與配置位準轉換電路的環境相應的偏壓VBIAS。雖然藉由將偏壓產生電路配置於位準轉換電路的附近而能夠改善位準轉換電路的特性的變動,但是在配置多個顯示輸出電路的顯示驅動設備的部分等布局密集的部分配置偏壓產生電路,與布局面積的增加相關聯。即使在位準轉換電路配置於遠離偏壓產生電路的位置的情況下,也被要求不使布局面積變大,而生成與取決於布局的位置的位準轉換電路的特性變動對應的偏壓。
本發明的一方案,其目的在於實現能夠以高精度控制位準轉換電路的導通電流的信號位準轉換電路、以及顯示驅動設備。
為了解決上述的課題,本發明的一方案的信號位準轉換電路,其特徵在於,包括:偏壓產生電路,其產生偏壓;以及位準轉換電路,其基於該偏壓而將低電壓信號轉換為高電壓信號;該偏壓產生電路,包含輸出該偏壓的運算放大器、與基於從該運算放大器輸出的偏壓而控制該位準轉換電路的導通電流的複製電路。
為了解決上述的課題,本發明的一方案的顯示驅動設備,其特徵在於,包括一個以上的第一區塊與一個以上的第二區塊,該第一區塊包含:產生偏壓的偏壓產生電路、將由偏壓產生電路產生的偏壓轉換為偏流(bias current)信號而輸出的電壓電流轉換電路、以及作成控制信號的控制信號作成電路;該第二區塊包含:作成顯示驅動信號的顯示驅動信號作成區塊、將自該電壓電流轉換電路輸出的偏流信號轉換為該偏壓的電流電壓轉換電路、以及基於該偏壓而將低電壓信號轉換為高電壓信號的位準轉換電路;該第二區塊的數量比該第一區塊的數量多。
為了解決上述的課題,本發明的一方案的顯示驅動設備,其特徵在於,包括一個以上的第一區塊、一個以上的第二區塊、一個以上的第三區塊與一個以上的第四區塊,該第一區塊包含:產生偏壓的偏壓產生電路、將由該偏壓產生電路產生的偏壓轉換為偏流信號並輸出的電壓電流轉換電路、將來自該電壓電流轉換電路的一個輸出分配為多個輸出的中繼器電路、以及作成控制信號的控制信號作成電路;該第二區塊包含:作成顯示驅動信號的顯示驅動信號作成區塊、將自該電壓電流轉換電路輸出的偏流信號轉換為該偏壓的電流電壓轉換電路、以及基於該偏壓而將低電壓信號 轉換為高電壓信號的位準轉換電路;該第三區塊包含:該電流電壓轉換電路、該位準轉換電路、以及電流鏡電路;該第四區塊包含:該顯示驅動信號作成區塊、該電流電壓轉換電路、該位準轉換電路、以及該中繼器電路;該第三區塊的電流鏡電路與該第四區塊的中繼器電路連接,該第三區塊的數量、該第四區塊的數量比該第一區塊的數量多,該第二區塊的數量比該第三區塊的數量、該第四區塊的數量多。
根據本發明的一方案,能夠以高精度控制位準轉換電路的導通電流。
1:信號位準轉換電路
2:偏壓產生電路
3:位準轉換電路
4:運算放大器
5:複製電路
6:顯示驅動設備
7:電壓電流轉換電路
8:電流電壓轉換電路
9:中繼器電路
10:控制信號作成電路
11:顯示驅動信號作成區塊
12:電流鏡電路
14:第一區塊
15:第二區塊
16:第三區塊
17:第四區塊
18:導通電壓產生電路
Ra:導通電流控制可變電阻
Ion:導通電流
Von:導通電壓
T1:第一低中耐壓N型電晶體
T2:第二低中耐壓N型電晶體
T3:第一高耐壓N型電晶體
T4:第二高耐壓N型電晶體
T5:第一高耐壓P型電晶體
T6:第二高耐壓P型電晶體
T3R:複製N型電晶體
T5R:複製P型電晶體
VBIAS:偏壓
IN:輸入信號
OUT:輸出信號
VDDH:高電源電壓
VDDL:低電源電壓
GND:接地電壓
time1:時間
A:節點
AR:節點
圖1(a)是實施形態一的信號位準轉換電路的電路圖,(b)是設置於上述信號位準轉換電路的位準轉換電路的內部電壓的遷移波形圖。
圖2是用於說明向設置於上述信號位準轉換電路的偏壓產生電路供給導通電壓的導通電壓產生電路的圖。
圖3是實施形態二的信號位準轉換電路的電路圖。
圖4是實施形態三的信號位準轉換電路的電路圖。
圖5是實施形態三的其他的信號位準轉換電路的電路圖。
圖6是實施形態四的信號位準轉換電路的電路圖。
圖7是實施形態四的其他的信號位準轉換電路的電路圖。
圖8是實施形態四的再其他的信號位準轉換電路的電路圖。
圖9是實施形態五的顯示驅動設備的塊圖。
圖10是實施形態五的其他的顯示驅動設備的塊圖。
圖11是實施形態五的再其他的顯示驅動設備的塊圖。
圖12是現有的偏壓產生電路的電路圖。
以下,對本發明的實施形態進行詳細地說明。
〔實施形態一〕
圖1(a)是實施形態一的信號位準轉換電路1的電路圖,(b)是設置於信號位準轉換電路1的位準轉換電路3的內部電壓的遷移波形圖。
信號位準轉換電路1包括產生偏壓VBIAS的偏壓產生電路2、以及基於偏壓VBIAS而將低電壓的輸入信號IN轉換為高電壓的輸出信號OUT的位準轉換電路3。偏壓產生電路2,包含輸出偏壓VBIAS的運算放大器4、以及基於從運算放大器4輸出的偏壓VBIAS而控制位準轉換電路3的導通電流的複製電路5。
在位準轉換電路3,依序串聯連接形成有第一高耐壓P型電晶體T5、第一高耐壓N型電晶體T3、以及第一低中耐壓N型電晶體T1,且依序串聯連接形成有第二高耐壓P型電晶體T6、第二高耐壓N型電晶體T4、以及第二低中耐壓N型電晶體T2。在第一高耐壓N型電晶體T3的閘極與第二高耐壓N型電晶體T4的閘極之間,供給偏壓VBIAS。
複製電路5,具有與第一高耐壓P型電晶體T5對應的複製P型電晶體T5R、以及與第一高耐壓N型電晶體T3對應的複製N型電晶體T3R。
複製電路5,包含為了控制流過位準轉換電路3的第一低中耐壓N型電晶體T1的導通電流而相對於複製N型電晶體T3R在與複製P型電晶體T5R相反側連接的導通電流控制可變電阻Ra、以及用於變更導通電流控制可變電阻Ra的值的寄存器。
於圖1(b)所示的遷移波形,為向位準轉換電路3的低中耐壓N型電晶體T1的閘極供給的輸入信號IN的波形W1、與低中耐壓N型電晶體T1的汲極或高耐壓N型電晶體T3的源極連接的節點A的電壓波形W2、以及與第一高耐壓N型電晶體T3的汲極連接的節點B的電壓波形W3。
針對輸入信號IN從接地電壓GND遷移至低電源電壓VDDL,且與位準轉換電路3的輸出信號OUT對應的節點B的電壓從高電源電壓VDDH遷移至接地電壓GND時的位準轉換電路3的動作進行說明。
首先,當輸入信號IN從接地電壓GND成為低電源電壓VDDL時,第一低中耐壓N型電晶體T1導通,節點A的電壓VA降低。而且,當節點A的電壓VA降低至導通電壓Von時,第一高耐壓N型電晶體T3的閘極/源極間的電位差成為偏壓VBIAS與導通電壓Von之間的電位差,且第一高耐壓N型電晶體T3導通。將此時設為時間time1。
當第一高耐壓N型電晶體T3導通時,在位準轉換電路3的第一高耐壓P型電晶體T5、第一高耐壓N型電晶體T3、以及第一低中耐壓N型電晶體T1流過導通電流Ion,節點B如圖1(b)所示從高電源電壓VDDH遷移至接地電壓GND。
於圖1所示的偏壓產生電路2,能夠以高精度控制導通電流Ion,且能夠以高精度控制位準轉換電路3的動作速度。
接著,針對以偏壓產生電路2控制電流Ion的方法進行說明。偏壓產生電路2由運算放大器4與複製電路5構成。又,複製電路5的複製N型電晶體T3R與複製P型電晶體T5R,為了與位準轉換電路3的第一高耐壓N型電晶體T3、第一高耐壓P型電晶體T5電特性一致,較佳為與第一高耐壓N型電 晶體T3、第一高耐壓P型電晶體T5相同的通道長。但是,本發明不限於此,也不限於相同的通道長。
當在運算放大器4的P型電晶體T13的閘極輸入導通電壓Von時,藉由運算放大器4的動作而節點AR的電壓成為導通電壓Von,從運算放大器4輸出偏壓VBIAS。
複製電路5的複製P型電晶體T5R成為導通,節點BR的電壓成為高電源電壓VDDH。並且,在複製N型電晶體T3R的閘極施加偏壓VBIAS,以導通電壓Von/導通電流控制可變電阻Ra決定的導通電流Ion流過複製N型電晶體T3R以及導通電流控制可變電阻Ra。
在位準轉換電路3的第一高耐壓N型電晶體T3的閘極,在第一高耐壓N型電晶體T3導通的時間time1中,施加與對複製電路5的複製N型電晶體T3R的閘極施加的偏壓VBIAS相同電壓。因此,生成與製造偏差、溫度、第一高耐壓N型電晶體T3的基板偏差效果等的信號位準轉換電路1的動作環境相應的偏壓VBIAS,能夠以高精度控制位準轉換電路3的導通電流Ion。
參照圖2,對使決定導通電流Ion的導通電壓Von產生的導通電壓產生電路18進行說明。導通電壓產生電路18包括帶隙參考電路(Band gap reference)13、電阻R1與電阻R2。電阻R1與電阻R2,與帶隙參考電路13串聯連接。
藉由將帶隙參考電路13生成的基準電壓VBGR以電阻R1與電阻R2進行電阻分割,導通電壓Von向運算放大器4供給。由此,能夠生成不依存於製造偏差、溫度、電源電壓的導通電壓Von。
但是,導通電壓Von的產生電路不限於導通電壓產生電路18。例如,在欲使導通電壓Von具有期望的溫度係數時,也可以從PTAT電壓源生 成導通電壓Von。又,若是能夠藉由寄存器將圖2所示的導通電流控制可變電阻Ra、電阻R1、R2的電阻值可變地變更的話,則能夠藉由寄存器變更導通電壓Von與導通電流Ion,能夠以寄存器變更位準轉換電路3的動作速度。
〔實施形態二〕
在以下針對本發明的其他實施形態進行說明。再者,為了便於說明,對於具有與在上述實施形態已說明的構件相同功能的構件,標註相同的符號,不重複其說明。
圖3是實施形態二的信號位準轉換電路1A的電路圖。信號位準轉換電路1A包括偏壓產生電路2、位準轉換電路3、3A、電壓電流轉換電路7、與電流電壓轉換電路8。位準轉換電路3配置於偏壓產生電路2附近,直接輸入在偏壓產生電路2所產生的偏壓VBIAS。另一方面,位準轉換電路3A,配置於遠離偏壓產生電路2的位置,將在偏壓產生電路2產生的偏壓VBIAS,利用電壓電流轉換電路7轉換為電流信號,在位準轉換電路3A的附近以電流電壓轉換電路8轉換為電壓信號而向位準轉換電路3A輸入偏壓VBIAS。
〔實施形態三〕
在以下針對本發明的其他實施形態進行說明。再者,為了便於說明,對於具有與在上述實施形態已說明的構件相同功能的構件,標註相同的符號,不重複其說明。
圖4是實施形態三的信號位準轉換電路1B的電路圖。信號位準轉換電路1B包括偏壓產生電路2、電壓電流轉換電路7、電流電壓轉換電路8與位準轉換電路3。
於圖4所示的例子,為偏壓產生電路2、電壓電流轉換電路7、電流電壓轉換電路8與位準轉換電路3的具體的電路例,假設在遠離偏壓產生電路2的位置配置位準轉換電路3的情況。
如圖4所示,當將從在圖1已說明的偏壓產生電路2輸出的偏壓VBIAS輸入至電壓電流轉換電路7的運算放大器的N型電晶體T23的閘極時,藉由運算放大器的動作,而節點C的電壓成為偏壓VBIAS。並且,輸出從運算放大器向P型電晶體T26的閘極供給的閘極電壓Vbp。P型電晶體T26為電流源,在N型電晶體T28與電阻Rb流過偏流IBIAS1。電流鏡電路(Current mirror circuit)即P型電晶體T27為電流源,在設置於電流電壓轉換電路8的N型電晶體T28R與電阻Rc流過偏流IBIAS2,生成VBIAS2=Vgs+IBIAS2×Rc+△GND,偏流IBIAS2被輸入至位準轉換電路3。
電流VBIAS2的式中的Vgs為N型電晶體T28R的閘極/源極間的電壓,△GND為偏壓產生電路2的接地電壓GND(GND1)與位準轉換電路3的接地電壓GND(GND2)之間的差分。存在於VBIAS2的一項目的Vgs反映由位準轉換電路3附近的電路發熱造成的電晶體特性的變動,三項目即△GND反映由配線電阻造成的偏壓產生電路2與位準轉換電路3之間的接地電壓GND的不同。
在此,較佳為導通電流Ion、偏流IBIAS1與偏流IBIAS2為相同,較佳為複製N型電晶體T3R、N型電晶體T28與N型電晶體T28R的尺寸為相同,較佳為導通電流控制可變電阻Ra、電阻Rb與電阻Rc的電阻值為相同。但是,本發明不限定於此。例如,在使偏流IBIAS1與偏流IBIAS2成為導通電流Ion的1/2的情況時,如果使N型電晶體T28與N型電晶體T28R的閘極寬 度為複製N型電晶體T3R的閘極寬度的1/2,使電阻Rb與電阻Rc成為導通電流控制可變電阻Ra的兩倍的電阻值的話,則能獲得相同的效果。
圖5是實施形態三的其他的信號位準轉換電路1C的電路圖。雖然圖4是配置於位準轉換電路3附近的電流電壓轉換電路8為一個電晶體(N型電晶體T28R)與一個電阻(電阻Rc)簡單的電路構成,但是作為更簡易的電路構成,於圖5示出一個電晶體(N型電晶體T28R)的電路構成。
〔實施形態四〕
圖6是實施形態四的信號位準轉換電路1D的電路圖。信號位準轉換電路1D包括:偏壓產生電路2、與偏壓產生電路2連接的位準轉換電路3、與偏壓產生電路2連接的電壓電流轉換電路7、相對於電壓電流轉換電路7彼此並聯連接的多個電流電壓轉換電路8、以及與各電流電壓轉換電路8連接的位準轉換電路3。
實施形態四,為配置於遠離偏壓產生電路2的位置的位準轉換電路3為多個的情況,於圖6、圖7以及圖8示出電路例。
圖6是將圖4所示的電壓電流轉換電路7的電流鏡電路即一個P型電晶體T27變為多個P型電晶體T27,將電流源變為多個。各自的電流源與電流電壓轉換電路8連接,能夠分別生成多個位準轉換電路3的偏壓VBIASn,輸入至位準轉換電路3A。
在圖7、圖8,在圖4所示的電壓電流轉換電路7與電流電壓轉換電路8之間分別設置中繼器電路9、9F。
在圖6的構成,在向多個位準轉換電路3A供給偏壓VBIASn的情況時,有需要從電壓電流轉換電路7拉出許多的配線,配線數增加而使佈局效率變差。
中繼器電路9為將電壓電流轉換電路7的一輸出轉變為多個輸出的電路,由N型電晶體T31、T32與P型電晶體T33的電流鏡電路構成。圖7的電流電壓轉換電路8E將中繼器電路9的P型電晶體T33的閘極電壓Vbp2輸入至P型電晶體T34的閘極。拷貝了P型電晶體T33的偏流IBIAS2的偏流IBIAS3流過N型電晶體T28R與電阻Rc,生成偏壓VBIAS2,輸入至位準轉換電路3。如圖7所示,藉由增加電流電壓轉換電路8E的數量而能夠容易地對應於多個位準轉換電路3。
圖8的中繼器電路9F,為將電壓電流轉換電路7的一輸出轉變為多個輸出的電路,由N型電晶體T41、T42、與P型電晶體T43、T44、T45的電流鏡電路構成。拷貝了P型電晶體T43的偏流IBIAS2的偏流IBIAS3的電流源的P型電晶體T44,對圖4已說明的電流電壓轉換電路8供給電流,生成偏壓VBIAS2,輸入至位準轉換電路3。藉由增加圖8所示的P型電晶體T44、T45,能夠容易地對應於多個位準轉換電路3。又,也可以經由多個中繼器電路9F,與電流電壓轉換電路8連接。
〔實施形態五〕
圖9是實施形態五的顯示驅動設備6的塊圖。圖10是實施形態五的其他的顯示驅動設備6A的塊圖。
顯示驅動設備6、6A包括一個以上的第一區塊14與一個以上的第二區塊15,所述第一區塊14包含:產生偏壓VBIAS的偏壓產生電路2、將由偏壓產生電路2產生的偏壓VBIAS轉換為偏流信號而輸出的電壓電流轉換電路7、作成控制信號的控制信號作成電路10;所述第二區塊15包含:作成顯示驅動信號的顯示驅動信號作成區塊11、將自電壓電流轉換電路7輸出的偏流信號轉換為偏壓VBIAS的電流電壓轉換電路8、基於偏壓VBIAS而將 輸入信號IN(低電壓信號)轉換為輸出信號OUT(高電壓信號)的位準轉換電路3;第二區塊15的數量多於第一區塊14的數量。
圖9及圖10所示的顯示驅動設備6、6A,於第一區塊14的兩側配置多個第二區塊15。圖9示出將第二區塊15配置兩段的情況,圖10示出將第二區塊15配置一段的情況。
於第一區塊14,配置控制信號作成電路10、偏壓產生電路2、電壓電流轉換電路7與中繼器電路9。於第二區塊15,配置電流電壓轉換電路8、位準轉換電路3與顯示驅動信號作成區塊11。
在第一區塊14,作成顯示所需的控制信號,向第二區塊15供給。又,在第一區塊14,以位準轉換電路3產生需要的偏壓VBIAS,轉換為電流後向第二區塊15供給。
在第二區塊15,將轉換為電流的偏壓VBIAS恢復為電壓,向位準轉換電路3供給。位準轉換電路3將控制信號進行位準轉換成顯示驅動的信號位準後,向顯示驅動信號作成區塊11供給。
圖9及圖10示出存在多個第二區塊15的情況。在圖7示出的電路構成中存在有中繼器電路9的負載變大的缺點,在圖8示出的電路構成中存在有配線數增加的缺點。根據接下來要說明的圖11所示的構成,能夠減少上述的缺點。
圖11是實施形態五的再其他的顯示驅動設備6B的塊圖。顯示驅動設備6B包括一個以上的第一區塊14、一個以上的第二區塊15、一個以上的第三區塊16與一個以上的第四區塊17,所述第一區塊14包含:產生偏壓VBIAS的偏壓產生電路2、將由偏壓產生電路2產生的偏壓VBIAS轉換為偏流信號而輸出的電壓電流轉換電路7、將來自電壓電流轉換電路7的一個輸 出分配為多個輸出的中繼器電路9、以及作成控制信號的控制信號作成電路10;所述第二區塊15包含:作成顯示驅動信號的顯示驅動信號作成區塊11、將自電壓電流轉換電路7輸出的偏流信號轉換為偏壓VBIAS的電流電壓轉換電路8、以及基於偏壓VBIAS將輸入信號IN(低電壓信號)轉換為輸出信號OUT(高電壓信號)的位準轉換電路3;所述第三區塊16包含:顯示驅動信號作成區塊11、電流電壓轉換電路8、位準轉換電路3、以及電流鏡電路12;所述第四區塊17包含:顯示驅動信號作成區塊11、電流電壓轉換電路8、位準轉換電路3、以及中繼器電路9;第三區塊16的電流鏡電路12與第四區塊17的中繼器電路9連接;第三區塊16的數量、第四區塊17的數量多於第一區塊14的數量;第二區塊15的數量多於第三區塊16的數量、第四區塊17的數量。
於圖11所示的顯示驅動設備6B,示出在第一區塊14兩側,將多個第二區塊15、第三區塊16、第四區塊17配置一段的情況。第三區塊16的構成,為在第二區塊15的構成中追加了電流鏡電路12的構成。第四區塊17的構成,為在第二區塊15的構成中追加了中繼器電路9的構成。根據圖11的顯示驅動設備6B的構成,能夠以圖7所示的電路構成減輕第一區塊14的中繼器電路9的負載。
在第一區塊14,作成顯示所需的控制信號,向第二區塊15供給。又,在位準轉換電路3產生需要的偏壓VBIAS,轉換為電流而向多個第二區塊15與第三區塊16供給。
第三區塊16的構成,為在第二區塊15的構成中追加了電流鏡電路12的構成。電流鏡電路12由與圖7所示的P型電晶體T34相同的P型電晶體T34R構成。P型電晶體T34R的源極與高電源電壓VDDH連接,閘極與閘極 電壓Vbp2連接,將拷貝了圖7所示的偏流IBIAS2的電流向第四區塊17供給。在第四區塊17,存在有圖7所示的中繼器電路9與電流電壓轉換電路8E,將閘極電壓Vbp2向各第二區塊15的電流電壓轉換電路8供給。
由於顯示面板的高精細化與大型化,顯示驅動設備的顯示驅動信號輸出成為多輸出化,晶片尺寸的長邊超過15mm。因此,雖然產生偏壓產生電路2與位準轉換電路3之間的距離分開的、本發明所要解決的課題,但是藉由實施形態一至五所記載的電路構成,能夠解決上述課題。
〔總結〕
本發明方案一的信號位準轉換電路1、1A~1F,包括:偏壓產生電路2,其產生偏壓VBIAS;以及位準轉換電路3,其基於該偏壓VBIAS而將低電壓信號(輸入信號IN)轉換為高電壓信號(輸出信號OUT);該偏壓產生電路2包含輸出該偏壓VBIAS的運算放大器4、與基於從該運算放大器4輸出的偏壓VBIAS而控制該位準轉換電路3的導通電流Ion的複製電路5。
根據上述的構成,基於從運算放大器輸出的偏壓,控制位準轉換電路的導通電流。因此,能夠以高精度控制位準轉換電路的導通電流。
本發明方案二的信號位準轉換電路1、1A~1F,也可以為在上述方案一中,在該位準轉換電路3,第一高耐壓P型電晶體T5、第一高耐壓N型電晶體T3、以及第一低中耐壓N型電晶體T1依照此順序串聯連接而形成,且第二高耐壓P型電晶體T6、第二高耐壓N型電晶體T4、以及第二低中耐壓N型電晶體T2依照此順序串聯連接而形成,在該第一高耐壓N型電晶體T3的閘極與該第二高耐壓N型電晶體T4的閘極之間供給該偏壓VBIAS,該複製電路5具有對應於該第一高耐壓P型電晶體T5的複製P型電晶體T5R、與對應於該第一高耐壓N型電晶體T3的複製N型電晶體T3R。
根據上述的構成,在位準轉換電路3的第一高耐壓N型電晶體的閘極與該第二高耐壓N型電晶體的閘極之間供給該偏壓VBIAS。並且,複製電路具有對應於位準轉換電路的第一高耐壓P型電晶體的複製P型電晶體、與對應於位準轉換電路的第一高耐壓N型電晶體的複製N型電晶體。因此,能夠控制位準轉換電路的導通電流。
本發明方案三的信號位準轉換電路1、1A~1F,也可以為在上述方案二中,該複製電路5包含:為了控制該位準轉換電路3的導通電流Ion而相對於該複製N型電晶體T3R連接於與該複製P型電晶體T5R相反側的導通電流控制可變電阻Ra、以及用於變更該導通電流控制可變電阻Ra的值的寄存器。
根據上述的構成,能夠藉由以寄存器變更導通電流控制可變電阻的值,而控制位準轉換電路的導通電流。
本發明方案四的信號位準轉換電路1A~1F,也可以為在上述方案一中,還包括:電壓電流轉換電路7,將由該偏壓產生電路2產生的偏壓VBIAS轉換為偏流信號而輸出;以及電流電壓轉換電路8,將自該電壓電流轉換電路7輸出的偏流信號轉換為該偏壓VBIAS而向該位準轉換電路3供給。
根據上述的構成,能夠在遠離偏壓產生電路的位置所配置位準轉換電路,將以偏壓產生電路產生的偏壓,利用電壓電流轉換電路轉換為電流信號,且在位準轉換電路的附近以電流電壓轉換電路轉換為電壓信號而向位準轉換電路供給。
本發明方案五的信號位準轉換電路1E、1F,也可以為在上述方案四中,還包括:中繼器電路9、9F,將來自該電壓電流轉換電路7的一個輸出分配為多個輸出。
根據上述的構成,能夠對配置於遠離偏壓產生電路的位置的多個位準轉換電路供給偏壓。
本發明方案六的信號位準轉換電路1E、1F,也可以為在上述方案五中,該中繼器電路連接於該電流電壓轉換電路和其他的電流電壓轉換電路。
根據上述的構成,能夠對配置於遠離偏壓產生電路的位置的多個電流電壓轉換電路供給偏壓。
本發明方案七的顯示驅動設備6、6A,包括一個以上的第一區塊14與一個以上的第二區塊15,所述第一區塊14包含:產生偏壓VBIAS的偏壓產生電路2、將由偏壓產生電路2產生的偏壓VBIAS轉換為偏流信號而輸出的電壓電流轉換電路7、以及作成控制信號的控制信號作成電路10;該第二區塊15包含:作成顯示驅動信號的顯示驅動信號作成區塊11、將自該電壓電流轉換電路7輸出的偏流信號轉換為該偏壓VBIAS的電流電壓轉換電路8、以及基於該偏壓VBIAS而將低電壓信號(輸入信號IN)轉換為高電壓信號(輸出信號OUT)的位準轉換電路3;該第二區塊的數量比該第一區塊的數量多。
根據上述的構成,能夠對多個位準轉換電路供給偏壓。
本發明方案八的顯示驅動設備6、6A,也可以為在上述方案七中,該第一區塊還包括:中繼器電路,將來自該電壓電流轉換電路的一個輸出分配為多個輸出。
根據上述的構成,能夠藉由中繼器電路而進行該電壓電流轉換電路的輸出數的變更、負載的抑制,能夠對多個位準轉換電路供給偏壓。
本發明方案九的顯示驅動設備6B,包括一個以上的第一區塊14、一個以上的第二區塊15、一個以上的第三區塊16與一個以上的第四區塊17,該第一區塊14包含:產生偏壓VBIAS的偏壓產生電路2、將由該偏壓產生電路2產生的偏壓VBIAS轉換為偏流信號而輸出的電壓電流轉換電路7、將來自該電壓電流轉換電路7的一個輸出分配為多個輸出的中繼器電路9、以及作成控制信號的控制信號作成電路10;該第二區塊15包含:作成顯示驅動信號的顯示驅動信號作成區塊11、將自該電壓電流轉換電路7輸出的偏流信號轉換為該偏壓VBIAS的電流電壓轉換電路8、以及基於該偏壓VBIAS而將低電壓信號(輸入信號IN)轉換為高電壓信號(輸出信號OUT)的位準轉換電路3;該第三區塊16包含:顯示驅動信號作成區塊11、該電流電壓轉換電路8、該位準轉換電路3、以及電流鏡電路12;該第四區塊17包含:該顯示驅動信號作成區塊11、該電流電壓轉換電路8、該位準轉換電路3、以及該中繼器電路9;該第三區塊16的電流鏡電路12與該第四區塊17的中繼器電路9連接,該第三區塊16的數量、該第四區塊17的數量比該第一區塊14的數量多,該第二區塊15的數量比該第三區塊16的數量、該第四區塊17的數量多。
根據上述的構成,能夠抑制該第一區塊與第四區塊的中繼器電路的負載,又,能夠抑制該偏流信號的配線數的增加。
本發明方案十的顯示驅動設備6、6A,也可以為在上述方案七中,該第二區塊15的位準轉換電路3對由該第一區塊14的控制信號作成電路10作成的控制信號的位準進行轉換。
根據上述的構成,能夠將藉由第一區塊的控制信號作成電路而作成的低電壓位準的信號,在第二區塊轉換為高電壓位準的信號。
本發明不限於上述的各實施形態,可於申請專利範圍所示的範圍內進行各種變更,將不同實施形態所分別揭示的技術性手段適當加以組合而獲得的實施形態也包含於本發明的技術性範圍中。進而,能夠將上述各實施形態所揭示的技術性手段加以組合而形成新的技術性特徵。
1:信號位準轉換電路
2:偏壓產生電路
3:位準轉換電路
4:運算放大器
5:複製電路
T1、T2:N型電晶體
T3、T4:高耐壓N型電晶體
T5、T6:P型電晶體
T3R:複製N型電晶體
T5R:複製P型電晶體
VBIAS:偏壓
VDDH:高電源電壓
VDDL:低電源電壓
Von:導通電壓
GND:接地電壓
Ion:導通電流
A:節點
B:節點
AR:節點
BR:節點
IN:輸入信號
W1:輸入信號IN的波形
W2:節點A的電壓波形
W3:節點B的電壓波形
time1:時間

Claims (9)

  1. 一種信號位準轉換電路,其特徵在於,包括:偏壓產生電路,其產生偏壓;以及位準轉換電路,其基於該偏壓而將低電壓信號轉換為高電壓信號,該偏壓產生電路,包含輸出該偏壓的運算放大器、與基於從該運算放大器輸出的偏壓而控制該位準轉換電路的導通電流的複製電路;其中在該位準轉換電路,第一高耐壓P型電晶體、第一高耐壓N型電晶體、以及第一低中耐壓N型電晶體依照此順序串聯連接而形成,且第二高耐壓P型電晶體、第二高耐壓N型電晶體、以及第二低中耐壓N型電晶體依照此順序串聯連接而形成,在該第一高耐壓N型電晶體的閘極與該第二高耐壓N型電晶體的閘極之間供給該偏壓,該複製電路具有對應於該第一高耐壓P型電晶體的複製P型電晶體、與對應於該第一高耐壓N型電晶體的複製N型電晶體。
  2. 如申請專利範圍第1項的信號位準轉換電路,其中,該複製電路包含:為了控制該位準轉換電路的導通電流而相對於該複製N型電晶體連接於與該複製P型電晶體相反側的導通電流控制可變電阻;以及用於變更該導通電流控制可變電阻的值的寄存器。
  3. 一種信號位準轉換電路,其特徵在於,包括:偏壓產生電路,其產生偏壓;以及位準轉換電路,其基於該偏壓而將低電壓信號轉換為高電壓信號, 該偏壓產生電路,包含輸出該偏壓的運算放大器、與基於從該運算放大器輸出的偏壓而控制該位準轉換電路的導通電流的複製電路;且還包括:電壓電流轉換電路,將由該偏壓產生電路產生的偏壓轉換為偏流信號而輸出;以及電流電壓轉換電路,將自該電壓電流轉換電路輸出的偏流信號轉換為該偏壓而向該位準轉換電路供給。
  4. 如申請專利範圍第3項的信號位準轉換電路,其還包括:中繼器電路,將來自該電壓電流轉換電路的一個輸出分配為多個輸出。
  5. 如申請專利範圍第4項的信號位準轉換電路,其中,該中繼器電路連接於該電流電壓轉換電路和其他的電流電壓轉換電路。
  6. 一種顯示驅動設備,其特徵在於,包括一個以上的第一區塊與一個以上的第二區塊,該第一區塊包含:產生偏壓的偏壓產生電路、將由該偏壓產生電路產生的偏壓轉換為偏流信號而輸出的電壓電流轉換電路、以及作成控制信號的控制信號作成電路;該第二區塊包含:作成顯示驅動信號的顯示驅動信號作成區塊、將自該電壓電流轉換電路輸出的偏流信號轉換為該偏壓的電流電壓轉換電路、以及基於該偏壓而將低電壓信號轉換為高電壓信號的位準轉換電路;該第二區塊的數量比該第一區塊的數量多。
  7. 如申請專利範圍第6項的顯示驅動設備,其中,該第一區塊還包括:中繼器電路,將來自該電壓電流轉換電路的一個輸出分配為多個輸出。
  8. 如申請專利範圍第6項的顯示驅動設備,其中,該第二區塊的位準轉換電路對由該第一區塊的控制信號作成電路作成的控制信號的位準進行轉換。
  9. 一種顯示驅動設備,其特徵在於,包括一個以上的第一區塊、一個以上的第二區塊、一個以上的第三區塊與一個以上的第四區塊,該第一區塊包含:產生偏壓的偏壓產生電路、將由該偏壓產生電路產生的偏壓轉換為偏流信號並輸出的電壓電流轉換電路、將來自該電壓電流轉換電路的一個輸出分配為多個輸出的中繼器電路、以及作成控制信號的控制信號作成電路;該第二區塊包含:作成顯示驅動信號的顯示驅動信號作成區塊、將自該電壓電流轉換電路輸出的偏流信號轉換為該偏壓的電流電壓轉換電路、以及基於該偏壓而將低電壓信號轉換為高電壓信號的位準轉換電路;該第三區塊包含:該電流電壓轉換電路、該位準轉換電路、以及電流鏡電路;該第四區塊包含:該顯示驅動信號作成區塊、該電流電壓轉換電路、該位準轉換電路、以及該中繼器電路;該第三區塊的電流鏡電路與該第四區塊的中繼器電路連接,該第三區塊的數量、該第四區塊的數量比該第一區塊的數量多,該第二區塊的數量比該第三區塊的數量、該第四區塊的數量多。
TW107141758A 2017-11-29 2018-11-22 信號位準轉換電路以及顯示驅動設備 TWI686782B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017229462A JP7176713B2 (ja) 2017-11-29 2017-11-29 信号レベル変換回路及び表示駆動デバイス
JP2017-229462 2017-11-29

Publications (2)

Publication Number Publication Date
TW201937471A TW201937471A (zh) 2019-09-16
TWI686782B true TWI686782B (zh) 2020-03-01

Family

ID=66633556

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107141758A TWI686782B (zh) 2017-11-29 2018-11-22 信號位準轉換電路以及顯示驅動設備

Country Status (4)

Country Link
US (1) US10516387B2 (zh)
JP (2) JP7176713B2 (zh)
CN (1) CN109962704B (zh)
TW (1) TWI686782B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3113796B1 (fr) * 2020-08-31 2023-01-13 St Microelectronics Grenoble 2 Dispositif et procédé de décalage de niveau
CN112202440B (zh) * 2020-09-15 2022-08-09 广州慧智微电子股份有限公司 一种负压电平转换控制电路和方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6836148B2 (en) * 2002-04-08 2004-12-28 Texas Instruments Incorporated Versatile high voltage outputs using low voltage transistors
TW200709566A (en) * 2005-08-25 2007-03-01 Fujitsu Ltd Level shift circuit and semiconductor device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS582668A (ja) * 1981-06-30 1983-01-08 Nec Home Electronics Ltd 信号発生装置
US7202715B1 (en) * 2005-09-21 2007-04-10 Intel Corporation Matched current delay cell and delay locked loop
JP2007240698A (ja) * 2006-03-07 2007-09-20 Oki Electric Ind Co Ltd 電流駆動回路
JP5088031B2 (ja) * 2007-08-01 2012-12-05 富士電機株式会社 定電流・定電圧回路
JP2012033987A (ja) * 2010-07-28 2012-02-16 Toppan Printing Co Ltd レベルシフタ回路
JP5491319B2 (ja) * 2010-08-16 2014-05-14 ルネサスエレクトロニクス株式会社 表示ドライバ回路
TWI483550B (zh) 2012-07-16 2015-05-01 Novatek Microelectronics Corp 動態控制電位移位電路
JP2015076718A (ja) * 2013-10-09 2015-04-20 シナプティクス・ディスプレイ・デバイス株式会社 レベルシフト回路および表示駆動回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6836148B2 (en) * 2002-04-08 2004-12-28 Texas Instruments Incorporated Versatile high voltage outputs using low voltage transistors
TW200709566A (en) * 2005-08-25 2007-03-01 Fujitsu Ltd Level shift circuit and semiconductor device

Also Published As

Publication number Publication date
JP2019102891A (ja) 2019-06-24
TW201937471A (zh) 2019-09-16
US10516387B2 (en) 2019-12-24
JP7176713B2 (ja) 2022-11-22
CN109962704B (zh) 2023-08-08
JP7423080B2 (ja) 2024-01-29
CN109962704A (zh) 2019-07-02
JP2022008539A (ja) 2022-01-13
US20190165771A1 (en) 2019-05-30

Similar Documents

Publication Publication Date Title
CN111210776B (zh) 栅极驱动电路、显示面板
JP4321678B2 (ja) 半導体集積回路
JP7423080B2 (ja) 信号レベル変換回路および表示駆動デバイス
JP6805005B2 (ja) リーク電流補償回路及び半導体装置
US7952388B1 (en) Semiconductor device
US6741230B2 (en) Level shift circuit and image display device
JP4477373B2 (ja) 定電流回路
US8928396B2 (en) Electronic circuit and semiconductor device
JP4027936B2 (ja) 半導体装置
US7514960B2 (en) Level shifter circuit
EP2360547B1 (en) Band gap reference circuit
US6831498B2 (en) High speed integrated circuit current switch
CN108809295B (zh) 电平移位电路
KR20040034528A (ko) 커런트 미러 회로
JP2020174323A (ja) 半導体装置
JP4588436B2 (ja) レベルシフタ回路
KR101065506B1 (ko) 상호 접속형 직류-직류 변환기
JP5520192B2 (ja) 電圧電流変換回路
KR100933695B1 (ko) 반도체 소자
WO2024108708A1 (en) High-speed level-shifter for power-conversion applications
JP4472667B2 (ja) 電源回路
TWI644545B (zh) 驅動器電路
JP2006318183A (ja) 定電流駆動装置
JP2017022493A (ja) 電源回路及び電圧制御方法
TW201918026A (zh) 反相器