TWI465543B - 覆晶型半導體背面用膜及其用途 - Google Patents

覆晶型半導體背面用膜及其用途 Download PDF

Info

Publication number
TWI465543B
TWI465543B TW100126437A TW100126437A TWI465543B TW I465543 B TWI465543 B TW I465543B TW 100126437 A TW100126437 A TW 100126437A TW 100126437 A TW100126437 A TW 100126437A TW I465543 B TWI465543 B TW I465543B
Authority
TW
Taiwan
Prior art keywords
film
back surface
semiconductor
resin
semiconductor back
Prior art date
Application number
TW100126437A
Other languages
English (en)
Other versions
TW201213487A (en
Inventor
Naohide Takamoto
Goji Shiga
Fumiteru Asai
Original Assignee
Nitto Denko Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nitto Denko Corp filed Critical Nitto Denko Corp
Publication of TW201213487A publication Critical patent/TW201213487A/zh
Application granted granted Critical
Publication of TWI465543B publication Critical patent/TWI465543B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3164Partial encapsulation or coating the coating being a foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting the bump connector during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81009Pre-treatment of the bump connector or the bonding area
    • H01L2224/81024Applying flux to the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81399Material
    • H01L2224/814Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81909Post-treatment of the bump connector or bonding area
    • H01L2224/8191Cleaning, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • Y10T428/2804Next to metal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/31504Composite [nonstructural laminate]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/31504Composite [nonstructural laminate]
    • Y10T428/31721Of polyimide
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/31504Composite [nonstructural laminate]
    • Y10T428/31855Of addition polymer from unsaturated monomers

Description

覆晶型半導體背面用膜及其用途
本發明係關於一種覆晶型半導體背面用膜及一種使用其的結合有切晶帶之半導體背面用膜。該覆晶型半導體背面用膜係用於保護諸如半導體晶片之半導體元件背面及增強其強度。此外,本發明係關於一種使用該結合有切晶帶之半導體背面用膜製造半導體裝置的方法。
最近,半導體裝置及其封裝已愈來愈需要薄化及小型化。因此,已廣泛利用藉助於覆晶接合(flip chip bonding)將諸如半導體晶片之半導體元件安裝(覆晶式連接)於基板上的覆晶型半導體裝置作為半導體裝置及其封裝。在此覆晶式連接中,半導體晶片係以半導體晶片之電路面與基板之電極形成面相對的形式固著於基板上。在此種半導體裝置或其類似裝置中,可能存在半導體晶片背面用保護膜保護以防止半導體晶片損壞的情況或其類似情況(參見專利文件1)。背面用膜可經雷射標記以提高其產品辨別能力(參見專利文件2)。
專利文件1:JP-A-2007-158026
專利文件2:JP-A-2008-166451
作為覆晶式連接之典型程序,將接合有背面用膜之半導體晶片表面上所形成的焊料凸塊及其類似物浸入助熔劑中,使凸塊與基板上所形成的電極接觸(需要時,在電極上進一步形成焊料凸塊),且最後使該焊料凸塊熔融以使 該焊料凸塊回焊連接至該電極。助熔劑已用於在焊接時清潔或防止焊料凸塊氧化、改良焊料濕潤性之目的及其類似目的。藉由上述程序可在半導體晶片與基板之間形成良好電連接。
此處,通常允許助熔劑僅黏著於凸塊部分。然而,在有些情況下,視工作條件而定,助熔劑黏著於附著於半導體晶片背面之背面用膜。接著,在助熔劑黏著於背面用膜的同時進行回焊連接時,在背面用膜表面上出現因助熔劑所致的染色,從而導致對外觀特性或雷射標記特性變差的擔心。
考慮到上述問題,構成本發明且本發明之一個目標為提供一種覆晶型半導體背面用膜,其可防止染色發生,即使助熔劑黏著於其時亦然,且能製造具有極佳外觀特性之半導體裝置;一種使用該覆晶型半導體背面用膜的結合有切晶帶之半導體背面用膜;及一種製造該半導體裝置的方法。
為了解決上述問題,本發明人已進行了研究。結果,本發明人已發現可藉由採用以下構造提供可防止因助熔劑所致之染色發生且能製造具有極佳外觀特性之半導體裝置的覆晶型半導體背面用膜,且已完成本發明。
亦即,本發明提供一種覆晶型半導體背面用膜,其欲安置於覆晶式連接至黏附體之半導體元件背面上,該覆晶型半導體背面用膜包含接著層及層壓於該接著層上之保護 層,其中該保護層包含具有200℃或大於200℃之玻璃轉移溫度的耐熱樹脂或金屬。
在半導體背面用膜中,由具有200℃或大於200℃之玻璃轉移溫度的耐熱樹脂或金屬構成的層係作為保護層形成,以便在為了覆晶接合而回焊時,使助熔劑組分最後蒸發而不進入保護層中。因此,可防止半導體背面用膜出現因助熔劑所致的染色。此種染色抑制之原因估計如下,不過亦可能並非如此。當助熔劑黏著於沒有保護層之背面用膜時,構成背面用膜之樹脂的分子結構在回焊溫度下基本上疏鬆。因此助熔劑組分變得容易進入背面用膜中,且助熔劑組分最後保持兩者部分相容的狀態,從而引起染色發生。另一方面,在本發明之半導體背面用膜中,提供由具有200℃或大於200℃之玻璃轉移溫度的耐熱樹脂或金屬構成的保護層。因此,即使在回焊溫度下亦抑制保護層中之微結構(分子結構或原子結構)疏鬆或使其實質上不疏鬆,藉此抑制助熔劑組分進入保護層中。藉由在回焊時加熱來蒸發殘留於半導體背面用膜之表面上的助熔劑。因此,防止因助熔劑所致之染色發生。
上述耐熱樹脂較佳為選自由以下組成之群的至少一者:聚醯亞胺、聚苯硫醚、聚碸、聚醚醯亞胺、聚醚酮及聚醚醚酮。此等樹脂因其容易獲得、具有剛性分子結構及極高玻璃轉移溫度而可有效防止因助熔劑所致之染色發生。其中,作為耐熱樹脂,較佳為聚醯亞胺。
上述金屬較佳為選自由以下組成之群的至少一者:鋁、 氧皮鋁、不鏽鋼、鐵、鈦、錫及銅。此等金屬不僅可呈現防止發生因助熔劑所致之染色的作用,而且呈現極佳的雷射標記特性。
當面向接著層之上述保護層表面已經受表面活化處理時,可提高保護層與接著層之間的黏著力。因此可在半導體裝置製造步驟中及在製造之後在作為產品使用時防止兩者剝離,且可製造具有高可靠性的半導體裝置。
上述表面活化處理較佳為選自由以下組成之群的至少一種處理:電漿處理、臭氧水處理、紫外線臭氧處理及離子束處理。藉由此等處理可有效進行表面活化,即使保護層由耐熱樹脂及金屬中之任一者構成時亦然。
本發明進一步提供一種結合有切晶帶之半導體背面用膜,其包含:含有基底材料及層壓於該基底材料上之壓敏性黏著層的切晶帶,以及上述覆晶型半導體背面用膜,該覆晶型半導體背面用膜以使得保護層面向壓敏性黏著層的方式層壓於該壓敏性黏著層上。
在具有上述構造的結合有切晶帶之半導體背面用膜中,切晶帶與覆晶型半導體背面用膜係整體地形成。因此,此類型之結合有切晶帶之膜可用於切割半導體晶圓以製造半導體元件之切晶步驟中,以及後續的拾取步驟中。亦即,在切晶步驟之前使切晶帶附著於半導體晶圓背面的情況下,上述半導體背面用膜亦可附著於其,因此不需要單獨附著半導體背面用膜於其上的步驟(半導體背面用膜附著步驟)。因此可減少處理步驟數目。此外,利用具有接著 層之半導體背面用膜保護半導體晶圓背面或藉由切晶所形成之半導體元件背面。因此可在切晶步驟及後續步驟(諸如拾取步驟)中減少或防止半導體元件損壞,且可在覆晶接合時防止發生因助熔劑所致之染色,因此能夠製造具有極佳外觀特性之半導體裝置。
本發明此外提供一種製造半導體裝置的方法,該方法包含:將半導體晶圓附著於上述結合有切晶帶之半導體背面用膜中的覆晶型半導體背面用膜上、切割半導體晶圓以形成半導體元件、將半導體元件隨覆晶型半導體背面用膜一起自切晶帶之壓敏性黏著層剝離、使助熔劑黏著於半導體元件中之黏附體連接構件,及覆晶式連接半導體元件於黏附體上。
在製造方法中,使用形成有保護層之覆晶型半導體背面用膜,以便可在覆晶接合步驟中防止半導體背面用膜出現因助熔劑所致之染色,且可有效製造具有極佳外觀特性之半導體裝置。
將參考圖式描述本發明之實施例,但本發明不限於此等實施例。順便提及,在本說明書之圖式中,省略不需要說明的部分,且為了便於說明,存在有藉由放大、縮小或其類似方式等所顯示的部分。
(結合有切晶帶之半導體背面用膜)
圖1為顯示本發明之結合有切晶帶之半導體背面用膜的一個實施例之橫截面示意圖。如圖1中所示,結合有切晶 帶之半導體背面用膜1(下文中有時亦稱作「結合有切晶帶之半導體背面保護膜」、「具有切晶帶之半導體背面用膜」或「具有切晶帶之半導體背面保護膜」)包含包括形成於基底材料31上之壓敏性黏著層32的切晶帶3,及提供於壓敏性黏著層上之覆晶型半導體背面用膜2(下文中有時稱作「背面用膜」、「半導體背面用膜」或「半導體背面保護膜」)。如隨後所述,半導體背面用膜2包括接著層及層壓於此接著層上之保護層。
此外,如圖1中所示,本發明之結合有切晶帶之半導體背面用膜可設計成使得半導體背面用膜2僅形成於對應於半導體晶圓附著部分之部分33上;然而,半導體背面用膜可形成於壓敏性黏著層32之整個表面上,或半導體背面用膜可形成於大於對應於半導體晶圓附著部分之部分33、但小於壓敏性黏著層32之整個表面的部分上。順便提及,半導體背面用膜2之表面(欲附著於晶圓背面之表面)可用隔離物或其類似物保護直至該膜附著於晶圓背面為止。下文依序詳細描述半導體背面用膜及結合有切晶帶之半導體背面用膜。
(覆晶型半導體背面用膜)
圖2為顯示本發明之覆晶型半導體背面用膜之一個實施例的橫截面示意圖。覆晶型半導體背面用膜2具有膜狀組態,且包括接著層21及層壓於該接著層上之保護層22。在結合有切晶帶之半導體背面用膜作為產品的形式中,接著層21通常呈未固化狀態(包括半固化狀態),且在將結合有 切晶帶之半導體背面用膜附著於半導體晶圓之後被熱固化。
此外,可見光在半導體背面用膜2中之透光率(可見光透射率,波長:400nm至800nm)不受特別限制,但例如較佳在20%或小於20%(0至20%)範圍內,更佳在10%或小於10%(0至10%)範圍內,且特別較佳在5%或小於5%(0至5%)範圍內。當半導體背面用膜2具有超過20%之可見光透射率時,擔心光透射可能會不利地影響半導體元件。可見光透射率(%)可利用半導體背面用膜2樹脂組分之種類及含量、著色劑(諸如顏料或染料)之種類及含量、無機填充劑之含量及其類似因素加以控制。m
半導體背面用膜2之可見光透射率(%)可如下測定。亦即,製備自身厚度(平均厚度)為20μm半導體背面用膜2。接著,用具有400至800nm波長之可見光,以規定強度[設備:可見光產生設備,由Shimadzu Corporation製造[商標「ABSORPTION SPECTRO PHOTOMETER」]]照射半導體背面用膜2,且量測透射可見光之強度。此外,可基於可見光透過半導體背面用膜2之前與之後的強度變化來測定可見光透射率(%)。就此而言,亦可根據厚度不為20μm之半導體背面用膜2之可見光透射率值(%;波長:400nm至800nm)得出具有20μm厚度之半導體背面用膜2之可見光透射率(%;波長:400nm至800nm)。在本發明中,可見光透射率(%)係在半導體背面用膜2具有20μm厚度的情況下測定,但本發明之半導體背面用膜不限於具有20μm厚 度之半導體背面用膜。
(接著層)
接著層21較佳由至少一種熱固性樹脂形成,且更佳由至少一種熱固性樹脂及熱塑性樹脂形成。此外,可允許在構成接著層21之樹脂中含有熱固化加速催化劑。接著層至少由熱固性樹脂形成,從而能夠有效呈現其黏著功能。
熱塑性樹脂之實例包括天然橡膠、丁基橡膠、異戊二烯橡膠、氯丁二烯橡膠、乙烯-乙酸乙烯酯共聚物、乙烯-丙烯酸共聚物、乙烯-丙烯酸酯共聚物、聚丁二烯樹脂、聚碳酸酯樹脂、熱塑性聚醯亞胺樹脂、聚醯胺樹脂(諸如6-耐綸及6,6-耐綸)、苯氧基樹脂、丙烯酸系樹脂、飽和聚酯樹脂(諸如PET(聚對苯二甲酸乙二酯)或PBT(聚對苯二甲酸丁二酯))、聚醯胺-醯亞胺樹脂或氟樹脂。熱塑性樹脂可單獨使用或可組合使用兩種或兩種以上。在此等熱塑性樹脂中,離子雜質含量少、耐熱性高且能夠保證半導體元件之可靠性的丙烯酸系樹脂特別較佳。
丙烯酸系樹脂不受特別限制,且其實例包括含有一種或兩種或兩種以上具有直鏈或分支鏈烷基之丙烯酸酯或甲基丙烯酸酯作為組分的聚合物,該烷基具有30個或少於30個碳原子,較佳為4至18個碳原子,更佳為6至10個碳原子,尤其為8或9個碳原子。亦即,在本發明中,丙烯酸系樹脂具有亦包括甲基丙烯酸系樹脂的廣泛含義。烷基實例包括甲基、乙基、丙基、異丙基、正丁基、第三丁基、異丁基、戊基、異戊基、己基、庚基、2-乙基己基、辛基、異 辛基、壬基、異壬基、癸基、異癸基、十一烷基、十二烷基(月桂基)、十三烷基、十四烷基、硬脂基(stearyl)及十八烷基(octadecyl)。
此外,用於形成丙烯酸系樹脂之其他單體(除丙烯酸或甲基丙烯酸之烷基酯以外的單體,其中該烷基為具有30個或少於30個碳原子之烷基)不受特別限制,且其實例包括含羧基之單體,諸如丙烯酸、甲基丙烯酸、丙烯酸羧乙酯、丙烯酸羧戊酯、衣康酸(itaconic acid)、順丁烯二酸、反丁烯二酸及丁烯酸;酸酐單體,諸如順丁烯二酸酐及衣康酸酐;含羥基之單體,諸如(甲基)丙烯酸2-羥基乙酯、(甲基)丙烯酸2-羥基丙酯、(甲基)丙烯酸4-羥基丁酯、(甲基)丙烯酸6-羥基己酯、(甲基)丙烯酸8-羥基辛酯、(甲基)丙烯酸10-羥基癸酯、(甲基)丙烯酸12-羥基月桂酯及甲基丙烯酸4-羥基甲基環己酯;含磺酸基之單體,諸如苯乙烯磺酸、烯丙基磺酸、2-(甲基)丙烯醯胺基-2-甲基丙烷磺酸、(甲基)丙烯醯胺基丙烷磺酸、(甲基)丙烯酸磺丙酯及(甲基)丙烯醯氧基萘磺酸;及含磷酸基團之單體,諸如磷酸2-羥乙基丙烯醯酯。就此而言,(甲基)丙烯酸意謂丙烯酸及/或甲基丙烯酸,(甲基)丙烯酸酯意謂丙烯酸酯及/或甲基丙烯酸酯,(甲基)丙烯醯基((meth)acryl)意謂丙烯醯基及/或甲基丙烯醯基等,其適用於整個說明書中。
此外,除環氧樹脂及酚樹脂以外,熱固性樹脂之實例亦包括胺基樹脂、不飽和聚酯樹脂、聚胺基甲酸酯樹脂、聚矽氧樹脂及熱固性聚醯亞胺樹脂。熱固性樹脂可單獨使用 或可組合使用兩種或兩種以上。作為熱固性樹脂,僅含有少量會腐蝕半導體元件之離子雜質的環氧樹脂為適合的。此外,酚樹脂適合用作環氧樹脂之固化劑。
環氧樹脂不受特別限制,且舉例而言,可使用雙官能環氧樹脂或多官能環氧樹脂,諸如雙酚A型環氧樹脂、雙酚F型環氧樹脂、雙酚S型環氧樹脂、溴化雙酚A型環氧樹脂、氫化雙酚A型環氧樹脂、雙酚AF型環氧樹脂、聯苯型環氧樹脂、萘型環氧樹脂、茀型環氧樹脂、苯酚酚醛清漆型環氧樹脂、鄰甲酚酚醛清漆型環氧樹脂、參羥基苯基甲烷型環氧樹脂及四苯酚乙烷型環氧樹脂,或諸如乙內醯脲型環氧樹脂、參縮水甘油基異氰尿酸酯型環氧樹脂或縮水甘油胺型環氧樹脂之環氧樹脂。
作為環氧樹脂,在上文舉例說明之彼等環氧樹脂中,較佳為酚醛清漆型環氧樹脂、聯苯型環氧樹脂、參羥基苯基甲烷型環氧樹脂及四苯酚乙烷型環氧樹脂。此原因在於此等環氧樹脂與作為固化劑之酚樹脂具有高反應性且耐熱性及其類似性質優良。
此外,上述酚樹脂充當環氧樹脂之固化劑,且其實例包括酚醛清漆型酚樹脂,諸如苯酚清漆型酚醛樹脂、苯酚芳烷基樹脂、甲酚清漆型酚醛樹脂、第三丁基苯酚清漆型酚醛樹脂及壬基苯酚清漆型酚醛樹脂;甲階型(resol type)酚樹脂;及聚氧苯乙烯,諸如聚對氧苯乙烯。酚樹脂可單獨使用或可組合使用兩種或兩種以上。在此等酚樹脂中,苯酚清漆型酚醛樹脂及苯酚芳烷基樹脂特別較佳。此原因在 於可提高半導體裝置之連接可靠性。
環氧樹脂與酚樹脂之混合比較佳應例如使得酚樹脂中之羥基以環氧樹脂組分中之環氧基當量數計為0.5當量至2.0當量。其更佳為0.8當量至1.2當量。亦即,當該混合比超出該範圍時,固化反應不能充分進行,且環氧樹脂固化產物之特性傾向於變差。
以接著層之全部樹脂組分計,上述熱固性樹脂之含量較佳為5重量%至90重量%,更佳為10重量%至85重量%,更佳為15重量%至80重量%。藉由調節上述含量至5重量%或大於5重量%可容易控制熱固性收縮率至2體積%或大於2體積%。此外,當使囊封樹脂熱固化時,接著層可被完全熱固化,且穩固地黏著且固著於半導體元件背面,此可製造不會發生剝離的覆晶型半導體裝置。另一方面,藉由調節上述含量至90重量%或小於90重量%,可抑制封裝(PKG:覆晶型半導體裝置)翹曲。
不受特別限定,用於環氧樹脂及酚樹脂之熱固化加速催化劑可自已知的熱固化加速催化劑中作適當選擇。一或多種熱固化加速催化劑在此處可單獨或組合使用。作為熱固化加速催化劑,例如可使用基於胺之固化加速催化劑、基於磷之固化加速催化劑、基於咪唑之固化加速催化劑、基於硼之固化加速催化劑或基於磷-硼之固化加速催化劑。
接著層21由含有環氧樹脂及酚系樹脂之樹脂組合物或由含有環氧樹脂、酚系樹脂及丙烯酸系樹脂之樹脂組合物形成特別適合。由於此等樹脂僅含有少量的離子雜質且具有 高耐熱性,因此可保證半導體元件之可靠性。
重要的是,接著層21對半導體晶圓背面(無電路形成面)具有黏著性(緊密黏著性)。接著層21可例如由含有環氧樹脂作為熱固性樹脂組分之樹脂組合物形成。在使接著層21預先固化至某種程度的情況下,較佳在其製備時添加多官能化合物作為交聯劑,該多官能化合物能夠與聚合物分子鏈末端之官能基或其類似基團反應。因此可提高在高溫下之黏著特性且可提高該膜之耐熱性。
接著層21對半導體晶圓之黏著力(23℃,180°剝離角,300mm/min之剝離速率)較佳在0.5N/20mm至15N/20mm範圍內,更佳在0.7N/20mm至10N/20mm範圍內。若黏著力為至少0.5N/20mm,則可使該膜以極佳黏著性黏著於半導體晶圓及半導體元件且不存在膜膨脹或其類似的黏著失效現象。另外,在切割半導體晶圓時,可防止晶片飛出(flying out)。另一方面,若黏著力為至多15N/20mm,則有利於自切晶帶剝離。
交聯劑不受特別限制且可使用已知交聯劑。特定而言,例如,不僅可提及基於異氰酸酯之交聯劑、基於環氧基之交聯劑、基於三聚氰胺之交聯劑及基於過氧化物之交聯劑,而且可提及基於脲之交聯劑、基於金屬醇鹽之交聯劑、基於金屬螯合物之交聯劑、基於金屬鹽之交聯劑、基於碳化二亞胺之交聯劑、基於唑啉之交聯劑、基於氮丙啶之交聯劑、基於胺之交聯劑及其類似物。作為交聯劑,基於異氰酸酯之交聯劑或基於環氧基之交聯劑為適合的。 交聯劑可單獨使用或可組合使用兩種或兩種以上。
基於異氰酸酯之交聯劑實例包括低碳脂族多異氰酸酯,諸如二異氰酸1,2-乙二酯、二異氰酸1,4-丁二酯及二異氰酸1,6-己二酯;脂環族多異氰酸酯,諸如二異氰酸環戊二酯、二異氰酸環己二酯、異氟爾酮二異氰酸酯(isophorone diisocyanate)、氫化二異氰酸伸甲苯酯及氫化二異氰酸伸二甲苯酯;及芳族多異氰酸酯,諸如二異氰酸2,4-伸甲苯酯、二異氰酸2,6-伸甲苯酯、4,4'-二苯基甲烷二異氰酸酯及二異氰酸伸二甲苯酯。另外,亦使用三羥甲基丙烷/二異氰酸伸甲苯酯三聚物加合物[商標「COLONATE L」,Nippon Polyurethane Industry Co.,Ltd.製造]、三羥甲基丙烷/二異氰酸己二酯三聚物加合物[商標「COLONATE HL」,Nippon Polyurethane Industry Co.,Ltd.製造]及其類似物。此外,基於環氧基之交聯劑實例包括N,N,N',N'-四縮水甘油基-間二甲苯二胺、二縮水甘油基苯胺、1,3-雙(N,N-縮水甘油基胺基甲基)環己烷、1,6-己二醇二縮水甘油醚、新戊二醇二縮水甘油醚、乙二醇二縮水甘油醚、丙二醇二縮水甘油醚、聚乙二醇二縮水甘油醚、聚丙二醇二縮水甘油醚、山梨糖醇聚縮水甘油醚、甘油聚縮水甘油醚、季戊四醇聚縮水甘油醚、聚甘油聚縮水甘油醚、脫水山梨糖醇聚縮水甘油醚、三羥甲基丙烷聚縮水甘油醚、己二酸二縮水甘油酯、鄰苯二甲酸二縮水甘油酯、三縮水甘油基-參(2-羥乙基)異氰尿酸酯、間苯二酚二縮水甘油醚及雙酚-S-二縮水甘油醚以及分子中具有兩個或兩個以上環 氧基的基於環氧基之樹脂。
交聯劑用量不受特別限制且可依據交聯程度作適當選擇。特定而言,較佳地,以100重量份之聚合物組分(特定言之,在分子鏈末端具有官能基之聚合物)計,交聯劑用量通常為7重量份或小於7重量份(例如0.05重量份至7重量份)。以100重量份之聚合物組分計,當交聯劑用量大於7重量份時,黏著力降低,因此此情況不佳。自提高內聚力之觀點來看,以100重量份之聚合物組分計,交聯劑用量較佳為0.05重量份或大於0.05重量份。
在本發明中,亦可藉由用電子束、UV光或其類似物照射而不使用交聯劑或聯合使用交聯劑來進行交聯處理。
上述接著層21可經著色。若保護層透明,則著色接著層可透過保護層呈現極佳的外觀特性,此可獲得具有增值外觀之半導體裝置。經著色之半導體背面用膜亦可突顯透明保護層上之標記,因此可藉由利用多種標記法(諸如印刷方法及雷射標記法)中的任一種方法經由半導體背面用膜進行標記以向半導體元件或使用半導體元件之半導體裝置之無電路側之面上賦予各種資訊,諸如文字資訊及圖形資訊。特定而言,藉由控制著色之顏色,可目視觀察到由標記所賦予之資訊(諸如文字資訊及圖形資訊)具有極佳可見度。此外,當接著層經著色時,切晶帶與半導體背面用膜彼此間可容易辨別,以便可增強可加工性及其類似性質。此外,例如,作為半導體裝置,亦可利用顏色來對其產品分類。在半導體背面用膜經著色之情況下(在該膜既非無 色、亦非透明的情況下),由著色所顯示之顏色不受特別限制。然而,例如較佳為深色,諸如黑色、藍色及紅色,且黑色尤其適合。
在本發明實施例中,深色基本上意謂具有60或小於60(0至60)、較佳為50或小於50(0至50)且更佳為40或小於40(0至40)之L*(以L*a*b*色空間定義)的深色。
此外,黑色基本上意謂具有35或小於35(0至35)、較佳為30或小於30(0至30)且更佳為25或小於25(0至25)之L*(以L*a*b*色空間定義)的基於黑色之顏色。就此而言,在黑色中,以L*a*b*色空間定義之a*及b*各自可根據L*之值作適當選擇。舉例而言,a*與b*均在-10至10範圍內較佳,在-5至5範圍內更佳,且在-3至3範圍內(尤其為0或約0)進一步較佳。
在本發明實施例中,以L*a*b*色空間定義之L*、a*及b*可藉由用色差計(商標「CR-200」色差計,Minolta Ltd製造)量測來測定。L*a*b*色空間為國際照明委員會(Commission Internationale de l'Eclairage;CIE)於1976年所推薦的色空間且意謂稱為CIE1976(L*a*b*)色空間之色空間。此外,L*a*b*色空間係依據日本工業標準(Japanese Industrial Standards)於JIS Z8729中定義。
在著色接著層21時,可根據目標顏色使用著色劑。作為此種著色劑,宜使用各種深色著色劑,諸如黑色著色劑、藍色著色劑及紅色著色劑,且黑色著色劑更適合。著色劑可為顏料及染料中之任一者。著色劑可單獨使用或可組合 使用兩種或兩種以上。就此而言,作為染料,可使用任何形式之染料,諸如酸性染料、反應性染料、直接染料、分散染料及陽離子染料。此外,亦就顏料而言,其形式不受特別限制且可在已知顏料中作適當選擇及加以使用。
特定而言,當使用染料作為著色劑時,染料成為因溶解而均勻或幾乎均勻地分散於接著層21中之狀態,以便可容易製造具有均勻或幾乎均勻的顏色密度之半導體背面用膜(因此可容易製造相應的結合有切晶帶之半導體背面用膜)。因此,當使用染料作為著色劑時,結合有切晶帶之半導體背面用膜中的半導體背面用膜可具有均勻或幾乎均勻的顏色密度且可增強標記特性及外觀特性。
黑色著色劑不受特別限制且例如宜選自無機黑色著色顏料及黑色著色染料。此外,黑色著色劑可為著色劑混合物,其中將青色著色劑(藍綠色著色劑)、洋紅色著色劑(紫紅色著色劑)及黃色著色劑混合。黑色著色劑可單獨使用或可組合使用兩種或兩種以上。當然,黑色著色劑可與除黑色以外之顏色的著色劑組合使用。
黑色著色劑之特定實例包括碳黑(諸如爐法碳黑、槽法碳黑、乙炔碳黑、熱碳黑或燈碳黑)、石墨、氧化銅、二氧化錳、偶氮型顏料(諸如甲亞胺偶氮黑)、苯胺黑、苝黑、鈦黑、花青黑、活性炭、鐵氧體(諸如非磁性鐵氧體或磁性鐵氧體)、磁鐵礦、氧化鉻、氧化鐵、二硫化鉬、鉻錯合物、複合氧化物型黑色顏料及蒽醌型有機黑色顏料。
在本發明中,作為黑色著色劑,亦可使用黑色著色染料,諸如CI.溶劑黑3、CI.溶劑黑7、CI.溶劑黑22、CI.溶劑黑27、CI.溶劑黑29、CI.溶劑黑34、CI.溶劑黑43、CI.溶劑黑70、CI.直接黑17、CI.直接黑19、CI.直接黑22、CI.直接黑32、CI.直接黑38、CI.直接黑51、CI.直接黑71、CI.酸性黑1、CI.酸性黑2、CI.酸性黑24、CI.酸性黑26、CI.酸性黑31、CI.酸性黑48、CI.酸性黑52、CI.酸性黑107、CI.酸性黑109、CI.酸性黑110、CI.酸性黑119、CI.酸性黑154及CI.分散黑1、CI.分散黑3、CI.分散黑10、CI.分散黑24;黑色著色顏料,諸如CI.顏料黑1、CI.顏料黑7;及其類似物。
作為此等黑色著色劑,例如可市購商標「Oil Black BY」、商標「Oil Black BS」、商標「Oil Black HBB」、商標「Oil Black 803」、商標「Oil Black 860」、商標「Oil Black 5970」、商標「Oil Black 5906」、商標「Oil Black 5905」(Orient Chemical Industries Co.,Ltd.製造)及其類似物。
除黑色著色劑以外之著色劑實例包括青色著色劑、洋紅色著色劑及黃色著色劑。青色著色劑之實例包括青色著色染料,諸如CI.溶劑藍25、36、60、70、93、95;CI.酸性藍6及45;青色著色顏料,諸如CI.顏料藍1、2、3、15、15:1、15:2、15:3、15:4、15:5、15:6、16、17、17:1、18、22、25、56、60、63、65、66;C.I.甕藍4、60;及C.I.顏料綠7。
此外,在洋紅色著色劑中,洋紅色著色染料之實例包括 C.I.溶劑紅1、3、8、23、24、25、27、30、49、52、58、63、81、82、83、84、100、109、111、121、122;C.I.分散紅9;C.I.溶劑紫8、13、14、21、27;C.I.分散紫1;C.I.鹼性紅1、2、9、12、13、14、15、17、18、22、23、24、27、29、32、34、35、36、37、38、39、40;C.I.鹼性紫1、3、7、10、14、15、21、25、26、27及28。
在洋紅色著色劑中,洋紅色著色顏料之實例包括C.I.顏料紅1、2、3、4、5、6、7、8、9、10、11、12、13、14、15、16、17、18、19、21、22、23、30、31、32、37、38、39、40、41、42、48:1、48:2、48:3、48:4、49、49:1、50、51、52、52:2、53:1、54、55、56、57:1、58、60、60:1、63、63:1、63:2、64、64:1、67、68、81、83、87、88、89、90、92、101、104、105、106、108、112、114、122、123、139、144、146、147、149、150、151、163、166、168、170、171、172、175、176、177、178、179、184、185、187、190、193、202、206、207、209、219、222、224、238、245;CI.顏料紫3、9、19、23、31、32、33、36、38、43、50;CI.甕紅1、2、10、13、15、23、29及35。
此外,黃色著色劑之實例包括黃色著色染料,諸如CI.溶劑黃19、44、77、79、81、82、93、98、103、104、112及162;黃色著色顏料,諸如CI.顏料橙31、43;CI.顏料黃1、2、3、4、5、6、7、10、11、12、13、14、15、16、17、23、24、34、35、37、42、53、55、65、73、 74、75、81、83、93、94、95、97、98、100、101、104、108、109、110、113、114、116、117、120、128、129、133、138、139、147、150、151、153、154、155、156、167、172、173、180、185、195;CI.甕黃1、3及20。
各種著色劑(諸如青色著色劑、洋紅色著色劑及黃色著色劑)分別可單獨使用或可組合使用兩種或兩種以上。就此而言,在使用兩種或兩種以上多種著色劑(諸如青色著色劑、洋紅色著色劑及黃色著色劑)的情況下,此等著色劑之混合比(或摻合比)不受特別限制且可根據各種著色劑之種類、目標顏色及其類似因素作適當選擇。
在接著層21經著色的情況下,著色形式不受特別限制。接著層21可例如為添加有著色劑之單層膜狀物品。此外,接著層21可為層壓膜,其中至少將由至少一種熱固性樹脂形成之樹脂層與著色劑層疊壓在一起。就此而言,在接著層21為樹脂層與著色劑層之層壓膜的情況下,呈層壓形式之接著層21較佳具有樹脂層/著色劑層/樹脂層之層壓形式。在此情況下,著色劑層兩側之兩個樹脂層可為具有相同組成之樹脂層或可為具有不同組成之樹脂層。
可根據需要在接著層21中適當地摻合其他添加劑。其他添加劑之實例包括增量劑、抗老化劑、抗氧化劑及界面活性劑,此外包括填充劑、阻燃劑、矽烷偶合劑及離子捕獲劑。
填充劑可為無機填充劑及有機填充劑中之任一者,但較 佳為無機填充劑。將其他填充劑(諸如無機填充劑)併入其中可向接著層21賦予導電性,可提高接著層21之導熱性及可控制接著層21之彈性。接著層21可具導電性或無導電性。無機填充劑包括各種無機粉末,例如陶瓷,諸如二氧化矽、黏土、石膏、碳酸鈣、硫酸鋇、氧化鈹;金屬,諸如鋁、銅、銀、金、鎳、鉻、鉛、錫、鋅、鈀、焊料;其合金及其他碳。一或多種此等填充劑在此處可單獨使用或組合使用。作為填充劑,較佳為二氧化矽,更佳為熔融二氧化矽。無機填充劑之平均粒徑較佳在0.1μm至80μm範圍內。無機填充劑之平均粒徑係用雷射繞射粒徑分析儀測定。
以100重量份之有機樹脂組分計,填充劑(尤其為無機填充劑)摻合量較佳為80重量份或小於80重量份(0重量份至80重量份),更佳為0重量份至70重量份。
阻燃劑之實例包括三氧化銻、五氧化二銻及溴化環氧樹脂。阻燃劑可單獨使用或可組合使用兩種或兩種以上。矽烷偶合劑之實例包括β-(3,4-環氧基環己基)乙基三甲氧基矽烷、γ-縮水甘油氧基丙基三甲氧基矽烷及γ-縮水甘油氧基丙基甲基二乙氧基矽烷。矽烷偶合劑可單獨使用或可組合使用兩種或兩種以上。離子捕獲劑之實例包括水滑石(hydrotalcite)及氫氧化鉍。離子捕獲劑可單獨使用或可組合使用兩種或兩種以上。
順便提及,在接著層21由含有熱固性樹脂組分(諸如環氧樹脂)之樹脂組合物形成的情況下,接著層21在該膜施 加於半導體晶圓之前的階段呈熱固性樹脂未固化或部分固化之狀態。在此情況下,在其施加於半導體晶圓(特定而言,通常在覆晶接合步驟中固化囊封材料時)之後,接著層21中之熱固性樹脂完全固化或幾乎完全固化。
如上所述,由於接著層21即使當該膜含有熱固性樹脂時亦呈熱固性樹脂組分未固化或部分固化之狀態,因此接著層21之凝膠分率不受特別限制,但例如宜選自50重量%或小於50重量%(0至50重量%)之範圍且較佳為30重量%或小於30重量%(0至30重量%)且特別較佳為10重量%或小於10重量%(0至10重量%)。接著層21之凝膠分率可利用以下量測方法量測。
<凝膠分率量測方法>
自接著層21獲取約0.1g樣品且準確稱重(樣品重量),且在將樣品包裹於網孔型薄片中之後,在室溫下於約50mL甲苯中浸漬1週。隨後,自甲苯中取出溶劑不溶性物質(網孔型薄片之內含物)且在130℃下乾燥約2小時,將乾燥之後的溶劑不溶性物質稱重(浸漬且乾燥之後的重量),接著根據以下表達式(a)計算凝膠分率(重量%)。
凝膠分率(重量%)=[(浸漬且乾燥之後的重量)/(樣品重量)]×100 (a)
接著層21之凝膠分率可利用樹脂組分之種類及含量以及交聯劑之種類及含量以及此外的加熱溫度、加熱時間及其類似因素加以控制。
在本發明中,在接著層21為由含有熱固性樹脂(諸如環 氧樹脂)之樹脂組合物形成之膜狀物品的情況下,可有效顯現對半導體晶圓之緊密黏著性。
順便提及,由於在半導體晶圓之切晶步驟中使用切割水(cutting water),因此接著層21吸收水分而具有正常狀態之水分含量或在有些情況下具有大於正常狀態之水分含量。當在仍維持此種高水分含量下執行覆晶接合時,水汽保留於接著層21與半導體晶圓或其所加工主體(半導體)之間的黏著界面處,且在有些情況下產生隆起。因此,藉由將接著層21建構成其各表面上均提供有透濕性高之核心材料的組態,水汽可擴散且從而可避免此種問題。根據此種觀點,可使用接著層形成於核心材料之一個表面或兩個表面上的多層狀結構作為接著層21。核心材料之實例包括膜(例如聚醯亞胺膜、聚酯膜、聚對苯二甲酸乙二酯膜、聚萘二甲酸乙二酯膜、聚碳酸酯膜等)、經玻璃纖維或塑膠非編織纖維強化之樹脂基板、矽基板及玻璃基板。
接著層21之厚度(在層壓膜情況下為總厚度)不受特別限制,但例如宜選自約2μm至200μm之範圍。此外,該厚度較佳為約3μm至160μm,更佳為約4μm至100μm,且特別為約5μm至80μm。
在23℃下處於未固化狀態之上述接著層21的拉伸儲能彈性模數較佳為1GPa或大於1GPa(例如1GPa至50GPa),更佳為2GPa或大於2GPa,且特別較佳為3GPa或大於3GPa。順便提及,在接著層21由含有熱固性樹脂之樹脂組合物形成的情況下,熱固性樹脂通常處於未固化或部分固 化的狀態,如上文所述。因此,接著層21在23℃下的彈性模數通常為處於熱固性樹脂未固化或部分固化之狀態下在23℃下的拉伸儲能彈性模數。
此處,接著層21可為單層或有複數個層疊壓在一起的層壓膜。在層壓膜情況下,呈未固化狀態之整個層壓膜的拉伸儲能彈性模數足以為1GPa或大於1GPa(例如1GPa至50GPa)。此外,處於未固化狀態之接著層之拉伸儲能彈性模數(23℃)可藉由適當地設定樹脂組分(熱塑性樹脂及/或熱固性樹脂)之種類及含量或填充劑(諸如二氧化矽填充劑)之種類及含量來控制。在接著層21為複數個層疊壓在一起之層壓膜的情況下(在接著層具有層壓層形式的情況下),層壓形式不受特別限制。此外,在接著層與保護層之間,可提供其他層(中間層、光屏蔽層、加強層、著色層、基底材料層、電磁波屏蔽層、導熱層、壓敏性黏著層等)。
拉伸儲能彈性模數係如下測定:製備處於未固化狀態之膜狀接著層21而不層壓於切晶帶3上,且在10mm樣品寬度、22.5mm樣品長度、0.2mm樣品厚度、1Hz頻率及10℃/分鐘之溫度升高速率的條件下,在氮氣氛圍下,在規定溫度(23℃)下使用由Rheometrics Co.Ltd.製造之動態黏彈性量測設備「Solid Analyzer RS A2」量測拉伸模式下的彈性模數,且將所測彈性模數視為所得拉伸儲能彈性模數值。
接著層之與其面向保護層之表面相對的表面較佳用隔離物(釋放襯墊)(圖中未顯示)保護。隔離物起作為保護材料 保護接著層直至其實際使用之作用。此外,在結合有切晶帶之半導體背面用膜1中,隔離物可進一步在將半導體背面用膜2轉移至切晶帶基底材料之壓敏性黏著層32上時用作支撐基底材料。當將半導體晶圓附著於半導體背面用膜上時,剝離隔離物。作為隔離物,亦可使用聚乙烯膜或聚丙烯膜,以及塑膠膜(諸如聚對苯二甲酸乙二酯)、紙或其類似物,其表面塗有釋放劑,諸如基於氟之釋放劑或基於長鏈丙烯酸烷基酯之釋放劑。隔離物可利用習知的方法形成。此外,隔離物之厚度或其類似參數不受特別限制。
在半導體背面用膜2不與切晶帶3層壓在一起的情況下,接著層21可與一個雙面均具有釋放層之隔離物一起捲攏成一捲筒,其中接著層21用雙面均具有釋放層的隔離物保護;或接著層21可用在至少一個表面上具有釋放層的隔離物保護。
此外,作為接著層21,更佳為具有較低水分吸收度之接著層。特定而言,水分吸收度較佳為1重量%或小於1重量%且更佳為0.8重量%或小於0.8重量%。藉由將水分吸收度調節為1重量%或小於1重量%,可在回焊步驟中抑制或防止接著層21與半導體元件之間產生空隙。水分吸收度為根據使接著層21在85℃溫度及85% RH濕度之氛圍下擱置168小時之前與之後的重量變化計算而得的值。在接著層21係由含有熱固性樹脂之樹脂組合物形成的情況下,水分吸收度意謂在使熱固化後之膜在85℃溫度及85% RH濕度之氛圍下擱置168小時時所獲得的值。此外,可調節水分吸收 度,例如藉由改變無機填充劑之添加量來調節水分吸收度。
此外,作為接著層21,更佳為揮發物比率較小的接著層。特定而言,接著層21在熱處理後的重量降低比率(重量降低率)較佳為1重量%或小於1重量%且更佳為0.8重量%或小於0.8重量%。熱處理條件為例如250℃之加熱溫度及1小時之加熱時間。藉由將重量降低率調節為例如1重量%或小於1重量%,可在回焊步驟中抑制或防止覆晶型半導體裝置產生開裂。可調節重量降低率,例如藉由添加能夠在無鉛焊料回焊時減少開裂產生的無機物來調節重量降低率。在接著層21由含有熱固性樹脂組分之樹脂組合物形成的情況下,重量降低率為在250℃溫度及1小時加熱時間之條件下加熱熱固化後之接著層21時所獲得的值。
(保護層)
上述保護層22係以膜形式層壓於接著層21上,且由具有200℃或大於200℃之玻璃轉移溫度的耐熱樹脂或金屬構成。在覆晶型半導體背面用膜中,如上文所述提供保護層,以便可在覆晶接合時防止出現因助熔劑所致的染色。
構成保護層22的耐熱樹脂不受特別限制,只要耐熱樹脂具有200℃或大於200℃之玻璃轉移溫度即可,且宜使用號稱超級工程塑膠的樹脂。其實例包括聚苯硫醚(PPS)、聚醯亞胺(PI)、聚醚醯亞胺(PEI)、聚芳酯化合物(PAR)、聚碸(PSF)、聚醚碸(PES)、聚醚醚酮(PEEK)、液晶聚合物(LCP)、聚四氟乙烯(PTFE)及其類似物。其中,自容易獲 得及防止發生因助熔劑所致之染色的角度來看,較佳為選自由聚醯亞胺、聚苯硫醚、聚碸、聚醚醯亞胺、聚醚酮及聚醚醚酮組成之群的至少一者,且特別較佳為聚醯亞胺。本文中,耐熱樹脂之玻璃轉移溫度(Tg)可如下測定。如下測定耐熱樹脂之拉伸儲能彈性模數及拉伸耗能彈性模數:製備耐熱樹脂樣品,及在10mm樣品寬度、22.5mm樣品長度、0.2mm樣品厚度、1Hz頻率及10℃/分鐘之溫度升高速率的條件下,在氮氣氛圍下,在規定溫度(23℃)下使用動態黏彈性量測設備「Solid Analyzer RS A2」(Rheometrics Co.Ltd製造)量測該樣品在拉伸模式下之儲能彈性模數及耗能彈性模數。接著,使用拉伸儲能彈性模數及拉伸耗能彈性模數之所得值計算tan δ=(耗能彈性模數)/(儲能彈性模數)且所得結果視為耐熱樹脂之玻璃轉移溫度(Tg)。
構成保護層22之金屬不受特別限制。舉例而言,就雷射標記特性而言,較佳為選自由鋁、氧皮鋁、不鏽鋼、鐵、鈦、錫及銅組成之群的至少一者。其中,考慮到容易處理、雷射標記特性及其類似方面,特別較佳為鋁。
考慮到可加工性及其類似方面,可適當確定保護層22之厚度。其厚度通常在2μm至200μm範圍內,較佳在3μm至100μm範圍內,更佳在4μm至80μm範圍內,且特別較佳在5μm至50μm範圍內。
若保護層22係由耐熱樹脂構成,則保護層22可經著色。此外,若保護層22係由金屬構成,則著色層可提供於保護 層22之表面上。作為保護層22之著色方法,宜使用上述接著層著色方法。
(製造覆晶型半導體背面用膜之方法)
首先,可如下形成接著層21:例如,使用習知方法將熱固性樹脂(諸如環氧樹脂)、諸如丙烯酸系樹脂之熱塑性樹脂(需要時)以及溶劑、其他添加劑及其類似物(需要時)混合以製備樹脂組合物,且使該組合物形成為膜狀層。其特定實例包括含有以下步驟之方法:將上述樹脂組合物施加於適當隔離物(諸如釋放紙)上,及乾燥該組合物(在必需熱固化的情況下,視需要進行熱處理且乾燥該組合物)以形成接著層。此外,若在切晶帶之壓敏性接著層上直接形成接著層,則可藉由施加上述樹脂組合物於切晶帶之壓敏性接著層32上之方法、轉移隔離物上所形成之接著層至壓敏性黏著層32上的方法或其類似方法形成膜狀接著層。上述樹脂組合物可為溶液或分散液。順便提及,若在形成半導體背面用膜2時進行熱固化,則使熱固化進行至獲得部分固化狀態的程度為重要。然而,較佳不進行熱固化。
接著,可藉由將所得接著層附著於各別製備之保護層來製備覆晶型半導體背面用膜。作為保護層,使用市售耐熱樹脂或金屬箔令人滿意。此外,例如,若使用聚醯亞胺膜作為保護層,則可藉由施加聚醯胺酸溶液至耐熱性支撐基底材料上且在約300℃至500℃下進行醯亞胺化反應來形成聚醯亞胺膜。此外,在金屬保護層情況下,可藉由在接著層上進行濺鍍或其類似方式來直接形成薄金屬膜。接著層 及保護層之附著條件不受特別限制,且其實例包括以下條件:100°至140°之附著角、0.1MPa至0.5MPa之壓力及5mm/s至20mm/s之速度。
(切晶帶)
切晶帶3包括基底材料31及形成於基底材料31上之壓敏性黏著層32。因此,切晶帶3具有基底材料31與壓敏性黏著層32疊壓在一起的組態為足夠的。
(基底材料)
基底材料(支撐基底材料)可用作壓敏性黏著層及其類似物之支撐材料。基底材料31較佳具有輻射線透射特性。作為基底材料31,例如可使用適合的薄材料,例如基於紙之基底材料,諸如紙;基於纖維之基底材料,諸如織物、非編織織物、氈及網;基於金屬之基底材料,諸如金屬箔及金屬板;塑膠基底材料,諸如塑膠膜及塑膠片;基於橡膠之基底材料,諸如橡膠片;發泡體,諸如發泡片;及其層壓物[特定言之,基於塑膠之材料與其他基底材料之層壓物、塑膠膜(或薄片)彼此之層壓物等]。在本發明中,作為基底材料,宜使用塑膠基底材料,諸如塑膠膜及塑膠片。此等塑膠材料之原材料之實例包括烯烴樹脂,諸如聚乙烯(PE)、聚丙烯(PP)及乙烯-丙烯共聚物;使用乙烯作為單體組分之共聚物,諸如乙烯-乙酸乙烯酯共聚物(EVA)、離子鍵共聚物樹脂(ionomer resin)、乙烯-(甲基)丙烯酸共聚物及乙烯-(甲基)丙烯酸酯(無規、交替)共聚物;聚酯,諸如聚對苯二甲酸乙二酯(PET)、聚萘二甲酸乙二酯(PEN)及聚 對苯二甲酸丁二酯(PBT);丙烯酸系樹脂;聚氯乙烯(PVC);聚胺基甲酸酯;聚碳酸酯;聚苯硫醚(PPS);基於醯胺之樹脂,諸如聚醯胺(耐綸)及全芳族聚醯胺(芳族聚醯胺);聚醚醚酮(PEEK);聚醯亞胺;聚醚醯亞胺;聚偏二氯乙烯;ABS(丙烯腈-丁二烯-苯乙烯共聚物);基於纖維素之樹脂;聚矽氧樹脂;及氟化樹脂。
另外,用於基底材料31之材料包括聚合物,諸如上述樹脂之交聯材料。塑膠膜可在不拉伸的情況下使用或必要時可在單軸或雙軸拉伸處理後使用。根據藉由拉伸處理或其類似處理賦予熱收縮特性之樹脂片,切晶後,基底材料31熱收縮減小了壓敏性黏著層32與半導體背面用膜2之間的黏著面積,且從而可有利於半導體晶片之回收。
可向基底材料31之表面施加常用表面處理,例如化學或物理處理,諸如鉻酸鹽處理、臭氧暴露、火焰暴露、暴露於高電壓電擊、或電離輻射處理、或用底塗劑(例如隨後提及的壓敏性黏著物)作塗佈處理,以便增強與相鄰層的緊密黏著性、固持特性及其類似特性。
作為基底材料31,宜選擇且使用相同種類或不同種類的材料,且必要時可摻合且使用數種材料。此外,為賦予基底材料31抗靜電能力,可在基底材料31上形成具有約30至500埃(angstrom)厚度且由金屬、其合金或氧化物構成之導電物質之氣相沈積層。基底材料31可為單層或其兩者或兩者以上之多層。
基底材料31之厚度(在層壓層情況下為總厚度)不受特別 限制且可根據強度、撓性、預定使用目的及其類似因素作適當選擇。舉例而言,該厚度一般為1,000μm或小於1,000μm(例如1μm至1,000μm),較佳為10μm至500μm,進一步較佳為20μm至300μm,且特別較佳為約30μm至200μm,但不限於此。
順便提及,基底材料31在無損於本發明之優點及其類似方面的範圍內可含有各種添加劑(著色劑、填充劑、增塑劑、抗老化劑、抗氧化劑、界面活性劑、阻燃劑等)。
(壓敏性黏著層)
壓敏性黏著層32係由壓敏性黏著劑形成且具有壓敏性黏著性。不受特別限定,壓敏性黏著劑宜選自已知壓敏性黏著劑。具體而言,作為壓敏性黏著劑,例如,具有上述特性之彼等壓敏性黏著劑宜選自已知壓敏性黏著劑,諸如丙烯酸系壓敏性黏著劑、基於橡膠之壓敏性黏著劑、基於乙烯基烷基醚之壓敏性黏著劑、基於聚矽氧之壓敏性黏著劑、基於聚酯之壓敏性黏著劑、基於聚醯胺之壓敏性黏著劑、基於胺基甲酸酯之壓敏性黏著劑、基於氟之壓敏性黏著劑、基於苯乙烯-二烯嵌段共聚物之壓敏性黏著劑及藉由向上述壓敏性黏著劑中併入具有不高於200℃之熔點之熱熔性樹脂所製備的潛變特性改良之壓敏性黏著劑(參見例如JP-A-56-61468、JP-A-61-174857、JP-A-63-17981、JP-A-56-13040,該等專利以引用的方式併入本文中),且用於本文中。作為壓敏性黏著劑,此處亦可使用輻射可固化壓敏性黏著劑(或能量射線可固化壓敏性黏著劑)及熱膨 脹性壓敏性黏著劑。一或多種此等壓敏性黏著劑在此處可單獨使用或組合使用。
作為壓敏性黏著劑,本文中較佳使用丙烯酸系壓敏性黏著劑及基於橡膠之壓敏性黏著劑,且更佳為丙烯酸系壓敏性黏著劑。丙烯酸系壓敏性黏著劑之實例包括包含以一或多種(甲基)丙烯酸烷酯作為單體組分之丙烯酸系聚合物(均聚物或共聚物)作為基礎聚合物的彼等黏著劑。
用於丙烯酸系壓敏性黏著劑之(甲基)丙烯酸烷酯包括例如(甲基)丙烯酸甲酯、(甲基)丙烯酸乙酯、(甲基)丙烯酸丙酯、(甲基)丙烯酸異丙酯、(甲基)丙烯酸丁酯、(甲基)丙烯酸異丁酯、(甲基)丙烯酸第二丁酯、(甲基)丙烯酸第三丁酯、(甲基)丙烯酸戊酯、(甲基)丙烯酸己酯、(甲基)丙烯酸庚酯、(甲基)丙烯酸辛酯、(甲基)丙烯酸2-乙基己酯、(甲基)丙烯酸異辛酯、(甲基)丙烯酸壬酯、(甲基)丙烯酸異壬酯、(甲基)丙烯酸癸酯、(甲基)丙烯酸異癸酯、(甲基)丙烯酸十一烷酯、(甲基)丙烯酸十二烷酯、(甲基)丙烯酸十三烷酯、(甲基)丙烯酸十四烷酯、(甲基)丙烯酸十五烷酯、(甲基)丙烯酸十六烷酯、(甲基)丙烯酸十七烷酯、(甲基)丙烯酸十八烷酯、(甲基)丙烯酸十九烷酯、(甲基)丙烯酸二十烷酯等。作為(甲基)丙烯酸烷酯,較佳為烷基具有4至18個碳原子之(甲基)丙烯酸烷酯。在(甲基)丙烯酸烷酯中,烷基可為直鏈或分支鏈。
有需要時,丙烯酸系聚合物可含有對應於可與上述(甲基)丙烯酸烷酯共聚之任何其他單體組分(可共聚單體組分) 的單元,以便提高其內聚力、耐熱性及可交聯性。可共聚單體組分包括例如含羧基之單體,諸如(甲基)丙烯酸(丙烯酸、甲基丙烯酸)、丙烯酸羧乙酯、丙烯酸羧戊酯、衣康酸、順丁烯二酸、反丁烯二酸、巴豆酸;含酸酐基團之單體,諸如順丁烯二酸酐、衣康酸酐;含羥基之單體,諸如(甲基)丙烯酸羥乙酯、(甲基)丙烯酸羥丙酯、(甲基)丙烯酸羥丁酯、(甲基)丙烯酸羥己酯、(甲基)丙烯酸羥辛酯、(甲基)丙烯酸羥癸酯、(甲基)丙烯酸羥基月桂酯、甲基丙烯酸(4-羥基甲基環己基)甲酯;含磺酸基之單體,諸如苯乙烯磺酸、烯丙基磺酸、2-(甲基)丙烯醯胺-2-甲基丙烷磺酸、(甲基)丙烯醯胺-丙烷磺酸、(甲基)丙烯酸磺丙酯、(甲基)丙烯醯氧基萘磺酸;含磷酸基之單體,諸如丙烯醯基磷酸2-羥乙酯;(N上經取代之)醯胺單體,諸如(甲基)丙烯醯胺、N,N-二甲基(甲基)丙烯醯胺、N-丁基(甲基)丙烯醯胺、N-羥甲基(甲基)丙烯醯胺、N-羥甲基丙烷(甲基)丙烯醯胺;(甲基)丙烯酸胺基烷酯單體,諸如(甲基)丙烯酸胺基乙酯、(甲基)丙烯酸N,N-二甲基胺基乙酯、(甲基)丙烯酸第三丁基胺基乙酯;(甲基)丙烯酸烷氧基烷酯單體,諸如(甲基)丙烯酸甲氧基乙酯、(甲基)丙烯酸乙氧基乙酯;氰基丙烯酸酯單體,諸如丙烯腈、甲基丙烯腈;含環氧基之丙烯酸系單體,諸如(甲基)丙烯酸縮水甘油基酯;苯乙烯單體,諸如苯乙烯、α-甲基苯乙烯;乙烯酯單體,諸如乙酸乙烯酯、丙酸乙烯酯;烯烴單體,諸如異戊二烯、丁二烯、異丁烯;乙烯醚單體,諸如乙烯醚;含氮單體,諸 如N-乙烯基吡咯啶酮、甲基乙烯基吡咯啶酮、乙烯吡啶、乙烯哌啶酮、乙烯嘧啶、乙烯哌、乙烯吡、乙烯吡咯、乙烯咪唑、乙烯唑、乙烯嗎啉、N-乙烯碳醯胺、N-乙烯己內醯胺;順丁烯二醯亞胺單體,諸如N-環己基順丁烯二醯亞胺、N-異丙基順丁烯二醯亞胺、N-月桂基順丁烯二醯亞胺、N-苯基順丁烯二醯亞胺;衣康醯亞胺單體,諸如N-甲基衣康醯亞胺、N-乙基衣康醯亞胺、N-丁基衣康醯亞胺、N-辛基衣康醯亞胺、N-2-乙基己基衣康醯亞胺、N-環己基衣康醯亞胺、N-月桂基衣康醯亞胺;丁二醯亞胺單體,諸如N-(甲基)丙烯醯氧基亞甲基丁二醯亞胺、N-(甲基)丙烯醯基-6-氧基六亞甲基丁二醯亞胺、N-(甲基)丙烯醯基-8-氧基八亞甲基丁二醯亞胺;乙醇酸丙烯醯酯單體,諸如聚乙二醇(甲基)丙烯酸酯、聚丙二醇(甲基)丙烯酸酯、甲氧基乙二醇(甲基)丙烯酸酯、甲氧基聚丙二醇(甲基)丙烯酸酯;具有雜環、鹵原子、矽原子或其類似物之丙烯酸酯單體,諸如(甲基)丙烯酸四氫呋喃甲基酯、氟(甲基)丙烯酸酯、聚矽氧(甲基)丙烯酸酯;多官能單體,諸如己二醇二(甲基)丙烯酸酯、(聚)乙二醇二(甲基)丙烯酸酯、(聚)丙二醇二(甲基)丙烯酸酯、新戊二醇二(甲基)丙烯酸酯、季戊四醇二(甲基)丙烯酸酯、三羥甲基丙烷三(甲基)丙烯酸酯、季戊四醇三(甲基)丙烯酸酯、二季戊四醇六(甲基)丙烯酸酯、環氧基丙烯酸酯、聚酯丙烯酸酯、胺基甲酸酯丙烯酸酯、二乙烯基苯、二(甲基)丙烯酸丁酯、二(甲基)丙烯酸己酯等。一或多種此等可共聚單體組分在此處 可單獨使用或組合使用。
本發明中可使用之輻射可固化壓敏性黏著劑(或能量射線可固化壓敏性黏著劑)(組合物)包括例如內部型輻射可固化壓敏性黏著劑,其包含在聚合物側鏈、主鏈或主鏈末端中具有自由基反應性碳碳雙鍵之聚合物作為基礎聚合物;及藉由在壓敏性黏著劑中併入UV可固化單體組分或寡聚物組分所製備的輻射可固化壓敏性黏著劑。本文中亦可使用之熱膨脹性壓敏性黏著劑包括例如包含壓敏性黏著劑及發泡劑(特別是熱膨脹性微球體)之彼等黏著劑。
在本發明中,壓敏性黏著層32在無損於本發明之優點的範圍內可含有各種添加劑(例如增黏性樹脂、著色劑、增稠劑、增量劑、填充劑、增塑劑、抗老化劑、抗氧化劑、界面活性劑、交聯劑等)。
交聯劑不受特別限制且可使用已知交聯劑。特定而言,作為交聯劑,不僅可提及基於異氰酸酯之交聯劑、基於環氧基之交聯劑、基於三聚氰胺之交聯劑及基於過氧化物之交聯劑,而且可提及基於脲之交聯劑、基於金屬醇鹽之交聯劑、基於金屬螯合物之交聯劑、基於金屬鹽之交聯劑、基於碳化二亞胺之交聯劑、基於唑啉之交聯劑、基於氮丙啶之交聯劑、基於胺之交聯劑及其類似物,且基於異氰酸酯之交聯劑及基於環氧基之交聯劑為適合的。交聯劑可單獨使用或可組合使用兩種或兩種以上。順便提及,交聯劑用量不受特別限制。
基於異氰酸酯之交聯劑實例包括低碳脂族多異氰酸酯, 諸如二異氰酸1,2-乙二酯、二異氰酸1,4-丁二酯及二異氰酸1,6-己二酯;脂環族多異氰酸酯,諸如二異氰酸環戊二酯、二異氰酸環己二酯、異氟爾酮二異氰酸酯、氫化二異氰酸伸甲苯酯及氫化二異氰酸伸二甲苯酯;及芳族多異氰酸酯,諸如二異氰酸2,4-伸甲苯酯、二異氰酸2,6-伸甲苯酯、4,4'-二苯基甲烷二異氰酸酯及二異氰酸伸二甲苯酯。另外,亦使用三羥甲基丙烷/二異氰酸伸甲苯酯三聚物加合物[商標「COLONATE L」,Nippon Polyurethane Industry Co.,Ltd.製造]、三羥甲基丙烷/二異氰酸己二酯三聚物加合物[商標「COLONATE HL」,Nippon Polyurethane Industry Co.,Ltd.製造]及其類似物。此外,基於環氧基之交聯劑實例包括N,N,N',N'-四縮水甘油基-間二甲苯二胺、二縮水甘油基苯胺、1,3-雙(N,N-縮水甘油基胺基甲基)環己烷、1,6-己二醇二縮水甘油醚、新戊二醇二縮水甘油醚、乙二醇二縮水甘油醚、丙二醇二縮水甘油醚、聚乙二醇二縮水甘油醚、聚丙二醇二縮水甘油醚、山梨糖醇聚縮水甘油醚、甘油聚縮水甘油醚、季戊四醇聚縮水甘油醚、聚甘油聚縮水甘油醚、脫水山梨糖醇聚縮水甘油醚、三羥甲基丙烷聚縮水甘油醚、己二酸二縮水甘油酯、鄰苯二甲酸二縮水甘油酯、三縮水甘油基-參(2-羥乙基)異氰尿酸酯、間苯二酚二縮水甘油醚及雙酚-S-二縮水甘油醚以及分子中具有兩個或兩個以上環氧基的基於環氧基之樹脂。
可經由用電子射線或紫外線照射而不使用本發明之交聯劑或聯合本發明之交聯劑一起使壓敏性黏著層發生交聯。
壓敏性黏著層32可例如藉由利用常用方法來形成,該方法包括將壓敏性黏著劑與視情況選用之溶劑及其他添加劑混合及接著使混合物成形為片狀層。特定而言,例如,可提及包括在基底材料31上施加含有壓敏性黏著劑及視情況選用之溶劑及其他添加劑之混合物的方法;包括在適當隔離物(諸如釋放紙)上施加上述混合物以形成壓敏性黏著層32及接著將其轉移(轉錄)至基底材料31上的方法;或其類似方法。
切晶帶3之壓敏性黏著層32對覆晶型半導體背面用膜2的黏著力(23℃,180度剝離角,300mm/min之剝離速率)較佳在0.02N/20mm至10N/20mm範圍內,更佳在0.05N/20mm至5N/20mm範圍內。若黏著力為至少0.02N/20mm,則可在切割半導體晶圓時防止半導體晶片衝出。另一方面,若黏著力為至多10N/20mm,則有利於在拾取半導體晶片時將其剝離,且防止壓敏性黏著劑殘留。
順便提及,在本發明中,可使覆晶型半導體背面用膜2或結合有切晶帶之半導體背面用膜1具有抗靜電功能。由於此組態,因此可防止因黏著時及剝離其時產生靜電能量或因靜電能量使半導體晶圓或其類似物帶電而引起的電路擊穿。賦予抗靜電功能可利用適當方式進行,諸如向基底材料31、壓敏性黏著層32及半導體背面用膜2中添加抗靜電劑或導電物質的方法,或在基底材料31上提供由電荷轉移複合物、金屬膜或其類似物構成之導電層的方法。作為此等方法,較佳為很難產生可能會改變半導體晶圓品質之 雜質離子的方法。為賦予導電性、提高導熱性之目的及其類似目的而摻合之導電物質(導電性填充劑)的實例包括銀、鋁、金、銅、鎳、導電合金或其類似金屬之球狀、針狀或片狀金屬粉末;金屬氧化物,諸如氧化鋁;非晶形碳黑,及石墨。然而,自無漏電現象之角度看,半導體背面用膜2較佳不具導電性。
此外,覆晶型半導體背面用膜2或結合有切晶帶之半導體背面用膜1可以捲繞成捲筒的形式形成,或可以片(膜)層壓在一起的形式形成。舉例而言,在膜具有捲繞成捲筒之形式的情況下,根據需要以用隔離物保護半導體背面用膜2或半導體背面用膜2與切晶帶3之層壓物的狀態將膜捲繞成捲筒,藉以該膜可製備為呈捲繞成捲筒之狀態或形式的半導體背面用膜2或結合有切晶帶之半導體背面用膜1。就此而言,呈捲繞成捲筒之狀態或形式的結合有切晶帶之半導體背面用膜1可由基底材料31、形成於基底材料31之一個表面上的壓敏性黏著層32、形成於壓敏性黏著層32上之半導體背面用膜2及形成於基底材料31之另一表面上的可釋放處理層(背面處理層)建構而成。
順便提及,結合有切晶帶之半導體背面用膜1之厚度(半導體背面用膜之厚度與包括基底材料31及壓敏性黏著層32之切晶帶之厚度的總厚度)可例如選自25μm至1,600μm範圍,且其較佳為30μm至850μm,更佳為35μm至500μm且特別較佳為50μm至330μm。
就此而言,在結合有切晶帶之半導體背面用膜1中,藉 由控制半導體背面用膜2之厚度與切晶帶3之壓敏性黏著層32之厚度的比率或半導體背面用膜2之厚度與切晶帶之厚度(基底材料31與壓敏性黏著層32之總厚度)的比率,可改良切晶步驟中的切晶特性、拾取步驟中的拾取特性及其類似特性,且可自半導體晶圓之切晶步驟至半導體晶片之覆晶接合步驟有效使用結合有切晶帶之半導體背面用膜1。
(製造結合有切晶帶之半導體背面用膜的方法)
使用圖1中所示之結合有切晶帶之半導體背面用膜1作為一實例來描述本發明實施例之結合有切晶帶之半導體背面用膜的製造方法。首先,可利用習知的膜形成方法形成基底材料31。膜形成方法之實例包括壓光膜形成方法、有機溶劑鑄造方法、緊密密封系統膨脹擠出方法、T形模擠出方法、共擠出方法及乾燥層壓方法。
接著,將壓敏性黏著劑組合物施加於基底材料31上且在其上加以乾燥(且視情況在加熱下發生交聯)以形成壓敏性黏著層32。塗佈系統包括輥式塗佈(roll coating)、絲網塗佈(screen coating)、凹版塗佈(gravure coating)等。壓敏性黏著劑組合物可直接施加於基底材料31上以在基底材料31上形成壓敏性黏著層32;或壓敏性黏著劑組合物可施加於表面已作潤滑處理之釋放片或其類似物上以在其上形成壓敏性黏著層32,且壓敏性黏著層32可轉移至基底材料31上。由此形成在基底材料31上形成有壓敏性黏著層32的切晶帶3。
本發明之結合有切晶帶之半導體背面用膜1可藉由將用 上述程序所製備之覆晶型半導體背面用膜2轉移至所得切晶帶3之壓敏性黏著層32上來獲得。在此情況下,以半導體背面用膜2之保護層22面向壓敏性黏著層32的方式將半導體背面用膜2轉移至切晶帶3上。
本發明之結合有切晶帶之半導體背面用膜1可在製造半導體裝置(包括覆晶式連接步驟)時作適當使用。亦即,本發明之結合有切晶帶之半導體背面用膜1係在製造覆晶安裝型半導體裝置時使用且從而製造呈結合有切晶帶之半導體背面用膜1之半導體背面用膜2附著於半導體晶片背面之狀態或形式的覆晶安裝型半導體裝置。因此,本發明之結合有切晶帶之半導體背面用膜1可用於覆晶安裝型半導體裝置(呈半導體晶片藉由覆晶接合方法固著於黏附體(諸如基板)之狀態或形式的半導體裝置)。
如同在結合有切晶帶之半導體背面用膜1中,半導體背面用膜2亦可用於覆晶安裝型半導體裝置(呈半導體晶片以覆晶接合方法固著於黏附體(諸如基板或其類似物)之狀態或形式的半導體裝置)。
(半導體晶圓)
半導體晶圓不受特別限制,只要其為已知或常用的半導體晶圓即可,且可在由各種材料製成的半導體晶圓中作適當選擇且加以使用。在本發明中,宜使用矽晶圓作為半導體晶圓。
(半導體裝置製造方法)
將參考圖3A至圖3D描述根據本發明製造半導體裝置的 方法。圖3A至圖3D為顯示在使用結合有切晶帶之半導體背面用膜1之情況下製造半導體裝置之方法的橫截面示意圖。
根據上述半導體裝置製造方法,可使用上述結合有切晶帶之半導體背面用膜1製造半導體裝置。特定而言,該方法至少包含以下步驟:將半導體晶圓附著於結合有切晶帶之半導體背面用膜中之覆晶型半導體背面用膜上的步驟、切割半導體晶圓以形成半導體元件的步驟、將半導體元件隨覆晶型半導體背面用膜一起自切晶帶之壓敏性黏著層剝離的步驟、將助熔劑黏著於半導體元件中之黏附體連接構件的步驟,及覆晶式連接半導體元件至黏附體上的步驟。
(安裝步驟)
首先,如圖3A中所示,宜剝離視情況提供於結合有切晶帶之半導體背面用膜1之半導體背面用膜2上的隔離物,且將半導體晶圓4附著於半導體背面用膜2上以藉由黏著及固持加以固著(安裝步驟)。此時,半導體背面用膜2呈未固化狀態(包括半固化狀態)。此外,將結合有切晶帶之半導體背面用膜1附著於半導體晶圓4之背面。半導體晶圓4之背面意謂與電路面相對的面(亦稱作非電路面、非電極形成面等)。附著方法不受特別限制,但壓力接合方法較佳。壓力接合通常在用加壓構件(諸如壓輥)加壓下進行。
(切晶步驟)
接著,如圖3B中所示,切割半導體晶圓4。由此將半導體晶圓4切成規定大小且個別化(形成小塊)以製造半導體晶 片5。舉例而言,根據標準方法自半導體晶圓4之電路面一側進行切晶。此外,該步驟可採用例如稱為全切(full-cut)之切割方法,其形成達到結合有切晶帶之半導體背面用膜1的切口。用於該步驟中的切晶設備不受特別限制,且可使用習知的設備。此外,由於半導體晶圓4被具有半導體背面用膜之結合有切晶帶之半導體背面用膜1黏著且固著,因此可抑制晶片開裂及晶片飛出,而且亦可抑制半導體晶圓4損壞。就此而言,當半導體背面用膜2係由含有環氧樹脂之樹脂組合物形成時,可在切割面抑制或防止黏著劑自半導體背面用膜之接著層擠出,即使在藉由切晶來切割時亦然。因此,可抑制或防止切割面本身再附著(阻塞)且從而可進一步方便地執行下文所提及之拾取。
在展開結合有切晶帶之半導體背面用膜1的情況下,可使用習知的展開設備執行展開。展開設備具有能夠推動結合有切晶帶之半導體背面用膜1向下通過切晶環的環形外環及直徑小於該外環且支撐結合有切晶帶之半導體背面用膜的內環。由於展開步驟,因此可防止相鄰半導體晶片在下文所述及之拾取步驟中因彼此接觸而損壞。
(拾取步驟)
為收集黏著且固著於結合有切晶帶之半導體背面用膜1之半導體晶片5,如圖3C中所示執行半導體晶片5之拾取,以將半導體晶片5隨半導體背面用膜2一起自切晶帶3剝離。拾取方法不受特別限制,且可採用習知的各種方法。舉例而言,可提及的一種方法包括用針自結合有切晶帶之 半導體背面用膜1之基底材料31一側上推各半導體晶片5及用拾取設備拾取所推起之半導體晶片5。就此而言,所拾取之半導體晶片5之背面用半導體背面用膜2保護。
(覆晶式連接步驟)
所拾取之半導體晶片5藉由覆晶接合方法(覆晶安裝方法)固著於黏附體(諸如基板)上,如圖3D中所示。特定而言,首先根據常見方式,使半導體晶片5以電路面(亦稱作正面、電路圖案形成面、電極形成面或其類似稱呼)與黏附體6相對的形式固著於黏附體6。舉例而言,使在半導體晶片5之電路面一側上作為連接構件所形成的凸塊51接觸助熔劑以允許助熔劑黏著於凸塊51。接著,使半導體晶片5之凸塊51與黏著於黏附體6之連接墊的連接用導電材料(諸如焊料)61接觸,且使凸塊51與導電材料在加壓下熔融,藉此可保證半導體晶片5與黏附體6之間的電連接且可使半導體晶片5固著於黏附體6(覆晶接合步驟)。在此情況下,半導體晶片5與黏附體6之間形成間隙,且間隙之間的距離一般可為約30μm至300μm。順便提及,在覆晶接合(覆晶式連接)半導體晶片5於黏附體6上之後,重要的是藉由洗滌移除殘留於半導體晶片5及黏附體6之相對面上或其間間隙中的助熔劑,隨後用囊封材料(諸如囊封樹脂)填充間隙以進行囊封。
作為黏附體6,可使用各種基板,諸如引線框架及電路板(諸如佈線電路板)。基板材料不受特別限制且可提及陶瓷基板及塑膠基板。塑膠基板之實例包括環氧樹脂基板、 雙順丁烯二醯亞胺三基板及聚醯亞胺基板。
在覆晶接合步驟中,凸塊材料及導電材料不受特別限制且其實例包括焊料(合金),諸如基於錫-鉛之金屬材料、基於錫-銀之金屬材料、基於錫-銀-銅之金屬材料、基於錫-鋅之金屬材料及基於錫-鋅-鉍之金屬材料,以及基於金之金屬材料及基於銅之金屬材料。
順便提及,在覆晶接合步驟中,使導電材料熔融以使半導體晶片5之電路面一側上的凸塊與黏附體6表面上之導電材料連接。凸塊及導電材料之熔融溫度通常為約260℃(例如250℃至300℃)。藉由由環氧樹脂或其類似物形成半導體背面用膜,可使本發明之結合有切晶帶之半導體背面用膜具有能夠在覆晶接合步驟中耐受高溫的耐熱性。
在該步驟中,較佳為洗滌半導體晶片5與黏附體6之間的相對面(電極形成面)及間隙。在洗滌時所用之洗滌液不受特別限制且其實例包括有機洗滌液及水性洗滌液。本發明之結合有切晶帶之半導體背面用膜中的半導體背面用膜具有針對洗滌液的耐溶劑性且實質上不溶於此等洗滌液中。因此,如上所述,可使用各種洗滌液作為洗滌液且可利用不需要任何特別洗滌液之任何習知方法實現洗滌。
在本發明之半導體裝置製造方法中,覆晶接合步驟係使用提供有保護層之半導體背面用膜進行,因此焊接用的助熔劑不殘留於半導體背面用膜中(即使助熔劑黏著於半導體晶片之背面亦然),從而能夠防止出現因助熔劑所致的染色。
接著,執行囊封步驟以囊封覆晶接合型半導體晶片5與黏附體6之間的間隙。囊封步驟係使用囊封樹脂執行。此情形下之囊封條件不受特別限制,但囊封樹脂之固化通常在175℃下進行60秒至90秒。然而,在本發明中,不限於此,固化可例如在165℃至185℃之溫度下進行數分鐘。藉由此步驟中之熱處理,不僅使囊封樹脂熱固化,而且亦同時使半導體背面用膜2熱固化。因此,利用熱固化程序可使囊封樹脂與半導體背面用膜2均固化且收縮。因此可經由半導體背面用膜2之固化收縮來抵消或緩和半導體晶片5因囊封樹脂固化收縮而受到的應力。此外,半導體背面用膜2在該步驟中可完全或幾乎完全被熱固化且可以極佳的緊密黏著性附著於半導體元件背面。此外,本發明之半導體背面用膜2即使該膜呈未固化狀態時亦可在囊封步驟中隨囊封材料一起被熱固化,因此不需要新增添熱固化半導體背面用膜2之步驟。
囊封樹脂不受特別限制,只要該材料為具有絕緣特性之樹脂(絕緣樹脂)即可,且可在諸如囊封樹脂之已知囊封材料中作適當選擇且加以使用。囊封樹脂較佳為具有彈性之絕緣樹脂。囊封樹脂之實例包括含有環氧樹脂之樹脂組合物。作為環氧樹脂,可提及上文舉例說明的環氧樹脂。此外,由含有環氧樹脂之樹脂組合物構成的囊封樹脂可含有除環氧樹脂以外之熱固性樹脂(諸如酚樹脂),或除環氧樹脂以外,亦含有熱塑性樹脂。順便提及,亦可使用酚樹脂作為環氧樹脂之固化劑,且作為此種酚樹脂,可提及上文 舉例說明的酚樹脂。
根據使用結合有切晶帶之半導體背面用膜1或半導體背面用膜2製造的半導體裝置(覆晶安裝型半導體裝置),將半導體背面用膜附著於半導體晶片背面,且因此可施加具有極佳可見度的雷射標記。特定而言,即使當標記法為雷射標記法時,亦可施加具有極佳對比率的雷射標記,且可以良好可見度觀察到藉由雷射標記所施加之各種資訊(例如文字資訊及圖形資訊)。在雷射標記時,可使用已知的雷射標記設備。此外,作為雷射,可使用各種雷射,諸如氣體雷射、固態雷射及液體雷射。特定而言,作為氣體雷射,可使用任何已知的氣體雷射而無特別限制,但二氧化碳雷射(CO2 雷射)及準分子雷射(ArF雷射、KrF雷射、XeCl雷射、XeF雷射等)為適合的。關於固態雷射,可使用任何已知的固態雷射而無特別限制,但YAG雷射(諸如Nd:YAG雷射)及YVO4 雷射為適合的。
由於使用本發明之結合有切晶帶之半導體背面用膜1或半導體背面用膜2所製得的半導體裝置為藉由覆晶安裝方法所安裝而成的半導體裝置,因此該裝置與藉由晶粒接合安裝方法所安裝而成的半導體裝置相比具有薄化且小型化之形狀。因此,該等半導體裝置可適宜地用作各種電子裝置及電子部件或其材料及構件。特定而言,作為使用本發明之覆晶安裝型半導體裝置的電子裝置,可提及所謂的「行動電話」及「PHS」、小型化電腦[例如所謂的「PDA」(手持型終端)、所謂的「筆記型個人電腦」、所謂 的「迷你筆記型電腦(Net Book)(商標)」及所謂的「穿戴式電腦」等]、具有整合「行動電話」與電腦之形式的小型化電子裝置、所謂的「數位攝影機(Digital Camera)(商標)」、所謂的「數位視訊攝影機」、小型化電視機、小型化遊戲機、小型化數位音訊播放器、所謂的「電子記事本」、所謂的「電子字典」、用於所謂「電子書」的電子裝置終端、行動電子裝置(便攜式電子裝置)諸如小型化數位型手錶、及其類似物。無庸贅言,亦可提及除行動裝置外的電子裝置(靜態型電子裝置等),例如所謂的「桌上個人電腦」、薄型電視機、記錄及複製用的電子裝置(硬碟記錄器、DVD播放器等)、投影儀、微型機及其類似物。另外,電子部件或用於電子裝置及電子部件的材料及構件不受特別限制且其實例包括用於所謂「CPU」的部件及用於各種記憶裝置的構件(所謂「記憶體」、硬碟等)。
實例
下文將說明性詳述本發明之較佳實例。然而,本發明不限於以下實例,除非該等實例超出本發明主旨。此外,除非另有說明,否則各實例中之份數以重量為基準。
<製備接著層>
以100份主要由丙烯酸乙酯-甲基丙烯酸甲酯構成之基於丙烯酸酯之聚合物(商標:「Paracron W-197CM」,Negami Chemical Industrial Co.,Ltd.製造)計,將113份環氧樹脂(商標:「Epicoat 1004」,JER Co.,Ltd製造)、121份酚樹脂(商標:「Milex XLC-4L」,Mitsui Chemicals,Inc.製造)、 246份球形二氧化矽(商標:「SO-25R」,Admatechs Co.,Ltd製造)、5份染料1(商標:「OIL GREEN 502」,Orient Chemical Industries Co.,Ltd製造)及5份染料2(商標:「OIL BLACK BS」,Orient Chemical Industries Co.,Ltd製造)溶於甲基乙基酮中以製備具有23.6重量%之固體濃度的黏著劑組合物溶液。
將此黏著劑組合物溶液施加於作為釋放襯墊(隔離物)的經釋放處理之膜上(其中該膜由已進行聚矽氧釋放處理的50μm厚之聚對苯二甲酸乙二酯膜形成),接著在130℃下乾燥2分鐘以製備具有10μm厚度(平均厚度)之接著層A。
(實例1) <製備半導體背面用膜>
所得接著層A在120°附著角、0.2MPa壓力及10mm/s速度之條件下附著於作為保護層的10μm厚之鋁箔(Toyo Aluminum K.K.製造,1N30)以製備半導體背面用膜。
(實例2) <製備半導體背面用膜>
所得接著層A在120°附著角、0.2MPa壓力及10mm/s速度之條件下附著於作為保護層的12.5μm厚之聚醯亞胺膜(Apical,Kaneka Corporation製造,玻璃轉移溫度(Tg):240℃)以製備半導體背面用膜。
(比較實例1)
根據上述「製備接著層」之程序,製備具有20μm厚度(平均厚度)之接著層,且使用此接著層作為未提供有保護 層的半導體背面用膜。
<製備結合有切晶帶之半導體背面用膜>
藉由使用手推輥將實例及比較實例中所獲得的各半導體背面用膜附著於切晶帶(商標:「V-8-T」,Nitto Denko Corporation製造,基底材料平均厚度:65μm,壓敏性黏著層平均厚度:10μm)之壓敏性黏著層上以製備結合有切晶帶之半導體背面用膜。
(評估助熔劑染色特性)
對半導體晶圓(直徑:8吋,厚度:0.6mm,矽鏡面晶圓)進行背面拋光處理,且使用具有0.2mm厚度之鏡面晶圓作為工件。在自結合有切晶帶之半導體背面用膜剝離隔離物之後,在70℃下藉由輥壓將鏡面晶圓(工件)附著於半導體背面用膜上。順便提及,半導體晶圓拋光條件及附著條件如下:
(半導體晶圓拋光條件)
拋光設備:商標:「DFG-8560」,DISCO Corporation製造
半導體晶圓:直徑8吋(自0.6mm厚度背面拋光至0.2mm厚度)
(附著條件)
附著設備:商標「MA-3000III」,Nitto Seiki Co.,Ltd.製造
附著速度:10mm/min
附著壓力:0.15MPa
附著時之級溫:70℃
用滴管在附著於半導體晶圓之半導體背面用膜上滴一滴助熔劑(RM-26-20,TAMURA Corporation製造),且在 JEDEC所定義的鉛焊料條件下執行回焊步驟。評估助熔劑染色特性,不發生染色的情況視為「良好」且發生染色的情況視為「不良」。其結果顯示於表1中。
(回焊條件)
溫度:峰值溫度為260℃。
時間:峰值溫度時之時間為30秒。
自表1顯而易見,實例1及2之結合有切晶帶之半導體背面用膜未出現因助熔劑所致的染色,且半導體背面用膜之外觀特性良好。另一方面,比較實例1之半導體背面用膜出現因助熔劑所致的染色,從而顯示不良外觀特性。
雖然已參考特定實施例詳細描述了本發明,但熟習此項技術者應顯而易知在不偏離本發明之範疇的情況下可作出各種變更及修改。
本申請案係基於2010年7月29日申請的日本專利申請案第2010-170807號,該案之全部內容以引用的方式併入本文中。
1‧‧‧結合有切晶帶之半導體背面用膜
2‧‧‧半導體背面用膜
3‧‧‧切晶帶
4‧‧‧半導體晶圓
5‧‧‧半導體晶片
6‧‧‧黏附體
21‧‧‧接著層
22‧‧‧保護層
31‧‧‧基底材料
32‧‧‧壓敏性黏著層
33‧‧‧對應於半導體晶圓附著部分之部分
51‧‧‧形成於半導體晶片5之電路面一側的凸塊
61‧‧‧黏著於黏附體6之連接墊的連接用導電材料
圖1為顯示本發明之結合有切晶帶之半導體背面用膜的一個實施例之橫截面示意圖。
圖2為顯示本發明之覆晶型半導體背面用膜之一個實施例的橫截面示意圖。
圖3A至圖3D為顯示使用本發明之結合有切晶帶之半導體背面用膜製造半導體裝置之方法之一個實施例的橫截面示意圖。
1‧‧‧結合有切晶帶之半導體背面用膜
2‧‧‧半導體背面用膜
3‧‧‧切晶帶
31‧‧‧基底材料
32‧‧‧壓敏性黏著層
33‧‧‧對應於半導體晶圓附著部分之部分

Claims (3)

  1. 一種覆晶型半導體背面用膜,其係安置於覆晶式連接至黏附體之半導體元件背面上,上述覆晶型半導體背面用膜包含接著層及層壓於上述接著層上之雷射標記用之保護層,在23℃下處於未固化狀態之上述接著層的拉伸儲能彈性模數為1GPa至50GPa,上述保護層係以金屬所構成,上述金屬為選自由以下組成之群的至少一者:鋁、氧皮鋁、不鏽鋼、鐵、鈦、錫及銅,且上述保護層之上述接著層側的表面係受表面活化處理。
  2. 如請求項1之覆晶型半導體背面用膜,其中上述表面活化處理為選自由以下組成之群的至少一種處理:電漿處理、臭氧水處理、紫外線臭氧處理及離子束處理。
  3. 一種結合有切晶帶之半導體背面用膜,其包含:切晶帶,其係於基底材料上層壓有黏著層,及如請求項1或2之覆晶型半導體背面用膜,其係以使得上述保護層側面向上述黏著層的方式層壓於上述黏著層上。
TW100126437A 2010-07-29 2011-07-26 覆晶型半導體背面用膜及其用途 TWI465543B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010170807A JP5419226B2 (ja) 2010-07-29 2010-07-29 フリップチップ型半導体裏面用フィルム及びその用途

Publications (2)

Publication Number Publication Date
TW201213487A TW201213487A (en) 2012-04-01
TWI465543B true TWI465543B (zh) 2014-12-21

Family

ID=45527155

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100126437A TWI465543B (zh) 2010-07-29 2011-07-26 覆晶型半導體背面用膜及其用途

Country Status (5)

Country Link
US (2) US20120028416A1 (zh)
JP (1) JP5419226B2 (zh)
KR (2) KR20120024386A (zh)
CN (2) CN102382587B (zh)
TW (1) TWI465543B (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5419226B2 (ja) 2010-07-29 2014-02-19 日東電工株式会社 フリップチップ型半導体裏面用フィルム及びその用途
CN103764780A (zh) * 2011-08-30 2014-04-30 日东电工株式会社 导电性粘合带
EP2636712A1 (en) * 2012-03-07 2013-09-11 Nitto Denko Corporation Pressure-sensitive adhesive tape for resin encapsulation and method for producing resin encapsulation type semiconductor device
CN105247661B (zh) * 2013-05-29 2018-09-21 三井化学东赛璐株式会社 半导体晶片保护用膜及半导体装置的制造方法
KR102270480B1 (ko) * 2014-02-28 2021-06-29 닛토덴코 가부시키가이샤 도전성 점착 테이프 및 도전성 점착 테이프가 부착된 표시 장치
JP6638217B2 (ja) 2014-06-05 2020-01-29 宇部興産株式会社 電極の製造方法
JP6379389B2 (ja) * 2014-12-15 2018-08-29 リンテック株式会社 ダイシングダイボンディングシート
JP6571398B2 (ja) 2015-06-04 2019-09-04 リンテック株式会社 半導体用保護フィルム、半導体装置及び複合シート
JP6265954B2 (ja) * 2015-09-16 2018-01-24 古河電気工業株式会社 半導体裏面用フィルム
WO2017057009A1 (ja) * 2015-09-29 2017-04-06 太陽インキ製造株式会社 保護膜形成用フィルム
JP6872313B2 (ja) 2015-10-13 2021-05-19 リンテック株式会社 半導体装置および複合シート
CN105336581A (zh) * 2015-11-04 2016-02-17 株洲南车时代电气股份有限公司 功率半导体器件制作方法及装置
JP6660156B2 (ja) * 2015-11-13 2020-03-04 日東電工株式会社 積層体および合同体・半導体装置の製造方法
US20190057936A1 (en) * 2015-12-18 2019-02-21 Intel Corporation Transmissive composite film for application to the backside of a microelectronic device
MY184346A (en) 2015-12-25 2021-04-01 Furukawa Electric Co Ltd Tape for semiconductor processing
MY192250A (en) * 2015-12-25 2022-08-11 Furukawa Electric Co Ltd Tape for semiconductor processing
CN106997900A (zh) * 2016-01-22 2017-08-01 中芯国际集成电路制造(上海)有限公司 半导体结构、其形成方法及测试方法
JP6310492B2 (ja) * 2016-03-31 2018-04-11 古河電気工業株式会社 電子デバイスパッケージ用テープ
JP6422462B2 (ja) * 2016-03-31 2018-11-14 古河電気工業株式会社 電子デバイスパッケージ用テープ
WO2017168829A1 (ja) * 2016-03-31 2017-10-05 古河電気工業株式会社 電子デバイスパッケージ用テープ
SG11201802282VA (en) * 2016-03-31 2018-04-27 Furukawa Electric Co Ltd Tape for electronic device packaging
TWI772293B (zh) * 2016-04-28 2022-08-01 日商琳得科股份有限公司 附有保護膜的半導體晶片的製造方法以及半導體裝置的製造方法
KR101654510B1 (ko) * 2016-05-06 2016-09-05 주식회사 티에스피글로벌 반도체 칩 패키지 마킹 방법
JP6616738B2 (ja) * 2016-06-09 2019-12-04 積水化学工業株式会社 積層シート及び半導体装置の製造方法
JP6440657B2 (ja) * 2016-07-27 2018-12-19 古河電気工業株式会社 電子デバイス用テープ
JP6386696B1 (ja) * 2016-10-03 2018-09-05 リンテック株式会社 半導体加工用粘着テープおよび半導体装置の製造方法
KR102019943B1 (ko) * 2017-04-25 2019-09-11 (주) 씨앤아이테크놀로지 전자 부품 캐리어 시트 및 이를 이용한 박막 형성장치
JP6961387B2 (ja) * 2017-05-19 2021-11-05 日東電工株式会社 ダイシングダイボンドフィルム
US11795103B2 (en) 2017-10-17 2023-10-24 PGBC Intellectual Holdings, LLC Chemically-strengthened thin glass substrates new paradigms for modified curvature and methods of manufacture
CN113035720A (zh) * 2021-03-01 2021-06-25 紫光宏茂微电子(上海)有限公司 芯片上片方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04315452A (ja) * 1991-04-15 1992-11-06 Fuji Electric Co Ltd 半導体装置チップの標識賦与方法
TW201133599A (en) * 2009-12-24 2011-10-01 Nitto Denko Corp Film for flip chip type semiconductor back surface

Family Cites Families (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4566935A (en) * 1984-07-31 1986-01-28 Texas Instruments Incorporated Spatial light modulator and method
US4596992A (en) * 1984-08-31 1986-06-24 Texas Instruments Incorporated Linear spatial light modulator and printer
US4956619A (en) * 1988-02-19 1990-09-11 Texas Instruments Incorporated Spatial light modulator
US5028939A (en) * 1988-08-23 1991-07-02 Texas Instruments Incorporated Spatial light modulator system
JP2681167B2 (ja) * 1988-10-12 1997-11-26 株式会社半導体エネルギー研究所 電子装置作製方法
US5250329A (en) * 1989-04-06 1993-10-05 Microelectronics And Computer Technology Corporation Method of depositing conductive lines on a dielectric
US5073423A (en) * 1990-01-04 1991-12-17 Corning Incorporated Decalcomania
JPH0677283A (ja) 1992-08-26 1994-03-18 Kyocera Corp 配線基板へのic素子の実装方法
US5496691A (en) * 1994-02-08 1996-03-05 Fuji Photo Film Co., Ltd. Process for producing silver halide photographic material
JP3307207B2 (ja) 1995-12-25 2002-07-24 松下電器産業株式会社 半導体装置およびその製造方法
JPH10256431A (ja) * 1997-03-06 1998-09-25 Sony Corp 半導体装置及びその製造方法
US6235387B1 (en) * 1998-03-30 2001-05-22 3M Innovative Properties Company Semiconductor wafer processing tapes
US6284122B1 (en) * 1998-06-09 2001-09-04 International Lead Zinc Research Organization, Inc. Production of a zinc-aluminum alloy coating by immersion into molten metal baths
US7038310B1 (en) * 1999-06-09 2006-05-02 Matsushita Electric Industrial Co., Ltd. Power module with improved heat dissipation
JP2001196642A (ja) * 2000-01-11 2001-07-19 Toyoda Gosei Co Ltd 発光装置
JP4351348B2 (ja) * 2000-01-27 2009-10-28 リンテック株式会社 保護層を有するicカードの製造方法
JP3631956B2 (ja) * 2000-05-12 2005-03-23 富士通株式会社 半導体チップの実装方法
JP3906653B2 (ja) * 2000-07-18 2007-04-18 ソニー株式会社 画像表示装置及びその製造方法
CN1208742C (zh) * 2000-12-04 2005-06-29 王子油化合成纸株式会社 标识及采用该标识的标签
TW511405B (en) * 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
JP3649129B2 (ja) 2001-01-12 2005-05-18 松下電器産業株式会社 半導体装置の製造方法および半導体装置
JP2002313914A (ja) * 2001-04-18 2002-10-25 Sony Corp 配線形成方法及びこれを用いた素子の配列方法、画像表示装置の製造方法
TW508987B (en) * 2001-07-27 2002-11-01 Phoenix Prec Technology Corp Method of forming electroplated solder on organic printed circuit board
CN1264940C (zh) * 2001-08-10 2006-07-19 日东电工株式会社 切割用胶粘薄膜及切割方法
JP2003108008A (ja) * 2001-09-27 2003-04-11 Oji Paper Co Ltd 粘着シート
US6974659B2 (en) * 2002-01-16 2005-12-13 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming a solder ball using a thermally stable resinous protective layer
WO2003067656A1 (fr) * 2002-02-06 2003-08-14 Ibiden Co., Ltd. Carte de montage pour puce a semiconducteur, realisation correspondante, et module a semiconducteur
JP2004231932A (ja) * 2002-12-02 2004-08-19 Nitto Denko Corp 接着剤組成物、接着フィルムおよびこれを用いた半導体装置
JP3892359B2 (ja) 2002-07-25 2007-03-14 松下電器産業株式会社 半導体チップの実装方法
CN100548840C (zh) * 2002-07-30 2009-10-14 日立化成工业株式会社 粘接材料带连接体及粘接材料带的连接方法
KR101095753B1 (ko) * 2002-08-01 2011-12-21 니치아 카가쿠 고교 가부시키가이샤 반도체 발광 소자 및 그 제조 방법과 그것을 이용한 발광장치
WO2004064467A1 (ja) * 2003-01-16 2004-07-29 Fujitsu Limited 多層配線基板、その製造方法、および、ファイバ強化樹脂基板の製造方法
JP2004364041A (ja) * 2003-06-05 2004-12-24 Fujitsu Media Device Kk 弾性表面波デバイス及びその製造方法
TW200532259A (en) * 2003-12-25 2005-10-01 Nitto Denko Corp Method of manufacturing laminated polarizing plate, laminated polarizing plate obtained by the method, and image display including the same
JP2005340761A (ja) * 2004-04-27 2005-12-08 Seiko Epson Corp 半導体装置の実装方法、回路基板、電気光学装置並びに電子機器
EP1739114B1 (en) * 2004-05-20 2008-12-17 Toray Industries, Inc. Polyimide resin, multilayer film, multilayer film with metal layer, and semiconductor device
US7109591B2 (en) * 2004-06-04 2006-09-19 Hack Jonathan A Integrated circuit device
JP4165467B2 (ja) * 2004-07-12 2008-10-15 セイコーエプソン株式会社 ダイシングシート、半導体装置の製造方法
JP4642436B2 (ja) * 2004-11-12 2011-03-02 リンテック株式会社 マーキング方法および保護膜形成兼ダイシング用シート
TWI286454B (en) * 2005-03-09 2007-09-01 Phoenix Prec Technology Corp Electrical connector structure of circuit board and method for fabricating the same
JP4876451B2 (ja) 2005-06-27 2012-02-15 日立化成工業株式会社 接着シート
JP4865312B2 (ja) 2005-12-05 2012-02-01 古河電気工業株式会社 チップ用保護膜形成用シート
US7932615B2 (en) * 2006-02-08 2011-04-26 Amkor Technology, Inc. Electronic devices including solder bumps on compliant dielectric layers
JP4844168B2 (ja) * 2006-02-28 2011-12-28 パナソニック株式会社 部品接合方法および部品積層方法
JP2007235022A (ja) * 2006-03-03 2007-09-13 Mitsui Chemicals Inc 接着フィルム
JP4850625B2 (ja) * 2006-08-22 2012-01-11 日東電工株式会社 レーザ加工用粘着シート
JP2008166451A (ja) 2006-12-27 2008-07-17 Furukawa Electric Co Ltd:The チップ保護用フィルム
WO2008108131A1 (ja) * 2007-03-01 2008-09-12 Nitto Denko Corporation 熱硬化型ダイボンドフィルム
JP5196838B2 (ja) * 2007-04-17 2013-05-15 リンテック株式会社 接着剤付きチップの製造方法
JP4607153B2 (ja) * 2007-07-12 2011-01-05 株式会社日立製作所 微小電気機械システム素子の製造方法
CN101821833B (zh) * 2007-10-09 2012-04-04 日立化成工业株式会社 半导体用粘接膜、以及半导体芯片、半导体装置的制造方法
JP2009237489A (ja) * 2008-03-28 2009-10-15 Sumitomo Chemical Co Ltd 表面保護フィルム付き偏光板の製造方法
JP2009277719A (ja) * 2008-05-12 2009-11-26 Nec Electronics Corp 半導体装置及びその製造方法
KR101485105B1 (ko) * 2008-07-15 2015-01-23 삼성전자주식회사 반도체 패키지
JP2010031183A (ja) 2008-07-30 2010-02-12 Furukawa Electric Co Ltd:The エネルギー線硬化型チップ保護用フィルム
JP5556070B2 (ja) 2008-08-20 2014-07-23 日立化成株式会社 ダイシングテープ一体型接着シートを用いた半導体装置の製造方法
EP2352168A1 (en) * 2008-11-25 2011-08-03 Sumitomo Bakelite Co., Ltd. Electronic component package and electronic component package manufacturing method
US7642128B1 (en) * 2008-12-12 2010-01-05 Stats Chippac, Ltd. Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP
US9082806B2 (en) * 2008-12-12 2015-07-14 Stats Chippac, Ltd. Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP
US9070662B2 (en) * 2009-03-05 2015-06-30 Volterra Semiconductor Corporation Chip-scale packaging with protective heat spreader
US9420707B2 (en) * 2009-12-17 2016-08-16 Intel Corporation Substrate for integrated circuit devices including multi-layer glass core and methods of making the same
JP5419226B2 (ja) 2010-07-29 2014-02-19 日東電工株式会社 フリップチップ型半導体裏面用フィルム及びその用途
US20130256269A1 (en) * 2012-03-29 2013-10-03 Apple Inc. Methods and apparatus for modifying surface energy of laminate stack up
JP5978246B2 (ja) * 2014-05-13 2016-08-24 日東電工株式会社 ダイシングテープ一体型半導体裏面用フィルム、及び、半導体装置の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04315452A (ja) * 1991-04-15 1992-11-06 Fuji Electric Co Ltd 半導体装置チップの標識賦与方法
TW201133599A (en) * 2009-12-24 2011-10-01 Nitto Denko Corp Film for flip chip type semiconductor back surface

Also Published As

Publication number Publication date
CN102382587A (zh) 2012-03-21
TW201213487A (en) 2012-04-01
US20140178680A1 (en) 2014-06-26
JP2012033626A (ja) 2012-02-16
CN105153954B (zh) 2018-12-21
KR20150094581A (ko) 2015-08-19
KR20120024386A (ko) 2012-03-14
KR101581643B1 (ko) 2016-01-11
US20120028416A1 (en) 2012-02-02
CN102382587B (zh) 2015-09-30
US10211083B2 (en) 2019-02-19
JP5419226B2 (ja) 2014-02-19
CN105153954A (zh) 2015-12-16

Similar Documents

Publication Publication Date Title
TWI465543B (zh) 覆晶型半導體背面用膜及其用途
TWI444454B (zh) 結合有切晶帶之半導體背面用膜與製造該膜之方法、及製造半導體裝置之方法
TWI467644B (zh) 切晶帶一體型晶圓背面保護膜
TWI445798B (zh) 覆晶型半導體背面用膜、半導體背面用切割帶一體膜、半導體元件之製造方法、及覆晶型半導體元件
TWI531632B (zh) 使用切晶帶一體型晶圓背面保護膜製造半導體器件之方法
TWI429034B (zh) 覆晶型半導體背面用膜及其應用
TWI591150B (zh) 切晶帶一體型晶圓背面保護膜、半導體器件之製造方法、覆晶安裝半導體器件
TWI534236B (zh) 用於半導體背面之切晶帶一體型薄膜
TWI581323B (zh) A film for a semiconductor device, a film for a flip chip type, and a thin film for a monolithic semiconductor
TWI544049B (zh) 結合有切晶片之半導體背面保護用膜、及製造半導體裝置之方法
TWI446431B (zh) 覆晶型半導體背面用膜及半導體背面用切晶帶一體膜
TWI647752B (zh) 半導體裝置製造用膜、半導體裝置製造用膜之製造方法及半導體裝置之製造方法
KR102108102B1 (ko) 다이싱 테이프 일체형 접착 시트, 다이싱 테이프 일체형 접착 시트를 이용한 반도체 장치의 제조 방법 및 반도체 장치
TWI444452B (zh) 半導體背面用切割帶一體膜
TWI460778B (zh) 半導體背面用切晶帶一體膜及半導體裝置之製造方法
TWI465542B (zh) 覆晶型半導體背面用膜
TWI631158B (zh) 半導體背面用切晶帶一體膜
TWI444453B (zh) 半導體背面保護用切割帶一體膜
TWI437072B (zh) 覆晶型半導體背面用膜、半導體背面用切晶帶一體膜、半導體裝置之製造方法及覆晶型半導體裝置
TWI437071B (zh) 使用半導體背面用切割帶一體型膜之半導體裝置之製造方法
JP5636471B2 (ja) フリップチップ型半導体裏面用フィルム及びその用途