TWI457937B - 固態磁碟驅動和管理記憶體裝置之方法 - Google Patents

固態磁碟驅動和管理記憶體裝置之方法 Download PDF

Info

Publication number
TWI457937B
TWI457937B TW099113637A TW99113637A TWI457937B TW I457937 B TWI457937 B TW I457937B TW 099113637 A TW099113637 A TW 099113637A TW 99113637 A TW99113637 A TW 99113637A TW I457937 B TWI457937 B TW I457937B
Authority
TW
Taiwan
Prior art keywords
memory
memory block
page
lattice
block
Prior art date
Application number
TW099113637A
Other languages
English (en)
Other versions
TW201101309A (en
Inventor
Po Wei Chang
Kun Hung Hsieh
Li Chun Tu
Ting Chun Chang
Kuo Hung Wang
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201101309A publication Critical patent/TW201101309A/zh
Application granted granted Critical
Publication of TWI457937B publication Critical patent/TWI457937B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/143Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Power Sources (AREA)

Description

固態磁碟驅動和管理記憶體裝置之方法
本申請要求題為「Apparatus and Operation Method of Flash Memory System」的美國臨時申請案No. 61/221,569(申請日為2009/06/30)的優先權。在此參考並結合該臨時申請案的全部內容。
本發明係有關於一種固態磁碟驅動和管理記憶體裝置之方法,更特別地,係有關於一種延長記憶體裝置的操作預期使用期限的固態磁碟驅動和管理記憶體裝置之方法。
如今,快速記憶卡由於其非揮發性和系統內的重複可程式性(re-programmability)而廣泛地使用於電子產品中,特別是可攜式應用中。快速記憶卡的基本結構包括放置於基底(substrate)之上的控制閘、汲擴散區、源擴散區,用以形成具有受控制閘控制的浮閘的電晶體,其中該電晶體作為電子存儲裝置。浮閘與其下的通道區之間具有隧道隔氧層(a tunnel oxide insulation layer)。該隧道隔氧層的能量隔絕(energy barrier)可由提供充足的高電場(high electric field)於其中而克服。這種方法允許電子通過隧道隔氧層,從而改變存儲於浮閘的電子數量。存儲於浮閘的電子數量決定了晶格(cell)的定限電壓Vt。存儲於浮閘的電子數量越多,晶格的定限電壓Vt越高。晶格的定限電壓Vt用於表示晶格所存儲的資料。
通常,在一個晶格中可存儲資料的一個位元的快速記憶卡也稱作單層晶格(Single Level Cell,SLC)。同時,在一個晶格中可存儲資料的多個位元的快速記憶卡也稱作多層晶格(Multiple Level Cell,MLC)。由於MLC技術的面積效率,已吸引了很多關注。經由存儲Vt的2N個離散位準,MLC可在一個晶格中存儲資料的N個位元,因此將均等晶格尺寸降低至1/N。因為每個晶格存儲資料的多個位元的優勢,對於需要越來越高的密度的大規模存儲應用,MLC已成為最好的候選者之一。
儘管MLC比SLC具有更高的面積效率,使用MLC的一個缺點係其相對的短操作預期使用期限。通常,一個MLC記憶體區塊的最大抹除數為10K次,而一個SLC記憶體區塊的最大抹除數為100K次。因此,急切需要一種管理多層晶格快速記憶體裝置的方法,用以延長操作預期使用期限。
有鑑於此,本發明提供一種固態磁碟驅動和一種管理記憶體裝置之方法以解決上述問題。
本發明提供一種固態磁碟驅動,包括:多層晶格記憶體裝置,該多層晶格記憶體裝置包括多個記憶體區塊,其中每個記憶體區塊包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元;以及控制器,該控制器將至少一記憶體區塊轉換為類似單層晶格記憶體區塊,並以單層晶格方式存取該至少一記憶體區塊。
本發明另提供一種管理記憶體裝置之方法,該記憶體裝置包括多個記憶體區塊,每個記憶體區塊具有多個記憶體晶格,每個記憶體晶格能存取資料的多於一個位元,該管理記憶體裝置之方法包括:依據該記憶體裝置的寫操作接收所需資料;估測相應於該寫操作的待寫入的至少一記憶體區塊的失敗機率;以及當該失敗機率超出一預設定限值時,以單層晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格。
本發明又提供一種固態磁碟驅動,包括:多通道多層晶格記憶體裝置,該多通道多層晶格記憶體裝置包括多個記憶體模組,每個記憶體模組包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元,其中,每個記憶體晶格與多個頁面相關聯,且每個頁面依據不同的頁面特性被分組至多個頁面組之一者;以及控制器,接收來自主機的至少一程式指令,用以將所需資料寫入該多通道多層晶格記憶體裝置,並依據該程式指令分配預設數目的空頁面,其中每個空頁面屬於不同的記憶體模組,並將該所需資料寫入該預設數目的空頁面,其中對於存取操作,由該控制器所分配的該預設數目的空頁面屬於相同的頁面組。
本發明再提供一種管理記憶體裝置之方法,該記憶體裝置係一多通道多層晶格記憶體裝置,該多通道多層晶格記憶體裝置包括多個記憶體模組,每個記憶體模組包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元,每個記憶體晶格與多個頁面相關聯,該管理記憶體裝置之方法包括:依據不同的頁面特性將每個頁面分組至多個頁面組之一者;接收至少一程式指令,依據該程式指令將所需資料寫入該多通道多層晶格記憶體裝置;依據該程式指令分配預設數目的空頁面,其中每個空頁面屬於不同的記憶體模組;以及將該所需資料寫入該預設數目的空頁面,其中對於存取操作,所分配的該預設數目的空頁面屬於相同的頁面組。
本發明提供的固態磁碟驅動和管理記憶體裝置之方法能夠延長記憶體裝置的操作預期使用期限,減少總操作時間,並降低記憶體裝置的成本和設計複雜度。
在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定元件。所屬領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同一個元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的“包括”和“包含”係為一開放式的用語,故應解釋成“包含但不限定於”。此外,“耦接”一詞在此係包含任何直接及間接的電性連接手段。間接的電性連接手段包括通過其他裝置進行連接。
第1圖係依據本發明一實施例所配置的固態磁碟(solid state disk,SSD)驅動。SSD驅動100包括主機介面101、控制器102、緩衝器103和記憶體裝置104。主機介面101作為SSD驅動100和主機(圖未示)之間的介面。通常,主機定義為一個系統或子系統,用以將資訊存儲在SSD驅動100中。主機介面101接收來自主機的存取需求(例如,讀操作和寫操作)。控制器102耦接主機介面101,接收來自主機介面101的指令,並控制記憶體裝置104的存取操作。控制器102可包括錯誤檢測和校正(error checking and correcting,ECC)引擎105,用以對存儲於記憶體裝置104的資料進行錯誤檢測和校正。
緩衝器103首先存儲資料,包括在寫操作期間經由控制器102自主機介面101傳輸的資料,然後再將該資料傳輸至記憶體裝置104。同樣,在讀操作期間,緩衝器103首先經由控制器102暫時存儲傳輸自記憶體裝置104的資料,然後將該資料傳輸至主機介面101。依據本發明的一實施例,緩衝器103係隨機存取記憶體(random access memory,RAM),例如動態隨機存取記憶體(dynamic random access memory,DRAM)。記憶體裝置104可包括多個記憶體區塊,每個記憶體區塊具有多個記憶體晶格,其中每個記憶體晶格可存儲一個或多個位元。在一優選實施例中,記憶體裝置104也可配置為記憶體模組的一個陣列,該陣列具有多行和/或多列。
第2圖係依據本發明另一實施例所配置的固態磁碟驅動。如第2圖所示,記憶體裝置204包括多個記憶體模組,其中每個記憶體模組可被視為一個記憶體通道,且每個記憶體模組包括多個記憶體區塊。每個記憶體區塊同樣包括多個記憶體晶格,其中每個記憶體晶格可存儲資料的一個或多個位元。然而,需注意的是,對記憶體晶格、記憶體區塊以及記憶體模組的排列並沒有特殊要求以實施本發明。
記憶體裝置104和記憶體裝置204可為MLC快速記憶體,在每個晶格中可存儲資料的多於一個位元。依據本發明的一實施例,為了最大化MLC記憶體裝置(例如,記憶體裝置104和記憶體裝置204)的有限的操作預期使用期限,MLC記憶體裝置的記憶體晶格可進一步轉化為類似SLC記憶體晶格(SLC-like memory cell)。例如,當控制器102確定以MLC方式操作的記憶體區塊的操作預期使用期限將失效,或失效機率超過預定定限值,則控制器102可將記憶體區塊轉化為類似SLC記憶體區塊。
第3圖係依據本發明一實施例的用於寫操作的記憶體管理方法的流程圖。在執行MLC快速記憶體裝置104的至少一個記憶體區塊的寫操作之後(步驟S201),控制器102可獲取相應記憶體區塊的抹除計數,並確定該抹除計數是否已經達到預設抹除計數定限值THEC (步驟S202)。該抹除計數可由控制器102維持,其中控制器102記錄相應記憶體區塊的抹除操作的總次數,也就是說,抹除計數表示該相應記憶體區塊的已執行抹除操作數目。當該抹除計數未達到預設抹除計數定限值THEC 時,控制器102可進一步確定相應記憶體區塊的寫操作是否失敗(步驟S203)。依據本發明的一實施例,例如,當讀取自相應記憶體區塊的資料不同於期望被存儲的原始資料時,寫操作可被認為是失敗操作。
依據本發明的該實施例,當控制器102偵測到記憶體區塊的抹除計數已經達到預設抹除計數定限值THEC 或相應記憶體區塊的寫操作已經失敗時,控制器102可確定相應記憶體區塊的失敗機率高於預設定限值。換言之,記憶體區塊將變為缺陷區塊。控制器102接著檢查該相應記憶體區塊是否能被轉化為一個類似SLC記憶體區塊(步驟S204)。資訊可存儲於該相應記憶體區塊的標頭(header)或冗餘(redundant)區段。如果該相應記憶體區塊能被轉化為類似SLC記憶體區塊並/或作為類似SLC記憶體區塊進行存取,為了最大化MLC記憶體區塊的操作預期使用期限,將該相應記憶體區塊轉化為類似SLC記憶體區塊,從而以SLC方式進行存取(步驟S205)。例如,如前所述,在標頭或冗餘區段,記憶體區塊可被標記為類似SLC記憶體區塊。同時,如果該相應記憶體區塊不能被轉化為類似SLC記憶體區塊(例如,該相應記憶體區塊已經是類似SLC記憶體區塊,或設計為不被轉化為類似SLC記憶體區塊,或其他),控制器102可標記該相應記憶體區塊為缺陷區塊(步驟S206),因此為了避免不期望的錯誤,該相應記憶體區塊不再進一步被程式化或不再被存取。需注意的是,為了清楚的闡述本發明之範疇,在第3圖中僅僅說明所提方法包括的步驟。同樣,本發明並非僅限於所提方法包括的步驟。對於本領域具有通常知識者,知曉如何導出圖未示的步驟用於合理地存取記憶體裝置。因此,可應用不脫離本發明之範疇的任何改變或修改。本發明之權利範圍應以申請專利範圍以及其均等物為準。
第4圖係依據本發明一實施例的用於讀操作的記憶體管理方法的流程圖。在執行MLC快速記憶體裝置104的至少一個記憶體區塊的讀操作之後(步驟S301),控制器102可確定相應記憶體區塊的讀操作是否失敗(步驟S302)。依據本發明的一實施例,例如,當ECC引擎105不能對存儲於記憶體區塊的資料進行解碼時,該讀操作可被確定為一個失敗操作。當該讀操作不是一個失敗操作時,控制器102可進一步確定該記憶體區塊的位元錯誤率(bit error rate,BER)是否超出預設BER定限值THBER (步驟S303)。依據本發明的一實施例,該記憶體區塊的BER可經由,例如,由ECC引擎105偵測的錯誤位元的數量而獲得。
依據本發明的一實施例,當控制器102偵測到相應記憶體區塊的讀操作已經失敗或該記憶體區塊的BER已經超出預設BER定限值THBER ,控制器102可確定該相應記憶體區塊的失敗機率高於預設定限值。換言之,該記憶體區塊將變為一個缺陷區塊。控制器102接著檢查該相應記憶體區塊是否能被轉化為一個類似SLC記憶體區塊(步驟S304)。如前所述,資訊可存儲於該相應記憶體區塊的標頭或冗餘區段。如果該相應記憶體區塊能被轉化為類似SLC記憶體區塊並/或作為類似SLC記憶體區塊進行存取,為了最大化MLC記憶體區塊的操作預期使用期限,將該相應記憶體區塊轉化為類似SLC記憶體區塊,從而以SLC方式進行存取(步驟S305)。例如,如前所述,在標頭或冗餘區段,記憶體區塊可被標記為類似SLC記憶體區塊。同時,如果該相應記憶體區塊不能被轉化為類似SLC記憶體區塊(例如,該相應記憶體區塊已經是類似SLC記憶體區塊,或設計為不被轉化為類似SLC記憶體區塊,或其他),控制器102可標記該相應記憶體區塊為缺陷區塊(步驟S306),因此為了避免不期望的錯誤,該相應記憶體區塊不再進一步被程式化或不再被存取。需注意的是,為了清楚的闡述本發明之範疇,在第4圖中僅僅說明所提方法包括的步驟。同樣,本發明並非僅限於所提方法包括的步驟。對於本領域具有通常知識者,知曉如何導出圖未示的步驟用於合理地存取記憶體裝置。因此,可應用不脫離本發明之範疇的任何改變或修改。本發明之權利範圍應以申請專利範圍以及其均等物為準。
第5圖係依據本發明另一實施例的記憶體管理方法的流程圖。在依據記憶體裝置104的寫操作接收所需資料之後(步驟S401),控制器102估測至少一記憶體區塊相應於該寫操作被寫入的失敗機率(步驟S402)。依據本發明的一實施例,可依據相應記憶體區塊的已執行抹除操作數目、讀取失敗率、寫入失敗率和/或位元錯誤率估測該失敗機率。需注意的是,估測該失敗機率的步驟也可經由檢查在先前存取操作(例如第3圖的寫操作和第4圖的讀操作)中,待寫入的記憶體區塊是否能轉化為類似SLC記憶體區塊而實施,例如第3圖的步驟S204和第4圖的步驟S304,本發明並不以此為限。當該記憶體區塊的已估測的失敗機率已經超出預設定限值時,控制器102以SLC方式將所需資料寫入至該記憶體區塊的記憶體晶格(步驟S403)。依據本發明的一實施例,該相應記憶體區塊經由在每個記憶體晶格中存儲一個位元而被以SLC方式寫入。
對於MLC快速記憶體裝置,每個記憶體晶格可與多個頁面(page)有關聯。例如,每個記憶體晶格可與一對頁面有關聯,即包括屬於頁面組A的第一頁面和屬於頁面組B的第二頁面。依據預設規則,屬於頁面組A的頁面的程式速度高於屬於頁面組B的頁面的程式速度。在本發明的該實施例中,當控制器102確定以SLC方式存取相應記憶體區塊,則只讀取相應於每個記憶體晶格的一個頁面。例如,資料以更高的程式速度被寫入至屬於頁面組A的第一頁面。依據另一預設規則,屬於不同頁面組的頁面可具有其他不同的頁面特性。例如,屬於頁面組A的頁面的ECC能力可能優於屬於頁面組B的頁面的ECC能力。在本發明的該實施例中,當控制器102確定以SLC方式存取相應記憶體區塊,則只讀取相應於每個記憶體晶格的一個頁面。例如,資料被寫入至屬於具有更高ECC能力的頁面組A的第一頁面。依據本發明的另一實施例,資料僅被寫入至最低有效頁面,該最低有效頁面用於存儲記憶體晶格的最低有效位元(least significant bit,LSB)。然而,在所選實施例中需注意的是,控制器102可以SLC方式對屬於頁面組B的頁面進行編程,其中,該頁面係該記憶體晶格的最高有效頁面或最高有效位元(most significant bit,MSB),本發明並不以此為限。
依據本發明的該實施例,經由預先估測該記憶體裝置的失敗機率,在記憶體區塊被標記為缺陷MLC區塊之前,該記憶體區塊可被轉換為SLC記憶體區塊或以SLC記憶體區塊的形式工作。經由以SLC方式存取該記憶體區塊,該記憶體區塊的存取速度和程式速度以及操作預期使用期限變成與SLC記憶體區塊的類似。因此,該記憶體裝置的操作預期使用期限極大地延長。
依據本發明的另一實施例,如前所述,將一些MLC記憶體區塊轉換為類似SLC記憶體區塊,第1圖所示的SSD驅動100和第2圖所示的SSD驅動200也可設計為一個混合式記憶體裝置。習知地,預設數目的SLC記憶體模組與該MLC記憶體模組整合在一起,用以實現一個混合式記憶體裝置。然而,SLC記憶體模組的價格通常遠高於MLC記憶體模組的價格。此外,SLC記憶體模組的ECC需求和存取速度也與MLC記憶體模組的不同,因此增加了成本和設計複雜度。因此,基於將一些MLC記憶體區塊轉換為類似SLC記憶體區塊的這一概念,提出一種用於混合式記憶體裝置的新穎的方法。
依據本發明的該等實施例,可預先確定預設SLC/MLC比率,且控制器102可依據該預設SLC/MLC比率,將預設數目的MLC記憶體區塊轉換為類似SLC記憶體區塊。請注意,習知混合式記憶體裝置具有不可改變的固定的預設SLC/MLC比率,在離開工廠之後,該預設SLC/MLC比率就不能改變,與習知混合式記憶體裝置不同,本發明的實施例中的預設的SLC/MLC比率可由控制器102依據系統的需要、使用者行為、軟體環境、記憶體區塊的總量以及缺陷記憶體區塊的數量或其他等等而動態調節。因此,依據一個預設規則,可經由控制器102靈活且動態地調節類似SLC記憶體區塊的預設數目。
依據本發明的該等實施例,該預設數目可為X,其中X係正整數。MLC記憶體裝置的每個記憶體晶格與多個頁面(例如K個頁面,其中K係正整數)有關聯。依據不同頁面特性,每個頁面可被分組至N個頁面組之一者,其中N也是正整數,且N≦K,且如前所述,該頁面特性可以是程式速度、ECC能力、存儲位元(MSB或LSB)或其他。當記憶體區塊可被轉換為類似SLC記憶體區塊時,控制器102可依據相應於記憶體區塊的一個寫操作將所需資料以SLC方式寫入,其中僅將所需資料寫入M個頁面組,其中M也係正整數,且M≦N。換言之,依據本發明的一實施例,控制器102可將X個MLC記憶體區塊轉換為類似SLC記憶體區塊,其中,該X個MLC記憶體區塊能以SLC方式存取。因此,對於類似SLC記憶體區塊的每個記憶體晶格而言,僅僅屬於該M個頁面組的頁面才能被編程和存取,而剩餘的屬於N-M個頁面組的頁面不能被編程和/或存取。
例如,MLC記憶體裝置的每個記憶體晶格可與一對頁面(即K=2)有關聯。該對頁面可包括屬於頁面組A的第一頁面和屬於頁面組B的第二頁面,其中頁面組A的程式速度高於且/或ECC能力優於頁面組B,因此,在本例中N=2。當MLC記憶體區塊轉換為類似SLC記憶體區塊時,每個晶格僅有一個頁面可被編程及存取。因此,在此例中M=1,且在轉換之後,屬於頁面組A的第一頁面或屬於頁面組B的第二頁面可被編程及存取。
依據本發明的另一實施例,可進一步管理第2圖所示的記憶體裝置(例如多通道MLC記憶體裝置)204,以實現更多性能。對於每個記憶體晶格與多個頁面相關聯的多通道MLC記憶體裝置,該多個頁面的存取速度可以不相同。例如,每個記憶體晶格可與一對頁面相關聯,包括屬於頁面組A的第一頁面和屬於頁面組B的第二頁面。依據不同頁面特性,屬於頁面組A的頁面程式速度可以高於屬於頁面組B的頁面程式速度。當存取多通道MLC記憶體裝置時,為了實現更好的性能,對於每次存取操作都最好控制該等頁面組。
第6圖係依據本發明再一實施例的記憶體管理方法的流程圖。首先,控制器102可依據不同頁面特性將每個頁面分組至多個頁面組之一者(步驟S601)。依據本發明的實施例,頁面特性可包括程式速度、ECC能力或其他。接著,一旦接收至少一個程式指令,就將所需資料寫入至多通道MLC記憶體裝置(步驟S602),控制器102可依據該程式指令分配預設數目的空頁面,其中每個空頁面屬於不同記憶體模組(步驟S603)。依據本發明的該實施例,控制器102可維持一個空頁面清單,該空頁面清單包括有關該頁面還沒有被寫入資料的資訊(例如實體位址),且控制器102可依據該空頁面清單為該程式操作分配該等空頁面。請注意,依據本發明的該實施例,控制器102可從該空頁面清單收集屬於相同頁面組的空頁面,並為該程式操作分配該等空頁面。收集屬於相同頁面組的空頁面的原因是為了在每個存取操作中對於每個通道實現相同的存取次數(在接下來的段落中將詳細描述)。最後,對於該程式操作,控制器102可將該所需資料寫入該等空頁面(步驟S604)。
第7圖係依據本發明一實施例的用於寫入所需資料至每個記憶體通道的記憶體晶格的時序示意圖。例如,在本發明的該實施例中,8通道MLC記憶體裝置包括多個記憶體晶格用以存儲資料,其中每個記憶體晶格與一對頁面相關聯(例如,分別屬於頁面組A和頁面組B的頁面A和頁面B,其中頁面組A的程式速度高於頁組組B的程式速度)。如第7圖所示,控制器102自空頁面清單收集屬於相同頁面組的空頁面,然後為一個程式操作分配該等空頁面。在第一寫操作期間,所需資料被寫入至所有8通道的頁面A。因此,第一寫操作可快速地在時間週期T1之內完成。從時間週期T2到T4,控制器102進一步將另一所需資料寫入至頁面B,其中頁面B的程式速度低於頁面A,因此,第二寫操作所需的時間比第一寫操作更長。
請注意,在隨機收集空頁面的習知方法中,用於一寫操作的已收集的空頁面可屬於不同頁面組(例如,一些空頁面屬於頁面組A,一些空頁面屬於頁面組B),且具有不同的頁面特性(例如,不同的程式速度)。因此,對於每個寫操作的所有操作時間不能低於寫入屬於頁面組B的頁面所需的時間,因為即使用於寫入屬於頁面組A的空頁面的通道的寫操作已經完成,所有的寫操作也不能完成直至用於寫入屬於頁面組B的空頁面的通道的寫操作已經完成。因此,與隨機收集空頁面的習知方法相比,本發明所提的方法可防止寫操作(例如,第7圖所示的第一寫操作)由於等候時間而延時,其中該等候時間係用於完成頁面B的存取過程。因此總操作時間可極大減少。
第8圖係依據本發明另一實施例的用於寫入所需資料至一部分記憶體通道的記憶體晶格的時序示意圖。例如,在本發明的該實施例中,不是所有的通道都是可用的(active)。因此,僅記憶體通道的一部分係可編程的。與第7圖類似,控制器102自空頁面清單收集有效通道的屬於相同頁面組的空頁面,然後為該有效通道分配該等空頁面,該有效通道的屬於相同頁面組的空頁面可在一個程式操作(例如單獨的寫操作)中被編程。因此,總操作時間可極大減少。
第9圖係依據本發明另一實施例的用於存取記憶體通道的時序示意圖。通常,寫操作所需的時間大約為讀操作的數倍。然而,在一些實施例中,當主機要求一個寫操作,然後立即要求一個讀操作,控制器102可將這兩個操作合併在一個存取操作中。依據本發明的該實施例,控制器102可為了待寫入的通道自空頁面清單收集屬於相同頁面組的空頁面,然後為待寫入的通道分配該等空頁面。因此,對於存取操作,屬於相同頁面組的空頁面可同時被寫入,因此總操作時間可極大減少。在第9圖所示的例子中,在第一寫操作(時間週期T1之內)和第二寫操作(從時間週期T2到T4)中寫入的空頁面分別屬於獨立的頁面組(例如,分別為頁面組A和頁面組B),因此本例所提的方法可防止第一寫操作由於等候時間而延時,其中該等候時間係用於完成頁面B的存取過程。換言之,在一寫操作或同時在不同通道的空頁面讀取資料和寫入資料的合併的存取操作中,當已收集的空頁面屬於相同的頁面組時,能實現更好的性能,因為該寫操作或合併的存取操作中,在不同通道寫入資料所需的時間大致相同。因此,總操作時間可極大減少。
上述之實施例僅用來例舉本發明之實施態樣,以及闡釋本發明之技術特徵,並非用來限制本發明之範疇。任何習知技藝者可依據本發明之精神輕易完成之改變或均等性之安排均屬於本發明所主張之範圍,本發明之權利範圍應以申請專利範圍為準。
100、200...SSD驅動
101...主機介面
102...控制器
103...緩衝器
104、204...記憶體裝置
105...ECC引擎
S201-S206...步驟
S301-S306...步驟
S401-S403...步驟
S601-S604...步驟
第1圖係依據本發明一實施例所配置的固態磁碟驅動;
第2圖係依據本發明另一實施例所配置的固態磁碟驅動;
第3圖係依據本發明一實施例的用於寫操作的記憶體管理方法的流程圖;
第4圖係依據本發明一實施例的用於讀操作的記憶體管理方法的流程圖;
第5圖係依據本發明另一實施例的記憶體管理方法的流程圖;
第6圖係依據本發明再一實施例的記憶體管理方法的流程圖;
第7圖係依據本發明一實施例的用於寫入所需資料至每個記憶體通道的記憶體晶格的時序示意圖;
第8圖係依據本發明另一實施例的用於寫入所需資料至一部分記憶體通道的記憶體晶格的時序示意圖;
第9圖係依據本發明另一實施例的用於存取記憶體通道的時序示意圖。
200...SSD驅動
101...主機介面
102...控制器
103...緩衝器
204...記憶體裝置
105...ECC引擎

Claims (20)

  1. 一種固態磁碟驅動,包括:一多層晶格記憶體裝置,該多層晶格記憶體裝置包括多個記憶體區塊,其中每個記憶體區塊包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元;以及一控制器,該控制器將至少一記憶體區塊轉換為一類似單層晶格記憶體區塊,並以一單層晶格方式存取該至少一記憶體區塊,其中,該多層晶格記憶體裝置的每個記憶體晶格至少與一第一頁面和一第二頁面相關聯,其中該第一頁面的一程式速度高於該第二頁面的一程式速度,且當該至少一記憶體區塊已經轉換為該類似單層晶格記憶體區塊,該控制器進一步依據相應於該至少一記憶體區塊的一寫操作,以該單層晶格方式寫入所需資料,其中僅將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格的該第一頁面。
  2. 如申請專利範圍第1項所述之固態磁碟驅動,其中,該控制器進一步存取該至少一記憶體區塊,並依據該存取操作估測該至少一記憶體區塊的一失敗機率,當該失敗機率超出一預設定限值時,該控制器將該至少一記憶體區塊轉換為該類似單層晶格記憶體區塊。
  3. 如申請專利範圍第2項所述之固態磁碟驅動,其中,該控制器依據該至少一記憶體區塊的一已執行抹除操作數目、一讀取失敗率、一寫入失敗率和/或一位元錯誤率估測該至少一記憶體區塊的該失敗機率。
  4. 如申請專利範圍第3項所述之固態磁碟驅動,其 中,該控制器進一步獲得一抹除計數,其中該抹除計數表示該至少一記憶體區塊的該已執行抹除操作數目,並確定該抹除計數是否已達到一預設抹除計數定限值,當該抹除計數達到該預設抹除計數定限值,該控制器將該至少一記憶體區塊轉換為該類似單層晶格記憶體區塊。
  5. 如申請專利範圍第3項所述之固態磁碟驅動,其中,該控制器進一步確定該至少一記憶體區塊的該存取操作是否失敗,當該存取操作已經失敗,該控制器將該至少一記憶體區塊轉換為該類似單層晶格記憶體區塊。
  6. 如申請專利範圍第3項所述之固態磁碟驅動,其中,該控制器進一步確定相應於該存取操作的該至少一記憶體區塊的該位元錯誤率是否超出一預設位元錯誤率定限值,當該位元錯誤率超出該預設位元錯誤率定限值時,該控制器將該至少一記憶體區塊轉換為該類似單層晶格記憶體區塊。
  7. 如申請專利範圍第1項所述之固態磁碟驅動,其中,當該至少一記憶體區塊已經轉換為該類似單層晶格記憶體區塊,該控制器進一步依據相應於該至少一記憶體區塊的一寫操作,以該單層晶格方式寫入所需資料,因此該至少一記憶體區塊的每個記憶體晶格存儲一個位元。
  8. 一種固態磁碟驅動,包括:一多層晶格記憶體裝置,該多層晶格記憶體裝置包括多個記憶體區塊,其中每個記憶體區塊包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元;以及一控制器,該控制器將至少一記憶體區塊轉換為一類 似單層晶格記憶體區塊,並以一單層晶格方式存取該至少一記憶體區塊,其中,該多層晶格記憶體裝置的每個記憶體晶格至少與一第一頁面和一第二頁面相關聯,其中該第一頁面的一錯誤檢測和校正能力優於該第二頁面的一錯誤檢測和校正能力,且當該至少一記憶體區塊已經轉換為該類似單層晶格記憶體區塊,該控制器進一步依據相應於該至少一記憶體區塊的一寫操作,以該單層晶格方式寫入所需資料,其中僅將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格的該第一頁面。
  9. 如申請專利範圍第1項所述之固態磁碟驅動,其中,當該至少一記憶體區塊已經轉換為該類似單層晶格記憶體區塊,該控制器進一步依據相應於該至少一記憶體區塊的一寫操作,以該單層晶格方式寫入所需資料,其中僅將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格的最低有效頁面。
  10. 一種固態磁碟驅動,包括:一多層晶格記憶體裝置,該多層晶格記憶體裝置包括多個記憶體區塊,其中每個記憶體區塊包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元;以及一控制器,該控制器將至少一記憶體區塊轉換為一類似單層晶格記憶體區塊,並以一單層晶格方式存取該至少一記憶體區塊,其中,該多層晶格記憶體裝置的每個記憶體晶格與第一數目頁面相關聯,其中每個頁面依據不同頁面特性被分 組至第二數目頁面組之一者,當該至少一記憶體區塊已經轉換為該類似單層晶格記憶體區塊時,該控制器進一步依據相應於該至少一記憶體區塊的一寫操作,以該單層晶格方式寫入所需資料,其中僅將該所需資料寫入該第二數目頁面組之第三數目頁面組中,其中該第一數目係不小於該第二數目的一正整數,該第二數目係不小於該第三數目的一正整數。
  11. 如申請專利範圍第1項所述之固態磁碟驅動,其中,該控制器進一步將一預設數目的記憶體區塊轉換為類似單層晶格記憶體區塊,其中該預設數目可經由該控制器依據一預設規則進行動態調整。
  12. 一種管理記憶體裝置之方法,該記憶體裝置包括多個記憶體區塊,每個記憶體區塊具有多個記憶體晶格,每個記憶體晶格能存取資料的多於一個位元,該管理記憶體裝置之方法包括:依據該記憶體裝置的一寫操作接收所需資料;估測相應於該寫操作的待寫入的至少一記憶體區塊的一失敗機率;以及當該失敗機率超出一預設定限值時,以一單層晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格,其中,每個記憶體晶格與多個頁面相關聯,該多個頁面至少包括一第一頁面和一第二頁面,該第一頁面的一程式速度高於該第二頁面的一程式速度,僅將該所需資料寫入該多個記憶體晶格的該第一頁面。
  13. 如申請專利範圍第12項所述之管理記憶體裝置之方法,其中,進一步包括:將一預設數目的記憶體區塊轉換為類似單層晶格記憶體區塊;以及以該單層晶格方式存取該預設數目的記憶體區塊,其中,依據一預設規則調節該預設數目。
  14. 一種管理記憶體裝置之方法,該記憶體裝置包括多個記憶體區塊,每個記憶體區塊具有多個記憶體晶格,每個記憶體晶格能存取資料的多於一個位元,該管理記憶體裝置之方法包括:依據該記憶體裝置的一寫操作接收所需資料;估測相應於該寫操作的待寫入的至少一記憶體區塊的一失敗機率;以及當該失敗機率超出一預設定限值時,以一單層晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格,其中,每個記憶體晶格與多個頁面相關聯,該多個頁面至少包括一第一頁面和一第二頁面,該第一頁面的一錯誤檢測和校正能力優於該第二頁面的一錯誤檢測和校正能力,僅將該所需資料寫入該多個記憶體晶格的該第一頁面。
  15. 如申請專利範圍第12項所述之管理記憶體裝置之方法,其中,進一步包括:確定該至少一記憶體區塊的一抹除計數是否已經達到一預設抹除計數定限值;以及當該抹除計數達到該預設抹除計數定限值,以該單層 晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格。
  16. 如申請專利範圍第12項所述之管理記憶體裝置之方法,其中,進一步包括:確定該至少一記憶體區塊的一先前寫操作或一先前讀操作是否失敗;以及當該先前寫操作或該先前讀操作已經失敗,以該單層晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格。
  17. 如申請專利範圍第12項所述之管理記憶體裝置之方法,其中,進一步包括:確定該至少一記憶體區塊的一位元錯誤率是否超出一預設位元錯誤率定限值;以及當該位元錯誤率超出該預設位元錯誤率定限值,以該單層晶格方式將該所需資料寫入該至少一記憶體區塊的該多個記憶體晶格。
  18. 一種固態磁碟驅動,包括:一多通道多層晶格記憶體裝置,該多通道多層晶格記憶體裝置包括多個記憶體模組,每個記憶體模組包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元,其中,每個記憶體晶格與多個頁面相關聯,且每個頁面依據不同的頁面特性被分組至多個頁面組之一者;以及一控制器,接收來自一主機的至少一程式指令,用以將所需資料寫入該多通道多層晶格記憶體裝置,並依據該程式指令分配一預設數目的空頁面,其中每個空頁面屬於 不同的記憶體模組,並將該所需資料寫入該預設數目的空頁面,其中對於一存取操作,由該控制器所分配的該預設數目的空頁面屬於相同的頁面組。
  19. 如申請專利範圍第18項所述之固態磁碟驅動,其中,該頁面特性係一程式速度或一錯誤檢測和校正能力。
  20. 一種管理記憶體裝置之方法,該記憶體裝置係一多通道多層晶格記憶體裝置,該多通道多層晶格記憶體裝置包括多個記憶體模組,每個記憶體模組包括多個記憶體晶格,每個記憶體晶格能存儲資料的多於一個位元,每個記憶體晶格與多個頁面相關聯,該管理記憶體裝置之方法包括:依據不同的頁面特性將每個頁面分組至多個頁面組之一者;接收至少一程式指令,依據該程式指令將所需資料寫入該多通道多層晶格記憶體裝置;依據該程式指令分配一預設數目的空頁面,其中每個空頁面屬於不同的記憶體模組;以及將該所需資料寫入該預設數目的空頁面,其中對於一存取操作,所分配的該預設數目的空頁面屬於相同的頁面組。
TW099113637A 2009-06-30 2010-04-29 固態磁碟驅動和管理記憶體裝置之方法 TWI457937B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US22156909P 2009-06-30 2009-06-30
US12/721,692 US20100332922A1 (en) 2009-06-30 2010-03-11 Method for managing device and solid state disk drive utilizing the same

Publications (2)

Publication Number Publication Date
TW201101309A TW201101309A (en) 2011-01-01
TWI457937B true TWI457937B (zh) 2014-10-21

Family

ID=43382094

Family Applications (3)

Application Number Title Priority Date Filing Date
TW099113251A TWI406126B (zh) 2009-06-30 2010-04-27 用於存儲媒體的存儲控制裝置及其資料存取的控制方法
TW099113637A TWI457937B (zh) 2009-06-30 2010-04-29 固態磁碟驅動和管理記憶體裝置之方法
TW099120210A TWI449052B (zh) 2009-06-30 2010-06-22 用於執行拷貝回存操作的方法以及快閃存儲設備

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW099113251A TWI406126B (zh) 2009-06-30 2010-04-27 用於存儲媒體的存儲控制裝置及其資料存取的控制方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW099120210A TWI449052B (zh) 2009-06-30 2010-06-22 用於執行拷貝回存操作的方法以及快閃存儲設備

Country Status (3)

Country Link
US (3) US20100332922A1 (zh)
CN (3) CN101937318A (zh)
TW (3) TWI406126B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106356093A (zh) * 2015-07-17 2017-01-25 旺宏电子股份有限公司 存储器的操作方法及应用其的存储器装置

Families Citing this family (151)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2847695B1 (fr) * 2002-11-25 2005-03-11 Oberthur Card Syst Sa Entite electronique securisee integrant la gestion de la duree de vie d'un objet
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
US8261158B2 (en) 2009-03-13 2012-09-04 Fusion-Io, Inc. Apparatus, system, and method for using multi-level cell solid-state storage as single level cell solid-state storage
US8266503B2 (en) 2009-03-13 2012-09-11 Fusion-Io Apparatus, system, and method for using multi-level cell storage in a single-level cell mode
KR101586047B1 (ko) 2009-03-25 2016-01-18 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 프로그램 방법
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
KR101062755B1 (ko) * 2009-07-29 2011-09-06 주식회사 하이닉스반도체 Ecc 회로를 포함하는 반도체 메모리 시스템 및 그 제어 방법
US8661184B2 (en) 2010-01-27 2014-02-25 Fusion-Io, Inc. Managing non-volatile media
US8854882B2 (en) 2010-01-27 2014-10-07 Intelligent Intellectual Property Holdings 2 Llc Configuring storage cells
KR101663158B1 (ko) * 2010-01-29 2016-10-06 삼성전자 주식회사 반도체 메모리 시스템
US9245653B2 (en) 2010-03-15 2016-01-26 Intelligent Intellectual Property Holdings 2 Llc Reduced level cell mode for non-volatile memory
US8656256B2 (en) * 2010-07-07 2014-02-18 Stec, Inc. Apparatus and method for multi-mode operation of a flash memory device
JP5651457B2 (ja) * 2010-12-15 2015-01-14 株式会社東芝 半導体記憶装置
KR20120097862A (ko) * 2011-02-25 2012-09-05 삼성전자주식회사 데이터 저장 시스템 및 그의 데이터 맵핑 방법
CN102693760B (zh) * 2011-03-24 2015-07-15 扬智科技股份有限公司 Nand快闪存储器的错误校正方法
US9176810B2 (en) * 2011-05-27 2015-11-03 SanDisk Technologies, Inc. Bit error reduction through varied data positioning
US8886911B2 (en) * 2011-05-31 2014-11-11 Micron Technology, Inc. Dynamic memory cache size adjustment in a memory device
CN102890645B (zh) * 2011-07-20 2015-11-25 群联电子股份有限公司 存储器储存装置、存储器控制器与数据写入方法
US8995196B2 (en) * 2011-08-15 2015-03-31 Skymedi Corporation Method of sorting a multi-bit per cell non-volatile memory and a multi-mode configuration method
KR20130052971A (ko) 2011-11-14 2013-05-23 삼성전자주식회사 비휘발성 메모리 장치의 동작 방법
JP5942512B2 (ja) * 2012-03-19 2016-06-29 富士通株式会社 ストレージ制御装置およびストレージシステム
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US9021336B1 (en) 2012-05-22 2015-04-28 Pmc-Sierra, Inc. Systems and methods for redundantly storing error correction codes in a flash drive with secondary parity information spread out across each page of a group of pages
US9176812B1 (en) 2012-05-22 2015-11-03 Pmc-Sierra, Inc. Systems and methods for storing data in page stripes of a flash drive
US9021333B1 (en) 2012-05-22 2015-04-28 Pmc-Sierra, Inc. Systems and methods for recovering data from failed portions of a flash drive
US8788910B1 (en) 2012-05-22 2014-07-22 Pmc-Sierra, Inc. Systems and methods for low latency, high reliability error correction in a flash drive
US8972824B1 (en) 2012-05-22 2015-03-03 Pmc-Sierra, Inc. Systems and methods for transparently varying error correction code strength in a flash drive
US9183085B1 (en) 2012-05-22 2015-11-10 Pmc-Sierra, Inc. Systems and methods for adaptively selecting from among a plurality of error correction coding schemes in a flash drive for robustness and low latency
US8793556B1 (en) 2012-05-22 2014-07-29 Pmc-Sierra, Inc. Systems and methods for reclaiming flash blocks of a flash drive
US9047214B1 (en) 2012-05-22 2015-06-02 Pmc-Sierra, Inc. System and method for tolerating a failed page in a flash device
US9021337B1 (en) 2012-05-22 2015-04-28 Pmc-Sierra, Inc. Systems and methods for adaptively selecting among different error correction coding schemes in a flash drive
US8996957B1 (en) 2012-05-22 2015-03-31 Pmc-Sierra, Inc. Systems and methods for initializing regions of a flash drive having diverse error correction coding (ECC) schemes
TWI477104B (zh) * 2012-09-13 2015-03-11 Mstar Semiconductor Inc 錯誤校正裝置與錯誤校正方法
KR102025263B1 (ko) * 2012-10-05 2019-09-25 삼성전자주식회사 메모리 시스템 및 그것의 읽기 교정 방법
KR101997794B1 (ko) 2012-12-11 2019-07-09 삼성전자주식회사 메모리 제어기 및 그것을 포함한 메모리 시스템
CN103116550A (zh) * 2013-01-11 2013-05-22 深圳市硅格半导体有限公司 切换闪存中物理块工作模式的方法和装置
US9043668B2 (en) * 2013-02-08 2015-05-26 Seagate Technology Llc Using ECC data for write deduplication processing
US9081701B1 (en) 2013-03-15 2015-07-14 Pmc-Sierra, Inc. Systems and methods for decoding data for solid-state memory
US10042750B2 (en) * 2013-03-15 2018-08-07 Micron Technology, Inc. Apparatuses and methods for adaptive control of memory using an adaptive memory controller with a memory management hypervisor
US9009565B1 (en) 2013-03-15 2015-04-14 Pmc-Sierra, Inc. Systems and methods for mapping for solid-state memory
US9208018B1 (en) 2013-03-15 2015-12-08 Pmc-Sierra, Inc. Systems and methods for reclaiming memory for solid-state memory
US9026867B1 (en) 2013-03-15 2015-05-05 Pmc-Sierra, Inc. Systems and methods for adapting to changing characteristics of multi-level cells in solid-state memory
US9053012B1 (en) 2013-03-15 2015-06-09 Pmc-Sierra, Inc. Systems and methods for storing data for solid-state memory
CN104217762B (zh) * 2013-05-31 2017-11-24 慧荣科技股份有限公司 数据储存装置及其错误校正方法以及数据读取方法
US9519577B2 (en) 2013-09-03 2016-12-13 Sandisk Technologies Llc Method and system for migrating data between flash memory devices
US9442670B2 (en) 2013-09-03 2016-09-13 Sandisk Technologies Llc Method and system for rebalancing data stored in flash memory devices
US8838936B1 (en) * 2013-11-27 2014-09-16 NXGN Data, Inc. System and method for efficient flash translation layer
US20150169406A1 (en) * 2013-12-16 2015-06-18 Sandisk Technologies Inc. Decoding techniques for a data storage device
US9553608B2 (en) 2013-12-20 2017-01-24 Sandisk Technologies Llc Data storage device decoder and method of operation
CN103927262A (zh) * 2014-03-21 2014-07-16 深圳市硅格半导体有限公司 闪存物理块的控制方法及装置
US9495232B2 (en) * 2014-03-28 2016-11-15 Intel IP Corporation Error correcting (ECC) memory compatibility
JP6269253B2 (ja) * 2014-03-29 2018-01-31 富士通株式会社 分散ストレージシステム、記憶装置制御方法、および記憶装置制御プログラム
CN103942151A (zh) * 2014-04-10 2014-07-23 深圳市硅格半导体有限公司 闪存的数据存储方法及装置
CN103984506B (zh) * 2014-04-30 2017-06-30 深圳市江波龙电子有限公司 闪存存储设备数据写的方法和系统
US8891303B1 (en) 2014-05-30 2014-11-18 Sandisk Technologies Inc. Method and system for dynamic word line based configuration of a three-dimensional memory device
US9645749B2 (en) 2014-05-30 2017-05-09 Sandisk Technologies Llc Method and system for recharacterizing the storage density of a memory device or a portion thereof
US9972393B1 (en) * 2014-07-03 2018-05-15 Avago Technologies General Ip (Singapore) Pte. Ltd. Accelerating programming of a flash memory module
CN105320464B (zh) * 2014-07-21 2018-07-31 群联电子股份有限公司 防止读取干扰的方法、存储器控制电路单元与存储装置
US20160041760A1 (en) * 2014-08-08 2016-02-11 International Business Machines Corporation Multi-Level Cell Flash Memory Control Mechanisms
US9524105B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by altering an encoding format
US9519427B2 (en) 2014-09-02 2016-12-13 Sandisk Technologies Llc Triggering, at a host system, a process to reduce declared capacity of a storage device
US9582212B2 (en) * 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device
US9563370B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device
US9582193B2 (en) * 2014-09-02 2017-02-28 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device in a multi-storage-device storage system
US9563362B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Host system and process to reduce declared capacity of a storage device by trimming
US9582203B2 (en) * 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a range of logical addresses
US9552166B2 (en) 2014-09-02 2017-01-24 Sandisk Technologies Llc. Process and apparatus to reduce declared capacity of a storage device by deleting data
US9652153B2 (en) 2014-09-02 2017-05-16 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a count of logical addresses
US9665311B2 (en) 2014-09-02 2017-05-30 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by making specific logical addresses unavailable
US9582202B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by moving data
US9582220B2 (en) * 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device in a multi-storage-device storage system
US9524112B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by trimming
US9852799B2 (en) 2014-11-19 2017-12-26 Sandisk Technologies Llc Configuration parameter management for non-volatile data storage
TWI578320B (zh) * 2014-11-25 2017-04-11 旺宏電子股份有限公司 記憶體的操作方法及應用其之記憶體裝置
CN105843748B (zh) 2015-01-15 2019-06-11 华为技术有限公司 一种对内存中内存页的处理方法及装置
TWI573142B (zh) * 2015-02-02 2017-03-01 慧榮科技股份有限公司 資料儲存裝置以及資料維護方法
CN105988716A (zh) * 2015-02-09 2016-10-05 深圳市硅格半导体有限公司 存储装置及其模式转换的方法
US9606737B2 (en) 2015-05-20 2017-03-28 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to extend life of flash-based storage devices and preserve over-provisioning
US9639282B2 (en) 2015-05-20 2017-05-02 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to improve device endurance and extend life of flash-based storage devices
US10096355B2 (en) * 2015-09-01 2018-10-09 Sandisk Technologies Llc Dynamic management of programming states to improve endurance
US10290360B2 (en) 2015-11-02 2019-05-14 Gigadevice Semiconductor (Shanghai) Inc. Methods, systems, and media for programming a storage device
US9946483B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive with low over-provisioning
US9946473B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive
CN106843744B (zh) * 2015-12-03 2020-05-26 群联电子股份有限公司 数据程序化方法与存储器储存装置
KR20170076883A (ko) * 2015-12-24 2017-07-05 에스케이하이닉스 주식회사 메모리 시스템 및 그의 동작방법
US9910772B2 (en) 2016-04-27 2018-03-06 Silicon Motion Inc. Flash memory apparatus and storage management method for flash memory
US10289487B2 (en) 2016-04-27 2019-05-14 Silicon Motion Inc. Method for accessing flash memory module and associated flash memory controller and memory device
US10133664B2 (en) 2016-04-27 2018-11-20 Silicon Motion Inc. Method, flash memory controller, memory device for accessing 3D flash memory having multiple memory chips
CN107391026B (zh) * 2016-04-27 2020-06-02 慧荣科技股份有限公司 闪存装置及闪存存储管理方法
US10025662B2 (en) 2016-04-27 2018-07-17 Silicon Motion Inc. Flash memory apparatus and storage management method for flash memory
CN111679787B (zh) 2016-04-27 2023-07-18 慧荣科技股份有限公司 闪存装置、闪存控制器及闪存存储管理方法
US10110255B2 (en) 2016-04-27 2018-10-23 Silicon Motion Inc. Method for accessing flash memory module and associated flash memory controller and memory device
US10019314B2 (en) 2016-04-27 2018-07-10 Silicon Motion Inc. Flash memory apparatus and storage management method for flash memory
US10983865B2 (en) * 2016-08-01 2021-04-20 Hewlett Packard Enterprise Development Lp Adjusting memory parameters
JP6730604B2 (ja) * 2016-11-01 2020-07-29 富士通株式会社 制御回路、半導体記憶装置、及び半導体記憶装置の制御方法
KR20180101760A (ko) * 2017-03-06 2018-09-14 에스케이하이닉스 주식회사 저장 장치, 데이터 처리 시스템 및 이의 동작 방법
US10452282B2 (en) 2017-04-07 2019-10-22 Micron Technology, Inc. Memory management
US10346335B1 (en) * 2017-07-11 2019-07-09 American Megatrends, Inc. Solid-state drive dock having local and network interfaces
CN107689796B (zh) * 2017-07-28 2021-03-26 同济大学 一种基于先验信息的无损压缩文件容错解压方法
US10877898B2 (en) 2017-11-16 2020-12-29 Alibaba Group Holding Limited Method and system for enhancing flash translation layer mapping flexibility for performance and lifespan improvements
US10496548B2 (en) 2018-02-07 2019-12-03 Alibaba Group Holding Limited Method and system for user-space storage I/O stack with user-space flash translation layer
WO2019222958A1 (en) 2018-05-24 2019-11-28 Alibaba Group Holding Limited System and method for flash storage management using multiple open page stripes
US11209998B2 (en) * 2018-06-11 2021-12-28 Western Digital Technologies, Inc. Adjustment of storage device parameters based on workload characteristics
US10921992B2 (en) 2018-06-25 2021-02-16 Alibaba Group Holding Limited Method and system for data placement in a hard disk drive based on access frequency for improved IOPS and utilization efficiency
WO2020000136A1 (en) 2018-06-25 2020-01-02 Alibaba Group Holding Limited System and method for managing resources of a storage device and quantifying the cost of i/o requests
US10996886B2 (en) 2018-08-02 2021-05-04 Alibaba Group Holding Limited Method and system for facilitating atomicity and latency assurance on variable sized I/O
US11327929B2 (en) 2018-09-17 2022-05-10 Alibaba Group Holding Limited Method and system for reduced data movement compression using in-storage computing and a customized file system
CN109388343B (zh) * 2018-09-26 2020-08-28 深圳市德明利技术股份有限公司 一种数据存储方法及存储器
CN111324283B (zh) * 2018-12-14 2024-02-20 兆易创新科技集团股份有限公司 一种存储器
CN111324291B (zh) * 2018-12-14 2024-02-20 兆易创新科技集团股份有限公司 一种存储器
US10977122B2 (en) 2018-12-31 2021-04-13 Alibaba Group Holding Limited System and method for facilitating differentiated error correction in high-density flash devices
US11061735B2 (en) 2019-01-02 2021-07-13 Alibaba Group Holding Limited System and method for offloading computation to storage nodes in distributed system
US11132291B2 (en) 2019-01-04 2021-09-28 Alibaba Group Holding Limited System and method of FPGA-executed flash translation layer in multiple solid state drives
US11200337B2 (en) 2019-02-11 2021-12-14 Alibaba Group Holding Limited System and method for user data isolation
US10970212B2 (en) 2019-02-15 2021-04-06 Alibaba Group Holding Limited Method and system for facilitating a distributed storage system with a total cost of ownership reduction for multiple available zones
US11061834B2 (en) 2019-02-26 2021-07-13 Alibaba Group Holding Limited Method and system for facilitating an improved storage system by decoupling the controller from the storage medium
US10891065B2 (en) * 2019-04-01 2021-01-12 Alibaba Group Holding Limited Method and system for online conversion of bad blocks for improvement of performance and longevity in a solid state drive
US10922234B2 (en) 2019-04-11 2021-02-16 Alibaba Group Holding Limited Method and system for online recovery of logical-to-physical mapping table affected by noise sources in a solid state drive
US10908960B2 (en) 2019-04-16 2021-02-02 Alibaba Group Holding Limited Resource allocation based on comprehensive I/O monitoring in a distributed storage system
US11169873B2 (en) 2019-05-21 2021-11-09 Alibaba Group Holding Limited Method and system for extending lifespan and enhancing throughput in a high-density solid state drive
US10860223B1 (en) 2019-07-18 2020-12-08 Alibaba Group Holding Limited Method and system for enhancing a distributed storage system by decoupling computation and network tasks
US11074124B2 (en) 2019-07-23 2021-07-27 Alibaba Group Holding Limited Method and system for enhancing throughput of big data analysis in a NAND-based read source storage
CN110473586B (zh) * 2019-07-31 2021-05-14 珠海博雅科技有限公司 一种写失效存储单元的替换方法、装置、设备及存储介质
US11126561B2 (en) 2019-10-01 2021-09-21 Alibaba Group Holding Limited Method and system for organizing NAND blocks and placing data to facilitate high-throughput for random writes in a solid state drive
US11617282B2 (en) 2019-10-01 2023-03-28 Alibaba Group Holding Limited System and method for reshaping power budget of cabinet to facilitate improved deployment density of servers
US11449455B2 (en) 2020-01-15 2022-09-20 Alibaba Group Holding Limited Method and system for facilitating a high-capacity object storage system with configuration agility and mixed deployment flexibility
US11150986B2 (en) 2020-02-26 2021-10-19 Alibaba Group Holding Limited Efficient compaction on log-structured distributed file system using erasure coding for resource consumption reduction
US11200114B2 (en) 2020-03-17 2021-12-14 Alibaba Group Holding Limited System and method for facilitating elastic error correction code in memory
US11385833B2 (en) 2020-04-20 2022-07-12 Alibaba Group Holding Limited Method and system for facilitating a light-weight garbage collection with a reduced utilization of resources
US11281575B2 (en) 2020-05-11 2022-03-22 Alibaba Group Holding Limited Method and system for facilitating data placement and control of physical addresses with multi-queue I/O blocks
US11461262B2 (en) 2020-05-13 2022-10-04 Alibaba Group Holding Limited Method and system for facilitating a converged computation and storage node in a distributed storage system
US11494115B2 (en) 2020-05-13 2022-11-08 Alibaba Group Holding Limited System method for facilitating memory media as file storage device based on real-time hashing by performing integrity check with a cyclical redundancy check (CRC)
US11218165B2 (en) 2020-05-15 2022-01-04 Alibaba Group Holding Limited Memory-mapped two-dimensional error correction code for multi-bit error tolerance in DRAM
US11507499B2 (en) 2020-05-19 2022-11-22 Alibaba Group Holding Limited System and method for facilitating mitigation of read/write amplification in data compression
US11556277B2 (en) 2020-05-19 2023-01-17 Alibaba Group Holding Limited System and method for facilitating improved performance in ordering key-value storage with input/output stack simplification
US11263132B2 (en) 2020-06-11 2022-03-01 Alibaba Group Holding Limited Method and system for facilitating log-structure data organization
US11354200B2 (en) 2020-06-17 2022-06-07 Alibaba Group Holding Limited Method and system for facilitating data recovery and version rollback in a storage device
US11422931B2 (en) 2020-06-17 2022-08-23 Alibaba Group Holding Limited Method and system for facilitating a physically isolated storage unit for multi-tenancy virtualization
US11138071B1 (en) 2020-06-22 2021-10-05 Western Digital Technologies, Inc. On-chip parity buffer management for storage block combining in non-volatile memory
US11354233B2 (en) 2020-07-27 2022-06-07 Alibaba Group Holding Limited Method and system for facilitating fast crash recovery in a storage device
US11372774B2 (en) 2020-08-24 2022-06-28 Alibaba Group Holding Limited Method and system for a solid state drive with on-chip memory integration
US11487465B2 (en) 2020-12-11 2022-11-01 Alibaba Group Holding Limited Method and system for a local storage engine collaborating with a solid state drive controller
US11734115B2 (en) 2020-12-28 2023-08-22 Alibaba Group Holding Limited Method and system for facilitating write latency reduction in a queue depth of one scenario
US11416365B2 (en) 2020-12-30 2022-08-16 Alibaba Group Holding Limited Method and system for open NAND block detection and correction in an open-channel SSD
US11726699B2 (en) 2021-03-30 2023-08-15 Alibaba Singapore Holding Private Limited Method and system for facilitating multi-stream sequential read performance improvement with reduced read amplification
US11461173B1 (en) 2021-04-21 2022-10-04 Alibaba Singapore Holding Private Limited Method and system for facilitating efficient data compression based on error correction code and reorganization of data placement
US11476874B1 (en) 2021-05-14 2022-10-18 Alibaba Singapore Holding Private Limited Method and system for facilitating a storage server with hybrid memory for journaling and data storage
CN115686164A (zh) * 2021-07-26 2023-02-03 瑞昱半导体股份有限公司 供电端装置、供电系统以及非暂态电脑可读取媒体
TWI788161B (zh) * 2021-12-27 2022-12-21 技嘉科技股份有限公司 動態調整單級區塊及三級區塊比例的控制方法
US11687290B1 (en) * 2022-01-13 2023-06-27 Silicon Motion, Inc. Method for improve read disturbance phenomenon of flash memory module and associated flash memory controller and electronic device
CN115657972B (zh) * 2022-12-27 2023-06-06 北京特纳飞电子技术有限公司 固态硬盘写入控制方法、装置与固态硬盘

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5844841A (en) * 1996-04-19 1998-12-01 Kabushiki Kaisha Toshiba Memory system
US7006380B2 (en) * 2003-04-16 2006-02-28 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory device reading and writing multi-value data from and into pair-cell
US20080130351A1 (en) * 2006-12-04 2008-06-05 Thomas Nirschi Multi-bit resistive memory

Family Cites Families (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283792A (en) * 1990-10-19 1994-02-01 Benchmarq Microelectronics, Inc. Power up/power down controller and power fail detector for processor
US5315549A (en) * 1991-06-11 1994-05-24 Dallas Semiconductor Corporation Memory controller for nonvolatile RAM operation, systems and methods
US5420798A (en) * 1993-09-30 1995-05-30 Macronix International Co., Ltd. Supply voltage detection circuit
US5438549A (en) * 1994-02-28 1995-08-01 Intel Corporation Nonvolatile memory with volatile memory buffer and a backup power supply system
US5539690A (en) * 1994-06-02 1996-07-23 Intel Corporation Write verify schemes for flash memory with multilevel cells
US5485422A (en) * 1994-06-02 1996-01-16 Intel Corporation Drain bias multiplexing for multiple bit flash cell
US5671388A (en) * 1995-05-03 1997-09-23 Intel Corporation Method and apparatus for performing write operations in multi-level cell storage device
US7107480B1 (en) * 2000-12-22 2006-09-12 Simpletech, Inc. System and method for preventing data corruption in solid-state memory devices after a power failure
US6538923B1 (en) * 2001-02-26 2003-03-25 Advanced Micro Devices, Inc. Staircase program verify for multi-level cell flash memory designs
US7554842B2 (en) * 2001-09-17 2009-06-30 Sandisk Corporation Multi-purpose non-volatile memory card
US6714457B1 (en) * 2001-09-19 2004-03-30 Aplus Flash Technology, Inc. Parallel channel programming scheme for MLC flash memory
TW594466B (en) * 2002-06-10 2004-06-21 Micro Star Int Co Ltd Power management method for microprocessor
US7072135B2 (en) * 2002-11-12 2006-07-04 Fujitsu Limited Disk apparatus, head retracting method and head actuator control circuit
JP4073799B2 (ja) * 2003-02-07 2008-04-09 株式会社ルネサステクノロジ メモリシステム
JP4153802B2 (ja) * 2003-02-07 2008-09-24 株式会社ルネサステクノロジ 記憶装置
JP2004265162A (ja) * 2003-03-03 2004-09-24 Renesas Technology Corp 記憶装置およびアドレス管理方法
US7089461B2 (en) * 2003-03-20 2006-08-08 International Business Machines Corporation Method and apparatus for isolating uncorrectable errors while system continues to run
US6856556B1 (en) * 2003-04-03 2005-02-15 Siliconsystems, Inc. Storage subsystem with embedded circuit for protecting against anomalies in power signal from host
TWI231901B (en) * 2003-09-19 2005-05-01 Topro Technology Inc Integration control chip having the power control
US7012835B2 (en) * 2003-10-03 2006-03-14 Sandisk Corporation Flash memory data correction and scrub techniques
KR100719380B1 (ko) * 2006-03-31 2007-05-18 삼성전자주식회사 향상된 신뢰성 특성을 갖는 다치 플래시 메모리 장치 및그것을 포함한 메모리 시스템
JP4170952B2 (ja) * 2004-01-30 2008-10-22 株式会社東芝 半導体記憶装置
JP2006031630A (ja) * 2004-07-21 2006-02-02 Hitachi Ltd ストレージ装置及びストレージ装置の消費電力制御方法
KR100574989B1 (ko) * 2004-11-04 2006-05-02 삼성전자주식회사 데이터 스트로브 버스라인의 효율을 향상시키는메모리장치 및 이를 구비하는 메모리 시스템, 및 데이터스트로브 신호 제어방법
TWI258074B (en) * 2004-12-24 2006-07-11 Phison Electronics Corp Method for reducing data error when flash memory storage device executing copy back command
US7221592B2 (en) * 2005-02-25 2007-05-22 Micron Technology, Inc. Multiple level programming in a non-volatile memory device
US7958430B1 (en) * 2005-06-20 2011-06-07 Cypress Semiconductor Corporation Flash memory device and method
KR100616214B1 (ko) * 2005-06-30 2006-08-28 주식회사 하이닉스반도체 멀티-레벨 셀을 가지는 플래시 메모리 장치의 프로그램제어 회로 및 그 프로그램 제어 방법
US7362611B2 (en) * 2005-08-30 2008-04-22 Micron Technology, Inc. Non-volatile memory copy back
KR20070076849A (ko) 2006-01-20 2007-07-25 삼성전자주식회사 메모리 카드의 카피백 동작을 수행하는 장치 및 방법
JP2007280554A (ja) * 2006-04-11 2007-10-25 Hitachi Ltd ストレージ装置の電力供給装置及びストレージ装置の管理方法
JP4821426B2 (ja) * 2006-05-11 2011-11-24 富士ゼロックス株式会社 エラー回復プログラム、エラー回復装置及びコンピュータシステム
US8046660B2 (en) * 2006-08-07 2011-10-25 Marvell World Trade Ltd. System and method for correcting errors in non-volatile memory using product codes
KR100919156B1 (ko) * 2006-08-24 2009-09-28 삼성전자주식회사 멀티-비트 플래시 메모리 장치 및 그것의 프로그램 방법
KR100755718B1 (ko) * 2006-09-04 2007-09-05 삼성전자주식회사 멀티 레벨 셀 플래시 메모리에서 런-타임 배드 블록 관리를위한 장치 및 방법
KR100764747B1 (ko) * 2006-09-15 2007-10-08 삼성전자주식회사 플래시 메모리 장치 및 그것의 프로그램 방법
JP2008090354A (ja) * 2006-09-29 2008-04-17 Hitachi Ltd 電源障害監視方法及びその装置
JP4939234B2 (ja) * 2007-01-11 2012-05-23 株式会社日立製作所 フラッシュメモリモジュール、そのフラッシュメモリモジュールを記録媒体として用いたストレージ装置及びそのフラッシュメモリモジュールのアドレス変換テーブル検証方法
KR100918707B1 (ko) 2007-03-12 2009-09-23 삼성전자주식회사 플래시 메모리를 기반으로 한 메모리 시스템
US20100107016A1 (en) * 2007-03-23 2010-04-29 Gerald Adolph Colman System and method for preventing errors ina storage medium
WO2009013879A1 (ja) * 2007-07-20 2009-01-29 Panasonic Corporation メモリーコントローラ、及びこれを用いた不揮発性記憶装置
US7865679B2 (en) * 2007-07-25 2011-01-04 AgigA Tech Inc., 12700 Power interrupt recovery in a hybrid memory subsystem
US8200885B2 (en) * 2007-07-25 2012-06-12 Agiga Tech Inc. Hybrid memory system with backup power source and multiple backup an restore methodology
JP2009087509A (ja) * 2007-10-03 2009-04-23 Toshiba Corp 半導体記憶装置
TWI358068B (en) * 2007-10-19 2012-02-11 Phison Electronics Corp Writing method for non-volatile memory and control
US20090106513A1 (en) 2007-10-22 2009-04-23 Chuang Cheng Method for copying data in non-volatile memory system
JP2009146499A (ja) * 2007-12-13 2009-07-02 Toshiba Corp 不揮発性メモリカード
US8694714B2 (en) * 2008-01-18 2014-04-08 Spansion Llc Retargeting of a write operation retry in the event of a write operation failure
US8271515B2 (en) * 2008-01-29 2012-09-18 Cadence Design Systems, Inc. System and method for providing copyback data integrity in a non-volatile memory system
US8078918B2 (en) * 2008-02-07 2011-12-13 Siliconsystems, Inc. Solid state storage subsystem that maintains and provides access to data reflective of a failure risk
CN101226774A (zh) * 2008-02-15 2008-07-23 祥硕科技股份有限公司 降低闪存装置使用拷贝回去指令时的数据错误的方法
US8060719B2 (en) * 2008-05-28 2011-11-15 Micron Technology, Inc. Hybrid memory management
TWI473117B (zh) * 2008-06-04 2015-02-11 A Data Technology Co Ltd 具資料修正功能之快閃記憶體儲存裝置
TWI416524B (zh) * 2008-06-25 2013-11-21 Silicon Motion Inc 記憶體裝置和資料儲存方法
US8843691B2 (en) * 2008-06-25 2014-09-23 Stec, Inc. Prioritized erasure of data blocks in a flash storage device
US8074012B2 (en) * 2008-07-02 2011-12-06 Silicon Motion, Inc. Flash memory apparatus and method for securing a flash memory from data damage
TWI381274B (zh) * 2008-07-10 2013-01-01 Phison Electronics Corp 用於快閃記憶體的區塊管理方法、儲存系統與控制器
KR101490421B1 (ko) * 2008-07-11 2015-02-06 삼성전자주식회사 메모리 셀 사이의 간섭을 억제할 수 있는 불휘발성 메모리장치, 컴퓨팅 시스템 및 그것의 프로그램 방법
US7864587B2 (en) * 2008-09-22 2011-01-04 Micron Technology, Inc. Programming a memory device to increase data reliability
JP5192352B2 (ja) * 2008-10-30 2013-05-08 株式会社日立製作所 記憶装置及びデータ格納領域管理方法
US8806271B2 (en) * 2008-12-09 2014-08-12 Samsung Electronics Co., Ltd. Auxiliary power supply and user device including the same
CN101446927B (zh) * 2008-12-26 2010-12-01 祥硕科技股份有限公司 闪存系统及其控制方法
US8151137B2 (en) * 2009-05-28 2012-04-03 Lsi Corporation Systems and methods for governing the life cycle of a solid state drive
US9170879B2 (en) * 2009-06-24 2015-10-27 Headway Technologies, Inc. Method and apparatus for scrubbing accumulated data errors from a memory system
US8504860B2 (en) * 2009-06-26 2013-08-06 Seagate Technology Llc Systems, methods and devices for configurable power control with storage devices
US8261136B2 (en) * 2009-06-29 2012-09-04 Sandisk Technologies Inc. Method and device for selectively refreshing a region of a memory of a data storage device
TWI408688B (zh) * 2009-10-12 2013-09-11 Phison Electronics Corp 用於快閃記憶體的資料寫入方法及其控制器與儲存系統
US8656256B2 (en) * 2010-07-07 2014-02-18 Stec, Inc. Apparatus and method for multi-mode operation of a flash memory device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5844841A (en) * 1996-04-19 1998-12-01 Kabushiki Kaisha Toshiba Memory system
US7006380B2 (en) * 2003-04-16 2006-02-28 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory device reading and writing multi-value data from and into pair-cell
US7466593B2 (en) * 2003-04-16 2008-12-16 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory device reading and writing multi-value data defined by a combination of different data levels of cells
US20080130351A1 (en) * 2006-12-04 2008-06-05 Thomas Nirschi Multi-bit resistive memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106356093A (zh) * 2015-07-17 2017-01-25 旺宏电子股份有限公司 存储器的操作方法及应用其的存储器装置
CN106356093B (zh) * 2015-07-17 2019-11-01 旺宏电子股份有限公司 存储器的操作方法及应用其的存储器装置

Also Published As

Publication number Publication date
CN101937724B (zh) 2013-11-06
TW201101320A (en) 2011-01-01
TW201101026A (en) 2011-01-01
CN101937710A (zh) 2011-01-05
CN101937724A (zh) 2011-01-05
US20100332951A1 (en) 2010-12-30
US20100332922A1 (en) 2010-12-30
TWI449052B (zh) 2014-08-11
US8458566B2 (en) 2013-06-04
TW201101309A (en) 2011-01-01
TWI406126B (zh) 2013-08-21
US20100332887A1 (en) 2010-12-30
CN101937318A (zh) 2011-01-05

Similar Documents

Publication Publication Date Title
TWI457937B (zh) 固態磁碟驅動和管理記憶體裝置之方法
US11237765B2 (en) Data writing method and storage device
US9940261B2 (en) Zoning of logical to physical data address translation tables with parallelized log list replay
AU2013345301B2 (en) Methods and devices for avoiding lower page corruption in data storage devices
KR102147359B1 (ko) 비휘발성 메모리 장치의 관리 방법 및 비휘발성 메모리 장치
JP5060574B2 (ja) メモリシステム
KR101014040B1 (ko) 디램 버퍼 관리 장치 및 방법
US10037160B2 (en) Storage device dynamically allocating program area and program method thereof
TWI473116B (zh) 多通道記憶體儲存裝置及其控制方法
JP2011118469A (ja) メモリ管理装置およびメモリ管理方法
US20150287468A1 (en) Method of controlling erase operation of a memory and memory system implementing the same
JP2008537828A (ja) 少なくとも一つの共通データi/oバスに接続された複数の不揮発性メモリ中における論理データ・ブロックをフラッシュ・ブロックに記憶する方法およびシステム
US20100217920A1 (en) Memory system and address allocating method of flash translation layer thereof
US20150301748A1 (en) Storage operating system
TW201320072A (zh) 記憶體儲存裝置、記憶體控制器與其資料傳輸方法
JP2012113343A (ja) 記憶装置
KR20230142795A (ko) Zns 디바이스들에서의 상이한 기입 우선순위화
US11537293B2 (en) Wear leveling methods for zoned namespace solid state drive
CN113590505A (zh) 地址映射方法、固态硬盘控制器及固态硬盘
KR101070511B1 (ko) Ssd 컨트롤러 및 ssd 컨트롤러의 동작 방법
US20200327069A1 (en) Data storage device and operation method thereof, controller using the same
US11853565B2 (en) Support higher number of active zones in ZNS SSD
TWI408687B (zh) 記憶體運作方法
JP2019114031A (ja) メモリシステム及び制御方法
TW200949840A (en) Method for increasing reliability of data accessing for a multi-level cell type non-volatile memory

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent