KR20070076849A - 메모리 카드의 카피백 동작을 수행하는 장치 및 방법 - Google Patents

메모리 카드의 카피백 동작을 수행하는 장치 및 방법 Download PDF

Info

Publication number
KR20070076849A
KR20070076849A KR1020060006242A KR20060006242A KR20070076849A KR 20070076849 A KR20070076849 A KR 20070076849A KR 1020060006242 A KR1020060006242 A KR 1020060006242A KR 20060006242 A KR20060006242 A KR 20060006242A KR 20070076849 A KR20070076849 A KR 20070076849A
Authority
KR
South Korea
Prior art keywords
data
page
error
page buffer
memory controller
Prior art date
Application number
KR1020060006242A
Other languages
English (en)
Inventor
이정필
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060006242A priority Critical patent/KR20070076849A/ko
Priority to US11/637,368 priority patent/US20070170268A1/en
Priority to CNA2006101720946A priority patent/CN101004664A/zh
Publication of KR20070076849A publication Critical patent/KR20070076849A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/16Protection against loss of memory contents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

본 발명의 메모리 카드는 메모리 컨트롤러; 및 상기 메모리 컨트롤러의 지시에 따라 카피백 동작을 수행하는 불휘발성 메모리를 포함한다. 상기 불휘발성 메모리는 복수 개의 페이지로 구성된 셀 어레이; 상기 복수 개의 페이지중 상기 메모리 컨트롤러에 의해 지정된 원본 페이지의 데이터를 읽는 페이지 버퍼; 및 상기 읽기 동작 동안 읽기 에러가 발생하였는 지의 여부를 판별하는 데이터 비교기를 포함하며, 상기 메모리 컨트롤러는 상기 데이터 비교기의 비교 결과에 응답하여 상기 페이지 버퍼의 읽혀진 데이터의 에러를 정정하고 정정된 데이터를 상기 페이지 버퍼로 전송한다.

Description

메모리 카드의 카피백 동작을 수행하는 장치 및 방법{APPARATUS AND METHOD FOR ACCOMPLISHING COPY-BACK OPERATION IN MEMORY CARD}
도 1은 종래기술에 따른 메모리 카드를 나타낸 블록도이다
도 2는 본 발명의 일실시예에 따른 메모리 카드를 나타낸 블록도이다.
도 3은 본 발명의 일실시예에 따른 메모리 카드의 카피백 동작을 설명하기 위한 흐름도이다.
<도면의 주요 부분에 대한 부호의 설명>
100, 200 : 메모리 카드 110, 210 : 불휘발성 메모리
120, 220 : 메모리 컨트롤러 111, 211 : 셀 어레이
113, 115, 213, 215 : 페이지 117, 217 : 페이지 버퍼
218 : 데이터 비교기 221 : 상태 검사기
223 : 데이터 수신기 225 : 오류검사 수정회로
227 : 데이터 송신기 229 : 버퍼
본 발명은 메모리 카드에 관한 것으로, 좀 더 구체적으로는 카피백 동작 (copy-back operation)을 지원하는 메모리 카드 및 그 동작 방법에 관한 것이다.
메모리 카드(Memory cards)는 불휘발성 메모리(non-volatile memory)와 이를 제어하기 위한 메모리 컨트롤러(memory controller)로 구성된다. 불휘발성 메모리로는 EEPROM(Electrically Erasable Programmable Read Only Memory), 플래시 메모리, PRAM(Phase-Change Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory)가 사용될 수 있다. 주로 플래시 메모리(flash memory)를 사용하기 때문에 메모리 카드는 플래시 카드로도 불린다. 메모리 카드는 제조회사에 따라 MMC(Multi Media Card), SD(Secure Digital) 카드, 컴팩트 플래시(Compact Flash), 메모리 스틱(Memory Stick) 등을 포함하며, 그러한 카드들은 속도와 사이즈, 보안레벨에 차이가 있다. 메모리 카드는 크기가 작고 수백 메가 바이트(Mega bytes) 이상의 데이터를 저장할 수 있기 때문에 대용량이 필요한 휴대용(portable) 전자제품, 즉 디지털 카메라, 캠코더, 각종 게임기 등에 널리 사용되고 있다.
도 1은 종래기술에 따른 메모리 카드를 나타낸 블록도이다.
도 1을 참조하면, 메모리 카드(100)는 불휘발성 메모리(non-volatile memory, 110)와 메모리 컨트롤러(memory controller, 120)를 포함한다.
불휘발성 메모리(110)는 복수 개의 페이지(page, 113, 115)로 구성된 셀 어레이(cell array, 111)와 셀 어레이(111)로/로부터 데이터를 쓰기/읽기 위한 페이지 버퍼(page buffer, 117)를 포함한다. 페이지 버퍼(117)는 또는 읽혀진/쓰여질 데이터를 임시 저장하도록 구성될 것이다.
메모리 컨트롤러(120)는 호스트(미도시)의 요청(request)에 따라 불휘발성 메모리(110)에 저장된 데이터를 억세스(access)하기 위한 명령을 수행한다.
메모리 카드(100)의 성능(performance)을 향상시키기 위해 메모리 컨트롤러(120)는 불휘발성 메모리(110)에 카피백 동작(copy-back operation)을 지시할 수 있다. 카피백 동작은 메모리 컨트롤러(120)로의 접근없이 불 휘발성 메모리(110) 내부에서 원본 페이지의 데이터가 목적 페이지로 복사되게 한다. 이로한 카피백 동작을 통해 메모리 카드(100)의 성능을 향상시키는 것이 가능하다.
예를 들어, 호스트로부터 페이지A(원본 페이지, 113)의 데이터를 페이지B(목적 페이지, 115)로 복사하라는 요청이 오면, 메모리 컨트롤러(120)는 가능여부를 판단하여 카피백 명령(cb)을 불휘발성 메모리(110)로 출력한다. 불휘발성 메모리(110)는 카피백 명령(cb)에 응답하여 카피백 동작을 수행한다. 카피백 동작에 따르면, 원본 페이지(113)의 데이터가 먼저 페이지 버퍼(117)에 의해서 읽혀지고, 읽혀진 데이터는 목적 페이지(115)에 프로그램될 것이다.
불휘발성 메모리(110)에서는 카피백 동작 동안 읽기 오류 및/또는 쓰기 오류가 자주 발생하게 된다. 읽기 오류란 원본 페이지(113)의 데이터를 페이지 버퍼(117)로 읽을 때 생시는 오류를 말하며, 쓰기 오류(write fail)란 페이지 버퍼의 읽혀진 데이터(즉, 원본 데이터)를 목적 페이지(115)로 프로그램할 때 발생하는 오류를 말한다.
그러한 오류들이 발생함에도 불구하고, 도 1에 도시된 바와 같이, 기존의 메모리 카드는 카피백(copy-back) 동작을 수행할 때 읽기 오류나 쓰기 오류를 검사하 지 않는다. 그러한 까닭에, 한번의 또는 반복적인 카피백 동작들에 의해서 N-비트 에러(N은 2 또는 그 보다 큰 정수)가 발생될 수 있다. 즉, 메모리 컨트롤러가 수정할 수 없는 데이터 오류가 발생할 수 있으며, 그 결과 데이터 신뢰성이 저하되는 문제점이 대두되고 있다.
본 발명이 이루고자 하는 기술적 과제는 카피백 동작 동안 읽기 오류 및 쓰기 오류를 검사하고 수정할 수 있는 메모리 카드를 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는 카피백 동작 동안 읽기 오류 및 쓰기 오류를 검사하고 수정할 수 있는 메모리 카드의 동작 방법을 제공하는 것이다.
상술한 본 발명의 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 메모리 카드는 메모리 컨트롤러; 및 상기 메모리 컨트롤러의 지시에 따라 카피백 동작을 수행하는 불휘발성 메모리를 포함한다. 상기 불휘발성 메모리는 복수 개의 페이지로 구성된 셀 어레이; 상기 복수 개의 페이지중 상기 메모리 컨트롤러에 의해 지정된 원본 페이지의 데이터를 읽는 페이지 버퍼; 및 상기 읽기 동작 동안 읽기 에러가 발생하였는 지의 여부를 판별하는 데이터 비교기를 포함한다. 상기 메모리 컨트롤러는 상기 데이터 비교기의 비교 결과에 응답하여 상기 페이지 버퍼의 읽혀진 데이터의 에러를 정정하고 정정된 데이터를 상기 페이지 버퍼로 전송한다.
또한, 본 발명의 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 불휘발성 메모리는 복수 개의 페이지로 구성된 셀 어레이; 상기 복수 개의 페이지중 선택된 페이지의 데이터를 읽도록 구성된 페이지 버퍼; 및 상기 페이지 버퍼에 의해서 읽혀진 데이터에 에러가 발생하였는 지의 여부를 판별하는 데이터 비교기를 포함한다.
또한, 본 발명의 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 메모리 카드의 카피백 수행방법은 카피백 명령을 수신하는 단계; 원본 페이지의 데이터를 페이지 버퍼에 저장하는 단계; 및 상기 페이지 버퍼에 저장된 데이터에 에러가 발생하였는 지의 여부를 판단하는 단계를 포함한다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 2는 본 발명에 따른 메모리 카드(200)를 나타낸 블록도이다.
도 2를 참조하면, 본 발명에 따른 메모리 카드(200)는 불휘발성 메모리(210)와 메모리 컨트롤러(220)로 구성되어 있다. 메모리 카드(220)는 멀티미디어 카드(Multi Media Card), Secure DigitalTM 카드, Memory StickTM 카드, Compact FlashTM 카드 또는 Smart MediaTM 카드 등이 될 수 있다. 불휘발성 메모리(210)는 EEPROM(Electrically Erasable Programmable Read Only Memory), NOR 플래시 메모리, NAND 플래시 메모리, PRAM(Phase-Change Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory)등이 될 수 있다. 메모리 컨트롤러(220)는 호스트(미도시)의 요청(request)에 따라 불휘발성 메모리(210)에 저장된 데이터를 억세스(access)하기 위한 명령을 수행한 다.
불휘발성 메모리(210)는 복수 개의 페이지(213, 215)로 구성된 셀 어레이(211), 페이지 버퍼(217), 그리고 데이터 비교기(218)를 포함한다. 페이지 버퍼(217)는 셀 어레이(211)의 복수 개의 페이지중 메모리 컨트롤러(220)에 의해 지정된 원본 페이지의 데이터를 읽고 읽혀진 데이터를 임시 저장한다. 데이터 비교기(218)는 원본 페이지의 데이터를 읽을 때 읽기 오류가 발생하였는 지의 여부를 판별하고, 판별 결과를 메모리 컨트롤러(220)로 출력한다.
메모리 컨트롤러(220)는 상태 검사기(221), 데이터 수신기(223), 오류검사 수정회로(225), 데이터 송신기(227) 및 버퍼(229)를 포함한다. 상태 검사기(221)는 데이터 비교기(218)로부터의 판별 결과를 입력받고, 데이터 수신기(223)은 페이지 버퍼(217)의 데이터를 수신한다. 오류검사 수정회로(225)는 데이터 수신기(223)로부터 제공되는 데이터의 오류를 검사하고 수정한다. 버퍼(229)는 오류검사 수정회로(225)에 의해 수정된 데이터를 저장하고, 데이터 송신기(227)는 수정된 데이터를 페이지 버퍼(217)에 전송한다.
메모리 카드(200)의 성능을 향상시키기 위해 메모리 컨트롤러(220)는 불휘발성 메모리(210)에 카피백 동작(copy-back operation)을 지시할 수 있다. 카피백 동작은 메모리 컨트롤러(220)에 접근하지 않고 원본 페이지(예를 들어, 213)의 데이터를 목적 페이지(예를 들어, 215)로 복사하기 위한 것으로, 메모리 카드(200)의 성능을 향상시킨다.
일반적으로 메모리 컨트롤러(220)에는 읽기나 쓰기 동작시 발생하는 오류를 검사하고 수정하기 위한 오류검사 수정회로(Error Checking and Correcting Code, 225)가 내장되어 있다. 하지만 카피백 동작은 메모리 컨트롤러(220)에 접근하지 않기 때문에 오류검사 수정회로(225)의 기능을 사용할 수 없다.
기존의 메모리 카드(100)는 카피백(copy-back) 명령 수행시 발생하는 읽기 오류(read fail)나 쓰기 오류(write fail)를 검사하지 않기 때문에 오류가 누적될 수 있다. 그러나 메모리 컨트롤러(220)의 오류검사 수정회로(225)는 원본 데이터와 목적 데이터에 1 비트(bit)의 차이가 있을 때만 검사 및 수정 가능하다. 카피백 수행시 오류가 누적되어 2 비트 이상의 오류가 발생할 경우 메모리 컨트롤러(220)의 오류검사 수정회로(225)로도 그러한 에러를 수정할 수 없어 데이터의 신뢰성이 파괴되는 문제점이 있다.
이를 해결하기 위하여 본 발명의 메모리 카드(200)에서는 데이터 비교기(218)와 상태 검사기(221)를 포함한다.
예를 들어, 호스트(미도시)로부터 페이지A(원본 페이지, 213)의 데이터를 페이지B(목적 페이지, 215)로 복사하라는 요청이 왔다고 하자. 메모리 컨트롤러(220)는 요청된 동작이 수행될 수 있는 지의 여부를 판단하여 불휘발성 메모리(210)에 카피백 명령(cb)을 출력한다. 카피백 명령이 입력됨에 따라, 불휘발성 메모리(210)는 먼저 읽기 동작(read operation)을 수행한다. 즉, 원본 페이지(213)의 데이터가 페이지 버퍼(217)에 복사된다. 읽기 동작후 데이터 비교기(218)는 페이지 버퍼(217) 내의 읽혀진 데이터에 읽기 에러가 발생하였는 지의 여부를 검출한다. 데이터 비교기(218)는 검출 결과를 메모리 컨트롤러(220)의 상태 검사기(221)로 출력한 다. 상태 검사기(221)는 데이터 비교기(218)의 결과(status)에 응답하여 페이지 버퍼(217)의 데이터를 전송하도록 불휘발성 메모리(210)에 지시한다. 예를 들면, 원본 페이지의 데이터와 페이지 버퍼의 데이터가 일치한다면 즉, 읽기 에러가 발생하지 않은 경우, 상태 검사기(221)는 메모리 컨트롤러(220)로 데이터를 보내지 말고 다음 동작(즉, 쓰기 동작)을 수행하도록 불휘발성 메모리(210)에 지시한다.
원본 페이지의 데이터와 페이지 버퍼의 데이터가 다르다면 즉, 읽기 에러가 검출되면, 상태 검사기(221)는 페이지 버퍼(217)의 데이터를 데이터 수신기(223)에 전송하도록 불휘발성 메모리(210)에 지시한다. 이때 데이터(data)뿐만 아니라 패리티 데이터(parity)도 같이 메모리 컨트롤러(220)로 전송됨에 따라 메모리 컨트롤러(220)에서 데이터 오류검사 및 수정이 이루어질 것이다. 좀 더 구체적으로 설명하면, 먼저, 데이터 수신기(223)는 불휘발성 메모리(210)의 페이지 버퍼(217)로부터 전송된 데이터(data)를 버퍼(229)로 보내 임시로 저장한다. 이와 동시에, 데이터 수신기(223)는 데이터(data)와 패리티 데이터(parity)를 오류검사 수정회로(225)로 보낸다. 오류검사 수정회로(225)에 의해 수정된 데이터(cdata)는 버퍼(229)로 보내지고 버퍼(229)는 수정된 데이터로 갱신(update)된다. 데이터 송신기(227)는 수정된 데이터를 페이지 버퍼(217)에 전송한다.
다음으로는 쓰기 동작(write operation)을 수행한다. 즉, 페이지 버퍼(217)의 데이터(에러-정정된 데이터)를 메모리 컨트롤러(220)가 지정한 목적 페이지(215)에 복사한다. 쓰기 동작후, 데이터 비교기(218)는 목적 페이지(215)에 데이터를 쓸 때 쓰기 에러가 발생하였는 지이 여부를 검출한다. 상태 검사기(221)는 데이 터 비교기(218)의 결과(status)에 응답하여 목적 페이지를 변경하도록 불휘발성 메모리(210)에 지시한다.
목적 페이지의 데이터와 페이지 버퍼의 데이터가 일치한다면 즉, 쓰기 에러가 발생하지 않으면, 상태 검사기(221)는 카피백 동작을 완료하도록 불휘발성 메모리(210)에 지시한다.
목적 페이지의 데이터와 페이지 버퍼의 데이터가 다르다면 즉, 쓰기 에러가 발생하면, 상태 검사기(221)는 목적 페이지를 변경하도록 불휘발성 메모리(210)에 지시한다. 이를 위해서, 메모리 컨트롤러(220)에 저장된 에러-정정된 데이터가 페이지 버퍼(217)에 저장될 것이다. 이후, 페이지 버퍼(217)의 데이터는 변경된 목적 페이지에 복사될 것이다. 앞서 설명된 바와 같이, 데이터 비교기(218)는 쓰기 에러가 발생하였는 지의 여부를 다시 검사한다. 이러한 쓰기 동작은 쓰기 에러가 발생하지 않을 때까지 반복될 것이다.
이를 통하여 카피백 동작시 발생하는 읽기 및 쓰기 오류를 검사하고 오류를 수정할 수 있다. 즉, 본 발명에 따른 메모리 카드의 데이터 신뢰성이 향상될 수 있다.
도 3은 본 발명의 일실시예에 따른 메모리 카드의 카피백 동작을 설명하기위한 흐름도이다. 이하, 본 발명에 따른 메모리 카드의 카피백 동작이 참조 도면들에 의거하여 상세히 설명될 것이다.
도 3을 참조하면, 먼저 호스트로부터 요청을 수신하면 메모리 컨트롤러(210)는 원본 페이지와 목적 페이지의 번지(address)와 함께 카피백 동작 수행을 불휘발 성 메모리(210)에 지시한다(301).
불휘발성 메모리(210)의 페이지 버퍼(217)는 원본 페이지의 데이터를 읽고 읽혀진 데이터를 임시 저장한다 (302). 데이터 비교기(218)는 데이터 읽기 동작 동안 읽기 에러가 발생하였는 지의 여부를 판별한다(303). 판별 결과, 원본 페이지의 데이터와 페이지 버퍼(217)의 데이터가 일치하면 즉, 읽기 에러가 발생되지 않으면, 페이지 버퍼(217)의 데이터가 목적 페이지에 저장한다(304). 만약 원본 페이지의 데이터와 페이지 버퍼(217)의 데이터가 일치하지 않으면 즉, 읽기 에러가 발생되면, 페이지 버퍼(217)의 데이터가 메모리 컨트롤러(220)로 전송된다(305). 다시 말해서, 상태 검사기(221)는 페이지 버퍼(217)의 데이터를 출력하도록 데이터 비교기(218)로부터의 판별 결과에 응답하여 불휘발성 메모리(210)에 지시한다. 전송된 데이터는 데이터 수신기(223)를 통해 오류검사 수정회로(225)로 전달되며, 동시에 이때, 전송된 데이터는 데이터 수신기(223)를 통해 버퍼(229)에 임시 저장될 것이다. 오류검사 수정회로(225)에 의해서 전송된 데이터에 대한 오류검사 및 정정 동작이 수행될 것이다(306). 버퍼(229)에 저장된 데이터는 오류검사 수정회로(225)에 의해서 정정된 데이터로 갱신된다.
이후, 정정된 데이터는 다시 불휘발성 메모리(210)의 페이지 버퍼(217)로 전송된다(307). 절차는 목적 페이지로의 프로그램 동작이 수행되는 단계 304로 진행한다.
일단 페이지 버퍼(217)의 데이터가 목적 페이지에 프로그램되면, 데이터 비교기(218)는 쓰기 에러가 발생하였는 지의 여부를 판별한다(208). 즉, 목적 페이지 의 데이터와 페이지 버퍼의 데이터가 비교된다. 비교결과로서 쓰기 에러가 발생하지 않은 경우, 즉, 두 데이터가 일치하면 카피백 동작이 종료된다. 만약 비교결과로서 쓰기 에러가 발생하면, 즉, 데이터가 일치하지 않으면, 상태 검사기(221)는 쓰기 에러의 발생을 알리는 데이터 비교기(218)의 출력에 응답하여 목적 페이지의 변경을 불휘발성 메모리(210)에 지시한다(309). 이후, 절차는 페이지 버퍼의 데이터가 목적 페이지(즉, 변경된 목적 페이지)에 프로그램되는 단계 304로 진행한다. 앞서 언급된 절차들(304, 308, 309)은 쓰기 에러가 발생하지 않을 때까지 반복될 것이다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 따른 메모리 카드 및 메모리 카드의 카피백 방법에 따르면, 카피백 동작을 수행할 때 발생하는 읽기 오류 및 쓰기 오류를 검사하고 수정함으로써 데이터의 신뢰성을 확보할 수 있다.

Claims (20)

  1. 메모리 컨트롤러; 및
    상기 메모리 컨트롤러의 지시에 따라 카피백 동작을 수행하는 불휘발성 메모리를 포함하되;
    상기 불휘발성 메모리는,
    복수 개의 페이지로 구성된 셀 어레이;
    상기 복수 개의 페이지중 상기 메모리 컨트롤러에 의해 지정된 원본 페이지의 데이터를 읽는 페이지 버퍼; 및
    상기 읽기 동작 동안 읽기 에러가 발생하였는 지의 여부를 판별하는 데이터 비교기를 포함하며,
    상기 메모리 컨트롤러는 상기 데이터 비교기의 비교 결과에 응답하여 상기 페이지 버퍼의 읽혀진 데이터의 에러를 정정하고 정정된 데이터를 상기 페이지 버퍼로 전송하는 것을 특징으로 하는 메모리 카드.
  2. 제 1 항에 있어서,
    상기 카피백 동작은 상기 메모리 컨트롤러에 접근하지 않고상기 원본 페이지의 데이터를 목적 페이지로 복사하는 것을 특징으로 하는 메모리 카드.
  3. 제 2 항에 있어서,
    상기 메모리 컨트롤러는
    상기 데이터 비교기의 비교 결과에 응답하여 상기 불휘발성 메모리로 상기 페이지 버퍼의 데이터 출력을 지시하는 상태 검사기; 및
    상기 상태 검사기의 지시에 따라 상기 페이지 버퍼로부터 전송된 데이터를 수신하는 데이터 수신기를 포함하는 것을 특징으로 하는 메모리 카드.
  4. 제 3 항에 있어서,
    상기 상태 검사기는 상기 비교 결과가 읽기 에러의 발생을 나타낼 때 상기 페이지 버퍼의 데이터를 상기 데이터 수신기에 전송하도록 상기 불휘발성 메모리에 지시하는 것을 특징으로 하는 메모리 카드.
  5. 제 4 항에 있어서,
    상기 메모리 컨트롤러는
    상기 데이터 수신기에 저장된 데이터의 오류를 검사하고 수정하는 오류검사수정회로;
    상기 오류검사 수정회로에 의해 수정된 데이터를 저장하는 버퍼; 및
    상기 버퍼 내의 수정된 데이터를 상기 페이지 버퍼에 전송하는 데이터 송신기를 더 포함하는 것을 특징으로 하는 메모리 카드.
  6. 제 5 항에 있어서,
    상기 페이지 버퍼에 전송된 데이터는 상기 셀 어레이의 상기 복수 개의 페이지중 상기 메모리 컨트롤러에 의해 지정된 목적 페이지에 저장되는 것을 특징으로 하는 메모리 카드.
  7. 제 6 항에 있어서,
    상기 데이터 비교기는 상기 목적 페이지로 데이터를 저장할 때 쓰기 에러가 발생하였는 지의 여부를 판별하는 것을 특징으로 하는 메모리 카드.
  8. 제 7 항에 있어서,
    상기 메모리 컨트롤러는 상기 데이터 비교기의 비교 결과가 쓰기 에러의 발생을 나타낼 때 상기 목적 페이지를 변경하도록 상기 불휘발성 메모리에 지시하는 것을 특징으로 하는 메모리 카드.
  9. 제 8 항에 있어서,
    상기 목적 페이지의 변경은 상기 쓰기 에러가 발생하지 않을 때까지 반복되는 것을 특징으로 하는 메모리 카드.
  10. 복수 개의 페이지로 구성된 셀 어레이;
    상기 복수 개의 페이지중 선택된 페이지의 데이터를 읽도록 구성된 페이지 버퍼; 및
    상기 페이지 버퍼에 의해서 읽혀진 데이터에 에러가 발생하였는 지의 여부를 판별하는 데이터 비교기를 포함하는 것을 특징으로 하는 불휘발성 메모리.
  11. 제 10 항에 있어서,
    상기 비교 결과가 읽기 에러를 나타낼 때, 상기 페이지 버퍼의 데이터는 에러 정정을 위해서 메모리 컨트롤러로 출력되는 것을 특징으로 하는 불휘발성 메모리.
  12. 제 11 항에 있어서,
    상기 페이지 버퍼는 상기 메모리 컨트롤러에 의해 수정된 데이터를 수신하고 상기 수신된 데이터를 목적 페이지에 저장하는 것을 특징으로 하는 불휘발성 메모리.
  13. 제 12 항에 있어서,
    상기 데이터 비교기는 상기 목적 페이지에 저장된 데이터에 에러가 발생하였는 지의 여부를 판별하는 것을 특징으로 하는 불휘발성 메모리.
  14. 제 13 항에 있어서,
    상기 비교 결과가 쓰기 에러를 나타낼 때, 상기 목적 페이지는 상기 메모리 컨트롤러에 의해서 새로운 페이지로 변경되는 것을 특징으로 하는 불휘발성 메모 리.
  15. 카피백 명령을 수신하는 단계;
    원본 페이지의 데이터를 페이지 버퍼에 저장하는 단계; 및
    상기 페이지 버퍼에 저장된 데이터에 에러가 발생하였는 지의 여부를 판단하는 단계를 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
  16. 제 15 항에 있어서,
    읽기 에러가 발생하지 않은 경우, 상기 페이지 버퍼의 데이터를 목적 페이지에 저장하는 단계를 더 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
  17. 제 16 항에 있어서,
    읽기 에러가 발생한 경우, 상기 페이지 버퍼의 데이터에 대해 에러검사 및 수정 동작을 수행하는 단계를 더 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
  18. 제 17 항에 있어서,
    상기 에러검사 및 정정 동작 후 수정된 데이터를 상기 페이지 버퍼에 저장하고 상기 페이지 버퍼에 저장된 데이터를 상기 목적 페이지에 저장하는 단계를 더 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
  19. 제 16 항 또는 제 18 항에 있어서,
    상기 목적 페이지에 데이터를 저장할 때 쓰기 에러가 발생하였는 지의 여부를 판단하는 단계를 더 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
  20. 제 19 항에 있어서,
    쓰기 에러가 발생한 경우, 상기 목적 페이지를 변경하여 변경된 목적 페이지에 데이터를 저장하는 단계를 더 포함하는 것을 특징으로 하는 메모리 카드의 카피백 수행방법.
       
KR1020060006242A 2006-01-20 2006-01-20 메모리 카드의 카피백 동작을 수행하는 장치 및 방법 KR20070076849A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060006242A KR20070076849A (ko) 2006-01-20 2006-01-20 메모리 카드의 카피백 동작을 수행하는 장치 및 방법
US11/637,368 US20070170268A1 (en) 2006-01-20 2006-12-12 Memory cards, nonvolatile memories and methods for copy-back operations thereof
CNA2006101720946A CN101004664A (zh) 2006-01-20 2006-12-28 存储卡、非易失性存储器、及其拷回操作的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060006242A KR20070076849A (ko) 2006-01-20 2006-01-20 메모리 카드의 카피백 동작을 수행하는 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20070076849A true KR20070076849A (ko) 2007-07-25

Family

ID=38284567

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060006242A KR20070076849A (ko) 2006-01-20 2006-01-20 메모리 카드의 카피백 동작을 수행하는 장치 및 방법

Country Status (3)

Country Link
US (1) US20070170268A1 (ko)
KR (1) KR20070076849A (ko)
CN (1) CN101004664A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8239744B2 (en) 2008-06-24 2012-08-07 Kabushiki Kaisha Toshiba Memory system with semiconductor memory and its data transfer method

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7631245B2 (en) * 2005-09-26 2009-12-08 Sandisk Il Ltd. NAND flash memory controller exporting a NAND interface
US8291295B2 (en) * 2005-09-26 2012-10-16 Sandisk Il Ltd. NAND flash memory controller exporting a NAND interface
KR101197556B1 (ko) * 2006-01-09 2012-11-09 삼성전자주식회사 불 휘발성 메모리의 프로그램 동작을 검증하는 장치 및방법, 그리고 그 장치를 포함한 메모리 카드
US7996598B2 (en) * 2006-03-14 2011-08-09 Stmicroelectronics Pvt. Ltd. Memory management module
US20080046641A1 (en) * 2006-08-21 2008-02-21 Sandisk Il Ltd. NAND flash memory controller exporting a logical sector-based interface
US20080046630A1 (en) * 2006-08-21 2008-02-21 Sandisk Il Ltd. NAND flash memory controller exporting a logical sector-based interface
US8315269B1 (en) 2007-04-18 2012-11-20 Cypress Semiconductor Corporation Device, method, and protocol for data transfer between host device and device having storage interface
US8874831B2 (en) * 2007-06-01 2014-10-28 Netlist, Inc. Flash-DRAM hybrid memory module
TWI448902B (zh) * 2007-08-24 2014-08-11 Cypress Semiconductor Corp 具頁存取基礎處理器介面之橋接裝置
CN101140809A (zh) * 2007-09-07 2008-03-12 炬力集成电路设计有限公司 支持流水线纠错码和可配置操作的flash控制器及其控制方法
US8090894B1 (en) 2007-09-21 2012-01-03 Cypress Semiconductor Corporation Architectures for supporting communication and access between multiple host devices and one or more common functions
CN101615420B (zh) * 2008-06-26 2014-01-08 威刚科技股份有限公司 具数据修正功能的闪存储存装置
KR101483190B1 (ko) * 2008-09-05 2015-01-19 삼성전자주식회사 메모리 시스템 및 그것의 데이터 처리 방법
US8316201B2 (en) * 2008-12-18 2012-11-20 Sandisk Il Ltd. Methods for executing a command to write data from a source location to a destination location in a memory device
US20100161932A1 (en) * 2008-12-18 2010-06-24 Ori Moshe Stern Methods for writing data from a source location to a destination location in a memory device
TWI416523B (zh) 2009-06-10 2013-11-21 Silicon Motion Inc 非揮發性記憶體之寫入錯誤管理方法、非揮發性記憶體、記憶卡、以及非揮發性記憶體之控制器
CN101930406B (zh) * 2009-06-18 2013-06-12 慧国(上海)软件科技有限公司 非易失性存储器的写入错误管理方法、存储卡、及控制器
US20100332922A1 (en) * 2009-06-30 2010-12-30 Mediatek Inc. Method for managing device and solid state disk drive utilizing the same
US20110041005A1 (en) * 2009-08-11 2011-02-17 Selinger Robert D Controller and Method for Providing Read Status and Spare Block Management Information in a Flash Memory System
US20110040924A1 (en) * 2009-08-11 2011-02-17 Selinger Robert D Controller and Method for Detecting a Transmission Error Over a NAND Interface Using Error Detection Code
US8443263B2 (en) 2009-12-30 2013-05-14 Sandisk Technologies Inc. Method and controller for performing a copy-back operation
US8595411B2 (en) * 2009-12-30 2013-11-26 Sandisk Technologies Inc. Method and controller for performing a sequence of commands
KR20130049332A (ko) * 2011-11-04 2013-05-14 삼성전자주식회사 메모리 시스템 및 그것의 동작 방법
GB201315397D0 (en) * 2013-08-29 2013-10-16 Quixant Plc Memory controller and memory access method
US10096366B2 (en) 2016-01-28 2018-10-09 Toshiba Memory Corporation Memory system including multi-plane flash memory and controller

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5134616A (en) * 1990-02-13 1992-07-28 International Business Machines Corporation Dynamic ram with on-chip ecc and optimized bit and word redundancy
KR960000681B1 (ko) * 1992-11-23 1996-01-11 삼성전자주식회사 반도체메모리장치 및 그 메모리쎌 어레이 배열방법
JP2002056671A (ja) * 2000-08-14 2002-02-22 Hitachi Ltd ダイナミック型ramのデータ保持方法と半導体集積回路装置
JP3802411B2 (ja) * 2001-12-20 2006-07-26 株式会社東芝 不揮発性半導体記憶装置のデータコピー方法
US7010741B2 (en) * 2002-10-29 2006-03-07 Mosaid Technologies Method and circuit for error correction in CAM cells
JP2005135488A (ja) * 2003-10-29 2005-05-26 Toshiba Corp 半導体記憶装置
US7350044B2 (en) * 2004-01-30 2008-03-25 Micron Technology, Inc. Data move method and apparatus
US7159069B2 (en) * 2004-06-23 2007-01-02 Atmel Corporation Simultaneous external read operation during internal programming in a flash memory device
JP4555029B2 (ja) * 2004-09-01 2010-09-29 株式会社日立製作所 ディスクアレイ装置
KR100672148B1 (ko) * 2005-02-17 2007-01-19 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그것의 페이지 버퍼 동작 방법
KR100672149B1 (ko) * 2005-02-17 2007-01-19 주식회사 하이닉스반도체 불휘발성 메모리 장치의 페이지 버퍼 동작 방법
KR100672150B1 (ko) * 2005-02-23 2007-01-19 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그것의 페이지 버퍼 동작 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8239744B2 (en) 2008-06-24 2012-08-07 Kabushiki Kaisha Toshiba Memory system with semiconductor memory and its data transfer method

Also Published As

Publication number Publication date
US20070170268A1 (en) 2007-07-26
CN101004664A (zh) 2007-07-25

Similar Documents

Publication Publication Date Title
KR20070076849A (ko) 메모리 카드의 카피백 동작을 수행하는 장치 및 방법
US8006030B2 (en) Memory controller for identifying the last valid page/segment in a physical block of a flash memory
US8271515B2 (en) System and method for providing copyback data integrity in a non-volatile memory system
US7921339B2 (en) Flash storage device with data correction function
KR101522744B1 (ko) 새로운 불량 블록 검출
US8453021B2 (en) Wear leveling in solid-state device
US7613982B2 (en) Data processing apparatus and method for flash memory
KR101115843B1 (ko) 반도체 메모리장치
US20060282717A1 (en) Memory device
JP4908083B2 (ja) メモリコントローラ
US7450436B2 (en) Device recoverable purge for flash storage device
KR20070024624A (ko) 플래시 메모리 장치에서 내부 프로그래밍 동안 동시적으로외부 판독 동작을 수행하기 위한 방법 및 시스템
JP2008226245A (ja) フラッシュメモリに基づくメモリシステム
US10635527B2 (en) Method for processing data stored in a memory device and a data storage device utilizing the same
TWI591482B (zh) 資料保護方法、記憶體控制電路單元及記憶體儲存裝置
KR20160039153A (ko) 에러 정정 코드(ecc) 에러 핸들링을 위한 방법 및 디바이스
CN111435321B (zh) 处理存储器系统的易失性存储器中的错误的设备和方法
JP2010079856A (ja) 記憶装置およびメモリ制御方法
US7886211B2 (en) Memory controller
JP2009176147A (ja) 電子機器および電子機器のメモリアクセス許可判別方法
JP4655034B2 (ja) メモリコントローラ及びフラッシュメモリシステム並びにフラッシュメモリの制御方法
US9223649B2 (en) System and method of sending correction data to a buffer of a non-volatile memory
US20070088905A1 (en) System and method for purging a flash storage device
JP4866114B2 (ja) メモリコントローラ、不揮発性記憶装置、不揮発性記憶システム及びメモリ制御方法
US20070101048A1 (en) Verified purge for flash storage device

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application