TWI359465B - Semiconductor device and method for fabricating th - Google Patents

Semiconductor device and method for fabricating th Download PDF

Info

Publication number
TWI359465B
TWI359465B TW096139147A TW96139147A TWI359465B TW I359465 B TWI359465 B TW I359465B TW 096139147 A TW096139147 A TW 096139147A TW 96139147 A TW96139147 A TW 96139147A TW I359465 B TWI359465 B TW I359465B
Authority
TW
Taiwan
Prior art keywords
active region
gate
semiconductor substrate
line width
layer
Prior art date
Application number
TW096139147A
Other languages
English (en)
Other versions
TW200847294A (en
Inventor
Su Ock Chung
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200847294A publication Critical patent/TW200847294A/zh
Application granted granted Critical
Publication of TWI359465B publication Critical patent/TWI359465B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823456MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different shapes, lengths or dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/66818Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET the channel being thinned after patterning, e.g. sacrificial oxidation on fin

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Description

1359465 九、發明說明: 相關的申埼案之交互來昭 7年5月25日巾請的韓國專利巾請案號ι〇 2〇〇7· 0050788的優先權係被主張,該韓國專利申請案係以其整 體被納入作為參考》 、 【發明所屬之技術領域】 本發明大致係有關於一種半導體元件。更具體而言,
本發明係有關於一種包括鰭狀電晶體的半導體以及一種用 於製造該半導體的方法。 【先前技術】 在鰭狀通道陣列電晶體(“FCAT”)中,細通道電晶體的 通道寬度係由-個主動區域光罩的短寬度所決換言 之,在一個半導體元件(你丨如 叶I例如,動態隨機存取記憶體 (“DRAM”))中,由於一個„权广,^ 田於個閘極區域的寬度等於主動區域光 罩的短寬度’戶斤以細通道電晶體不應該小於在相鄰一通道 寬度的源極道極之間的長度1狀通道電晶體可降低短通 道效應),因為藉由增加有效的通道寬度,使得通道 寬度變得較小。然而,轉壯.s & 縛狀通道電晶體的通道寬度可被縮 減多少是有所限制的,因Λ被 口為確保用於源極/汲極接觸區域的 面積是必要的。 由於用在形成鰭狀通if I道電晶體的凹陷閘極光罩且有一 個線寬/間距類型的圖幸,# ~ 、节 圃茱所以形成在元件隔離結構之上的 閘極電極係藉由一閘極絕綾 ’’膜來和一個储存節點接面區域 間隔開,因而增加了 1 Μ % _ A ^ 了該間極電極的寄生電容。閘極電極的 5 1359465 寄^電容係使得單元電晶體的操作速度劣化。再者,在儲 1二接面區域中由於閘極引發的没極漏電流(“GIDL”)效 • 應而增加了漏電流,因而使得DRAM的更新特性劣化。 【發明内容】 本發明的實施例係針對於在半導體元件中的鰭狀閘 極。根據一個實施例,該鰭狀閘極係被形成在半導體元件 的鰭狀類型的主動區域中,其中線寬是小於源極/汲極的寬 I 度,藉此降低短通道效應。 根據一個實施例,一種半導體元件係包括一個主動區 域以及一個界定該主動區域的元件隔離區域,該主動區域 ' 係包含一個將會是一源極/汲極的第一主動區域以及一個將 會是一閘極的第二主動區域。該第二主動區域係被形成為 一鰭狀閘極的一部份,並且該第一主動區域係藉由生長在 相鄰的閘極之間的半導體基板作為一晶種層來加以形成。 在该閘極的一縱長方向上,該第一主動區域的線寬係大於 鲁 δ玄第一主動區域的寬度。 根據另一實施例’ 一種用於製造一個半導體元件的方 法係包括:在一個半導體基板之上形成一元件隔離結構以 界疋個主動區域,該主動區域係包含一個第一主動區域 以及一個第二主動區域,其中該第二主動區域係被形成為 一個.鰭狀閘極的一部份,並且該第一主動區域係藉由生長 在兩個相鄰的閘極之間的半導體基板作為一晶種層而加以 形成’其中該第一主動區域的線寬係大於該第二主動區域 的寬度;藉由利用一個凹處光罩來触刻該元件隔離結構重 6 1359465 包含一閘 且4間極的—部份以形成—個凹處;並且形成該 極導電層的鰭狀閘極以填入該凹4。 ’ 體元::個實施例中,一種製造一個具有轉狀閉極的半導 2件的方法係包含在叫@半導體基板上形成第_及第二 列;二在該第一及第二溝槽之間界定-個突出部份;姓 ^大出部份的一部份以界定第一、第二以及第三
處係相鄰於該第一溝槽,該第二凹處係相鄰於該 第一溝槽,該第三凹處係被界定在該第一及 二:二且在該半導體基板上執行一個選擇性的蟲:製二 "、第二以及第三凹處生長半導體材料,以形成一 個第一主動區域。 在另一實施例中,該方法進一步包含在該第_及第二 溝槽之中形成一第一絕緣層’該第一絕緣層係具有一被設 置在該突出部份的一上方表面之下的上方表面。藉由該蟲 晶製程生長的半導體材料係部份地延伸在被設置在該第— 及第二溝槽的H㈣之上。肖突出部份係被用來界定 該縛狀間極。 【實施方式】 圖1是描繪根據本發明的一個實施例的半導體元件的 佈局。該半導體元件係包括一個藉由一元件隔離區域120 所界定的主動區域1〇〇、一個鰭狀閘極區域1〇2以及一個 閘極區域1 04。鰭狀電晶體係被形成在鰭狀閘極區域i 〇2 中。主動區域100係包含一個將要變成為源極/汲極的第一 主動區域106以及一個與一閘極區域1〇4重疊的第二主動 7 1359465 區域108。閘極區域104的一縱長方向係被定義為垂直 方向”,並且主動區域1〇〇的一縱長方向係被定義為一“水 平方向”。鰭狀閘極區域1 02係以一種線類型來加以形成, 並且和第二主動區域108重疊。在垂直方向上,第—主動 區域106的線寬是F’並且第二區域1〇8的線寬是g(其中 7F/20<G<19F/20,並且F是在相鄰的兩個閘極之間的距 綠)。閘極區域102並不限於線類型。在本發明的另一實施 例中,如同在圖5中所示的鰭狀閘極區域5〇2係以一種島 狀類型而被形成。 圖2是描續根據本發明的一個實施例的半導體元件的 橫截面圖。圖2⑴是沿著圖1的M'所取的橫截面圖。圖2(η) 疋沿者圖1的ΙΙ-Π1所取的橫截面圖。圖2(iii)是沿著圖1 的ΙΙΙ-ΙΙΓ所取的橫截®圖。該半導體元件係包括一個元件 隔離結構220、一 ^夕蟲晶生長層230、一個,鰭狀類型的主 動區域2 3 8、以及一縛狀閘極結構2 8 0。元件隔離結構2 2 0 係界定一個包含矽磊晶生長層230的主動區域。鰭狀閘極 結構280係被設置在鰭狀類型的主動區域238之上。 圖1的第一主動區域106的半導體基板210的一部份 係選擇性地被蝕刻。一個熱處理製程係在作為一晶種層的 該選擇性地被蝕刻的半導體基板2 10上被執行,以形成矽 磊晶生長層230。該被蝕刻的半導體基板210的深度是在 一個大約1 Onm至1 OOnm的範圍中。該熱處理製程係被執 行在H2氛圍且在一個大約500°C至l,〇〇〇°C的範圍中的溫 度下。一個包含SF6/H2的電漿清洗製程係在該被蝕刻的半 8 1359465 導體基板210上被執行。該電漿清洗製程以及熱處理製程 係藉由—種在原處的(in-situ)方法而被執行。 元件隔離結構2 2 0係被形成為具有一個堆疊的結構, 該堆登的結構係具有一第一元件隔離絕緣膜2 1 6以及一第 二元件隔離絕緣膜218。鰭狀間極結構28〇係被形成為具 有一個堆疊的結構,該堆疊的結構係具有在一閘極絕緣膜 240之上的一個下方的閘極電極252、一個上方的閘極電 極262、以及一閘極硬式光罩層272。 圖3a至3h是描繪根據本發明的一個實施例的—種用 於製半導體元件的方法的橫截面圖。圖3a(i)至3h(i)是 沿著圖1的1-1'所取的橫截面圖。圖3&(丨丨)至3h(ii)是沿著 圖1的π-ll,所取的橫截面圖。圖3a(iii)至3h(iii)是沿著圖 1的ΙΙΙ-ΙΙΓ所取的橫截面圖。 一塾絕緣膜3 12係被形成在一個半導體基板3丨〇之上。 塑·絕緣膜3 1 2以及半導體基板3 10的一部份係利用一個元 件隔離光罩(未顯示)作為一個钱刻光罩而選擇性地被姓 刻’以形成一個溝槽314 ’該溝槽3 14係界定圖i的主動 區域100。一用於元件隔離的第一絕緣膜316係被形成以 填入溝槽314的一部份。在垂直方向上,該元件隔離光罩 的寬度變成是較小的’因而在相鄰的主動區域1〇〇之間的 距離變成是較寬的。於是’用於元件隔離的第一絕緣膜316 的沉積邊限可被增加。 請參照圖3c與3d,在圖1的第一主動區域1〇6中的 塾絕緣膜312以及一部份的在下面的半導體基板31〇係選 9 1359465 擇性地被蝕刻,以形成凹處322。一個選擇性的磊晶製程 係在凹處322中的半導體基板31〇的表面上被執行以作為 —晶種層,以形成一矽磊晶生長層33(^墊絕緣膜3 12係 被设置在圖1的第二主動區域1〇8中的半導體基板之 上,因而矽磊晶生長層330並未形成在第二主動區域108 中。矽磊晶生長層330係朝向半導體基板31〇的上方表面 以及側表面生長,因而,在垂直方向上,第一主動區域1〇6 鲁 的寬度可以實質上等於在兩個相鄰的閘極之間的距離F。 在凹處322中露出的半導體基板31〇的深度是在一個 大約1〇至lOOnm的範圍中。矽磊晶生長層33〇係包含一 ' 未摻雜的矽層。用於形成矽磊晶的矽生長層330的選擇性 的磊晶製程係藉由一個熱處理製程而被執行。該熱處理製 程係在A氛圍且在一個大約5〇〇〇c至looyc的範圍中的 溫度下被執行。一個包含SIVH2的電漿清洗製程係在該被 蝕刻的半導體基板310上被執行。該電漿清洗製程以及熱 φ 處理製程係藉由一種在原處的方法而被執行。 在一個實施例中’在垂直方向上,矽磊晶生長層33〇 的線寬是F,並且在第二主動區域1〇8中的半導體基板31〇 的線寬是G(其中7F/20<G<19F/20,並且F是在相鄰的兩 個閘極之間的距離)。 請參照圖3e,一用於元件隔離的第二絕緣膜3丨8係被 形成在半導體基板31〇之上以填入溝槽314。用於元件隔 離的第二絕緣膜3丨8係被拋光(或移除)直到矽磊晶生長層 330露出為止,以形成一個元件隔離結構32〇。元件隔離 1359465 結構32G係具有—個堆疊的結構,該堆疊的結構係包含用 於元件隔離的第一絕緣膜316以及用於元件隔離 緣膜 3 1 8。 $ — π 請參照圖3f,一硬式光罩層332係被形成在 板310,上。一光阻膜(未顯示)係被形成在硬式光罩層33土2 之亡-亥光阻膜係利用—個界定圖1的韓狀間極區域 的光罩(未顯示)而被曝光與顯[以形成一個光阻圖案 更式光罩層332以及一部份的元件隔離結構32〇係 利:光阻圖案334作為一個光罩而選擇性地被钮刻,以形 成路出韓狀類型主動區域338的韓狀閘極凹處州。 、月 > 圖3g與3h,硬式光罩層332以及光阻圖案334 係被移除’以露出半導體基& 31G以及鰭狀類型主動區域 的表面。一閘極絕緣膜340係被形成在半導體基板3 i 〇 以及縛狀類型主動區域338的表面之上。一下方的閑極導 電層350係被形成在閘極絕緣膜34〇之上以填入韓狀閘 極凹處咖。—上方的閘極導電層360以及-閘極硬式光 :層370係被形成在下方的閘極導電層35〇之上。閘極硬 工光罩層370、上方的閘極導電|遍以及下方的問極導 電層350係利用-個閘極光罩(未顯示)而被圖案化,以形 成具有-個堆疊的結構的鰭狀閘極結帛38〇,該堆疊的結 系。a閘極硬式光罩圖案372、一個上方的閘極電極 62以及一個下方的閘極電極352。 圖一4是描缚根據本發明的一個實施例的一種用於製造 、*導體7G件的方法的橫截面圖一個選擇性的磊晶製程係 11 1359465 被執行在圖3c的凹處322中露出的半導體基板41〇上以作 為一晶種層,以形成一石夕磊晶生長層430。一塾絕緣膜41 2 係被設置在圖丨的第二主動區域1〇8中的半導體基板41〇 之上’因而矽磊晶生長層430並未被形成。 矽磊晶生長層430係由一摻雜雜質的矽層所形成的。 在一種實施方式中,矽磊晶生長層43〇的雜質係從由B、 BF2、As、P及其組合所構成的群組中選出。在其它實施方 鲁式中,矽磊晶生長層430的雜質可以從其它群組中選出。 雜質摻雜濃度是在一個大約1E18離子/cm2至5E2〇離子/cm2 的範圍中。矽磊晶生長層43〇所需的雜質摻雜濃度並未被 限制。 • 如上所述,在根據本發明的一個實施例的一種半導體 元件以及一種用於製造該半導體元件的方法中,一個第二 主動區域(或是源極/汲極)係由一矽磊晶生長層所形成的。 在垂直方向上,一個第一主動區域(或是一個閘極區域)的 • 線寬係被形成為小於一個第二主動區域的寬度,藉此改善 例如是DIBL的短通道效應。在一個元件隔離結構中,在 主動區域之間的最初的間隔係變成較寬的,以增加填隙的 邊限。 本發明以上的實施例是舉例性質而非限制性的。各種 替代及等同的方式都是可能的。本發明並不限於在此所述 的沉積類型、姓刻拋光以及圖案化的步驟,本發明也不限 於任何特定類型的半導體元件。例如,本發明可被實施在 動態隨機存取記憶體(DRAM)元件或是非揮發性記憶體元 12 1359465 I二其它的增加:減少或修改在本案的揭露内容下都是 .··,、,並且都欲洛在所附的申請專利範圍的範疇之内。 【圖式簡單說明] 蚀圖1是描繪根據本發明的—個實施例的半導體元件的 佈局; τ的 圖2疋描繪根據本發明的_個實施例的半導體元件的 橫截面圖;
〜仰喟很像本發明的一個實施例的一種用 於製造半導體元件的方法的橫戴面圖; 圖4疋描繪根據本發明的另一實施例的一種用於製造 半導體元件的方法的橫載面圖;並且 圖5疋描繪根據本發明的另一實施例的半導體元件的 佈局。 【主要元件符號說明】 100 主動區域 102 鰭狀閘極區域 1 04 閘極區域 106 第一主動區域 108 第二主動區域 120 元件隔離區域 210 半導體基板 216 第一元件隔離絕緣膜 218 第一元件隔離絕緣膜 220 元件隔離結構 13 1359465
23 0 破蠢晶生長層 238 鰭狀類型的主動區域 240 閘極絕緣膜 252 下方的閘極電極 262 上方的閘極電極 272 閘極硬式光罩層 280 鰭狀閘極結構 310 半導體基板 312 墊絕緣膜 314 溝槽 316 用於元件隔離的第一絕緣膜 318 用於元件隔離的第二絕緣膜 320 元件隔離結構 322 凹處 330 矽磊晶生長層 332 硬式光罩層
334 光阻圖案 336 鰭狀閘極凹處 338 鰭狀類型主動區域 340 閘極絕緣膜 350 下方的閘極導電層 352 下方的閘極電極 360 上方的閘極導電層 362 上方的閘極電極 14 1359465 370 閘極硬式光罩層 372 閘極硬式光罩圖案 380 鰭狀閘極結構 410 半導體基板 412 墊絕緣膜 430 矽磊晶生長層 502 鰭狀閘極區域
15

Claims (1)

1359465 100年6月5曰修正替換頁 十、申請專利範園: - k一種半導體元件,其係包括: 個包含一源極/汲極以及—閘極的主動區域;以及 一個界定該主動區域的元件隔離區域, 其中該閘極係被形成為一個鰭狀閘極的一部份,並且 該源極/汲極是一形成在半導體基板之表面上於相鄰的問極 之間的磊晶層以作為一晶種層, 其中在該閘極的一縱長方向上,該源極/汲極的線寬是 Φ 大於該閘極的寬度。 2. 如申請專利範圍第丨項的半導體元件,其中在該閘極 的縱長方向上,該源極及極的線寬是F,並且該閘極的 線寬是 G,其中 7F/20<G<19F/20。 3. —種用於製造一個半導體元件的方法,該方法係包 括: 在個半導體基板中形成第一及第二元件隔離結構以 界定一個主動區域,該主動區域係包含一個第一主動區域 # 以及一個第二主動區域’其中該第二主動區域係被形成為 一個問極的一部份’並且該第一主動區域係包含在兩個相 鄰的閘極之間的該半導體基板之上垂直地且水平地磊晶生 長作為一晶種層的材料,其中該第一主動區域的線寬係大 於該第二主動區域的線寬; 名虫刻s亥元件隔離結構重疊該閘極的一部份,以形成— 個凹處;並且 藉由利用導電的材料來填入該凹處以形成該閘極。 16 1359465 4.如申請專利範圍第3項的方法,其中形成該第一主 動區域的步驟係包括: 姓刻該半導體基板的一部份以形成一個界定一主動區 域的溝槽; 在s玄溝槽之上形成一用於元件隔離的第一絕緣膜; 選擇性地叙刻該半導體基板的—部份以界定該第一主 動區域,一個源極/汲極將被形成在該第一主動區域中;
在該選擇性地被蝕刻的半導體基板上執行一個選擇性 的磊晶製程以作為一晶種層,以形成該第一主動區域;並 且 形成一第二絕緣膜以填入該溝槽,以形成一個元件隔 離結構, 其中s亥閘極係具有一個縛狀結構。 5.如申請專利範圍第4項的方法,其中該凹處係被蝕 刻至大約l〇nm至l〇〇nm的深度。 6·如申請專利範圍第4項的方法,其中該選擇性的磊 晶製程係在一個大約50yC至950%的範圍中的溫度下被 執行。 7·如申請專利範圍第4項的方法,其中該第一主動區 域係由一未摻雜的矽層或是一摻雜雜質的矽層所形成的。 8·如申請專利範圍帛7項的方法,其中該雜質係從由 B、BF2、As、P及其組合所構成的群組中選出。 9.如申請專利範圍第7項的方法,盆中 ^ 再中該雜質的劑量 是在一個大約1E18離子/cm2至5E20雜工/ 2 離子/cm2的範圍中。 17 1359465 10_如申請專利範圍帛3項的方法其中在該閘極的一 縱長方向上,該第一主動區域的線寬是F,並且該第二主 動區域的線寬是G, 其中7F/20<G<19F/20 ’並且F是在相鄰的兩個閘極線 之間的距離。 Π·—種製造一個具有一鰭狀閘極的半導體元件的方 法,該方法係包括: 在一個半導體基板上形成第一及第二溝槽,以在該第 一及第二溝槽之間界定一個突出部份; 蝕刻該突出部份的一部份以界定第一、第二以及第三 凹處’該第-凹處係相鄰於該第一溝槽,$第二凹處係相 鄰於該第二溝槽,該第三凹處係被界定在該第一及第二凹 處之間;並且 〃在該+導體基板上執行一㈣選擇性的纟晶製程以在該 第一、第二以及第三凹處生長半導體材料,以形成一個第 一主動區域。 12 ’如申请專利範圍第11項的方法,其更包括: 在°玄第一及第二溝槽之中形成一第一絕緣層,該第一 絕緣層係具有-被設置在該突出部份的-上方表面之下的 上方表面。 “13·如申請專利範圍帛12項的方法,其中藉由該蟲晶 製私生長的半導體材料係部份地延伸在被設置在該第一及 第二溝槽的第一絕緣層之上。 14.如申請專利範圍第13項的方法其中該突出部份 1359465 係被用來界定該鰭狀閘極。Η"一、圖式: 如·次頁。
19
TW096139147A 2007-05-25 2007-10-19 Semiconductor device and method for fabricating th TWI359465B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070050788A KR100855834B1 (ko) 2007-05-25 2007-05-25 반도체 소자 및 그 제조 방법

Publications (2)

Publication Number Publication Date
TW200847294A TW200847294A (en) 2008-12-01
TWI359465B true TWI359465B (en) 2012-03-01

Family

ID=40022229

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096139147A TWI359465B (en) 2007-05-25 2007-10-19 Semiconductor device and method for fabricating th

Country Status (5)

Country Link
US (2) US7662691B2 (zh)
JP (1) JP2008294395A (zh)
KR (1) KR100855834B1 (zh)
CN (1) CN101312190B (zh)
TW (1) TWI359465B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101168468B1 (ko) * 2008-07-14 2012-07-26 에스케이하이닉스 주식회사 반도체 소자의 제조 방법
CN103578995B (zh) * 2012-07-27 2015-12-02 中芯国际集成电路制造(上海)有限公司 形成FinFET的方法
CN103779210A (zh) * 2012-10-18 2014-05-07 中国科学院微电子研究所 FinFET鳍状结构的制造方法
KR20150058597A (ko) * 2013-11-18 2015-05-29 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102143501B1 (ko) * 2013-12-05 2020-08-11 삼성전자 주식회사 레이아웃 디자인 시스템 및 이를 이용하여 제조한 반도체 장치
US9299781B2 (en) * 2014-04-01 2016-03-29 Globalfoundries Inc. Semiconductor devices with contact structures and a gate structure positioned in trenches formed in a layer of material
US9412850B1 (en) * 2015-01-15 2016-08-09 Taiwan Semiconductor Manufacturing Co., Ltd. Method of trimming fin structure
TWI562120B (en) * 2015-11-11 2016-12-11 Au Optronics Corp Pixel circuit
US9620360B1 (en) * 2015-11-27 2017-04-11 International Business Machines Corporation Fabrication of semiconductor junctions
US10867998B1 (en) * 2017-11-29 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure cutting process and structures formed thereby
WO2019108237A1 (en) * 2017-11-30 2019-06-06 Intel Corporation Fin patterning for advanced integrated circuit structure fabrication
CN108376709B (zh) * 2018-03-12 2020-06-26 北京大学 一种插入倒t形介质层的鳍式场效应晶体管及其制备方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE268943T1 (de) * 1998-02-04 2004-06-15 Canon Kk Soi substrat
US6974729B2 (en) * 2002-07-16 2005-12-13 Interuniversitair Microelektronica Centrum (Imec) Integrated semiconductor fin device and a method for manufacturing such device
WO2004073044A2 (en) * 2003-02-13 2004-08-26 Massachusetts Institute Of Technology Finfet device and method to make same
JP2005086024A (ja) * 2003-09-09 2005-03-31 Toshiba Corp 半導体装置及びその製造方法
WO2005038931A1 (ja) * 2003-10-20 2005-04-28 Nec Corporation 半導体装置及び半導体装置の製造方法
KR20050038843A (ko) * 2003-10-23 2005-04-29 삼성전자주식회사 리세스 구조의 트랜지스터 제조방법
US7005700B2 (en) * 2004-01-06 2006-02-28 Jong Ho Lee Double-gate flash memory device
KR100574340B1 (ko) * 2004-02-02 2006-04-26 삼성전자주식회사 반도체 장치 및 이의 형성 방법
KR100620446B1 (ko) * 2004-03-09 2006-09-12 삼성전자주식회사 핀 전계 효과 트랜지스터 및 이의 제조 방법
US7087471B2 (en) * 2004-03-15 2006-08-08 International Business Machines Corporation Locally thinned fins
JP4675585B2 (ja) * 2004-06-22 2011-04-27 シャープ株式会社 電界効果トランジスタ
US7098507B2 (en) * 2004-06-30 2006-08-29 Intel Corporation Floating-body dynamic random access memory and method of fabrication in tri-gate technology
KR100555573B1 (ko) * 2004-09-10 2006-03-03 삼성전자주식회사 Seg막에 의해 확장된 접합영역을 갖는 반도체 소자 및그의 제조방법
KR100589056B1 (ko) * 2004-11-26 2006-06-12 삼성전자주식회사 리세스 게이트 및 그 형성 방법
JP2006165480A (ja) * 2004-12-10 2006-06-22 Toshiba Corp 半導体装置
JP4825526B2 (ja) * 2005-03-28 2011-11-30 株式会社東芝 Fin型チャネルトランジスタおよびその製造方法
KR101051156B1 (ko) * 2005-07-01 2011-07-21 주식회사 하이닉스반도체 반도체 소자의 제조방법
KR100695498B1 (ko) * 2005-12-28 2007-03-16 주식회사 하이닉스반도체 수직형 채널을 갖는 반도체소자 및 그의 제조 방법
US20070212874A1 (en) * 2006-03-08 2007-09-13 Micron Technology, Inc. Method for filling shallow isolation trenches and other recesses during the formation of a semiconductor device and electronic systems including the semiconductor device

Also Published As

Publication number Publication date
US7662691B2 (en) 2010-02-16
US20100148243A1 (en) 2010-06-17
JP2008294395A (ja) 2008-12-04
CN101312190A (zh) 2008-11-26
US20080290402A1 (en) 2008-11-27
TW200847294A (en) 2008-12-01
CN101312190B (zh) 2011-07-06
KR100855834B1 (ko) 2008-09-01

Similar Documents

Publication Publication Date Title
TWI359465B (en) Semiconductor device and method for fabricating th
JP6211673B2 (ja) トリゲート・デバイス及び製造方法
TWI323511B (en) Semiconductor device having a recess channel transistor
TWI478290B (zh) 雙閘極4f2動態隨機存取記憶體chc單元及其製造方法
KR100552058B1 (ko) 전계 효과 트랜지스터를 갖는 반도체 소자 및 그 제조 방법
US9653593B2 (en) Method of fabricating FinFET device and structure thereof
TWI300271B (en) Semiconductor device and method for forming the same
TWI360197B (en) Method of fabricating an integrated circuit channe
TWI313932B (en) Semiconductor device with increased channel area and decreased leakage current
KR100828030B1 (ko) 핀 전계 효과 트랜지스터를 포함하는 반도체 소자 및 그제조 방법
KR100772935B1 (ko) 트랜지스터 및 그 제조 방법
CN105489651B (zh) 半导体器件及其制造方法
TWI301655B (en) Method for fabricating semiconductor device
TW201121051A (en) Integrated circuit structure
CN102820230A (zh) 后形成鳍的置换型金属栅极finfet
TW201230162A (en) Vertically stacked fin transistors and methods of fabricating and operating the same
KR20050119424A (ko) 접합 영역의 어브럽트니스를 개선시킬 수 있는 전계 효과트랜지스터 및 그 제조방법
KR20090022631A (ko) 핀 전계 효과 트랜지스터 및 그 제조 방법.
TWI329345B (en) Method for fabricating a semiconductor device with a finfet
JP2008263162A (ja) 半導体素子及びその製造方法
US8067799B2 (en) Semiconductor device having recess channel structure and method for manufacturing the same
TWI525713B (zh) 非平面鰭式電晶體製造技術
TW579548B (en) Semiconductor device having gate with negative slope and method for manufacturing the same
JP2009054999A (ja) 半導体装置およびその製造方法
KR20220021384A (ko) 에피택시 소스/드레인 영역의 매립형 스트레서

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees