TWI326891B - Material for forming adhesion reinforcing layer, adhesion reinforcing layer, semiconductor device, and manufacturing method thereof - Google Patents

Material for forming adhesion reinforcing layer, adhesion reinforcing layer, semiconductor device, and manufacturing method thereof Download PDF

Info

Publication number
TWI326891B
TWI326891B TW095110288A TW95110288A TWI326891B TW I326891 B TWI326891 B TW I326891B TW 095110288 A TW095110288 A TW 095110288A TW 95110288 A TW95110288 A TW 95110288A TW I326891 B TWI326891 B TW I326891B
Authority
TW
Taiwan
Prior art keywords
film
dielectric constant
forming
reinforcing layer
low dielectric
Prior art date
Application number
TW095110288A
Other languages
English (en)
Other versions
TW200723354A (en
Inventor
Junichi Kon
Ei Yano
Yoshihiro Nakata
Tadahiro Imada
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of TW200723354A publication Critical patent/TW200723354A/zh
Application granted granted Critical
Publication of TWI326891B publication Critical patent/TWI326891B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09DCOATING COMPOSITIONS, e.g. PAINTS, VARNISHES OR LACQUERS; FILLING PASTES; CHEMICAL PAINT OR INK REMOVERS; INKS; CORRECTING FLUIDS; WOODSTAINS; PASTES OR SOLIDS FOR COLOURING OR PRINTING; USE OF MATERIALS THEREFOR
    • C09D183/00Coating compositions based on macromolecular compounds obtained by reactions forming in the main chain of the macromolecule a linkage containing silicon, with or without sulfur, nitrogen, oxygen, or carbon only; Coating compositions based on derivatives of such polymers
    • C09D183/04Polysiloxanes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02203Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02304Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/312Organic layers, e.g. photoresist
    • H01L21/3121Layers comprising organo-silicon compounds
    • H01L21/3122Layers comprising organo-silicon compounds layers comprising polysiloxane compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures

Description

九、發明說明: 相關申請案之對照參考資料 此申請案係基於並主張來自先前於2005年11月14曰提 申的曰本專利申請案第2005-329088號之優先權的好處,其 整個内容於此被併入參考。 【發明所屬之技彳标領域】 發明領域 本發明有關:一種用以形成一能加強一低介電常數薄 膜與其匕部分之間,特別是在一包含一無機材料之低介電 常數薄膜與其它部分之間,黏著的黏著加強層之材料;一 種黏著加強層,其係由該形成一黏著加強層之材料來形成 並展現較優的黏著;~種半導體元件,其具有是快速且高 度可靠的黏著加強層;及其製造方法。 【先前技術3 相關技藝說明 一半導體元件之作用速度長久以來依照微型化該半導 體元件係已根據该尺寸定律而增加。最近高密度半導體積 體電路具有一多層線路結構於個別的半導體元件間之線 路。然而,在該多層線路結構中,該多層線路結構中的相 鄰線路圖案係彼此接近、並且因為半導體元件被極度地微 型化,由於在該等線路圖案之間的一寄生電容而發生線路 延遲的問題。該寄生電容係與該等線路圖案之間的距離成 反比並直接與未在該等線路圖案之間的一絕緣體之介電常 數成正比。 給予此因素,為了該寄生電容的降低,使用一具有低 介電常數之材料給該多層線路結構中的層間介電常數薄膜 (5玄絕緣薄膜)係已為了改善該線路延遲問題而檢查。 關於該層間絕緣薄膜的介電常數,一傳統所用的 CVD-Si〇2薄膜的介電常數約為4、且一si〇F薄膜,其係為 了進一步降低該介電常數藉由增加氟到該CVD-Si02薄膜 而形成’的介電常數最佳約為3.3到3.5。除了這些以外,— 聚烯丙基醚材料已被考慮作為一有機絕緣材料,而該介電 常數最佳約為2.6到2.9。因此,上述材料中無一提供足夠降 低該最近高密度半導體積體電路中的寄生電容效應'並已 有一問題是不能符合所需的作用速度。 就—點而言,以專注在使用一多孔絕緣薄膜作為一 所明具有一較低介電常數之低介電常數層間薄膜。該多孔 絕、’彖4膜被形成藉由:加一有機院氧基矽院樹脂其在對一 塗佈材料加熱時蒸發或分解;然後,藉由旋轉塗佈法施加 該塗佈材料;及最後加熱以蒸發或分解該有機樹脂以至於 °玄夕孔性被提供至該絕緣薄膜。在此情況下,該介電常數 被降低至2.5或以下;因此,將該多孔絕緣薄膜施加至一半 體元件作為一低介電常數層間絕緣薄膜的可能性已被檢 查。 附帶地,因為該線路延遲係正比於線路間之寄生電容 與》玄線路電阻之乘積,該線路本身中的電阻降低藉由利用 具有低電阻之Cu代替傳統上所使用的八丨作為一線路材料。 在此It况下’有必要防止在該線路巾之銅原子分散到該層 間絕緣薄膜 '並且一主要包含碳化石夕(Sic)與氧破化石夕(SiOC) 的銅障壁薄膜之配置已被嘗試。 然而,該多孔絕緣薄膜在該銅障壁薄膜的形成,比起 該傳統絕緣層,降低了與該銅障壁薄膜的接觸區域,因為 該多孔絕緣薄膜由許多氣孔構成;因此,有黏著降低的一 問題。當一多層線路被形成時’該黏著降低導致一在該低 介電常數絕緣薄膜與該銅障壁薄膜之間的面際剝離、並且 當該線路層數量增加時,該面際剝離問題變顯著。此外, 由於在不僅將該銅障壁薄膜而且其它薄膜分層時的黏著降 低而發生該面際剝離問題。 依照一種用以增進該絕緣薄膜與該銅障壁薄膜間之黏 著的方法,例如’該銅障壁薄膜具有一矽烷耦合劑的表面 處理係已知的(曰本專利申請早期公開(JP-A)第 2001-345317號、第 2002-40673號及第 2004-532514號)。雖 然它們在增進一無機材料與一有機材料諸如該銅障壁薄膜 與一有機烷氧基矽烷絕緣薄膜的結合之間的黏著是非常有 效的,可是它們在增進無機材料諸如該銅障壁薄膜與該多 孔絕緣薄膜隻結合間之黏著幾乎是無效的。此外,包含於 矽烷耦合劑之烷氧基矽烷係高度與水反應,導致一水解反 應。因此,該溶液具有極低的保存穩定性、並且已難以應 用來製造半導體元件。 因此,該用已形成一黏著加強層之材料其能提供在由 無機材料製成的薄膜間之較優黏著以及加強該低介電常數 薄骐與其它部分之間的黏著、並且利用其的相關技術目前 1326891 尚未被產生。 本發明係目的在解決上述問題並達成以下目標。即, 本發明的目標是提供:一種用以形成一黏著加強層之材料 其能加強一低介電常數薄膜與其它部分之間,特別是在一 5 含有一無機材料之低介電常數薄膜與其它部分之間,的黏 著;一種黏著加強層其係藉由該用以形成一黏著加強層之 材料來形成並展現較優黏著;一種具有該黏著加強層之半 導體元件,其是快速且高度可靠的;及其製造方法。 關於上述問題,依照發明人敏銳的檢查導致以下深刻 10 的理解。即,觀察到一用以形成一包含具有一鹼性機能群 之有機烷氧基矽烷、一鹼性添加物及有機烷氧基矽烷的至 少任何一個之黏著加強層的使用以及一能加強該包含一無 機材料之低介電常數薄膜與其它部分之間之黏著的黏著加 強層可被達成。同樣地,發明人發現到該形成一黏著加強 15 層之材料對於它的鹼度具有適合的保存穩定性。這些深刻 的理解導致達成本發明。 【發明内容】 發明概要 本發明係基於發明人的洞察力、並且用以解決上述問 20 題之元件係列於在下的‘申請專利範圍是:’。即: 一種用以形成本發明的一黏著加強層之材料係特徵以 包含具有一鹼性機能群之有機烷氧基矽烷、一鹼性添加物 及有機烷氧基矽烷的至少任何一個之黏著加強層。因為該 用以形成一黏著加強層之材料至少包含有機烷氧基矽烷並 8 顯示鹼度,所以較優的黏著係提供在無機 包含一無機材料之低介電常數薄膜與其它A 2閭、並且一 被加強。因此,例如,一多孔低介雷f k 4之間的黏著 中歎4模啟—細立 薄膜容易被黏著。同樣地,該材料係能是湳人、Ί早壁 多層線路以及不同的半導體元件。 於形成 本發明的黏著加強層係特徵以該形成本 加強層之材料的使用。該黏著加強屏, 月的黏著 ^ ’、係由該升^赤 著加強層之材料形成,展現較優的黏著並 一黏 結合無機材料。因此,該點著加強居,/ 牛固地 ^ a例如’係配置力一 夕孔低介電常數薄膜與-銅障壁_之間並且適 成多層線路。此外,該黏著加強層防止該低介 ⑽ 剝離並能使在信號傳輸速度的增加;因此,〜β數溥膜 用於-需要增加反應速度料導體贿料。特⑺適合 本發明之半導體元件的製造方法係特徵以該 至^用以形成—低介電常數薄膜之程序與-用以形成一 黏著加強層之程序。 成 在該半導體元件之製造方 低介電常數 頁先在該用以形成- 要被形成有之程序中’―低介電常數薄膜被形成在- 介電常數薄膜之減之t序中’ 1著加強層在形成一低 之材料切成 ㈣之後細該形成—黏著加強層 —低介電域,當該㈣㈣層形纽序在該形成 在該低序之謝時’該黏著加強層被形成 數4膜上。此外,當該形成一黏著加強層程 序在該形成一低介電常數薄膜程序之前與之後發生時,該 黏著加強層、該低介電常數層及該黏著加強層以此順序被 分層在該加1基#上。結果,防止了該低介電常數薄膜的 剝離。此外,在該線路間之寄生電容的降低與在線路電降 的減少可被達成,而且一高性能的半導體元件,其能夠增 加信號傳輸速度,可被有效地製造。該半導體元件之掣造 方法特別是最好用於本發明的半導體元件之生產。 本發明的一種半導體元件係特徵以它是根據本發明之 半導體元件之製造方法來製造。因為該半導體元件包含本 發明的黏著加強層,所以防止了該低介電常數薄膜的刹 離。此外,因為該線關之寄生電容的降低可被達成,所 以胎是特別適合於一快閃記憶體、一 DR AM、一 FRAM及〆 MOS電晶體,其為高速且高度可靠的。 圖式簡單說明 第1圖疋一概要解釋圖顯示本發明的一示範半導體元 件,其具有本發明的一黏著加強層。 【實施冷式】 較佳實施例之詳細說明 (形成一黏著加強層之材料) 本發明之形成一黏著加強層 的材料包含具有一鹼性機 月b群之有機以基魏、—祕添加物及有齡氧基石夕烧 的至一任何一個、並且根據要求它進一步包含其它成分。 °亥形成一勒著加強層之材料的鹼度係藉由導入一鹼性 機月b群到該有㈣氧基魏並湘具有該祕機能群之有 1326891 機烷氧基矽烷、或藉由利用除了該有機烷氧基矽烷一以外 的驗性添加物來維持,並且黏著與保存穩定度被提供至本 發明之S亥形成一黏著加強層之材料。 -有機烧氧基石夕烧- 5 該有機燒氧基矽烷並非特別被限制並且係能適當地根 據應用來選擇。其範例包含四烷氧基矽烷化合物,諸如四 甲氧基矽烷、四乙氧基矽烷、四丙氧基矽烷、四丁氧基矽 Φ 烷及四苯氧矽烷;烷基烷氧基矽烷化合物,諸如曱基三曱 氧基矽烷、曱基三異丙氧基矽烷、曱基三丙基矽烷、甲基 10二丁氧基矽烷、曱基三苯氧矽烷、乙基三甲氧基矽烷、乙 基二異丙氧基矽烷、乙基三丙氧基矽烷、乙基三丁氧基矽 烷、乙基二苯氧矽烷、乙烷二甲氧基矽烷、乙烷二異丙氧 基矽烷、乙烷二丙氧基矽烷、乙烷二丁氧基矽烷、乙烷二 乙氧基矽烷、二乙基二曱氧基矽烷、二乙基二異丙基矽烷、 15二乙基二丙氧基矽烷、二乙基二丁氧基矽烷及二乙基二苯 φ 氧矽烷;烯基烷氧矽烷化合物,諸如乙烯基三丁氧基矽烷、 乙稀基三異丙氧基石夕燒、乙婦基三丙氧基石夕烧、乙稀基三 丁氧基矽烷、乙烯基三苯氧矽烷、烯丙基三甲氧基矽烷、 辛烯基二甲氧基石夕烧、二乙稀二曱氧基石夕烧、苯乙稀二甲 20氧基矽烷;芳香基烷氧基矽烷化合物,諸如笨基三甲氧基 矽烷、苯基三異丙氧基矽烷、苯基三丙氧基矽烷、苯基三 丁氧基矽烷及苯基三苯氧矽烷。 該鹼性機能群不被限制,只要它提供鹼度到該用以形 成一黏著加強層之材料、並且它可根據需要來適當地選 11 5 5
10 15
擇然而,-含氮的驗性機能群不被限制、並係能根據應 來U也選擇。然而’―含氮的驗性機能群最好是在具 有6亥有機烷氧基矽烷的高傾向方面。 。亥3氮的驗性機能群不被限制並能根據應用來適當地 選擇其la例包含-主要胺類—第二胺類及一第三胺類。 ^ i3忒含氮鹼性機能群之有機烷氧基矽烷不被限制並 係能根據應时選擇。其範例包含3遠基丙烧基三曱氧基 矽烷、3-氨基丙烷基三異丙氧基矽烷、3氨基丙烷基曱基二 甲氧基石夕院、3-氨基丙烧基曱基二異丙氧基石夕院、2_氨基乙 基-3-氨基丙烷基甲基二甲氧基矽烷、2氨基乙基_3氨基丙 烷基二異丙氧基矽烷、2_氨基乙基-3-氨基丙烷基曱基二曱 氧基矽烷及2-氨基乙基-3-氨基丙烷基甲基二異丙氧基矽 烷。這些可被單獨或以兩個或更多個結合使用。 該有機烷氧基矽烷最好是一募聚物其係由一烷氧基群 的水解與濃縮產生。在此情況下,該形成一黏著加強層之 材料的黏著、塗佈特性以及保存穩定度提升。 證明存在該寡聚物之方法不被限制且係能根據應用適 當地選擇。例如,一利用凝膠滲透層析(GPC)的分析可被使 用0 20 該寡聚物的重量平均分子量不被限制且係能根據應用 適當地選擇。它最好是100至100,000、且更好是200至 100,000。 當該重量平均分子量係小於100或超過1〇〇,1〇〇時,一 均勻的薄膜形成可能不同。 12 1326891 當該寡聚物係可以它自己作為一貯存液來使用或可藉 由分解於一溶劑來使用。 當該寡聚物係藉由分解於一溶劑使用時,該寡聚物之 濃度部被限制且係能根據應用適當地選擇。該濃度最好是 5 依質量的0.1%或更少、並且更好是少於依質量的0.1%。 當該寡聚物的濃度超過依質量的0.1%時,依照該寡聚 物之濃度所形成的黏著加強層會加厚,整體看來其傾向導 致黏著的降低以及一層間絕緣薄膜(該低介電常數薄膜)之 介電常數的增加。 10 -驗性添加物- 該鹼性添加物不被限制只要該鹼性添加物賦予鹼度至 該形成一黏著加強層之材料、並且它係能根據應用適當地 選擇。其範例包含氫氧化鈉、氫氧化鉀、氫氧化鋰、°比啶、 °比0各、0辰嗓、D各咬、。底咬、曱基°比咬、單乙醇胺、二乙醇 15 胺、二曱基單乙醇胺、單曱基二乙醇胺、三乙醇胺、二氮 二環辛烷、二氮二環壬烷、二氮二環十一碳烯、氫氧化四 曱銨、氫氧化四乙銨、氫氧化四丙銨、氫氧化四丁錄、氨、 曱胺、乙胺、丙胺、丁胺、戊胺、己胺、戊胺、辛胺、壬 胺、癸胺、N,N-二甲胺、Ν,Ν-二乙胺、N,N-二丙胺、N,N-20 二丁胺、三曱胺、三乙胺、三丙胺、三丁胺、環己胺、三 甲基咪啶、1-氨基-3-甲基丁烷、二甲基甘安酸及3-氨基-3-甲胺。這些可單獨或以兩個或更多個結合來使用。這些當 +,一有機胺,諸如胺基醇,因其較優的黏著特別是對該 加工基材最好。 13 1326891 該鹼性添加物可以它自己作為一貯液來使用或可藉由 分解於一溶劑來使用。 當該鹼性添加物係藉由分解於一溶劑使用時,該鹼性 添加物的量不被限制並係能根據應用適當地選擇。該量最 5 好是依質量的0.5%至依質量的20%、並更好依質量的1%至 依質量的15%。 當該鹼性添加物之量係少於依質量的0.5%或超過依質 量的20%時,則有可能未達成充分黏著及保存穩定度的情 況。 10 分解該寡聚物與該鹼性添加物之溶劑不被限制只要它 能分解該寡聚物與該鹼性添加物、並且它係能根據應用適 當地選擇。其範例包含醇類,諸如曱醇、乙醇、丙醇、異 丙醇、丁醇、異丁醇、叔丁醇;酚類,諸如酚、曱酚、二 乙酚、三乙酚、丙酚、壬基苯酚、乙烯基酚及隣烯丙酚; 15 酮類,諸如環己酮、曱基異丁酮及曱基乙基酮;赛璐素, 諸如曱基赛璐素及乙基赛璐素;碳氫化合物類,諸如乙烷、 辛烷及癸烷;及乙二醇類,諸如丙烯乙二醇、丙二醇甲醚 及丙二醇甲醚醋酸鹽。這些當中,特別是能控制該水解反 應並具有一完全相同如由水解該有機烧氧基石夕烧中烧氧基 20 群所獲得的成分之溶劑是最好的。例如,當該烷氧基群是 甲基群時,甲醇作為溶劑是最好的。 -其它成分- 其它成分不被限制只要它不抑制本發明之功效,它係 能根據應用適當地選擇、並且迄今所知不同的添加物係如 14 1326891 範例所給予。 該形成一黏著加強層之材料中其它成分之含量係可根 據該有機烷氧基矽烷與該鹼性添加物的類型與含量來決 定。 5 本發明之形成一黏著加強層的材料給予在無機材料間 的較優黏著並能加強該含有一無機材料之低介電常數薄膜 與其它材料之間的黏著因為它至少包含有機烷氧基矽烷、 顯示鹼度並展現適合的保存穩定度。因此,它可適合用於 一給予該低介電常數薄膜黏著的黏著加強層形成、並且除 10 此之外它可適合用於本發明的黏著加強層以及在下所樹脂 苯發明的一種半導體元件之生產。 (黏著加強層) 本發明之黏著加強層係形成有該本發明之形成一黏著 加強層之材料。 15 該黏著加強層的物理特性,諸如形狀、結構及大小, 不被限制並係能根據應用適當地選擇;該黏著加強層最好 具有以下厚度與氮含量其係適合於一半導體元件。 該形狀不被限制並係能根據應用適當地選擇。其範例 包含一形成在該加工基材之整個區域上的固體薄膜形狀及 20 —圖案形式。 依照該形成一加圖案的黏著加強層之方法的一範例, 一加圖案的黏著加強層係藉由將一抗蝕劑圖案諸如一線形 成在該加工基材上且然後塗佈該形成一黏著加強層之材料 來形成。另一範例是在一固體黏著加強層形成後跟隨以一 15 1326891 抗蝕劑的施加與一希望圖案的形成的乾或濕蝕刻。 該結構不被限制且係能根據應用適當地選擇。例如, 它可是一單層結構或一分層結構。 當該黏著加強層具有一圖案形式與該分層結構時,每 5 —圖案中與每一層中的氮含量係可完全相同或彼此不同。 該大小不被限制且係能根據應用適當地選擇。當該黏 著加強層係用於加強一半導體元件中該低介電常數薄膜之 黏著的目的時,它最好具有一大小適合於一現存半導體元 件與低介電常數薄膜之大小。 10 該厚度不被限制且係能根據應用適當地選擇。例如, 當該黏著加強層係用作一層為了加強該低介電常數薄膜之 黏著時,該厚度最好是0.5 nm至50 nml且由於該結構更好 是 1 nm至 30 nm 〇 當該厚度少於0.5 nm或超過50 nm時,該黏著可能被降 15 低。 該黏著加強層的氮含量不被限制且係能根據應用適當 地選擇。例如,它最好是依質量的20%或更少、並更好是 依質量的15%或更少。 超過依質量20%的氮含量可能增加該介電常數並抑制 20 該信號傳輸速度的增加。 一種測量該氮含量之方法不被限制且係能根據應用適 當地選擇。例如,該氮含量係可藉由SEM-EDX與TEM-EDX 來測量。 該形成一黏著加強層之方法不被限制且係能根據應用 16 適當地選擇。迄今已知的一方法,諸如塗佈,可被使用β /塗佈法不被限制且係能根據應用適當地選自已知的塗佈 法。該旋轉塗佈法係給予作為一更好範例。例如,該旋轉 塗佈法的條件為:旋轉數約為100 rpm至l〇,〇〇〇 rpm,且最 好疋800 rpm至5,0〇〇 j*pm ;時間週期約為丨秒至1〇分且最 好是1秒至90秒。 該黏者加強層所形成的位置不被限制且係能根據應用 適當地。它最好是在要郷成衫祕路在其上的加 10 15 20 工基材與該低介電常數薄膜之_及在該低介電常數薄膜 與其它部分,諸如郷成在該低介㈣數㈣上的銅障壁 _,之間。在這些情況下,甚至當該低介電常數薄膜是 二有-小接觸面積時,該低介電常數薄膜與該加工基 料其它部分之_黏著可被加強。因此,該低介電常數 ’專膜的剝離機會可被抑制。 本發明之黏著加強層展現較料著並且能使在 =的堅固結合,因為它係形成有該形成本發明之黏著 ::材料。因此,它最好係可用於一多 =它配置在該低介電常數薄模與該銅障壁薄膜之間 =二該低介電常數薄膜的_被防止、並且該信號傳 =的增加是W著加強層係特別適合 於一而要增加反應速度的半導體積 (半導體元件及其製造方法) 根據本發明的-半導體元件之製造方法包含至少 以形成一低介電錄薄膜之程序與1以形成-黏著^ 17 丄 層之程序;並且它額 序。 L 3根據需要適當選擇的其它程 <形成低介電常數薄祺之程序> 該形成一低介電常數 5數薄膜在該加工基材上的程序U序是一形成一低介電常 該形成一低介電當龢 膜之材料以及形成膜之程序有關該低介電常數薄 P〜/ 低介電常數薄膜之方法不被限制,只 要匕月⑽成該低介電常數薄模。雖然 用選擇,可是它最好包含—塗你㈣ U也根據應 10烤程序。 ㈣程序、-加熱程序及—供 •塗佈程序- 該塗佈程序是—為了將一形成_低 料塗在該加工基材上之_。 15
XnSi(〇R)4.n j形成-低介電常數_之材料是—種材料其能 1 具有低介電常數薄膜之薄膜,諸如絕緣薄媒,並且它是 液體組成物其具有—經由四烧基正㈣鹽(TAOS)與燒氧 基石夕说(AS)之水解所獲得的有機石夕化合物,在出現四 氫氧化敍(TAAOH)下麵成町通式⑴: ...通式(1) 20 其中’在通式⑴中’X表示一氫原子、-氟原子、-具幻 個到8個碳數量触基群、—替代氟狀基群…芳香基群 及-乙稀基群的任何—個,R表示一氫原子、一具有 個碳數量批基群、-芳香基群及—乙烯基群的任何一 個,且η是〇到3的—整數。 18 A該四妓正㈣鹽(T織)不被限制且錢根據應用適 备地選擇。其範例包含四甲基正赠鹽、四乙基正妙酸蜂、 :丙基切酸鹽、四異丙基切酸鹽及訂基切酸鹽。 每些可被單獨或以兩個或更多個結合使用。這些當中考 慮到達成—具有低介電常㈣膜之塗佈層以及高強度,四 乙基正石夕酸鹽(TE0S)、四曱基正石夕酸鹽(TMOS)及其混合物 是最好的。 • 該烷氧基矽烷(AS)不被限制且係能根據應用適當地選 擇。其範例包含甲基三甲氧基矽烷、甲基三乙氧基矽烷、 10甲基二異丙氧基石浅、乙基三甲氧基石夕烧、乙基三乙氧基 矽烷、乙基三異丙氧基矽烷、辛基三曱氧基矽烷、辛基三 乙氧基矽烷、乙烯基三甲氧基矽烷、乙烯基三乙氧基矽烷、 苯基三甲氧基矽烷、苯基三乙氧基矽烷、三甲氧基矽烷' 三乙氧基矽烷、三異丙氧基矽烷、氟三甲氧基矽烷、氟三 15乙氧基矽烷、二曱基三曱氧基矽烷、二甲基三乙氧基矽烷、 鲁二乙基三甲氧基矽烷、二乙基三乙氧基矽烷、二甲氧基矽 烧、二乙氧基矽烷、二氟三曱氧基矽烷、二氟三乙氧基矽 烷、三氟甲基三曱氧基矽烷、三氟二甲基三乙氧基矽烷及 三氟甲基三乙氧基矽烷。這些可被單獨或以兩個或更多個 20 結合使用。這些當中’考慮到達成一具有低介電常數薄膜 之塗佈層以及高強度,曱基三曱氧基矽烷(MTMS)、甲基三 乙氧基矽烷(MTES)及其混合物是最好的。 該四烷基氫氧化銨(TAAOH)不被限制且係能根據應用 適當地選擇。其範例包含四甲基銨氫氧化物、四乙基銨氫 19 1326891 氧化物、四丙基銨氫氧化物、四丁基銨氫氧化物、四-η-辛 基銨氫氧化物、四甲基銨氫氧化物、η-己癸基三曱基銨氫 氧化物及η-辛癸基三曱基銨氫氧化物。這些可被單獨或以 兩個或更多個結合使用。這些當中,考慮到達成一具有低 5 介電常數薄膜之塗佈層以及高強度,氫氧化四丙基銨 (ΤΡΑΟΗ)、氫氧化四丁基銨(ΤΒΑΟΗ)及其混合物是最好的。 於是該四烷基氫氧化銨(ΤΑΑΟΗ)可被合成,或它可以 是一商業產品。最好的是由一鹼金屬元素諸如鈉與卸的化 合物所構成之雜質含量分別在一原子基礎上是依質量的5〇 1〇 ppb或更少並且由鹵素元素諸如溴與氣的一化合物所構成 的雜質含里分別在一原子基礎上是依質量的1 ppm。 當由鹼金屬元素的一化合物所構成之雜質含量超過依 質量的50 ppb時,這些元素可擴散到配置在該半導體基材 上的電晶體部分並導致該電晶體的降級。當由齒素元素的 15 一化合物所構成的雜質含量超過1 ppm時,配置在該半導體 基材的鋁線路與銅線路可能侵蝕。 此外,當由鹼金屬元素的—化合物所構成之雜質含量 超過依質量的5〇 ppb時’該等雜質,於在存在該四院基氣 氧化敍(TAAOH)下由上述通式⑴所表示的四絲正石夕酸睡 2〇 (TAOS)與烧氧基石夕院(AS)之水解期間,充當一催化劑並 且該獲得的有機石夕化合物是以—沸石型態的結晶狀的二氧 化石夕。因此,形成在該加工基材上的低介電常數薄膜是— 具有粗縫的沸石結晶狀材料在該塗佈層上的表面、並且_ 平滑表面能可能不被獲得。 20 1326891 此因素所給予的,當具有超過該上述含量之雜質的四 烷基氫氧化銨(TAAOH)被使用時,該等雜質最好是先被除 去以維持該雜質含量在該範圍中。 除去該等雜質之方法不被限制且係能根據應用適當地 5選擇。例如,藉由利用一陽離子交換樹脂與一因離子交換 樹脂來處理商用的四烷基氫氧化銨(TAA〇H),由鹼金屬元 素諸如鈉與鉀的一化合物以及自素元素諸如溴與氣的一化 合物構成之雜質為了高純度可被除去。 該四烧基正矽酸鹽(TAOS)對該烷氧基矽烷(AS)的莫耳 10數比,即,TA〇s/AS,不被限制且係能根據應用適當地選 擇。它最好是6/4至2/8、並且更好是5/5至3/7,在一Si〇2轉 換基礎。 S該莫耳數比(TAOS/AS)少於2/8時,2.5或更少的相關 介電常數可能不被獲得,因為因該四烷基氫氧化銨(TAA〇H) 15的模板效應被降低並且孔數(孔體積)減少。當它超過6/4 時’該獲得的低介電常數薄膜的疏水特性可能降低。 該四烷基氫氧化銨(TAAOH)對該具有一有機矽化合物 (形成一低介電常數薄膜之組合物;TA〇s+AS)的液體組合 物之莫耳數比,即,TAAOH/( TAOS+AS),不被限制且係 20能根據應用適當地選擇。它最好是1/10至7/10、並且更好是 1/10至6/10,在一Si〇2轉換基礎。 當該莫耳數比(TAA0H/( TA0S+AS))是少於1/1〇時,2 5 或更少的相關介電常數可能不被獲得,因為作為一模板材 剩·的機能是弱的並且孔數(孔體積)減少《當它超過7/1〇時, 21 1326891 一有高薄膜強度具有5_0 GPa或更大彈性係數之低介電常數 薄膜可能不被獲得,因為作為一模板材料之機能是強的且 形成於該塗佈層的孔數(孔體積)增加。 接著’一準備具有一有機化合物之液一體組成物之方 5 法的範例被詳細說明。 首先’由上述通式(1)所表不的四院基正妙酸鹽(TAOS) 與烷氧基矽烷(A S)係與一有機溶劑混合並且然後在丨〇 〇c至 30 C的一溫度以及100 rpm至200 rpm的一速度下授拌直到 這些成分被充分混合。 10 接著,該四烷基氫氧化銨(TAA0H)的一溶液係以點滴 送到該混合溶液在攪拌超過5分鐘至2〇分鐘下、並且然後該 混合溶液進一步在1(TC至30°C的一溫度以及1〇〇 rpm至2〇〇 rpm的一速度下攪拌超過3〇分鐘至9〇分鐘。 此外’藉由加熱該溶液至3〇。(:到8〇。(:並然後在1〇〇印〇1 15至200 rpm的—速度下攪拌超過1小時到72小時同時維持該 溫度、一具有一有機矽化合物之液體組成物作為四烷基正 石夕酸鹽(TAOS)與烷氧基矽烷(AS)的一水解產物能被準備。 此處’ TAOS與AS的混合溶液係能以點滴送到該 TAAOH來代替將該四烷基氫氧化銨(TAA〇H)送至由上述 20通式(1)所表不的四烷基正矽酸鹽(TAOS)與烷氧基矽烷(AS) 的混合溶液。 該有機溶劑不被限制且係能根據應用適當地選擇。其 範例包含醇類'、甘醇類 '酮類、賽赂素、驗類、酿類及碳 氫化合物類。 22 丄d厶丄 :玄醇類的範例包含曱醇、乙醇 、丙醇及丁醇。 及甘醇賴的範例包含乙二醇、丙二醇及己二醇。 二鲷卖員的範例包含甲基乙基酮及甲基異丁酮。 $ /赛赂素的範例包含甲基賽璐素及乙基賽璐素。 X峻類的範例包含乙二醇醚類諸如丙二醇丙基醚。 曰卖負的範例包含乙酸甲酯、乙酸乙酯、乳酸甲酯及 乳酸乙酯。 °玄厌氣化合物類的範例包含己烷、環己烷及辛烷。除 這二以外’芳香族碳氫化合物類諸如曱笨、二甲苯及三 10甲苯可被使用。 5玄有機溶劑係可單獨或乙兩個或更多個結合來使用。 在遠等有機溶劑當中,特別是具有TA〇S4AS之高可溶性的 醇類係最好的。 該有機溶劑使用量不被限制且係能根據應用適當地選 15擇。對具有有機矽化合物(TAOS+AS)之液體組合物在一質 量基礎的混合率’即,該有溶劑/(TAOS+AS),最好是1/1 至3/1、並且更好是1/1至2.5/1。 四烷基氫氧化銨(TAAOH)的溶液最好包含淨化水或是 極純的水中四烷基氫氧化銨(TAAOH)依質量的5%至依質 20 量的40%、並更好是依質量的10%至依質量的30%。此處, 包含於該四烧基氮氧化敍(TAAOH)溶液的水被用來開始該 四烷基正矽酸鹽(TAOS)對該烷氧基矽烷(AS)的水解;因 此,該溶液包含對於水解反應的足夠量的水是必要的。 同樣地,該四烷基氫氧化銨(TAA0H)假設一作用為一 23 1326891 催化劑其促進該水解反應;因此,不需要外部添加任何其 它催化劑諸如氨。 該水解的反應條件不被限制且係能根據應用適當地選 擇。該反應溫度最好是30°C到80°C、並更好是30°C到60t。 5 例如,該攪拌時間最好是1小時至72小時、並更好是10小時 至48小時。 包含於該由準備方法所獲得之液體組合物之有機矽化 合物(TAOS與AS的水解產物)的數目平均分子量不被限制 且係能根據應用適當地選擇。例如,在一聚苯乙烯轉換基 10 礎下,它最好是500至1,000,000、並更好是1,000至100,000。 當該數目平均分子量是500至1,000,000時,有可能獲得 具有在時間上較優穩定度以及適合的塗佈特性的液體組合 物。 此外,於準備該液體組合物,該液體組合物根據需要 15 可包含:至少選自以下通式(1)所表示的烷氧基矽烷與以下 通式(2)所表示的鹵化矽烷之一種類型的有機矽化合物、或 它的一水解產物;及一聚娃醚其是與具有5 nm至50 nm的一 粒子直徑之矽烷粒子的一反應物。
XnSi(0R)4.n …通式(1) 20 XnSiX’4_n ...通式(2) 其中通式(1)與(2),X表示一氫原子、一氟原子、一具有1 個到8個碳數量的烷基群、一替代氟的烷基群、一芳香基群 及一乙稀基群的任何一個,R表示一氫原子、一具有1個到8 個碳數量的烷基群、一芳香基群及一乙烯基群的任何一 24 1326891 個,x’表示一鹵素原子,且11是0到3的一整數。 該等二氧化矽粒子係可藉由混合至少一個類型之上述 通是(1)的烷氧基矽烷於該水解的有機溶劑並在水與氨的存 在下濃縮聚合。 5 此處,當一包含由反應該等二氧化矽粒子之表面上所 獲得的聚硅醚(PS)之液體組成物該烷氧基矽烷與鹵化矽烷 的水解產物被塗佈在該加工基材時,已知一具有小的30或 更少的相對小的相關介電常數且相對較優疏水性的塗佈層 可被獲得(JP-A第Η09-315812號)。 10 關於該聚硅醚之含量,對該液體組成物(形成一低介電 常數薄膜之成分:TAQS+AS)在-質量基礎上的混合率, 即,PS/(TAOS+AS),最好是1/3或更少、並更好是1/4或更 少,在一Si02轉換基礎。 當在一質量基礎上的混合率(ps/(TA〇s+AS))超過1/3 15時,形成的低介電常數薄膜之薄膜強度被降低、並且具有 5.0 GPa或更大的彈性係數的高薄膜強度可能不被獲得因 為5玄四烷基正矽酸鹽(7^〇幻量減少並且因該四烷基氫氧化 銨(TAAOH)的模板效應被減少◊此外,該相關介電常數增 加、並且2.45或更少的相關介電常數可能不被達成。 -〇 當具有一有機矽化合物之液體組成物作為該四烷基正 矽酸鹽(TAOS)與該烷氧基矽烷(AS)之水解產物、或一具有 ♦石圭_ (PS)與一有機石夕化合物之液體组合物作為該四燒 基正碎酸鹽(TAOS)與該烷氧基矽烷(AS)之水解產物被使用 犄,该等液體組成物中形成一低介電常數之成分含量不被 25 π制並係能根據應用適當底選擇。在一Si〇2轉換基礎下它 最好疋依質量的2%至依質量的40%、並更好是依質量的5% 至依質量的20%。 當該含量是少於依質量的2%時,它可能變得難以形成 均勻的塗佈層。當它超過依質量的4〇%時,該塗佈溶液 的穩定度在時間上可能降低。 雖然它可依所是的被使用,該液體組成物最好是,利 疑轉泰發氣’該包含於該等液體組成物的有機溶劑成 刀與一選自丙烯乙二醇單丙基乙醚(PGC)及丙烯乙二醇單 曱基乙醚醋酸鹽(pGMEA)的有機溶劑之溶劑交換之後,藉 由將形成一低介電常數薄膜的組成物成分調整至上述水準 來使用。該溶劑交換分開且除去該包含在該等液體組成物 中的有機溶劑與水分且該醇類作為例如烷氧基矽烷(AS)水 解的曰彳產品。在此點,最好是使在該溶劑交換前所含有之 有機洛劑與水分分別保留於該等液體組成物有約依質量的 1%至依質量的30%〇結果,可獲得一液體組成物其使能夠 形成有平滑表面之低介電常數薄膜具有高薄膜強度與較優 疏水特性。 此外,關於該液體組成物,一有機矽化合物可被使用, 其係能藉由該四烷基正矽酸鹽(TA〇s)在四烷基氫氧化銨 (TAAOH)的存在下的水解或部分水解、接著以混合有物質 諸如由以下通式所表示的烷氧基矽烷(AS)、該烷氧基矽 烷的水解產物及該烷氧基矽烷的部分水解產物、並藉由這 些物質的一部分之隨意水解來獲得:
Xnsi_“ ·.·通式⑴ 其中,在通式⑴中,X表示-氫原子、 一氟原子、一具有1 個到8個峡數1的烧基群、—替代氟的烧基群…芳香基群 及一乙烯基群的任何-個,R表示-氫原子、-具有1個到8 個兔數里的院基群、—芳香基群及—乙稀基群的任何一 個,且η是〇到3的一整數。 此處,該四烷基正矽酸鹽(TAOS)、該烷氧基矽烷(AS) 及-玄四燒基氫氧化録(Taa〇h)之細節係如以上所述。 接著’準備一包含有機矽之液體組成物的另一示範方 法被更詳細第說明。 首先,該四烷基正矽酸鹽(TA〇s)係與該有機溶劑混合 並然後在1(TC至3〇t的一溫度以及100 rpm至200 rpm的一 速度下攪拌直到這些成分被充分混合。 接著,該四烷基氫氧化銨(TAA0H)的一溶液係以點滴 送到該混合溶液在攪拌超過5分鐘至2〇分鐘下、並且然後該 混合溶液進一步在⑺它至兕乞的一溫度以及1〇〇 rpm至2〇〇 rpm的一速度下攪拌超過3〇分鐘至9〇分鐘。 此外,藉由加熱該混合溶液至3〇。(:到8〇。(:的一溫度並 然後在100 rpm至200 rpm的一速度下攪拌超過〇5小時到72 小時同B·^維持該溫度,一具有該四烧基正石夕酸鹽(TA〇s)的 一水解產物或一部分水解產物之混合溶液被準備。在它係 混合有由以上通式(1)所表示之烧氧基石夕燒(AS)或具有該有 機溶劑之烷氧基矽烷(AS)的一混合後,該混合的溶液係在 100 rpm至200 rpm的一速度以及l〇°C至30。(:的一溫度下授 1326891 掉直到這些成分被充分混合。然後,在該四院基氯氧化鐘 (TAAOH)係藉由點滴送到該混合溶液在授摔超過5分鐘到 20分鐘下之後,該混合溶液進一步在呢至观的一溫度 以及100 rpm至200 rpm的-速度下攪拌超過3〇分鐘至⑽分 5鐘。然後,藉由將所獲得的溶液加熱至30。(:到80°C的一溫 度,隨後藉由在UK) rpm至200 rpm的一速度下搜掉超過二 小時到30小時同時維持該溫度,—包含一有機石夕化合物, 其為該四烧基正㈣鹽(TA〇S)該燒氧基魏(as)的一水 解產物,被獲得。 0 &處’代替將該TAA〇H溶液滴至該具打地與該有 機溶劑之混合溶液,—具有該四絲切m(ta〇s)與該 有機溶劑之混合溶液係可在相同如以上情況下藉由點滴缓 慢地送到該四烷基氫氧化銨(TAAOH)的溶液超過3〇分鐘至 90分鐘。 > 此外,準備一包含有機矽之液體組成物的又一示範方 法被更詳細第說明。 首先,該四烷基正矽酸鹽(TAOS)係與該有機溶劑混合 並」後在C至30 C的一溫度以及1〇〇 rpm至2〇〇 rpm的 一速度下_拌直到這些成分被充分混合。 1 接著’該四烷基氫氧化銨(TAA0H)的一溶液係以點滴 达到m溶液錢拌超㈣分鐘至2G分訂、並且然後該 混合溶液進—步在至3(TC的一溫度以及100 rpm至200 ΓΡΙΏ的一速度下被攪拌超過30分鐘至90分鐘。 此外’藉由加熱該混合溶液至3(TC到8〇t的一溫度並 28 然後在100 rpm至200 rpm的一速度下攪拌超過〇5小時到72 J時同%維持忒溫度,一具有該四烷基正矽酸鹽(ta〇s)的 —水解產物或一部分水解產物之混合溶液被準備。 在該4間中,由以上通式(1)所表示之烷氧基矽烷係與 該有機溶劑混合、並且然後它在1〇〇卬111至2〇〇 rpm的一速度 以及10 c至3G C的-溫度下被授拌朗這些成分被充分混 合。 然後,在該四烷基氫氧化銨(TAA〇H)藉由點滴被送到 該混合溶液在超過5分鐘至20分鐘的攪拌下之後,該混合溶 10液進—步在10。〇至3〇1的一溫度下以及1〇〇卬01至20〇卬„1 的一速度下被攪拌超過30分鐘至90分鐘。 此外,藉由加熱該混合溶液至3(rc^,j8(rc的一溫度隨 後藉由在100 rpm至200 rpm的一速度下的攪拌超過〇5小時 到72小時同時維持該溫度,一包含該烷氧基矽烷(AS)的一 15水解產物或一部分水解產物之混合溶液被準備。 然後,包含四烷基正矽酸鹽(丁八〇5)的一水解產物或— 部分水解產物之混合溶液與包含該烷氧基矽烷(AS)的水解 產物或部分水解產物之混合容易被混合並且然後在100 rpm至200 rpm的一速度以及丨至3〇υ的一溫度下被攪拌 20直到這些成分被充分混合。 此外’根據需要’藉由將它加熱到3〇。(:至80°C並然後 在1〇〇 rpm至200 rpm的一速度攪拌它超過1〇小時至3〇小時 同時維持該溫度,一具有一有機矽化合物之液體組成物作 為該四烷基正矽酸鹽(TA0S)與該烷氧基矽烷(AS)的一水解 29 1326891 產物能被準備。 此處,代替將該TAAOH溶液滴至該具有TA〇s與該有 機溶劑之混合溶液或是將該TAAOH溶液低至該具有八5與 該有機/谷劑的混合溶液,該四烷基正矽酸鹽(TA〇s)與該有 5機/合劑之混合溶液係可在相同如以上情況下被緩慢地送到 該四烧基氫氧化錢(TAAOH)的溶液超過3〇分鐘至9〇分鐘、 或者該院氧基残(AS)與該有機溶劑之混合錢係可在相 φ 同如以上h況下被緩慢地送到該四垸基氫氧化敍(TAAOH) 的溶液超過30分鐘至90分鐘。 1〇 該塗佈方法不被限制且係能根據應用適當地選自迄今 已知的塗佈方法。其範例包含該旋轉塗佈法、該浸泡塗佈 法、該滾動塗佈法及該轉移法。在這些當中,該旋轉塗佈 法是最好用於塗佈-半導體基材因為在一塗佈薄膜的均句 厚度以及低灰塵產生方面它是較優的。例如,該旋轉塗不 15法的條件是:轉動數量約刚啊至1〇 〇〇〇聯、並最好是 • 卿rpm至5,_ rpm ;該時間期間約為】秒至着鐘並最 好是1秒至90秒。 該轉移法係可用於塗佈一具有大直徑的半導體基材。 。玄塗佈的厚度不被限制並係能根據應用適當地選擇; 2〇例如’它最好是1〇咖或更大、並更好式50n_更大。 當該厚度係少於1〇她時,一缺陷諸如針恐可能發生。 最好較时㈣㈣在該㈣之後烘烤(弄熱與弄 乾)所塗佈的抗姓劑組成物。該等條件與該等方法不被限制 只要該抗钱劑薄膜不被軟化、並且它們係根據應用適當地 30 1.326891 選擇。例如,該溫度最好是牝亡至丨⑽工 ' 更好的是8〇亡至 120C ’辦間期間最好是卿、至5分鐘、並更好的是扣秒 至90秒。 ’ 該加工基材不被限制並係能根據應用適當地選擇。形 5成該低介電常數薄膜在一半導體元件之加工基材的範例包) 3半導體基材。更具體地,最好的範例包含一基材諸如 矽晶圓及不同的氧化薄膜。 形成-低介電常數薄膜的材料被塗佈在該加工基持上 利用上述程序。 10 -加熱程序- 該加熱程序是-程序為了將由包含有機石夕化合物之液 體組成物所構成並於該塗佈程序塗佈在該加工基材上之薄 膜在80°C至350°c的一溫度下加熱。 ' 加熱該液體組成物所構成之薄膜的溫度不被限制只要 15它是80°C至350°C、並且它係能根據應用適當地選擇。它最 好是 100°C 至350°C。 當該加熱溫度係低於8(TC時,由包含該有機矽化合物 之液體組成物所構成的薄膜中的有機溶劑幾乎不蒸發並保 留在該薄膜中。因此’該薄臈不能做成多孔的、並且該薄 20膜表面可能變得不均勻。當該溫度超過35(TC時,該薄膜中 的有機溶劑徹底地蒸發以便形成具有相對大直徑的孔以及 空隙。結果’該薄膜強度實質上可能降低。 於該加熱私序之加熱的時間期間依該薄膜的薄膜厚度 而改變;例如,它約為1分鐘至1〇分鐘、並最好是2分鐘至5 31 分鐘。 饋板式熱板上來舉 此外,該加熱程序最好藉由將該具有一形成於該塗佈 程序之賴的加工基材放置在例如一 行。 /力,,.、&序係在諸如氮氣大器及空氣大氣作為惰性氣 降的條件下執仃、並且它最好在空氣大氣下執行。在此況 情下,進入該薄膜的微量氧的可能性增加。因此,一具有 _ A介電常數且是高度橫連接有Si-0-Si鍵結的的非晶形二氧 10化石夕薄膜被形成、並且一具低介電常數之非晶形二氧化石夕 具有吸水阻力(疏水特性)及朗觀度可被容㈣形成。此 處,因它在-短時間期間在35(rc或更低的一低溫度條件下 破執行,所以甚至在包含-相對大氧量空氣大氣下’該加 熱程序不具有-不利效應,諸如在被至在一半導體基材上 之金屬線路的金屬氧化。 利用上述程序,由包含該有機石夕化合物之液體組成物 • 触的薄膜被加熱以便激動掉包含在該薄膜中的有機溶判 以及分解並分離包含在該薄膜中的四烧基氫氣化二 CTAAOHh 15]樣地’該二氧切薄膜形成成分作為—固體 含量的聚合作用進行以硬化該薄膜、並在同時該加熱減少 20該聚合物的溶化黏性並增加該薄膜的流回特性 二 得薄膜的均勻度。 s進该獲 -烘烤程序- 該烘烤程序是-在-高於35(rc與·。c或以下的溫度 下烘烤於加熱程序所加熱的薄膜之程序。 32 1326891 於該烘烤程序之烘烤溫度依該用於包含該有機矽化合 物之液體組成物的四烷基氫氧化銨(TAAOH)的類型與量或 是包含於該液體組成物的有機矽化合物之特性而改變。在 獲得一具低介電常數薄膜之非晶形二氧化矽具有吸水阻力 5 (疏水特性)及高薄膜強度方面,它應是高於350。(:或不高於 45〇°C ;它最好是37(TC 至450。(:。 350或更低的烘烤溫度可一至該二氧化矽薄膜形成成 分的一前導橫連結反映的進行、並且結果充分的薄臈強度 可能不被獲得。超過450。(:的溫度可能氧化或熔化配置在— 10半導體基材上的铭線路與銅線路並引起對這些線路的損 害0 於該烘烤程序的供烤時間期間依該有機化合物的類型 與該薄膜的薄膜厚度而改變。它約為5分鐘至9G分鐘、並最 好是10分鐘至60分鐘。 15
20 此外,相似於該加熱程序,該烘烤程序最好例如藉由 將具有該薄膜之加工基材放在-饋板式加熱板上來舉行。 該供烤程序最好在惰性氣體大氣下被執行。 該惰性氣體不被限制且係能根據應用適當地選擇。在 隨著該前導的低反應與烘烤的材料方面,它最好是氮氣 體。同樣地’氧氣體與空氣係可根據需要選擇地加 氣體、並且-具有小氧量(例如,約依體積的 _至依 體積的聊G ppm之氧)之惰性氣體可被使用(例如,國際公 報第 W001/48806號)。 一低介電常數薄 該薄膜利用上述程序被烘烤以便形成 33 1326891 膜。 該低介電常數薄膜的相對介電常數不被限制且係能根 據應用適當地選擇。考慮到對增加該信號傳輸速度的能 力,它最好是2.5或更小。 5 該低介電常數薄膜之彈性模數不被限制且係能根據應 用適當地選擇。考慮到抑制線路的變形與破裂或因壓力集 中所導致該絕緣薄膜的破壞,它最好是5.0 GPa或更大、並 更好是6.0 GPa或更大。 該低介電常數薄膜的硬度部被限制且係能根據應用適 10 當地選擇。考慮到抑制線路的變形與破裂或因壓力集中所 導致該絕緣薄膜的破壞,它最好是0.6 GPa或更大、並更好 是0.7 GPa或更大。 彈性模數與硬度係可藉由例如一獨立硬度測試器諸如 由 Nano Instruments所製造的 Nano Indenter XP測量。 15 同樣地,包含於該薄膜之孔的平均孔徑為3 nm或更 小、並且具有2 nm或更小的一孔徑之微孔的孔含量為70% 或更大。 該低介電常數薄膜之厚度不被限制且係能根據應用適 當地選擇。它通常為100 nm至600 nm在一半導體元件中的 20 一矽晶圓上、及100 nm至1,000 nm在一多層線路中的線路 層之間。 <形成黏著加強層之程序> 形成一黏著加強層之程序是一利用形成本發明一黏著 加強層之材料來形成一黏著加強層的程序。 34 1326891 所需要的疋’至少在形成-低介電常數薄膜之程序之 如或之後,執行该形成一黏著加強層之程序。在此情況下, 該形成一黏著加強層之程序可能僅在該形成一低介電常數 4膜之私序之則、僅在其之後、或在其之前與之後舉行。 5 當該形成一黏著加強層之程序在該形成一低介電常數 薄膜之程序之前舉行時,該黏著加強層被形成在該加工基 材上,在其上該低介電常數薄膜進一步被形成。另一方面, 虽δ玄形成一黏著加強層之程序在該形成一低介電常數薄膜 之程序之後舉行時,該黏著加強層被形成在該低介電常數 1〇薄膜上。此外,當該形成一黏著加強層之程序在該形成— 低介電常數薄膜之程序之前與之後舉行時,該黏著加強 層、該低介電常數薄膜、該黏著加強層及其它部分(該銅障 壁薄膜)以此順序被層壓在該加工基材上。結果,該低介電 常數薄膜的剝離可被防止,該線路間之寄生電容的降低以 15 及在線路電阻的降低可被達成、並最後一能夠增加信號傳 輸速度的高性能半導體元件係可高效率地製造。 該形成一黏著加強層之方法不被限制且係能根據應用 適當地選擇。它最好是藉由將該形成本發明的一黏著加強 層之材料塗佈在該加工基材、隨後以烘烤來形成。 -〇 此處’該形成一黏著加強層之材料、該加工基材及塗 佈的細節被說明如下。 该挺烤係在最好15〇。(:至250。(:的一溫度、並更好是150 C至23〇°C下來執行。 该點著提高效果可能隨著低於15(TC的烘烤溫度而不 35 1326891 被達入ϋ為挪成本發明的—黏著加強層之 劑tW氧基群的水解錢縮所得到的募 的溶 充分地錢以及該寡聚物成分的濃縮不會進行:不會 求的程度。當該溫度超過15叱時,_著提合要 被達成由於該黏著加強層的熱分解。 可能不 此處,該烘烤係可恰在形成—黏著加 佈之後或在該形成-低介電常㈣膜之程序中的== 之後來執行。 冲%序
洗0 10 形成該黏著加強層之程序最好包含該加工基材的清 =π洗的方法不被限制且係能根據應用適當地選擇。它 最好用水與-有機溶劑的任何—個、並且它最好在洪烤該 形成-黏著加強層之材料之後執行4此情況下,未反應 的寡聚物成分在該烘烤後被除去以便進一步增進該黏著。 忒有機溶劑不被限制只要該有機溶劑可分解該寡聚物 成分'並且它係能根據應用適當地選擇。其範例包含醇類, 諸如甲醇、乙醇、丙醇、異丙醇、丁醇、異丁醇、叔丁醇; 酚類,諸如酚、甲酚、二乙酚、三乙酚、丙酚、壬基苯酚、 乙烯基酚及瞵烯丙酚;酮類,諸如環己酮、曱基異丁酮及 20甲基乙基酮’·赛璐素,諸如甲基赛璐素及乙基赛璐素;碳 氫化合物類,諸如乙烷、辛烷及癸烷;及乙二醇類,諸如 丙稀乙二醇、丙二醇甲驗及丙二醇甲醚醋酸鹽。這些係可 單獨或以兩個或更多個的結合下來使用。這些當中,考慮 到具有一寡聚物之較優可溶性,醇類是最好的。 36 1326891 該黏著加強層係用該上述程序使用該形成一黏著加強 層之材料來形成。 當依據有一多層線路之半導體元件係以本發明的一半 導體元件之製造方法來製造時,該低介電常數薄膜最好係 5 以接觸它的下層或它的上層經由該黏著加強層來配置。在 此情況下,因為該黏著加強層提供較優黏著至該低介電常 數薄膜,所以該低介電常數薄膜與它的下層或它的上層之 黏著被加強。因此,與其它層的剝離被抑制甚至當該低介 電常數薄膜是多孔的具有一小接觸面積。 10 經由該黏著加強層與該低介電常數薄膜接觸之下層與 上層不被限制並係能根據應用適當地選擇。爲考慮到非常 好的黏著提高效果,其最好的範例包含一Si02薄膜、一SiN 薄膜、一SiC薄膜、一SiOC薄膜及一SiCN薄膜。 因為該黏著加強層係以接觸該低介電常數薄膜來形 15 成,本發明之半導體元件的製造方法可提供較優黏著至該 低介電常數薄膜甚至當該低介電常數薄膜是多孔具有一小 接觸面積時。於是,該低介電常數薄膜與其它層(薄膜)的黏 著被加強、並且該低介電常數薄膜的剝離可被抑制。因此, 該製造方法係可適合應用至一具有一多層線路之半導體元 20 件的生產、達成該線路間之寄生電容的降低以及在線路電 阻的降低、及一種具有可能增加該信號傳輸速度的高性能 半導體元件係可高效率地製造。一半導體元件的製造方法 係特別適合於本發明一半導體元件的生產。 因為本發明之半導體元件具有本發明形成有該形成本 37 發明的一黏著加強層之材料的黏著加強層,所以該低介電 常數薄臈的剝離被防止。此外,該線路間之寄生電六的降 低以及在線路電阻的降低可被達成。因此,它特刮適入於 一種具高可靠度的高速半導體元件,諸如快閃記情體、 DRAM、FRAM及MOS電晶體。 本發明將參考在下所給予之範例更詳細地說明,而這 些並不依照限制本發明來建構。 (範例1) -形成黏著加強層之材料的準備_ 在一反應器*中,1.78g(0.01莫耳)的甲基三乙氧基矽 烷作為該有機烷氧基矽烷、〇_〇61 g (〇 〇〇1莫耳)的單乙醇胺 作為鹼性添加物及乙醇被充電、並且該溶液溫度係穩定在 坑。然後,〇.18g(0.01莫耳)的離子交換水係藉由點^傳 送超過3G分鐘。麵下完錢…陳化反應被執行超過之小 時、並且一形成一黏著加強層的塗佈溶液(一形成—黏著加 強層的材料)被準備。此處,因甲基三曱氧基矽烷中—烷氧 基群的水解與濃縮所產生的-寡聚物的存在,用凝膠渗透 層析,被確認於該形成一黏著加強層的塗佈溶液。同樣地, *玄养聚物的濃縮係藉由適當地改變乙醇的加入量來調整。 此外,該形成一黏著加強層之塗佈溶液中的寡聚物係 以四氫夫喃(THF)來調整至依質量的1%之濃度。該重量平 均分子量係藉由用一由Tosoh公司所製造的—元件 HLC-8020的凝膠滲透層析來測量並發現為丨,4〇〇。 (範例2) 1326891 -形成黏著加強層之材料的準備- p在-反應n皿中’ 221g (請莫耳)的3胺基丙烧基三 乙氧基石夕院作為具有—含氮的驗性機能群的有機院氧基石夕 院及乙醇被充電、並且該溶液溫度係穩定在。然後, 5 0.18 g (G.G1莫耳)的離子交換水係藉由點滴傳送超過%分 鐘。在滴下元成後,—陳化反應被執行超過2小時、並且-形成一黏著加強層的塗佈溶液(一形成-黏著加強層的材 • 料)被準備。此處,因3_胺基丙烧基三乙氧基雜中-垸氧 基群的水解與濃縮所產生的一寡聚物的存在,用凝膠渗透 10層析,被確§忍於該形成一黏著加強層的塗佈溶液 。同樣地, 4券聚物的濃縮係藉由適當地改變乙醇的加入量來調整。 此外,該形成一黏著加強層之塗佈溶液中的寡聚物係 以四氫夫喃(THF)來調整至依質量的1%之濃度。該重量平 均为子量係藉由用一由T〇s〇h公司所製造的一元件 15 HLC-8020的凝膠滲透層析來測量並發現為185〇。 φ (範例3) -形成黏著加強層之材料的準備_ 一形成一黏著加強層之塗佈溶液(一形成一黏著加強 層)之材料以相同於範例1之方式被準備,除了範例丨中單乙 20 醇胺未被增加。 該形成一黏著加強層之塗佈溶液中該寡聚物的重量平 均分子量獲得為650。 (範例4) -形成黏著加強層之材料的準備_ 39 1326891 一形成一黏著加強層之塗佈溶液(一形成一黏著加強 層)之材料以相同於範例2之方式被準備,除了範例2中乙醇 被丙二醇甲醚醋酸鹽所取代。 該形成一黏著加強層之塗佈溶液中該寡聚物的重量平 5 均分子量獲得為1,950。 (範例5) -形成黏著加強層之材料的準備- 一形成一黏著加強層之塗佈溶液(一形成一黏著加強 層)之材料以相同於範例2之方式被準備,除了範例2中溶液 10 溫度被改變到一室溫。 此外,該形成一黏著加強層之塗佈溶液用凝膠滲透層 析法係為了一寡聚物的存在而觀察、並且一寡聚物之存在 未被確認(該水解與濃縮反應實質上未繼續進行)。同樣地, 該重量平均分子量為160、並且幾乎無寡聚物被包含。 15 (範例6) -半導體元件的製造- 一半導體元件係利用一半導體元件的普通製造程序來 製造,除了該低介電常數薄膜的形成程序與該黏著加強層 的形成程序被執行。 20 -形成低介電常數薄膜之材料的準備- 在一具有一200 mL之體積的反應器皿中,20.8 g (0.1 莫耳)的四乙氧基矽烷、17.8 g (0.1莫耳)的甲基三乙氧基矽 烷、23.6 g (0.1莫耳)的環氧丙氧基丙基三甲氧基矽烷及39.6 g (0.1莫耳)的曱基乙丙基酮被充電、並且依質量1%之16.2 g 40 1326891 (〇·9莫耳)_四?錢氧化贿㈣㈣滴傳送超過川分 鐘。在點滴完成時’-陳化反應被執行超過2小時。然後, 5 g的硫酸難增加以便除去過量的水分、由該陳化反應所 產生的乙醇被除去直_反應溶液的體積被降㈣心為 5 了該反應溶液的獲得,2〇乱的甲基異丙基隱增加、並最 後用於線路絕緣層之多孔二氧化石夕前導的一塗佈溶液(一 形成一低介電常數薄膜之材料)被準備。 • 的多孔二氧切前導之塗佈溶液係以旋轉塗不 法塗在-Si基材上,其在2耽下被預先烘烤超過3分鐘。 1〇然後’橫連結的程度係根奶咖在⑽⑽.,附近的吸收強度 利用-傅立葉轉換紅外線光譜儀來計算、並且她被發現為 75%。 接著,-烘烤被執行於-電爐在m氣體大氣下、在彻 t的-溫度超過30分鐘’並且_多孔二氧切薄膜(低介電 15 常數薄膜)被獲得。 • 該獲得的多孔二氧化石夕薄膜(低介電常數薄膜)的介電 常數係根據利用-水銀探針所測量之體積來計算、並且她 被發現為2.24。同樣地’該多孔二氧化石夕薄膜的彈性模數 及硬度係利用-壓痕硬度試驗機(由Ν_丨請麵崎製造 2〇的N_ Memer XP)來測量;彈性模數為9㈣、並且該硬 度為1 GPa » <形成黏著加強層的程序> 具有5〇 nm的厚度之Sic藉由化學氣相沉積被形成 在一Si基材上作為該加工基材。 41 、然後’形成一於範例1至5所獲得的黏著加強層之塗佈 溶液係藉_轉塗佈法塗找Si⑽膜上。±述每_個在表 1中的一各別溫度下被供烤超則分鐘以便形成—點著加強 層。此f ’在供烤後,對於該形成有形成範例丨與範例2中 的-黏者加強層之材料的黏著加強層,表面洗以 來執行。 <形成低介電常數薄膜之程序> 由準備該形成-低介電常數薄膜之材料所獲得的該多 孔二氧化矽前導之塗佈溶液(形成一低介電常數薄膜之材 枓)係藉由該旋轉塗佈法塗在該黏著加強層上(該塗佈程 序)’隨後以在250。⑽-溫度烘烤超過3分鐘(加執程序)。 然後,它在具有4G(rc及3G分鐘之條件的賊體大氣下被洪 烤於-電爐(該輯程序)以便形成—低介電常數薄膜。 *在其頂部,一SlC薄膜係藉由化學氣相;冗積形成以致該 薄膜具有5〇nm的一厚度。 接著,a亥黏著加強層與該低介電常數薄膜已被層壓在 其上的Si基村被留下以處於在1〇(rc之蒸汽超過i小時之 後,該si基材被切割成25、並且獲得該si基材的25個樣品其 上該黏著加強層與該低介電常數薄膜被分層。 一具有2 mm的一直徑之螺拴銷利用一環氧樹脂被膠 合在每-獲得樣品的Sic薄膜之最頂表面上、並且一張力測 試係利用SEBASTAIN試驗機來執行。於是,該低介電常數 薄膜之黏著被評估’在未配置有該黏著加強層的方面同樣 地被評估。結果係顯示於表丨,表丨亦顯示該寡聚物濃度、 1326891 a玄焕烤溫度及有關5¾形成該黏著加強層之塗佈溶液的表面 洗滌之有或無以及該黏著加強層的薄膜厚度。 此外,該形成於範例1至5所得到的一黏著加強層之塗 佈溶液被保存在一室溫雖。然該形成範例4與範例5的一黏 5著加強層之塗佈溶液在固定一個月後結凍,顯示比起其他 範例的低保存穩定性,該形成範例丨至3的一黏著加強層之 塗佈溶液被發現具有適合的保存穩定性。 形 成一黏著加強層之塗佈滚液 黏著加強層 除去 的螺 检銷 〇 編號 寡聚物濃度 (依質量%) 烘烤溫 度(。C) 表面洗 滌 薄獏厚度 (nm) 範例1 0.08 180 有 1.7 0.08 180 無 2.6 ~4 0.08 0.08 150 250 , 無 3.2 9 _ 無 1.4 12 0.14 180 無 5.5 Ϊ6~ 0 範例2 0.09 180 有 1.1 ' 無 1.8 4 範例3 0.U6 180 無 1.2 卜12 範例4 範例5 0.08 ----- 180 — _J 無 2.1 3 180 無 0.9 1 1 - 無點著Λσ % ^ 11 25~~ ----- 1〇 幻指示:無本發明的黏著加強層,所有25個樣品具有 在該低介電常數薄膜與該Sic薄膜之間的面際剝離以及降 低黏者’而對於具有本發明利用該形成本發明的_黏著加 強層之材料所形成的黏著加強層的樣品,隨著該黏著加強 層的接觸,該黏著被加強以防止在該低介電常數薄膜與該 15 SiC薄膜之間的面際剝離,。 (範例7) 43 1326891 -半導體元件之製造· 本發明的一半導體元件被製造如下。首先,如第1圖所 示,在一石夕晶圓1具有一電晶體其係以一絕緣薄膜2隔開並 具有一源極擴散層5a、一汲極擴散層5b及一具有一圍牆式 5的絕緣層3之閘極電極4、一層間絕緣薄膜6(含磷玻璃)及一 阻擋薄膜(SiC)被形成,隨後形成一接觸洞用以除去該電 擊° 一障壁薄膜8(TiN)藉由濺鍍法被形成在此接觸洞以致 該厚度為50 nm。然後,藉由將Wp6與氧混合並降低,一以 W的導電栓9 (毯狀物)被埋置於該接觸洞以便形成一介孔、 10並且除了該介孔以外的部分係藉由化學機械研磨(CMP)除 去。 隨後’在—黏著加強層100被形成在該阻擋薄膜7上, 在其上该介孔係利用該形成本發明的一黏著加強層的塗佈 溶液而形成以致該厚度為2 〇 nm,一低介電常數薄膜(線路 15絕緣薄膜)10被形成以致該厚度250 nm、並進一步 TES0-Si〇2作為一蓋薄膜(保護層)丨丨被層壓在該低介電常 數薄膜10的表面上以致該厚度為50 nm。此處,由於-作為 該低介電常數薄膜之遮罩的加圖案抗钱劑層,一線路溝槽 係藉由具有CF4/CHF3作為-來源氣體之κ聚處理形成在 20該低;丨電吊數薄膜10上。然後,該障壁薄膜8(TiN)係藉由 賤鍛法形成錢形成的線路溝槽以防止該線路材料(銅)擴 政到》玄低=電常數薄膜以致該障㈣膜的厚度為另 外充田在電解電鐘時_電極的種子層㈣被形成在該 /成在線路溝槽的障壁薄膜8表面上以致該種子層的厚 44 度為5〇nn^接著,在一銅線路18(Cu)係藉由電解電鍍分層 有約60 nm的一厚度之後,除了該線路圖案部分以外的銅係 藉由化學機械研磨(CMP)除去以形成一線路層(銅)作為一 第~層。 接著,一介孔與一線路層藉由雙金屬鑲嵌法同時被形 成。 ,1*先,-Sic薄膜作為-阻擋薄膜(擴散保護薄膜)12被 形成在作為該第-層的線路層(銅)上以致該Sic薄膜的厚度 為5〇邮。該阻擋薄模(擴散保護薄膜)12係藉由用一二氧化 、氨氣體的電f_CVD法形成為了防止該線路材料㈣ :散到一低介電常數薄膜的目的。接著,一低介電常數薄 '(線路絕緣薄膜:Si()c_13係以形成—低介電常數薄 、=塗佈溶液分層以賴_的厚度為㈣腕。在該低介 電常數薄膜13上,—SiC薄膜作為—阻擒薄膜14係藉由用一 β氧化砂與-錢體之ftcVD法形成以致該%薄膜的 " m另外,在一黏著加強層200被形成在該使用 '本發㈣黏著加強層之塗佈溶液之頂部以致該厚度 為2.0 nm之後,—低介電常數薄膜利用一低介電常數薄棋 成物被形成以致該厚度為4〇〇 nm,並且TE〇s si〇2作為 依罩蓋薄膜(保護薄靡6被分層以致該厚度為5〇謂。 ▲此處,在該低介電常數薄膜15上,利用-介孔圖案的 几餘J層作為-遮罩並改變該用於WCF4/CHF3作為一來择 =體〇電漿處理的氣體組成物,該罩蓋細Μ、該低介電 &數/#膜154阻擋4膜14、該低介電常數薄卵極該限 1326891 擋薄膜12以此順序被加工以便形成—介孔。然後,利用一 線路圖案的抗钱劑層作為一遮罩,該低介電常數薄膜15藉 由以CF4/CHF3#為一來源氣體之F電製處理被加工以便形 成一線路溝槽。在所形成的介孔與線路溝槽上,一障壁薄 5膜8(TiN),其保護該線路材料(銅)以免擴散到該低介電常數 薄膜,係藉由濺鍍法形成以致該薄膜厚度為5〇 ηπ^結果 地,在形成在該線路溝槽上的障壁薄祺8表面上,一充當在 電解電鍍時的一電極的種子層(Cu)被形成以致該厚度為5〇 nm。接著,在一鋼線路17(Cu)藉由電解電鍍被分層有約 1〇込400 nm的一厚度,除了該線路圖案部分以外的銅藉由化 薛機械研磨(CMP)被除去以形成一線路層(銅)作為—第二 層。 在隨後者中,該第二層之介孔與線路層(銅)的形成對於 一第二層被重複有一介孔與線路層(銅)以便製造一具有一 15二層結構的半導體元件。具有以連續介孔及銅線路之連續 介孔串的一百萬個半導體元件被製造,且該連續介孔的良 率為95%或更大。在金屬線結合時,未觀察到任何因結合 壓力的斷裂。 此外’獲得的多層線路之橫截面係以一穿透式電子顯 20微鏡(TEM)來分析、並且包含Si、C及N之層被觀察到在該 阻擋層7與該擴散保護層13。因此,本發明之黏著加強層的 存在被確認。該黏著加強層的氮含量係藉由TEM-EDX來測 量並發現為依質量的9%。 (比較範例1) 46 1326891 當該低界10被形成於範例7時,除了本發明之黏著加強 層不被形成以外,一種具有一多層線路之半導體元件係以 如範例7的相同方式來製造。一百萬個半導體元件被製造, 且該連續介孔的良率為95%或更大。在金屬線結合時,因 5 結合壓力的斷裂發生在該低介電常數薄膜的邊界。 本發明能解決該存在問題、並且它能提供:一種用以 形成一能加強一低介電常數薄膜與其它部分之間,特別在 一包含一無機材料之低介電常數薄膜與其它部分之間黏著 的黏著加強層之材料;一種黏著加強層,其係由形成一黏 10 著加強層之材料所形成並展現較優黏著;一種具有該黏著 加強層的半導體元件,其係快速且高度可靠;及其高效率 製造方法。 該形成本發明的一黏著加強層之材料提供在無機材料 之間的較優黏著;它能加強在一包含一無機材料之低介電 15 常數薄膜與其它部分之間黏著;它係能適合地用來形成一 提供黏著至該低介電常數薄膜的黏著加強層;它係能適合 地特別用於本發明的黏著加強層以及本發明之半導體元件 之製造。 本發明的一半導體元件之製造方法係可適合用於製造 20 不同的半導體元件包含一快閃記憶體、一 DRAM' — FRAM 及一 MOS電晶體、並特別對於本發明之半導體元件之生產。 因為本發明的半導體元件具有本發明之黏著加強層, 該低介電常數薄膜之剝離被防止、並且該元件是高速且高 度可靠的。 47 1326891 【圖式簡單說明】 第1圖是一概要解釋圖顯示本發明的一示範半導體元 件,其具有本發明的一黏著加強層。 【主要元件符號說明】 1...矽晶圓 17…銅線路 2…絕緣薄膜 18…銅線路 3…絕緣層 100...黏著加強層 4.. .閘極電極 5a…源極擴散層 5b…汲極擴散層 6.. .層間絕緣薄膜 7.. .阻擔薄膜 8.. .障壁薄膜 9…導體栓 10.. .低介電常數薄膜 11.. .蓋薄膜 12…阻擔薄膜 13.. .低介電常數薄膜 14.. .阻撞薄膜 15.. .低介電常數薄膜 16.. .覆蓋薄膜 200...黏著加強層 48

Claims (1)

  1. 99.03.01. I32689U_8 號 十、申請專利範圍: 1. 一種用於形成一黏著加強層之材料,其包含具有一鹼性 官能基之有機烷氧基矽烷、或者一鹼性添加物及有機烷 氧基矽烷, 5 其中該有機烷氧基矽烷為一藉由烷氧基之水解及縮 合所產生的寡聚物,且 其中該寡聚物的濃度依質量係0.1%或更小。 2. 如申請專利範圍第1項之用於形成一黏著加強層之材 料,其中該鹼性官能基為一具有氮之鹼性官能基。 10 3.如申請專利範圍第1項之用於形成一黏著加強層之材 料,其中該寡聚物的重量平均分子量為100至100,000。 4.如申請專利範圍第1項之用於形成一黏著加強層之材 料,其中該材料包含有與一可由一烷氧基之水解所得產 物相同成分之一溶劑。 15 5·如申請專利範圍第1項之用於形成一黏著加強層之材 料,其中該鹼性添加物所添加的量依質量係0.5%到20%。 6.—種製造半導體元件之方法,包含下列步驟: 形成一低介電常數薄膜以便將一低介電常數薄膜形 成在一基材上;及 20 利用一用於形成一黏著加強層之材料來形成一黏著 加強層以便形成一黏著加強層; 其中該形成一黏著加強層之步驟係在該形成一低介 電常數薄膜之步驟之前與之後的至少任一者時執行;及 該用以形成一黏著加強層之材料包含具有一鹼性官 49 1326891 年·^月/日修(更)正替換頁I 1 _ J_ —_ _ _ | I · f 能基之有機烷氧基矽烷、或者一鹼性添加物及有機炫氧 基矽烷, 其中該有機烷氧基矽烷為一藉由烷氧基之水解及縮 合所產生的寡聚物,且 其中該寡聚物的濃度依質量係0.1%或更小。 7. 如申請專利範圍第6項之製造半導體元件之方法,其中 該形成一黏著加強層之步驟包含將一用以形成一黏著加 強層之材料塗佈在一基材上,隨後加熱。 8. 如申請專利範圍第7項之製造半導體元件之方法,其中 該加熱係在150°C到250°C的一溫度下執行。 9. 如申請專利範圍第6項之製造半導體元件之方法,其中 該形成一黏著加強層之步驟包含使用水及一有機溶劑的 任一者來清洗該基材。 10·如申請專利範圍第6項之製造半導體元件之方法,其中 該形成一低介電常數薄膜之步驟包含下列步驟: 塗佈’其中包含—有機硬化合物的—液體組成物被塗 佈在一經加工的基材上,該有機矽化合物係為藉由在氫 氧化四院錄的存在下水解四烧基正石夕酸酿以及由下列通 式(1)所表示的烷氧基矽烷所獲得: xnSi(〇R)4_n …通式⑴ 其中’在通式(1)中,X表示一氫原子、一氟原子、 具有1個到8個碳數眺基、—經氣取代㈣基、一 芳基及㈣基的任一者,R表示一氫原子一具有 個到8個碳數的院基、—芳基及―⑽基的任一者,且 1 η 50 1326891 參 0年3月/日修W正替換頁 是0到3的一整數; 加熱,其中一由塗佈在該經加工基材上的液體組成物 所構成的薄膜係在8(TC到350t的一溫度之熱下加工; 及 烘烤’其中於該加熱程序中被加熱之薄膜係在一高於 350°C且45(TC或以下的溫度被烘烤; 其中該製造半導體元件之方法形成一具有2.5或以下 的一介電常數之低介電常數薄膜。 Π.如申清專利範圍第1〇項之製造半導體元件之方法,其中 該焕烤程序在具有1〇〇 ppm或以下氧濃度之惰性氣體大 氣下進行。 12_如中請專利範圍第6項之製造半導體元件之方法,其中 該低介電常數薄膜的配置係經由該黏著加強層與一 Si02 薄膜、—SlN薄膜、一 SiC薄膜、一 SiOC薄膜及一 SiCN 薄膜的至少任何—者接觸。 13’如申請專利範圍第6項之製造半導體元件之方法,其中 該低介電常數薄膜的彈性模數是5 GPa或更大、並且該低 ;|電常數f#膜的硬度是Q 6GPa或更大。 51
TW095110288A 2005-11-14 2006-03-24 Material for forming adhesion reinforcing layer, adhesion reinforcing layer, semiconductor device, and manufacturing method thereof TWI326891B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005329088A JP4616154B2 (ja) 2005-11-14 2005-11-14 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200723354A TW200723354A (en) 2007-06-16
TWI326891B true TWI326891B (en) 2010-07-01

Family

ID=36658883

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095110288A TWI326891B (en) 2005-11-14 2006-03-24 Material for forming adhesion reinforcing layer, adhesion reinforcing layer, semiconductor device, and manufacturing method thereof

Country Status (5)

Country Link
US (1) US7830013B2 (zh)
EP (1) EP1786028B1 (zh)
JP (1) JP4616154B2 (zh)
KR (1) KR100758892B1 (zh)
TW (1) TWI326891B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009042898A1 (en) * 2007-09-28 2009-04-02 Washington University In Saint Louis Irreversible gels
KR20090068569A (ko) * 2007-12-24 2009-06-29 주식회사 동부하이텍 반도체 소자의 테스트 패턴 및 테스트 패턴 형성 방법
WO2009118805A1 (ja) 2008-03-24 2009-10-01 富士通株式会社 配線基板、半導体装置及び半導体装置の製造方法
US20110204382A1 (en) * 2008-05-08 2011-08-25 Base Se Layered structures comprising silicon carbide layers, a process for their manufacture and their use
JP5731984B2 (ja) * 2009-09-28 2015-06-10 京セラ株式会社 構造体
JP5882583B2 (ja) * 2010-02-04 2016-03-09 東京応化工業株式会社 エアギャップ形成用シリカ系被膜形成材料及びエアギャップ形成方法
JP5314616B2 (ja) * 2010-02-08 2013-10-16 富士フイルム株式会社 半導体素子用基板の製造方法
CN103052501B (zh) * 2010-07-30 2015-08-26 京瓷株式会社 绝缘片、其制造方法及采用了该绝缘片的结构体的制造方法
DE112013004333T5 (de) 2012-09-04 2015-05-21 Ps4 Luxco S.A.R.L. Halbleiterbauelement und Verfahren zu dessen Herstellung
US10535640B2 (en) * 2014-10-31 2020-01-14 eLux Inc. System and method for the fluidic assembly of micro-LEDs utilizing negative pressure
TWI607067B (zh) * 2015-09-25 2017-12-01 立得光電科技股份有限公司 抗菌、防霉的表面塗料及其製作方法
KR102616489B1 (ko) 2016-10-11 2023-12-20 삼성전자주식회사 반도체 장치 제조 방법
US10453751B2 (en) * 2017-02-14 2019-10-22 Globalfoundries Inc. Tone inversion method and structure for selective contact via patterning
DE102019126809A1 (de) * 2018-11-30 2020-06-04 Taiwan Semiconductor Manufacturing Co. Ltd. Halbleiteranordnung und verfahren zu ihrer herstellung
US11195759B2 (en) 2018-11-30 2021-12-07 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement and method for making

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2676918B2 (ja) 1989-06-06 1997-11-17 東レ株式会社 塗布液用組成物
US4954565A (en) * 1989-09-25 1990-09-04 Dow Corning Corporation Precured silicone emulsion
JP2994699B2 (ja) * 1990-07-19 1999-12-27 東レ・ダウコーニング・シリコーン株式会社 皮膜形成性オルガノポリシロキサン組成物
EP0620242B1 (en) * 1993-04-15 1998-08-19 Dow Corning Toray Silicone Company, Limited Epoxy group-containing silicone resin and compositions based thereon
KR100475418B1 (ko) * 1996-03-25 2005-05-16 데이진 가부시키가이샤 투명전극기판을갖는액정표시소자및투명전극기판
JPH1041222A (ja) * 1996-07-23 1998-02-13 Japan Energy Corp 半導体装置の製造方法
KR20010005944A (ko) 1997-04-03 2001-01-15 캠벨 존 에스 우수한 유전 강도와 낮은 유전율을 가진 물질
US6107505A (en) * 1997-12-26 2000-08-22 Chisso Corporation Process for production of polyorganosiloxane
JP3604007B2 (ja) * 2000-03-29 2004-12-22 富士通株式会社 低誘電率被膜形成材料、及びそれを用いた被膜と半導体装置の製造方法
WO2001074957A1 (fr) 2000-04-04 2001-10-11 Asahi Kasei Kabushiki Kaisha Composition de revetement pour la production de films minces d'isolation
US7128976B2 (en) * 2000-04-10 2006-10-31 Jsr Corporation Composition for film formation, method of film formation, and silica-based film
JP4697361B2 (ja) 2000-07-24 2011-06-08 Jsr株式会社 膜形成用組成物および絶縁膜形成用材料
JP4496448B2 (ja) 2000-07-24 2010-07-07 Jsr株式会社 塗膜形成方法およびそれを用いた絶縁膜
US6455443B1 (en) 2001-02-21 2002-09-24 International Business Machines Corporation Method of fabricating low-dielectric constant interlevel dielectric films for BEOL interconnects with enhanced adhesion and low-defect density
JP2003179050A (ja) * 2001-09-25 2003-06-27 Jsr Corp 膜形成方法、絶縁膜ならびに半導体用基板
US6890605B2 (en) 2001-09-25 2005-05-10 Jsr Corporation Method of film formation, insulating film, and substrate for semiconductor
DE60217247T2 (de) * 2001-09-28 2007-10-04 Jsr Corp. Gestapelte Schicht, isolierender Film und Substrate für Halbleiter
WO2004027850A1 (en) * 2002-09-20 2004-04-01 Honeywell International, Inc. Interlayer adhesion promoter for low k materials
JP4471564B2 (ja) 2002-10-31 2010-06-02 日揮触媒化成株式会社 低誘電率非晶質シリカ系被膜形成用塗布液および該塗布液の調製方法
JP4225765B2 (ja) 2002-10-31 2009-02-18 日揮触媒化成株式会社 低誘電率非晶質シリカ系被膜の形成方法および該方法より得られる低誘電率非晶質シリカ系被膜
JP2004277463A (ja) 2003-03-12 2004-10-07 Fujitsu Ltd 低誘電率膜用組成物
JP4401912B2 (ja) 2003-10-17 2010-01-20 学校法人早稲田大学 半導体多層配線板の形成方法
JP2005159033A (ja) 2003-11-26 2005-06-16 Jsr Corp 膜形成用組成物およびその製造方法
DK1717240T3 (da) * 2005-04-29 2011-01-24 Sika Technology Ag Organoalkoxysilaner til anvendelse i fugtighedshærdende sammensætninger

Also Published As

Publication number Publication date
US7830013B2 (en) 2010-11-09
EP1786028B1 (en) 2013-06-05
KR20070051633A (ko) 2007-05-18
KR100758892B1 (ko) 2007-09-19
US20070111539A1 (en) 2007-05-17
TW200723354A (en) 2007-06-16
JP2007141875A (ja) 2007-06-07
JP4616154B2 (ja) 2011-01-19
EP1786028A1 (en) 2007-05-16

Similar Documents

Publication Publication Date Title
TWI326891B (en) Material for forming adhesion reinforcing layer, adhesion reinforcing layer, semiconductor device, and manufacturing method thereof
TWI261543B (en) Low dielectric materials and methods for making same
CN1279588C (zh) 恢复电介质膜及电介质材料中疏水性的方法
TWI283897B (en) Silica film forming material, silica film and method of manufacturing the same, multilayer wiring structure and method of manufacturing the same, and semiconductor device and method of manufacturing the same
US7998567B2 (en) Coating liquid for formation of protective film for semiconductor processing and method for preparation of the same
US7504470B2 (en) Polyorganosiloxane dielectric materials
JP5172567B2 (ja) 膜形成用組成物、絶縁膜、半導体装置およびその製造方法
TWI297718B (zh)
WO2007072750A1 (ja) 低誘電率非晶質シリカ系被膜形成用塗布液および該塗布液から得られる低誘電率非晶質シリカ系被膜
WO2003066750A1 (fr) Compositions de revetement pour former des films minces isolants
WO2006025501A1 (ja) 半導体装置の製造方法およびこれを用いて形成された半導体装置
EP1543549A1 (en) Interlayer adhesion promoter for low k materials
WO2006025500A1 (ja) 半導体装置の製造方法およびこれを用いて形成された半導体装置
TWI400754B (zh) A precursor film composition of a porous film and a method for producing the same, a porous film and a method for producing the same, and a semiconductor device
JP2006074048A (ja) 二重有機シロキサン前駆体を用いた絶縁膜の製造方法
TWI328600B (en) Composition for forming porous film, porous film and method for forming the same, interlevel insulator film and semiconductor device
JP2007019486A (ja) スピンオンガラス組成物、その製造方法、及びそれを用いた多孔性シリコン酸化膜の製造方法
TW200307709A (en) Organosiloxanes
JP2004253626A (ja) 多孔性絶縁膜、電子装置及びそれらの製造方法
JP2000021872A (ja) 低誘電率樹脂組成物、低誘電率絶縁膜形成方法および半導体装置の製造方法
JP2006351877A (ja) 積層体の製造方法、半導体デバイスおよび半導体デバイスの製造方法
JP2004281535A (ja) 被膜形成材料、絶縁膜の製造方法及び半導体装置
TWI358093B (en) Repairing damage to low-k dielectric materials usi
JP2005175396A (ja) ダマシン法を用いた配線の形成方法及び該配線形成に用いるシリカ系被膜形成用塗布液
JP2003119423A (ja) 半導体用シリカ系被膜形成用塗布液、半導体用シリカ系被膜及び該被膜を用いた半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees