TWI324791B - - Google Patents

Download PDF

Info

Publication number
TWI324791B
TWI324791B TW095132426A TW95132426A TWI324791B TW I324791 B TWI324791 B TW I324791B TW 095132426 A TW095132426 A TW 095132426A TW 95132426 A TW95132426 A TW 95132426A TW I324791 B TWI324791 B TW I324791B
Authority
TW
Taiwan
Prior art keywords
film
coating
photoresist
pattern
forming
Prior art date
Application number
TW095132426A
Other languages
English (en)
Other versions
TW200721255A (en
Inventor
Kenji Chiba
Hirokazu Kato
Original Assignee
Toshiba Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Kk filed Critical Toshiba Kk
Publication of TW200721255A publication Critical patent/TW200721255A/zh
Application granted granted Critical
Publication of TWI324791B publication Critical patent/TWI324791B/zh

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/40Treatment after imagewise removal, e.g. baking
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/42Stripping or agents therefor
    • G03F7/427Stripping or agents therefor using plasma means only
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Photosensitive Polymer And Photoresist Processing (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Drying Of Semiconductors (AREA)

Description

九、發明說明: 【發明所屬之技術領域】 :發明係有關於一種使用於半導體基板、玻璃基板、樹 :土板等之基板加工的圖案形成方法,特別係有關於一種 ’J用2層光阻程序之圖案形成方法。 【先前技術】 近年來’隨著半導體元件的高積體化,製程上所要求之 配線及分離寬度日衡細微化…般而t,此種細微圖案之 "成係藉由以光微影成像技術形成光阻圖案,將形成之 ^阻圖案作為鮮,㈣底膜之方法來進行。因此,在細 微圖案之形成中,光微影成像技術非常重要。,准,光微影 成像技術之細微化由於受到曝光波長的限制而產生極限。 因此,係提出有一種對於藉由光微影成像處理所形成之 孔形光阻®案,利用水溶性樹脂被覆形錢使孔徑縮小的 方法(例如參照專利文獻υ。在此方法中,藉由光微影成像 處理於基板上形成光阻圖案後,以水溶性樹脂被覆形成劑 被覆光阻圖案。繼之,藉由進行熱處理使該被覆形成劑熱 收縮’ $用該熱收縮作用使光阻圖案間之間隔變狭小。然 t· 後’藉由純水洗濯除去被覆形成劑後,以孔徑經狹小化之 光阻圖案作為遮罩,選擇性蝕刻基板。 於此方法中’可以將孔徑縮的比光微影成像所限制的尺 寸還小°惟’有必要新增去除被覆形成劑之步驟,與習知 之光阻圖案形成方法相較,步驟數增加。此外,在去除被 覆形成劑之後,容易產生殘渣,此殘渣有可能對其後之圖 I13395.doc 案形成造成不良影響。 [專利文獻1]日本特開2003-303757號公報。 【發明内容】 [發明欲解決之問題] 如此’先前作為將光阻圖案的開口尺寸進一步縮小的方 法係^出有利用被覆形成劑之熱收縮的方法,惟此方法 具有增加被覆形成劑之洗濯處理等步驟數的問題。 本發明係考量上述之情事所完成者,其目的在於提供— 種圖案形成方法,其係不會增加被覆形成劑之洗濯處理等 步驟數,而可以將光阻圖案之開口尺寸做的更小,可有效 利用於今後的細微加工程序。 [解決問題之方法] 為了解決上述問題,本發明採用如下般的構成。 亦即,本發明之一態樣係一種圖案形成方法,其特徵在 於:其係使用2層光阻程序者,且包含有以下步驟··於被 $理基板上形成T層有機膜的步驟;於前述有機膜上形成 含有無機元素的上層光阻膜之步驟;#由於前述光阻膜曝 光期望之圖案後進行顯影處理,於前述光阻膜形成開口之 步驟(第!光阻圖案形成步驟);藉由對前述形成有開口之光 阻膜供給被覆形成劑,於前述光阻膜之開口内埋人形成被 覆膜的步驟’· #由使前述被覆膜熱收縮’狹窄化前述光阻 膜之開口的步驟(第2光阻圖案形成步驟);及藉由乾㈣處 理去除别述破覆膜’同時以前述光阻膜作為遮罩選擇性地 去除前述有機膜,-起加工前述被覆膜及有機膜的步驟。 113395.doc [發明效果] 根據本發明’相較於先前提出之專利文獻1般的圖案形 成方法’不需要被覆膜之洗濯'乾燥處理之去除步驟,由 於從藉由氧電漿加工去除被覆膜到朝下層膜之圖案轉印可 以同一步驟處理,故可以將步驟簡化。再者,由於非藉由 洗濯而是藉由乾蝕刻處理去除被覆膜,故可以降低被覆膜 之殘渣的產生。 【實施方式】 以下’藉由圖示之實施形態詳細說明本發明。 (第1實施形態) 圖1及圖2係顯示有關本發明之第丨實施形態之圖案形成 步驟的剖面圖。本實施形態係使用2層光阻程序之光阻圖 案形成方法。 首先,如圖1(a)所示般,於被處理基板1〇上使用旋轉 塗布法依次形成下層有機膜u及包含無機元素之上層光阻 膜12。於此’於下層有機膜11±使用塗布型碳,於上層光 阻膜12使用ArF光(波長193 nm)用化學增幅型正光阻^為 H作為上層光阻膜12所包含之無機元素,係使用石夕 ⑻。以下’具體說明有關在2層光阻程序中之化學增幅型 光阻之圖案形成方法。 曰 繼之,使用—準分子雷射’經由曝光用光罩對光阻膜 12縮小投影曝光孔洞圖案。以⑽、_少的條件加执處 理被處理基板戰,搬制顯影 被處理基板10上供給顯影液,進行3〇秒顯影處理後,一邊 Ϊ J3395.doc 轉動被處理基板10 一邊供給純水,進行反應的停止及洗 淨。糟由旋轉乾燥乾燥被處理基板10。藉由進行此等的處 理如圖Ub)所示般,形成孔徑A=150 nm的第1光阻圖案 21。 '、 接著如圖1 (c)所示般,從噴嘴3〇供給例如包含專利文 獻1所揭不之材料的水溶性樹脂被覆形成劑3 1於已形成第1 光阻圖案21之被處理基板10的表面。 繼之如圖Ud)所示般,藉由以l45°c、60秒的條件進 灯加熱處理’使被覆形成劑3丨熱收縮,形成被覆膜Μ。此 時’由於光阻膜12之孔洞内的被覆形成劑Η之熱枚縮作 用光阻膜12被向孔洞内側拉伸。因此,於光阻膜丄2形成 拉伸層,光阻膜12的孔徑變小。如此所得到的第2光阻圖 案22的孔徑為B=140nm左右。 然後’如圖2⑷所示般,藉由使用氧電聚之rie進行異 方性姓刻加工。藉此,如圖2(f)所示般,去除被覆膜32, 同時以第2光阻圖案22祚^ + 作為遮罩圖案將下層有機膜11 —起 加工’選擇性去除有機膜u,將第2光阻圖案22圖案轉印 到有機膜11 » 藉由以上之步驟, 140 nm左右。亦即 右。 轉印到下層有機膜11之圖案的孔徑為 光阻圖案的孔洞收縮量為10 nm左 再者,於習知方法φ , 万沄中,在圖1(d)所示的步驟之後,如圖 4(a)所示般’藉由從噴喈 嘴60供給純水70,進行洗濯處理。 藉此’如圖4(b)所示般,本 去除藉由水溶性樹脂被覆形成劑 H3395.doc 1324791 所形成的被覆層32。繼之’為了去除純水而乾燥。繼之, 如圖4(c)所示般’藉由將第2光阻圖案22作為遮罩,以氧電 襞異方性敍刻加工下層有機膜U ’將第2光阻圖案22圖案 轉印於有機膜11。此後,與本實施形態相同。 如此根據本實施形態,可利用水溶性被覆形成劑3丨之熱 收縮將光阻圖案的開口尺寸進—步縮小。然後在此情形, 並非藉由洗濯去除被覆膜32,而是藉由RIE同時蝕刻下層 有機膜11,故不需要經由被覆膜32之洗濯、乾燥處理的去 除步驟。因此’不會增加被覆形成劑之洗濯處理般的步驟 數’可以將光阻圖案的開口尺寸做的更小,對日後的細微 加工程序極為有用。 (第2實施形態) 圖3係顯示有關本發明之第2實施形態之圖案形成步驟的 剖面圖《再者’與圖丨相同的部分賦予相同的符號,省略 其說明。 本貫施形態係使用2層光阻程序之光阻圖案形成方法, 使用專利文獻(日本特願^所揭示的技術者。 首先’與先前的第1實施形態相同地如前述圖1(a)所示 般,於被處理基板10上,使用旋轉塗布法依次形成下層有 機膜11及包含無機元素之化學增幅型光阻膜12。 繼之,使用ArF準分子雷射,經由曝光用光罩縮小投影 曝光圖案。以13〇〇c、6〇秒的條件加熱處理該基板後,搬 送到顯影裝置。在顯影裝置中,對被處理基板上供給顯影 液,進仃30秒顯影處理後,邊轉動被處理基板1〇邊供給純 H3395.doc -10- 1324791 水’進行反應的停止及洗淨。 圖3(a)係顯示在顯影後於被處理基板1〇之表面供給作為 洗灌液50之純水的狀態。由此狀態,如圖3(b)所示般,以 水溶性樹脂被覆形成劑31置換洗濯液5〇之至少一部份。 繼之,與第i實施形態相同地,如前述圓丨(幻所示般, 藉由以145。(:、6〇秒的條件進行加熱處理,使該被覆形成
劑3丨熱收縮形成被覆膜32,狹窄化光阻圖案間的間隔,形 成第2光阻圖案22。 此後,與第1實施形態相同地,如前述圖糾⑴所示 般,藉由氧電漿進行異方性蚀刻加工,去除被覆膜32之同 時以第2光阻圖案22作為遮罩一起加工下層有機膜η,選 擇性去除有機膜11 ’將第2光阻圖案22圖案轉印到有機膜 11。 ' 藉由以上之步驟,轉印到下層有機膜W圖案的孔徑為 140 nm左右。如此的方法,亦可以得到與第ι實施形態相 同的效果。 (變形例) 再者,本發明並不限定於上述之各實施形態。於實施形 態中’使用塗布型碳膜作為下層有機膜,惟下層有機膜並 不限定於塗布型碳膜。基本上只要可以在氧電襞钱刻加工 時將帛2光阻圖案作為遮罩選擇性去除下層有機膜,轉 ^第2光阻圖帛,下層有機膜使用何者均可。例如,與包 =無機7L素之光阻一同蝕刻加工時的選擇性高之酚醛樹 炭濺鍍膜、CVD碳膜 '不含無機元素的有機膜均為有 113395.doc 效。 此外’於實施形態中,供給水溶性樹脂被覆形成劑在已 《成第1光阻圖案的被處理基板表面之後,藉由以145、 0私的條件加熱處理使該被覆形成劑熱收縮,利用該熱收 縮作用,狹窄化第1光阻圖案間的間隔。然後,形成之第2 光阻圖案的孔徑為140 nm,以及孔洞收縮量為i〇 nm左 右。惟,加熱處理條件不限定於此^由於隨著光阻劑種類 的不同對於熱收縮作用的反應性也不同,故只要對應於必 要的孔洞收縮量,選擇最適當的條件即可。再者,被覆形 成幻未必限疋於水溶性樹脂,只要能被填充到光阻膜的開 口内形成被覆膜,藉由熱收縮作用將光阻臈向開口内侧拉 伸者皆可。 此外,於實施形態t顯示了使用ArF用的含有無機元素 之光阻膜作為上層光阻膜,使用ArF曝光裝置作為曝光裝 置的例子,惟本發明之實施並不限定於該者。可以使用對 g線、i線、KrF、F2、EUV、電子束等具有感度的含有無 機疋素光阻膜、及分別與其等對應的曝光裝置。此外,作 為光阻膜所含有的無機元素,並不限定於矽(Si),當然可 以是鍺(Ge)、錫(Sn),也可以使用各種含有無機元素之材 料。 此外’蝕刻被覆膜及下層有機膜的方法未必限定於敦電 漿處理,只要被覆膜及下層有機膜與上層光阻臈具有足夠 的蝕刻選擇比的乾式蝕刻法皆可。 其他,在不脫離本發明之要旨的範圍,可以進行各種的 H3395.doc -12- 1324791 變形 【圖式簡單說明】 圖1(a)〜(d)係顯示有關第丨實施形態之光阻圖案形成 的剖面圖。 阻圖案形成步 圖2(e)、(f)係顯示有關第1實施形態之光 驟的剖面圖。
圖3(a)、(b)係顯示有關第2實施形態之光阻圖案形+ 驟的剖面圖〇 V 圖4⑷〜⑷係顯示藉由先前方法之光阻圖案形成 剖面圖。 Μ 【主要元件符號說明】 10 被處理基板 11 下層有機膜 12 上層光阻膜 21 第1光阻圖案 22 第2光阻圖案 30, 60 喷嘴 31 水溶性樹脂被覆形成劑 32 被覆膜 50, 70 洗濯液 113395.doc

Claims (1)

  1. 十、申請專利範圍:
    —種圖案形成方法 於被處理基板上 於前述有機膜上 驟; ’其特徵在於包含以下步驟: 形成下層有機膜之步驟; 形成含有無機元素的上層光阻膜 之步 藉由於別述光阻膜曝光期望之圖案後 理:於前述光阻膜形成開口之步驟; ^處 1猎由對别述形成有開π之光阻膜供給被覆形 刖述光阻膜之門π L 彳於 ^ ^内埋入形成被覆膜之步驟; 藉由使前述被覆膜埶收 之步驟;及 ”、、收縮#乍化别述光阻膜之開口 ’同時以前述光阻膜 一起加工前述被覆膜 前述光阻膜中包含之 藉由乾蝕刻處理去除前 作為遮罩«性絲“有機= 及有機膜之步驟。 2. 如請求項1之圖案形成方法,其中 無機元素為矽。 ^ 3. 4. 如請求項1之圖案形成方法 述有機膜及前述被覆膜高的 如請求項1之圖案形成方法 溶性樹脂。 ’其中前述光阻膜具有較前 耐乾蝕刻性。 ’其中前述被覆形成劑為水 5. 阻膜供給純水’進行洗淨處理 取代前述純水。 如$求項1之圖案形成方 成劑之方法,係藉由對於 其中作為供給前述被覆形 施前述顯影處理之前述光 ’接著以前述被覆形成劑 113395.doc
TW095132426A 2005-09-06 2006-09-01 Pattern forming method TW200721255A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005258128A JP2007073684A (ja) 2005-09-06 2005-09-06 パターン形成方法

Publications (2)

Publication Number Publication Date
TW200721255A TW200721255A (en) 2007-06-01
TWI324791B true TWI324791B (zh) 2010-05-11

Family

ID=37934888

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095132426A TW200721255A (en) 2005-09-06 2006-09-01 Pattern forming method

Country Status (4)

Country Link
US (1) US7638267B2 (zh)
JP (1) JP2007073684A (zh)
KR (1) KR100769405B1 (zh)
TW (1) TW200721255A (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008100419A (ja) * 2006-10-18 2008-05-01 Nippon Telegr & Teleph Corp <Ntt> 微細構造作製方法及び装置
JP5096860B2 (ja) * 2007-10-04 2012-12-12 パナソニック株式会社 パターン形成方法
JP2010118501A (ja) * 2008-11-13 2010-05-27 Toshiba Corp 半導体装置の製造方法
JP5622512B2 (ja) * 2010-10-06 2014-11-12 株式会社東芝 半導体装置の製造方法
JP2014153665A (ja) * 2013-02-13 2014-08-25 Toshiba Corp マスク形成用材料および半導体装置の製造方法
JP2017058627A (ja) * 2015-09-18 2017-03-23 株式会社日本触媒 感光性樹脂組成物及びその硬化膜
US10672619B2 (en) * 2016-12-15 2020-06-02 Taiwan Semiconductor Manufacturing Co., Ltd. Material composition and methods thereof

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03268427A (ja) 1990-03-19 1991-11-29 Hitachi Ltd 有機樹脂膜のパターン形成方法及び多層配線基板の製造方法
JP3218814B2 (ja) * 1993-08-03 2001-10-15 株式会社日立製作所 半導体装置の製造方法
JP3874989B2 (ja) * 2000-03-21 2007-01-31 シャープ株式会社 パターンの形成方法
JP3660280B2 (ja) 2001-07-30 2005-06-15 株式会社半導体先端テクノロジーズ 微細レジストパターンの形成方法
JP3476080B2 (ja) * 2001-11-05 2003-12-10 東京応化工業株式会社 微細パターンの形成方法
US6551938B1 (en) * 2002-01-25 2003-04-22 Taiwon Semiconductor Manufacturing Company N2/H2 chemistry for dry development in top surface imaging technology
JP3611248B2 (ja) * 2002-04-10 2005-01-19 東京応化工業株式会社 微細パターンの形成方法
JP3698688B2 (ja) * 2002-06-26 2005-09-21 東京応化工業株式会社 微細パターンの形成方法
JP4104117B2 (ja) * 2002-08-21 2008-06-18 東京応化工業株式会社 微細パターンの形成方法
EP1643307A4 (en) * 2003-06-11 2009-12-23 Tokyo Ohka Kogyo Co Ltd POSITIVE RESIST COMPOSITION, RESIST LAMINATES, AND METHOD OF FORMING RESIST PATTERNS
JP4233091B2 (ja) * 2003-11-19 2009-03-04 東京応化工業株式会社 パターン微細化用被覆形成剤およびそれを用いた微細パターンの形成方法
JP4016009B2 (ja) * 2004-03-24 2007-12-05 株式会社東芝 パターン形成方法及び半導体装置の製造方法
JP4370978B2 (ja) * 2004-05-31 2009-11-25 Jsr株式会社 パターン形成方法及び半導体装置の製造方法
JP4535374B2 (ja) * 2004-08-20 2010-09-01 東京応化工業株式会社 パターン微細化用被覆形成剤およびそれを用いた微細パターンの形成方法
JP4549902B2 (ja) * 2005-03-14 2010-09-22 東京応化工業株式会社 ポジ型レジスト組成物、積層体、レジストパターン形成方法

Also Published As

Publication number Publication date
KR100769405B1 (ko) 2007-10-22
TW200721255A (en) 2007-06-01
US7638267B2 (en) 2009-12-29
KR20070027454A (ko) 2007-03-09
US20070105054A1 (en) 2007-05-10
JP2007073684A (ja) 2007-03-22

Similar Documents

Publication Publication Date Title
JP4476979B2 (ja) 半導体基板の液浸リソグラフィ形成方法および半導体ウェハの処理方法
US6383952B1 (en) RELACS process to double the frequency or pitch of small feature formation
JP3848070B2 (ja) パターン形成方法
TWI324791B (zh)
KR100814040B1 (ko) 이머젼 리소그라피 결함 감소
JP2006520104A5 (zh)
TW200523989A (en) Method for forming resist pattern and method for manufacturing semiconductor device
TWI416279B (zh) 用來移除微影應用中之凝固物質的高當量濃度溶液
JP4718893B2 (ja) パターン形成方法
TWI471925B (zh) 形成蝕刻遮罩之方法
US7851139B2 (en) Pattern forming method
JP2009139695A (ja) 半導体装置の製造方法
JP2008066467A (ja) パターン形成方法
JP4830596B2 (ja) レジストパターン形成用基板、レジストパターン形成方法およびパネル
JP2009194207A (ja) パターン形成方法、半導体装置の製造方法及び半導体装置の製造装置
JP2009004478A (ja) パターン形成方法及び半導体装置の製造方法
JP2004134720A (ja) ドライリソグラフィ法およびこれを用いたゲートパターン形成方法
JP2001326173A (ja) パターン形成方法
JP2004200659A (ja) 微細パターン形成方法
JP4267298B2 (ja) 半導体素子の製造方法
JP2007079559A (ja) レジストフロー工程及びコーティング処理工程を含む半導体素子の製造方法
KR100745946B1 (ko) 반도체 소자의 감광막 패턴 형성 방법
JP2006120941A (ja) レジストパターンの形成方法、露光装置および半導体装置の製造方法
JPH06349728A (ja) レジストパターンの形成方法
JP2011071170A (ja) パターン形成方法及びパターン形成装置