TWI298521B - Method using silicide contacts for semiconductor processing - Google Patents

Method using silicide contacts for semiconductor processing Download PDF

Info

Publication number
TWI298521B
TWI298521B TW092116497A TW92116497A TWI298521B TW I298521 B TWI298521 B TW I298521B TW 092116497 A TW092116497 A TW 092116497A TW 92116497 A TW92116497 A TW 92116497A TW I298521 B TWI298521 B TW I298521B
Authority
TW
Taiwan
Prior art keywords
telluride
region
metal
substance
layer
Prior art date
Application number
TW092116497A
Other languages
English (en)
Other versions
TW200400571A (en
Inventor
Raymond Besser Paul
S Chan Simon
E Brown David
Paton Eric
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200400571A publication Critical patent/TW200400571A/zh
Application granted granted Critical
Publication of TWI298521B publication Critical patent/TWI298521B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/24Alloying of impurity materials, e.g. doping materials, electrode materials, with a semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

胗(更扯替換頁! 玖、發明說明: 【發明所屬之技術領域】
本發明係關於一種μ半_體裝£的領域,更尤A係 關於石夕化物之形成,包括自纟對㈣化物(saiieides)y、 【先前技術】 矽化物,從金屬與石夕形成的化合物’其一般使用做為 +導體裝置中的接觸件。矽化物接觸件 超過從誓如銘或…的其它物質所形成之接觸件。,化
物接觸件熱性穩定,具有比多晶_還低的電阻率並且提 供虽作元全的歐姆接觸件。因為矽化反應消除了接觸件與 裝置特徵之間界面上的許多缺陷,所以♦化物接觸件亦是 可值得信賴的。 使用於半導體製造工業中的一般技術係為自我對準 石夕化物(saheide)製程。自我對準梦化物(saiieide)势
程包含金屬的沈積,該金屬經歷與矽而非與二氧化石夕或者 氮化石夕㈣化反應。為了在半導體晶圓的源極、汲極與閘 極區域上形成自我對準石夕化物接觸件,氧化物間隔件遂鄰 近閘極區域而設置。該金屬隨後覆蓋式地沈積於晶圓上。 在將曰日圓加熱到將金屬與源極、汲極以及閘極區域的石夕反 細㈣㈣件的溫度以後’將不反應的金屬移除。石夕化 物接觸區域殘留在源極、汲極與閘極區域上,然而不反應 的f屬則自其它區域移除。自我對㈣化物製程在該技術 中疋已知的’其例如在一般被讓渡的美國專利第6,165,9〇3 號中被說明。 6 92368(修正本) jfim 麵正 ti? 一般被使用的自我對準矽化物物質包括TiSi2,CoSi2, 以及N1S1。雖然NiSi提供一些優點超過TiSi2與CoSi!, 譬如矽化期間内較低的矽耗損,但是由於形成NiSi而非較 向電阻率二石夕化鎳NiSi2的困難度,故NiSi並沒有受到廣 泛地使用。既使現在可得到50〇t以下的後段製程(BEOL ) 溫度’但是因為NiSh之形成已經在如大約45〇°C低的溫度 上見到,所以在不具有明顯數量NiSi2之下形成NiSi卻仍 然是一種挑戰。因此,一種有助於NiSi形成以及不利於 NiSh形成的方法則會令人希望。 【發明内容】 根據本發明的具體實施例,一種在譬如電晶體源極、 沒極與閘極區域的主動裝置區域上形成矽化物接觸區域的 方法’有助於第一矽化物的形成,而不助於第二矽化物的 形成。 包含石夕的第一區域係形成於半導體基板上。包括金屬 的層形成於第一區域上,在此該金屬能夠形成一種或者多 種金屬矽化物。合適的物質係離子植入於該層内。配置於 第區域上的矽化物是由矽與該金屬的反應所形成。在矽 化以刖’實質所有予以植入的物質可能在該層内,或者至 少一部份的植入物質可能在該層下的矽裡。 根據本發明的一具體實施例,該金屬能夠形成至少第 矽化物與第二矽化物。該物質可溶於第一矽化物中,而 非第一矽化物中。在其它的具體實施例中,該物質較可溶 ;第夕化物中,而非第二矽化物。結果,第一石夕化物則 92368(修正本) 7 :29^521 ~j 收年(月丨艾日修(更)正替換頁 是非常較佳的。在一具體實施例中,該金屬是鎳(Ni ),第 一矽化物是NiSi,而且第二矽化物是NiSi2。該物質可能 包括從由鍺(Ge)、鈦(Ti)、銖(Re)、钽(Ta)、氮(N)、釩(V)、 銀(Ir)、鉻(Cr)與錄(Zr)組成的族群中選出的元素。所植入 物質的ϊ足以積極地有利於第一砍化物,但非足夠大到使 該物質與該固態溶液(solid solution)分開。例如,該物質 可能小於石夕化物接觸區域的大約1 5個原子百分比(at.%), 或者在大約5個原子百分比與大約1 〇個原子百分比之間。 在將該物質植入以後,將該基板的溫度提高以便在一 個或者更多個主動區域上形成一矽化物。該矽化物提供一 接觸件,以便使該主動區域能夠電性耦合到其它區域,譬 如金屬線(metallization line)。該矽化物可能是自我對準矽 化物’或者salicide。該主動區域可能是源極區域、汲極 區域、或者閘極區域。在矽化物形成以後,將不反應金屬 例如藉由選擇性的蝕刻製程而移除。 根據另一具體實施例,在金屬層形成以前,將該物質 植入於該主動區域内。 根據另一具體實施例,將一層形成於含矽的主動區域 上’在此該層包括第一物質與第二物質。該層可能藉由蒸 '沈積而形成’譬如藉由蒸發、物理蒸汽沈積、化學蒸汽 沈積、雷射燒蝕,或者其它沈積方法。 第物貝包括症夠形成一種或者更多種矽化物化合 物的至屬。第一物質可能是可溶於該金屬的第一矽化物裡 而非該金屬的第二石夕化物裡的物質,以致使第一矽化物非 92368(修正本) 129^5*2+ --------- 炉^月^日修(更)正替換頁 常車父佳。第二物質可能更可溶於第一石夕化物中,而不是第 二矽化物中,因此第一矽化物的形成是非常有利的。在一 具體實施例中,該金屬是鎳,第一矽化物是NiSi,而且第 二矽化物是NiSh。該物質可能包括從由鍺、鈦、銖、钽、 氮、釩、銥、鉻與锆所組成的族群中選出的元素。第二物 質的量足以積極地有利於第一矽化物,但非足夠大到使該 物質與該固態溶液分開。例如,該物質可能小於矽化物接 觸區域的大約15個原子百分比,或者在大約5個原子百分 比與大約10個原子百分比之間。 在形成該層後,將該基板的溫度提高以便在一個或者 更多個主動區域上形成一矽化物。該矽化物提供一接觸 件,以便使該主動區域能夠電性耦合到其它區域,譬如金 屬線。該矽化物可能是自我對準矽化物,或者saHcWe。 該主動區域可能是源極區域、.沒極區域、或者閑極區域。 在矽化物形成以後,將不反應金屬例如藉由選擇性的蝕刻 製程而移除。 根據本發明的一些具體實施例,該矽化製程是一單一 步驟,在此該基板的溫度則提高到足以形成希望梦化物的 溫度。根據其它具體實施例,多重步驟的製程可使用。在 第一步驟中,將該基板的溫度提高到第一溫度,以形成最 初的石夕化物。在帛二步驟中,豸基板的溫度會提高到第二 溫度’以形成最後的石夕化物。 根據本發明的具體實施例,接觸區域包含第一金屬矽 化物與第-物質。第一物質可能可溶於第一金屬矽化物 92368(修正本) 9 12 日修(更)正替換頁 :第::第二金屬侧中。或者,第一物質可能較可溶 屬矽“,矽化物中’而非第二金屬矽化4勿,因此第-金 是非常有利的。第-金屬石夕化物可能是Nisi,第 :金屬石夕化物可能是職2。第—物質可能包括從由錯、 、一、鍊:*、氮、飢、銥、鉻與錯所組成的族群中選出的 兀素。第一物質的量足以積極地有利於第一矽化物,但非 足夠大到使該物質與該固態溶液分開,,該物質可能 包含小於該接觸件的大約15個原子百分比,或者在大約5 個原子百分比與大約i 0個原子百分比之間。 根據本發明的具體實施例,譬如上述的接觸件可能是 部份的半導體裝置,包括具有譬如源極、汲極、或者 區域之主動區域的基板,以及配置於該主動區域上的接觸 件,在此該接觸件可用來將主動區域耦合到譬如金屬線的 其它區域。 本發明具體實施例的更完整理解將提供給熟諳該技 蟄者,而且藉由考慮一個或者更多個具體實施例的以下詳 細說明,可理解本發明的額外優點。將參考附圖,首先將 本發明簡短地說明。 【實施方式】 本發明的具體實施例用來在沒有形成明顯數量的第 二石夕化物之情況下(譬如NiSi2)形成第一矽化物(譬如 NiSi) 〇 根據本發明的具體實施例,石夕化物區域形成於半導體 基板上的主動區域(例如,電晶體)上。例如,石夕化物接 10 92368(修正本) 日修(更)正替換頁1 觸件形成於矽基板上所形成之場效晶體管的源極、汲極與 閘極區域上。在第i圖中,晶圓10包括基板100。基板100 為習知結晶狀的矽基板,其可能是摻雜的p型或者n型。 主動區域120則例如是電晶體源極區域或者汲極區域。傳 統上,主動區域120由於場氧化物區域11〇而與其它裝置 的主動區域絕緣。氧化物區域11〇可能經由矽的局部氧化 (L〇COS)方法來形成,或者例如藉由淺溝隔離(sti) 方法。主動區域120可能是n_型或者p—型摻雜矽,而且可 以根據已知方法而形成。 習知的閘極區域130係形成於閘極氧化物135上。間 極區域U0可能包含摻雜的多晶石夕。可能是氧化物間隔件 的間隔件140,其鄰近閘極區域13〇的邊牆而形成。金屬 層150沈積於晶圓10的表面上。根據本發明的一具體實施 例,金屬層150包含鎳,雖然其它金屬亦可能被使用。 傳統上,將物質60植入於金屬層15〇内(詳情如下)。 隨後將溫度提高,以造成碎化反應。切化期間内,來自 主動區域12〇與閘極區域13〇的矽擴散入金屬層15〇内而 且或者來自金屬層150的金屬會擴散入含矽的主動區域 120與閘極區域13〇内。一個或者更多個金屬石夕區域由此 反f形成。當金屬| 150包括形成具有元素矽(結晶狀、 非晶^或者多晶梦)’但卻不具有其它含梦分子的石夕化物之 金屬時,該矽化物則稱為salicide,自我對準矽化物。 在矽化之後,將不反應的金屬移除;例如,藉由一選 擇性蚀刻製程。在金屬们5G包含錄的具體實施例中,在 92368(修正本) 11
1298521 晶圓上不起反應的鎳則可能藉由濕式化學剝落而移除。二亥 晶圓可能浸沒於硫酸、雙氧水與水之溶液(即)戋者 硝酸、雙氧水與水的溶液(即APM)内。根據一具體實施 例不起反應的鎳是由將晶圓浸沒於大約2 〇。〇(戋者g
高,例=達約80。〇的液達約6分鐘而^多 除,接著將晶圓浸沒於大約20。(:(或者較高)的7:1 spM 溶液達大約1 0分鐘。浸沒晶圓的順序可能颠倒。在將不起 反應的金屬移除以後,剩下的矽化物區域則提供電性接 觸,以用來將主動區域與閘極區域耦合到晶圓上的其它特 徵物,譬如金屬化線。 八 、 根據本發明一具體實施例,物質6〇是可溶於包括在 金屬層150中之金屬的第一矽化物裡,但不可溶於包括在 金屬層150中之金屬的第二矽化物裡。或者是,物質 可能更可溶於第一矽化物而非第二矽化物,只要溶解度的 差異足夠積極地幫助第一矽化物形成於第二矽化物上。 例如,假設金屬層15〇包括鎳的話,那麼複數個不同 _化物就可能會形成’包括NiSW NiSb。因為则的薄 層電阻較佳,而且因為形成NiSi比形成㈣還消耗更少 的石夕’所以NiSi較佳地在川叫上方,以作為接觸件質。 不過’因為NiSi2已經顯示出在約45(Γ(:低的溫度上形成, :形成NlSi所需要的溫度卻是約32〇<t,故避免Nisi,形 成有其困難度。 因為mSi植入物質溶液的⑴心自由能較低於廳卜 、植入物質的分開混合物的Gibbs自由能,所以將可溶於 92368(修正頁) 12 啦年Μ丨尹曰修(更)正替換頁
NiSi而非可溶於Nisi2的物質植入,其在熱力學上不助於 NiSi2的形成。 如第2A圖所示,考慮以分開容積來存放之兩種物質a 與B的情形,其當作一簡單說明。就内部能量口、壓力p、 容積V、溫度T、與熵S而言,自由能G等於: G=U+PV-TS 方程式 i 就每分子具有自由能Gag的nA克分子物質A,以及每 分子具有自由能GB0的nB克分子物質b而言,該系統的自 由能可能表示為: G = iiaGa° + nBGB° 方程式 2 假設我們將X定義為物質B分子的分子分數: nA 方程式3 那麼G則可改寫為: G= (1 —x) Ga0+xGb0 方程式 4 第2B圖顯示兩物質A與B可混合的情形。就當混合 時,U或V沒改變的簡單情形而言,當物質A與B可混合 時自由能的改變’其剛好相等溫度的混合熵倍數,在此處 △ Smix二-R[xlnx+(1-X)ln(i-X)] 方程式 5 其導致如下的自由能改變: G=(l-X) Ga〇+x GB〇 + RT[xlnx+(l.x)ln(l.x)]方程式 6 注意,因為X < 1,所以該混合物的Gibbs自由能則小 於分開物質的自由能。因此,經由植入可溶於NiSi但不可 92368(修正本) 13 1298521 (-- 叨年2月止日修(更)正替換頁 溶於NiSi2的物質,而可積極地利於NiSi的形成。 根據本發明的具體實施例,金屬層1 50包含鎳,而且 物質6 0包含錯、鈦、銖、钽、氮、飢、铱、鉻、錯或者具 有上述特徵的其它合適物質。予以植入之物質60的數量足 以積極地不利於NiSh的形成,但並不那麼大到使物質與 固態溶液分開。例如,該物質可能小於金屬層1 50的大約 1 5個原子百分比,或者在大約5個原子百分比與大約j 〇 個原子百分比之間。 第1表列出在大約150埃的矽離子植 達約300埃NiSi厚度的離子植入束能量。就該物質大約是 金屬層1 50的1 〇個原子百分比的情形而言,該植入劑量將 大約是lxl018cm·2。就該物質大約是金屬層15〇的15個原 =百分比的情形而言,該植入劑量將大約是i 5xi〇18cm.2。 如k二呵剎里而言,等離子體浸沒離子植入可能提供 比束線離子植入還更大的產量,雖然任-(或者其它)方 法亦可使用。
92368(修正頁) 14 I轉c月f日修(更)正替換頁 物質60可被植入於,譬如閘極13〇與主動區域l2Q 的矽區域内,或者金屬層15〇内。在金屬層i5〇形成以前 或者以後,物質60可能植入於矽區域内。物質6〇可植入 於金屬層150與矽區域兩者内,只要其數量足以使第一矽 化物的形成積極地有利於第二矽化物的形成。 根據本發明的另一具體實施例,第3圖顯示包括基板 100的晶圓1 G。與第1圖所示之具體實施例類似地,基板 100是一結晶狀的矽基板,其可能是摻雜的p型或者n型。 可此疋源極區域或者汲極區域的主動區域120,其藉由氧 化物區域1 1 〇而與其它裝置的主動區域絕緣。氧化物區域 11〇可能例如經由矽的局部氧化(LOC〇s)方法或者經由 淺溝隔離(sti)方法而形成。主動區域12〇可能是n型或 者P型的摻雜矽,其可能根據已知的方法而形成。 閘極區域1 3 0係形成於閘極氧化物1 3 5上。閘極區域 130可能習知地包含摻雜的多晶矽。可能是氧化物間隔件 的間隔件140係鄰近閘極區域13〇地形成。層16〇係沈積 於晶圓10的表面上(詳情如下)。層16〇包括能夠形成矽 化物與額外物質的金屬。該金屬可能能夠形成第一矽化物 與第二矽化物,而且該額外物質可能可溶於第一矽化物而 非第二碎化物中。 例如,該金屬可能是鎳,該物質可能可溶於NiSi而非 Ni Sh,以致於能夠積極地不利於Ni §h的形成,以允許更 可罪NiSi接觸件的產生。該額外物質可能是鍺、鈦、鍊、 鈕、氮、釩、銥、鉻、鍅,或者其它合適的物質。 92368(修正本) 15 π年月汐日修(更)正替換頁 層160可能由多數個方法所形成。例如,層ι6〇可能 使用蒸汽沈積製程而沈積。蒸汽沈積包括,但不受限於蒸 發、物理蒸汽沈積、與雷射燒蝕。根據本發明一具體實施 例,層160乃藉由使用濺射目標的物理蒸汽沈積而來沈 積。濺射目標包含成比例的金屬與額外物質,以用來避免 NiSu之形成。在濺射目標中額外物質的比例大到足以生 效,然而並不大到能夠使額外的物質自固體溶液中分離出 來。例如,在該金屬是鎳而且該額外物質能從鍺、鈦、銖、 鈕、氮、釩、銥、鉻、鍅群組中選出的情形下,額外物質 的比例可能小於大約15個原子百分比,或者在大約5個原 子百分比與大約15個原子百分比之間。 為了沈積層160,將晶圓1〇引入到濺射室内。將物質 習知地從濺射目標予以濺射並且在晶圓1〇上形成層16〇'。 在將層16G形成於日日日圓1()上以後,晶圓1〇的溫度則會增 加,以藉由矽與層160的一插武去审夕從人成 ^種或者更多種金屬成分的反應 而形成一矽化物。矽化製程在下面有更完整的說定。 在本發明的-些具體實施例中,石夕化是使用單一快速 的熱退火(RTA)步驟來谁耔。+ ρτλ # /娜木進仃。在RTA期間内,將晶圓的 溫度提高到足以形成希望矽化輪 人邛至矽化物的溫度;何如形成NiSi 〇 在其它具體實施例中,則進行兩步驟的製程。 形成NiSi接觸區域的兩步驟石夕化製程的具體實施例 如下n 期間内’將溫度提高到約3抓鱼約㈣ C之間達約5秒至00秒的04 „ . , ^ 心妁%間。矽化二鎳Nidi是在小到 石夕無法擴散到間隔件(嬖如筮 。如弟1圖與第3圖的間隔件14〇) 92368(修正本) 16 ίΓ年6月K日修(更)正替换_
的溫度上、在第一 RTA期間内形成,其可能導致裝置中的 紐路。在第一 RTA以後,進行了選擇性蝕刻,其消除了未 起反應的金屬化過程(例如,配置於晶圓10之間隔件14〇、 乳化物區域11〇、與其它非矽區域上的第圖金屬層15〇或 者第3圖層160部份)。隨後在溫度提高到約400。(:與約550 C之間的期間内進行第二RTA達約5秒至約60秒的時 間。低電阻NiSi相在第二RTA期間内形成。 雖然本發明的特別具體實施例已經予以顯示並說 明’但是對那些熟諳該技藝者而言,可能在不背離本發明 的情形下’明顯地以更廣泛的態樣來進行改變與變更,而 且附加申請專利範圍因而包含於它們的範圍内,而所有的 此些*改變與變更則落在本發明的真實精神與範圍内。 【圖式簡單說明】 第1圖顯示根據本發明一具體實施例,經歷形成矽化 物接觸區域之製程的晶圓的截面圖,製程包括植入一物質 以不利於一矽化物的形成以及促進一不同矽化物的形成; 第2A圖與第圖顯示兩組件的系統,其中Gibbs自 由能則由於與混合熵相等的數量而不同;以及 第3圖顯示根據本發明一具體實施例,經歷形成石夕化 物接觸區域之製程的晶圓的截面圖,包括形成包括金屬舆 附加物質的層,以不利於一矽化物的形成以及促進不同矽 化物的形成。 在不同圖式中,使用相同或者類似參考數字來表示相 同或者類似的元件。 17 92368(修正本) nmn 月炉,攀成替換] 【主要元件符號說明】 10 晶圓 60 物質 100 基板 110 場氧化物區域 120 主動區域 130 閘極區域 135 閘極氧化物 140 間隔件 150 金屬層 160 層 18 92368(修正本)

Claims (1)

1298521 [--1 們年2月26日修(更)正本 拾、申請專利範圍: 1 · 一種半導體製造方法,包含以下步驟: 在一半導體基板上形成第一區域,該第_區域包含 矽; 在該第一區域上形成一層,該層包含金屬,該金屬 能夠形成包含第一矽化物與第二矽化物的多個金屬石夕 化物; 將一物質植入於該層内,其中,該物質較可溶於該 第一矽化物而非該第二矽化物;以及 藉由石夕與該金屬的反應,形成配置於該第一區域上 的該第一矽化物。 2·如申請專利範圍第1項之方法,其中該金屬包含鎳,該 第一矽化物包含Nisi,而且該第二矽化物包含NiSi2。 3·如申請專利範圍第丨項之方法,其中該金屬包含鎳。 4·如申請專利範圍第3項之方法,其中該物質包括從由 錯、鈦、銖、鈕、氮、釩、銥、鉻與锆組成的族群 出的元素。 ' 5 ·如申睛專利範圍第1項之方法,其中該形成該第一石夕化 物之步驟包含提高該半導體基板的溫度。 6·如申請專利範圍第1項之方法,其中該第一矽化物包含 —接觸件’該接觸件用以提供與該第一區域的電性接 觸。 7·如申請專利範圍第1項之方法,其中該第一矽化物是自 我對準矽化物。 19 92368(修正本) 更)正雜瓦 8. 如申請專利範圍第 大約1 5個原子百分 9. 如申請專利範圍第 約5個原子百分比J 第92116497號專利申請案 (97年2月26曰) 1項之方法,其中該物質小於該層的 比。 1項之方法,其中該物質在該層的大 每大約1 0個原子百分比之間。 20 92368(修正本) 12脾6¾1 ΙΓ賴灵)正替換頁 柒、指定代表圖: (一) 本案指定代表圖為:第(1 )圖。 (二) 本代表圖之元件代表符號簡單說明: 10 晶圓 60 物質 100 基板 110 場氧化物區域 120 主動區域 130 閘極區域 135 閘極氧化物 140 間隔件 150 金屬層 捌、本案若有化學式時,請揭示最能顯示發明特徵的化學式: 本案無化學式。 5 92368(修正本)
TW092116497A 2002-06-25 2003-06-18 Method using silicide contacts for semiconductor processing TWI298521B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/180,858 US6689688B2 (en) 2002-06-25 2002-06-25 Method and device using silicide contacts for semiconductor processing

Publications (2)

Publication Number Publication Date
TW200400571A TW200400571A (en) 2004-01-01
TWI298521B true TWI298521B (en) 2008-07-01

Family

ID=29735101

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092116497A TWI298521B (en) 2002-06-25 2003-06-18 Method using silicide contacts for semiconductor processing

Country Status (8)

Country Link
US (1) US6689688B2 (zh)
EP (1) EP1522093A1 (zh)
JP (1) JP2006516174A (zh)
KR (1) KR20050009761A (zh)
CN (1) CN1663027B (zh)
AU (1) AU2003278824A1 (zh)
TW (1) TWI298521B (zh)
WO (1) WO2004001826A1 (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10245607B4 (de) 2002-09-30 2009-07-16 Advanced Micro Devices, Inc., Sunnyvale Verfahren zum Bilden von Schaltungselementen mit Nickelsilizidgebieten, die durch ein Barrierendiffusionsmaterial thermisch stabilisiert sind sowie Verfahren zur Herstellung einer Nickelmonosilizidschicht
AU2003272444A1 (en) * 2002-09-30 2004-04-23 Advanced Micro Devices, Inc. Circuit element having a metal silicide region thermally stabilized by a barrier diffusion material
JP3840198B2 (ja) * 2003-04-28 2006-11-01 株式会社東芝 半導体装置およびその製造方法
JP4349131B2 (ja) * 2004-01-09 2009-10-21 ソニー株式会社 バイポーラトランジスタの製造方法及び半導体装置の製造方法
US20050212015A1 (en) * 2004-03-25 2005-09-29 Taiwan Semiconductor Manufacturing Co., Ltd. Metal gate semiconductor device and manufacturing method
JP2005294360A (ja) * 2004-03-31 2005-10-20 Nec Electronics Corp 半導体装置の製造方法
US20050221612A1 (en) * 2004-04-05 2005-10-06 International Business Machines Corporation A low thermal budget (mol) liner, a semiconductor device comprising said liner and method of forming said semiconductor device
US7241674B2 (en) * 2004-05-13 2007-07-10 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming silicided gate structure
US7015126B2 (en) * 2004-06-03 2006-03-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming silicided gate structure
JP2006013270A (ja) * 2004-06-29 2006-01-12 Renesas Technology Corp 半導体装置およびその製造方法
US7396767B2 (en) * 2004-07-16 2008-07-08 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure including silicide regions and method of making same
US7135372B2 (en) * 2004-09-09 2006-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Strained silicon device manufacturing method
KR100618877B1 (ko) * 2004-11-19 2006-09-08 삼성전자주식회사 멀티비트 비휘발성 메모리 소자, 그 동작 방법 및 그 제조방법
JP2006147897A (ja) * 2004-11-22 2006-06-08 Samsung Electronics Co Ltd 半導体装置の製造方法
JP4146859B2 (ja) * 2004-11-30 2008-09-10 松下電器産業株式会社 半導体装置の製造方法
JP2006261635A (ja) * 2005-02-21 2006-09-28 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
US20060246720A1 (en) * 2005-04-28 2006-11-02 Chii-Ming Wu Method to improve thermal stability of silicides with additives
JP2007067225A (ja) * 2005-08-31 2007-03-15 Toshiba Corp 半導体装置およびその製造方法
CN100434569C (zh) * 2005-10-14 2008-11-19 首都师范大学 一种环保的活塞环表面改性方法
JP2007142347A (ja) 2005-10-19 2007-06-07 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP4755894B2 (ja) * 2005-12-16 2011-08-24 株式会社東芝 半導体装置およびその製造方法
US20070221993A1 (en) * 2006-03-27 2007-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. Method for making a thermally stable silicide
TW200910526A (en) * 2007-07-03 2009-03-01 Renesas Tech Corp Method of manufacturing semiconductor device
US7981749B2 (en) * 2007-08-20 2011-07-19 GlobalFoundries, Inc. MOS structures that exhibit lower contact resistance and methods for fabricating the same
JP2009094395A (ja) * 2007-10-11 2009-04-30 Renesas Technology Corp 半導体装置およびその製造方法
US8435862B2 (en) * 2010-03-29 2013-05-07 Renesas Electronics Corporation Method of manufacturing semiconductor device
CN102290325A (zh) * 2010-06-21 2011-12-21 无锡华润上华半导体有限公司 金属硅化物的清洗方法
CN102543701B (zh) * 2010-12-24 2014-05-14 中芯国际集成电路制造(上海)有限公司 制作金属硅化物的方法
CN102569054A (zh) * 2012-02-27 2012-07-11 中国科学院微电子研究所 一种t型栅的制备方法
US8927422B2 (en) 2012-06-18 2015-01-06 International Business Machines Corporation Raised silicide contact
US9240454B1 (en) * 2014-10-22 2016-01-19 Stmicroelectronics, Inc. Integrated circuit including a liner silicide with low contact resistance
US20240072125A1 (en) * 2022-08-23 2024-02-29 Wolfspeed, Inc. Electronic devices with reduced ohmic to ohmic dimensions

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH098297A (ja) * 1995-06-26 1997-01-10 Mitsubishi Electric Corp 半導体装置、その製造方法及び電界効果トランジスタ
JP3612157B2 (ja) * 1996-11-27 2005-01-19 株式会社ルネサステクノロジ 半導体装置の製造方法
US20020045307A1 (en) * 1997-07-03 2002-04-18 Jorge Kittl Method of forming a silicide layer using metallic impurities and pre-amorphization
JP3149937B2 (ja) * 1997-12-08 2001-03-26 日本電気株式会社 半導体装置およびその製造方法
US6165903A (en) * 1998-11-04 2000-12-26 Advanced Micro Devices, Inc. Method of forming ultra-shallow junctions in a semiconductor wafer with deposited silicon layer to reduce silicon consumption during salicidation
US6180469B1 (en) 1998-11-06 2001-01-30 Advanced Micro Devices, Inc. Low resistance salicide technology with reduced silicon consumption
JP2001077050A (ja) * 1999-08-31 2001-03-23 Toshiba Corp 半導体装置の製造方法
US6440851B1 (en) * 1999-10-12 2002-08-27 International Business Machines Corporation Method and structure for controlling the interface roughness of cobalt disilicide
US6413859B1 (en) * 2000-03-06 2002-07-02 International Business Machines Corporation Method and structure for retarding high temperature agglomeration of silicides using alloys
US6890854B2 (en) * 2000-11-29 2005-05-10 Chartered Semiconductor Manufacturing, Inc. Method and apparatus for performing nickel salicidation
US6380057B1 (en) 2001-02-13 2002-04-30 Advanced Micro Devices, Inc. Enhancement of nickel silicide formation by use of nickel pre-amorphizing implant
US6444578B1 (en) * 2001-02-21 2002-09-03 International Business Machines Corporation Self-aligned silicide process for reduction of Si consumption in shallow junction and thin SOI electronic devices
US6468901B1 (en) * 2001-05-02 2002-10-22 Sharp Laboratories Of America, Inc. Nickel silicide including iridium for use in ultra-shallow junctions with high thermal stability and method of manufacturing the same

Also Published As

Publication number Publication date
EP1522093A1 (en) 2005-04-13
CN1663027A (zh) 2005-08-31
AU2003278824A1 (en) 2004-01-06
US6689688B2 (en) 2004-02-10
WO2004001826A1 (en) 2003-12-31
CN1663027B (zh) 2010-12-08
JP2006516174A (ja) 2006-06-22
US20030235984A1 (en) 2003-12-25
KR20050009761A (ko) 2005-01-25
TW200400571A (en) 2004-01-01

Similar Documents

Publication Publication Date Title
TWI298521B (en) Method using silicide contacts for semiconductor processing
US6562718B1 (en) Process for forming fully silicided gates
TWI497647B (zh) 使用矽化物電極和矽化物-鍺化物合金電極之cmos整合方案
JP2005150752A (ja) ニッケルシリサイド膜の形成方法及びこれを利用した半導体素子の製造方法
US7495293B2 (en) Semiconductor device and method for manufacturing the same
JPWO2005112089A1 (ja) 半導体装置及びその製造方法
TW200937527A (en) MOS transistors having NiPtSi contact layers and methods for fabricating the same
TW200407947A (en) Method of manufacturing semiconductor device
US6380057B1 (en) Enhancement of nickel silicide formation by use of nickel pre-amorphizing implant
CN101447454B (zh) 一种调节全硅化金属栅的栅功函数的方法
JP3492973B2 (ja) 半導体装置の製造方法
US20230061391A1 (en) Method for producing a superconducting vanadium silicide on a silicon layer
JP2006073846A (ja) 絶縁ゲート型電界効果トランジスタの製法
KR100685898B1 (ko) 반도체 소자의 제조방법
WO1998049724A1 (en) Process for manufacturing semiconductor device
KR100628225B1 (ko) 반도체 소자의 제조방법
JP2006228859A (ja) 半導体装置およびその製造方法
JP2006114633A (ja) 半導体装置の製造方法
JP3921437B2 (ja) 半導体装置の製造方法
JP2008311490A (ja) 半導体装置及びその製造方法
JP2011040513A (ja) 半導体装置の製造方法及び半導体装置
JP2009094395A (ja) 半導体装置およびその製造方法
US20030235981A1 (en) Method and device using silicide contacts for semiconductor processing
JPH0645352A (ja) 半導体装置の製造方法
KR100545902B1 (ko) 반도체 소자의 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees