TWI296135B - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
TWI296135B
TWI296135B TW095107397A TW95107397A TWI296135B TW I296135 B TWI296135 B TW I296135B TW 095107397 A TW095107397 A TW 095107397A TW 95107397 A TW95107397 A TW 95107397A TW I296135 B TWI296135 B TW I296135B
Authority
TW
Taiwan
Prior art keywords
diffusion layer
layer
region
manufacturing
semiconductor device
Prior art date
Application number
TW095107397A
Other languages
English (en)
Other versions
TW200636868A (en
Inventor
Seiji Otake
Shuichi Kikuchi
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200636868A publication Critical patent/TW200636868A/zh
Application granted granted Critical
Publication of TWI296135B publication Critical patent/TWI296135B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Junction Field-Effect Transistors (AREA)

Description

1296135 九、發明說明: 【發明所屬之技術領域】 本發明係有關使閘極氧化膜的膜厚變薄,以緩和没極 區域的電場的半導體裝置之製造方法。 【先前技術】 習知半導體裝置製造方法已知有例如下述之技術。其 係於p型矽基板上形成閘極氧化膜。於閘極氧化膜上形成 由多晶石夕構成的閘極電極。而且,使用閘極電極,藉由自 行校準(self align)技術,將砷離子植入基板,形成LDD (Lightly Dope Drain,輕掺雜汲極)構造的低濃度擴散 層。此後,於閘極電極側面形成侧壁間隔層(sidewall spacer),形成LDD構造的高濃度擴散層。藉由此製造方 法,形成具備有高絕緣性及可靠性的閘極氧化膜的半導體 裝置(例如參照專利文獻1 )。 習知半導體裝置製造方法已知有例如下述之技術。盆 ,於半導體層上形成閘極氧化膜,於閘極氧化膜上沉積多' 、夕膜而,遥擇性去除多晶石夕膜,於閘極氧化膜上形 成閑極電極。其次,使用閘極電極作為遮罩,藉由蝕刻選 乳化臈此妗,蝕刻液流入閘極電極的端部 則至其下部側為止,並去除閑極氧化膜。而且心 化,於半導體層的露出部分形成氧化膜。此後 閉: 電極,藉由自行校準姑供〇 / 便便用閉極
Drain,雔牌卑'、 ,成 DDD ( D〇Uble Diffusi〇n 、:㈣;及極)構造的源極區域及汲極區域。藉由此 “法’形成可實収㈣域㈣場緩㈣半導體裝置 317948 5 1296135 . (例如參照專利文獻2)。 習知半導體裝置製造方法已知有例如下述之技術。其 係在將高耐壓電路及低耐壓電路形成於同一基板時,先於 基板上面形成l00nm左右的犧牲氧化膜。在形成有高耐壓 電路的區域’自犧牲氧化膜上面,以加速電壓15Gkev(千 -電子伏特)左右離子植入雜質。而且,於形成高耐壓電路 •的PM0S(P型金屬氧半導艟)電晶體等的區域形成阱區。 然後’去除犧牲氧化膜’在形成二電路之區域的基板上面 形成13nm (奈米)左右的第i閘極氧化膜。其次,於形成 低耐壓電路的PMOS電晶體等的區域形成阱區。此後f在 形成二電路之區域的基板上面形成8nm左右的第2閑極氧 化膜’形成二電路的PM〇s電晶體等(例如參照專利文獻 3)。 〔專利文獻i〕曰本專利特開平11 — 289088號公報(第 8— 10頁,第1圖) • 〔專利文獻2〕日本專利特開2〇〇卜25〇941號公報(第 6— 7頁,第3圖) 〔專利文獻3〕曰本專利特開顧—1〇4i4i號公報(第 6-7^91^1-3®^!^^ 【發明内容】 (發明欲解決之問題) 如上所述’習知半導體裝置製造方法係藉由將没極區 域形成為LDD構造’實現没極區域的電場緩和。因此,首 先,使用閑極電極並藉由自行校準技術形成構成沒極區域 317948 6 1296135 •的低濃度没極區域。接著,於閘極電極的側面形成侧壁間 p岡層。而且’使用側壁間隔層’藉由自行校準技術形成高 濃度汲極區域。然而,此製造方法為了形成LDD構造,需 要形成側壁間隔層的步驟。因此,增加遮罩個數及製程, 有製造成本所費不貲的問題。又有製程變得煩雜的問題。 , 又,習知牟導體裝置製造方法係在以DDD構造形成 _汲極區域情況下,加厚形成位於閘極電極與汲極區域間的 籲閘極氧化膜。此製造方法係在將閘極氧化膜及閘極電極形 成於半導體層上之後,使用閘極電極作為遮罩,藉由蝕刻 去除閘極氧化膜。然後,為了加厚閘極電極與汲極區域間 的閘極氧化膜的膜厚,需要熱氧化步驟。然而,此製造方 法有製程增加,製造成本所費不貲的問題。又有製程變得 煩雜的問題。 又,習知半導體裝置製造方法為在同一基板上形成 CMOS ( Complementany metal_oxide semic〇nduct〇r,互補 _金氧半導體)電晶體,在形成N型阱區後,於阱區形 成P型阱區。而且,基於短通道效果抑制等目的,於二阱 區,將雜質離子植入通道區域,調整半導體層的表面區域 的雜質濃度。然後,分別於二阱區形成源極區域及汲極區 域。然而,於此製造方法中,形成汲極區域的區域的雜質 濃度係較高濃度,汲極區域難以既朝通道方向,又朝深部 方向廣泛地擴散。因此,汲極區域的電子電流密度昇高, 成為寄生NPN電晶體容易ON(導通)動作的構造。而1, 有半導體裝置的ON動作時耐壓特性劣化的問題。 317948 7 1296135 (用以解決問題之手段) 本發明半導體裝置之製造方法係有鑑於上述各情事 :研:以f有:於纽财 孚於刚述+¥體層上形成閘極氧化膜及問極 : '以及在離子植入雜質於前述背閘極擴散層後,使其擴 2成源極擴散層及汲極擴散層的步驟;於形成前述沒極 只政曰的V驟中’以^述汲極擴散層相對於前述半導體層 表面傾斜’所述傾斜的切線與前述半導體層表面所形成之 2隨著接近該半導體層表面變小的方式,形成前述汲極 :政層。因此,在本發明中,汲極擴散層係隨著接近該半 $體層表面而廣泛地擴散。而且,沒極擴散層的半導體層 表面附近㈣質濃度為傾度。藉由此製造方法,可減低 遮罩個數及製程,—面抑制製造成本,—面實現肺擴散 層的電場緩和。 、义又,本發明半導體裝置之製造方法的特徵在於:於形 •,别述背閘極擴散層的步财,在將具有雜質濃度峰值的 $擴政層形成於心述半導體層深部後,重疊形成具有較 、J述弟1擴政層的雜質濃度峰值更靠近前述半導體層表面 側的雜貝/辰度峰值的第2擴散層。因此,本發明於第1擴 放層幵^成第2擴散層,並形成背閘極擴散層。藉由此製造 方法可貫現在背閘極擴散層方面,於深部具有雜質濃度 峰值,Ik著接近半導體層表面而缓缓降低的濃度分佈曲線 圖形。 又,本發明半導體裝置之製造方法的特徵在於:於形 8 317948 1296135 *成刖述汲極擴散層的步驟中,在形成前述第2擴散層後, 使用耵述閘極電極作為遮罩而形成前述汲極擴散層。因 此,本發明可相對於閘極位置精確度良好地形成汲極擴散 層的低濃度區域。藉由此製造方法,可實現汲極擴散層的 電場緩和。 又,本發明半導體裝置之製造方法的特徵在於:前述 *閘極氧化膜係形成膜厚為50至340A。因此,本發明可藉 由使閘極氧化膜的膜厚變薄,而實現低驅動電壓的動作: •(發明效果) 本發明係以於深部具有雜質濃度峰值的方式形成背 閘極區域。以對於背閘極區域,以隨著接近半導體層表面 而廣泛地擴散的方式形成汲極區域。藉由此製造方法,可 形成汲極區域,使在閘極電極下方雜質濃度變成低濃度。 而且’可減低遮罩個數及製程,一面抑低製造成本,一面 利用汲極區域緩和來自閘極電極之垂直方向電場、通道方 _ 向電場。 k 又,本發明中,係藉由重疊形成擴散層,而形成於於 深部具有雜質濃度峰值,且隨著接近半導體層表面而緩緩 地降低的濃度分佈曲線圖形的背閘極區域。藉由此製造^ 法,可形成隨著接近半導體層表面而廣泛地擴散的汲極區 域0 又,本發明中,係使用閘極電極作為遮罩以形成汲極 區域及源極區域。藉由此製造方法,可於閘極電極下方带 纽極區域及源極區域的低濃度區域。而且,可—面維= 317948 9 1296135 半導體το件的耐壓特性,一面提高電流能力。 =,本發明中,係以使膜厚為50至340A之方式形成 甲圣乳化膜。藉由此製造方法,可實現低驅動電壓的動作。 【實施方式】 以下,芩照第丨圖至第8圖,對本發明一實施形態的 “導體裝置之製造方法詳細加以說明。第i圖至第8圖係 用來說明本實施形態的半導體衷置之製造方法的剖視圖。 .且於以下說明中雖然對有關在為分離區域所割分之一元件 形成區域形成例如Nit道型聰電晶體的情形加以說 明,、惟不限於此情形。例如,亦可為於其他元件形成區域 形成通道型MOS電晶體、NpN型電晶體、縱型pNp電 晶體等,以形成半導體積體電路裝置的情形。 首先,如第1圖所示’準備P型單晶石夕基板工。使用 周知的光微影技術,自基板i表面離子植入N型雜質例如 (P(鱗)),而形成N型埋入擴散層2。接著,使用周知的光 I微影技術,自基板1表面離子植入p型雜質例如刪⑻,而 形成P型埋入擴散層3。此後,將基板i配置於蟲晶裝置 的承座feptor)上。而且,藉由燈加熱,賦予基板i例 如1200 C左右的高溫,並將siHCl3氣體及4氣體導入反 應管内。藉由此程序,於基板丨上使例如比電阻〇丨至2 〇 Ω(歐姆),、厚度!.5至10.0/zm左右的蟲晶層4成長。 而且,本實施形態的基板1及层晶層4係對應本發明 的「半導體層」。而且,本實施形態雖然揭示於基板丨上形 成一層磊晶層4的情形,惟不限於此情形。例如,就本發 317948 10 1296135 明的「半導體層」而言,可為只有基板的情形,亦可為於 基板上面層疊複數個磊晶層的情形。又,I 、 丞坂可為N型單 晶石夕基板、化合物半導體基板。 接著’如第2圖所示’於遙晶層4上沉積例如伽至 600A左右氧化矽膜5。於氧化矽膜5上形成光阻6。而且, 使用周知的光微影技術,在形成p型擴散層7的區域上的 光阻6形成開口部。然後,離子植人雜質例如爛, 而形成P型擴散層7。 此時,本實施形態係以加速電壓14〇至i8〇Kev、導 入量1.0Xl0i^ i.oxion/w離子植入硼⑻。而且,、 於去除光阻6後’擴散離子植人的雜質。藉由此製造方法, P型擴散層7係於磊晶層4的深部具有雜質濃度之峰值。 接著,如第3圖所示,於去除氧化石夕膜5後,使用周 知的光微影技術,自蟲晶層4的表面離子植Μ型雜質例 如顯(Β),而形成Ρ型擴散層8。而且,藉由使ρ型埋入 擴散層3與Ρ型擴散層7連結,以形成分離區域9。如上 藉由分離區域9將基板1及蟲晶層4劃分成複數個 島區域。此後,依序於蟲晶層4上沉積氧化石夕膜ι〇、多晶 石夕膜11、氮化石夕膜12。 接,如第4圖所示’為了於形成LOCOS (LOCOS : 、壁氧化)氧化膜16(參照第5圖)的部分設置開口部, 去除多晶石夕膜11及氮切膜⑴之後,於蟲晶層4 二成用來形成N型擴散層13的光阻Μ。而且,使用周 的光微影技術’於形成N型擴散層13的區域上面的光 317948 11 1296135 阻14形成開口部。 此時,使用業已配置於蟲晶層4上的多晶石夕膜η及 氮化矽膜12的開口部15,藉由自行校準技術,形成N型 擴散層13。而且,自羞晶層4上面,離子植入n型雜質例 如磷(P),而形成N型擴散層13。藉由此製造方法,可相 對於LOCOS氧化膜16位置精確度佳地形成N型擴散層 13。 接著’如第5圖所示,使用開口部15,於磊晶層4形 成LOCOS氧化膜16。之後,去除氮化矽膜12,於磊晶層 4上形成用來形成p型擴散層π的光阻18。使用周知的 光微影技術,於形成P型擴散層17的區域上的光阻18形 成開口部。而且,離子植入P型雜質例如硼(B),而形成 p型擴散層17。 此時,本實施形態係以加速電壓14〇至丨、導 入量1.0x101 i.OxK)” cm2離子植入硼⑻。而且, 參進行離子植人’俾使?型難層17_質濃度峰值相較 於p型擴散層7的雜質濃度峰值’存在於更靠近磊晶層4 表面側。之後,在去除光阻丨8後,擴散離子植入的雜質。 使用第9圖(A)說明於後,利用此製造方法,藉由p型 擴散層7、17形成的背閘極區域係具有緩和的濃度分布曲 石夕膜二I ’依序於蟲晶層4上面沉積多晶 S I膜2〇及氧化㈣&俾覆蓋在殘存的氧化 夕膜1〇、多晶石夕膜11上。此時,使用殘存於蟲晶層4表 317948 12 1296135 膜。又於殘存的多晶矽膜 及矽鎢膜20,而形成作為 面的氧化矽膜10作為閘極氧化 11上面進一步沉積多晶石夕膜1 9 閘極電極使用的所希望膜厚。 亦即,本實施形態係兼用作為間極氧 石夕膜1〇及作為閘極電極使用的多㈣膜Η,來作為乳化 L〇COS氧化膜16形成時的遮罩。藉由此製造方法,可 =積、去除於L0C0S氧化膜16形成時所 的步驟,可簡化製程,抑低製造成本。 夕膜 ’猎由在形成氧化矽膜1(M麦,將多晶矽膜u ,其上面’可藉由多晶石夕膜U保護氧化石夕膜1〇。而且,、 =化發膜1G的臈厚係維持在適於用來作為閘極氧化膜的 軏圍第+7圖以後係一體圖示多晶石夕膜i工及多晶石夕膜μ。 接著,如第7圖所示,選擇性去除多晶矽膜19等, 俾殘存用來作為閘極電極2 2使用的區域的多晶矽膜19、 石夕鶴膜20及氧切膜2卜此後,沉積光阻23。使用周知
的光微影技術,離子植入N型雜質例如磷⑺,而形成N
里擴政層24、25。N型擴散層24係、作為源極區域使用,N 擴政層25係作為汲極區域使用。如圖所示,n型擴散層 以⑺係使用咖⑽氧化膜“及閘極電極仏藉由/ 行校準技術形成。 此時,本實施形態係在離子植入磷(P)後,去除光 阻=3’例如進行1小時左右的熱處理,擴散磷(P)。而且, 如第8圖_中圓形記號39所示,閘極電極22下方的N型擴 政層25會一面朝源極區域側擴展,一面擴散。具體而言, 317948 13 1296135 構成汲極區域的N型擴散.層25中,N型擴散層Μ的切線 與蟲晶層4表面所形成的角度係以隨著接近表面而變小之 方式形成。亦即’於閘極電極22下方,N型擴散層25呈 7形狀擴散。藉此擴散形狀,於閘極電極22下方,N型擴 散層25係具有擴大的低雜質濃度區域。而且,構成源極區 -域的N型擴散層24亦同樣形成呈^形狀。 -ft後’如第8圖所示,於磊晶層4上沉積例如BpsG • ( Boron PhosPh〇 Silicate Glass,硼磷矽玻璃)膜、s〇g (Spin On Glass,塗旋玻璃)膜等。而且,使用周知的光 微影技術,藉由使用例如CHF3 + 〇2系的氣體的乾蝕刻, 於絕緣層26形成接觸孔27、28、29、30。 其次,使用周知的光微影技術,形成擴散層31、 32。又,同樣形成P型擴散層33、34。此時,藉由使用接 觸孔27、28、29、30,可位置精確度佳地形成。N型擴散 層31、32係分別構成濃度較n型擴散層24、25高的雜質 ⑩區域。藉由此製造方法,源極區域及没極區域成為 構造。 接著,於接觸孔27、28、29、30内壁等形成阻障金 屬膜35。之後,以鎢(w)膜36埋設接觸孔27、28、29、 3〇内,而且,藉由CVD (化學氣相沉積)法於W膜36 上面沉積鋁銅(AlCu)膜、阻障金屬膜。此後,使用周知 的光微影技術,選擇性去除AlCu膜及阻障金屬膜,而形 成源極3 7及沒極3 8,且第8圖所示之剖面中雖未圖示對 閘極電極的配線層,惟其他區域與配線層連接。 14 317948 1296135
接著,參照第9圖至第13圖,對藉由上述製造方法 形成的半導體裝置加以說明。第9圖(A)係用來說明本 實施形態的半導體裝置的汲極區域及其附近區域的剖視 圖,第9圖(B )係用來說明習知半導體裝置的汲極區域 及其附近區域的剖視圖。第1〇圖(A )係用來說明本實施 形態及習知半導體裝置的背閘極區域的濃度分布曲線圖形 的曲線圖,第10圖(B)係用來說明本實施形態及習知半 導體裝置的汲極區域的濃度分布曲線圖形的曲線圖。第η 圖係用來說明第9圖(A)所示本實施形態的a— Α剖面 及第9圖(B)所示習知半導體裝置的B_B剖面的濃度分 布曲線圖形的曲線圖。第12圖(A)係用來說明本實ς形 態的半導體裝置的耐壓特性的曲線圖,第12圖係用 來說明習知半導體裝置的耐壓特性的曲線圖。第13圖係用 來說明本實施形態及習知半導體裝置的電流能力的曲線 圖。此外’第9圖(A)係以相同符號標示與第i至第8 0所示之各構成元件相同的構成元件。 如第9圖(A )所不,於本實施形態中,用來作為沒 極區域的N型擴散層25係自蟲晶層4的深部向表面擴大 擴散區域。具體而言,N型擴散爲〇^ L a I微政層25的切線與磊晶層4 表面所形成之角度0係以隨荖桩#主τ ^ — 者接近表面變小之方式形成。 如圖所示,以N型擴散層25的 a么A ^ , ^ J刀線與磊晶層4表面所成 之角度Θ1>Θ2>Θ3的方式开 认日^ 式形成擴散層25 〇而且, 於閘極電極9的下方,N型垆埤s。 _ v ^ i擴政層25係朝向N型擴散層 24側,收斂於磊晶層4表面。亦 亦即’圓形記號40所示之 317948 15 1296135 =型擴散層25的曲率變化係呈r形狀擴散。且用來作為 極區域U型擴散層24亦同樣呈7形狀擴散。為源 如^ 9圖(B)所示’於通道型则電晶體構 w中,固形記號41所示N型擴散層42係以曲 ;化的方式擴散。具體而言,N型擴散層42的切線 層43表面所成之角度θ即使接近表面仍大致相^日日 按照擴散時間等的製造條件,所成之角度A — 4b^者’ 二:如N型擴散層42的切線與蟲晶層“表 度紜成04〜05。 接著:使用第10圖說明形成第9圖(A)所示構造的 度分係以實線表示本實施形態㈣開極區域的濃 :圖形。-點鏈線係表示本實施形態中構成背閘 習知背_區域的濃度分布曲線圖形。貞線係表不 •於距示’本實施形態的背間極區域係以 、、9 4表面〇·6#㈤左右的區域存在雜質濃度峰質 、方式形成。其在相較於Ρ型擴散層7的雜質濃度峰質, Ρ型擴散層17的雜質濃度峰值存在於更靠近表面側的條件 離子植入’而擴散形成。而且’藉由重疊形成ρ型 =月二7 17,貫現圖示之濃度分布曲線圖形。另一方面, 峰值月閘極區域係以在磊晶層43表面附近存在雜質濃度 的方式形成Ρ型擴散層44。而且,重疊形成有ρ型 散層 7、17,π μ ^ κ 以下就Ρ型擴散層7加以說明。 第10圖(Β )所示,本實施形態的汲極區域係以在 16 317948 1296135 H層4表面附近存在雜質濃度峰值的方式形成 而且,及極區域係形成至蟲晶層4的深部為止二 一方面’習知形態的汲極區域亦同樣以在磊晶層43表面附 近存在雜質濃度峰值的方式形成N型擴散層42。
/接者,使用第U圖說明沒極區域的漢度分布曲線圖 形。而且,横軸係以閘極電極為中心,表示距汲極區域側 :間隔距離為正’距源極區域側的間隔距離為負。又,本 實施形態的A-A剖面及習知形態的B_B剖面係為具有 相同元件尺寸時的同一區域的剖面。 如圖所不,於本實施形態的A_A剖面的$農度分布曲 線圖t巾N型擴散層24、25的雜質濃度係從距離閑極電 極22的中心〇·3 ( 左右的區域至距離0·7 ( #„〇左 右的區域緩緩昇高。而且,在從距離閘極電極22的中心 0.7 ( //m)左右的區域以後,此雜質濃度急遽昇高。另一 方面,於4知形悲的B — B剖面的濃度分布曲線圖形中,N 型擴散層42、45的雜質濃度係在從距離閘極44的中心〇·7 (//m)左右的區域以後急遽昇高。 亦即’構成本實施形態的源極區域或汲極區域的;^型 擴散層24、25,係形成於磊晶層4的表面附近低濃度的擴 散區域朝閘極電極22的中心擴展的構造。雖然藉由利用此 構造使閘極氧化膜1〇成為例如5〇至34〇 ( A)的膜厚,而 增大來自間極電極之垂直方向電場,惟可藉由汲極區域的 低派度區域’謀求電場緩和。又,自源極區域朝汲極區域 的通道方向電場係於汲極區域的端部變得最大。對於通道 17 317948 1296135 方向電場,亦同樣可利用上述構造,藉由没極區域的低濃 度區域,謀求電場緩和。 最後,使用第12圖及第13圖說明具有第1〇圖及第 Π圖所说明之濃度分布曲線圖形的構造的效果。 第12圖(A)表示第9圖(A)所示之本實施形態的 •構造的耐壓特性。第12圖(B)表示第9圖(B)所示習 -知構造的耐壓特性。如第9圖(A)所示,隨著N通道型 春MOS電晶體的on動作’ ;^型擴散層24、25及?型擴散 層7的寄生NPN電晶體會進行〇N動作。 於此’寄生NPN電晶體係因以下二動作而on動作。 首先,因閘極電極22下方的汲極區域附近的高電場所引起 的撞擊電離,而於N型擴散層25產生與自由載子(電子) 成對的自由載子(電洞)。而且,亦有藉由此自由載子(電 洞)流入P型擴散層7 ,對寄生NPN電晶體的射極一基極 間施以正向偏壓,而使寄生NpN電晶體〇N動作之情形。 _其次,若屬於汲極區域的付型擴散層25藉由淺擴散層形 成時,N型擴散層25的電子電流密度即昇高,而成為容易 發生自由载子(電洞)的狀態。而且,亦有藉由發生於n 型擴政層25的自由載子(電洞)流入p型擴散層7,對寄 生NPN電晶體的射極_基極間施以正向偏壓,而使寄生 NPN電晶體on動作之情形。 如上所述’於本實施形態中,屬於汲極區域的N型擴 散層25係於閘極電極22下方擴散,此擴散區域係低濃度 區域。而且,於MOS電晶體ON動作時,緩和汲極區域= 18 317948 1296135 電場,抑制撞擊電離的發生,並抑制自由載子(電洞)的 發生。又,加深屬於汲極區域的擴散層25的擴散深 度,增大自由載子(電子)的流路。而且,於M〇s電晶 體ON動作時’降低㈣擴散層25的電子電流密度,抑 制自由載子(電洞)的發生。結果,抑制寄生NpN電晶體 的ON動作,提南m〇S電晶體ON動作時的耐壓特性。 、具體而§ ’如第12圖(Α)所示,本實施形態的的構 造可使用達到8 (V)左右作為源極—沒極間的電μ。又, 雖因閘極-源極間電塵的大小而有若干差異,惟於源極— 汲極間電壓在2 (V)左右至8 (ν)左右的範圍内,傾斜 度形成為水平或接近水平,而可獲得财的驅料性。 另一方面,如第Π® (Β)所示,習知形態的的構造 可使用達到6 ( V )左右作為源極—沒極間的電壓。然而, 相車乂於第6圖(A),2 (V)左右耐壓特性劣化。又,雖因 源極帽的大小而有若干差異,惟於源 在WV)左右至6⑺左右的範圍内,傾斜度形 和。然而,由於相較於第6圖(Α),傾斜度非形 =水平或接近水平,故容易發生熱載子,難 的驅動特性。 Τ乜疋 如第13圖所示’相較於習知形態的的構造,本實施 圖Γ =構造的電流能力提高。其原因在於,如使用第11 :::,構成源極區域、汲極區域的_擴散層24、 ;;間:電極22的中心部擴散,且通道長度會縮短之故。 ,特別是於施加高電麗的汲極區域中,形成通道區域 317948 19 1296135 及PN結合區域的N型擴散層乃係低濃度擴散區域。因 此,空乏層可擴展至汲極區域側,一面維持所希望之耐壓 特性,一面提高電流能力。 ^,本實施形態係羞_由以DDD構造形成汲極區域, 而可’略將間隔層絕緣膜形成於閘極電極側壁的步驟。因 此,亦可減低遮罩個數,間隔層可減低製造成本。而且, 亦可簡化製程。 ,且’本實施形態雖然對有關藉由咖構造形成汲 極區域時加以說明,惟不限於此情形。例如,可為藉單一 =構造形纽極區域的情形。又,雖然#形成背雜區 二% ’形成P型擴散層7、17 ’惟不限於此情形。例如, 由纽極區域的擴散層時,在傾斜植入雜質後,藉 :用、=1現第9圖所示之擴散構造若是可實現 θ㈣的及極區域的擴散構造的濃度分布,背閑 可散構造即可任意作設計變更。又,間極電極亦 可在;Hi石夕膜與鶴膜等金屬膜的構造的情形。此外, 在不悖離本發明要旨的範圍内作種種變更。 【圖式簡單說明】 法的說明本發明實施形態的半導體裝置之製造方 法的::圖圖係說明本發明實施形態的半導體裝置之製造方 法的說明本發明實施形態的半導體裝置之製造方 317948 20 I296135 第4圖係說明本發明實施形態的半導體裝置之製造方 法的剖視圖。 第5圖係說明本發明實施形態的半導體裝置之製造方 法的剖視圖。 、第6圖係說明本發明實施形態的半導體裝置之製造方 法的剖視圖。 第7圖係說明本發明實施形態的半導體裝置之製造方 _ 法的剖視圖。 、第8圖係說明本發明實施形態的半導體裝置之製造方 法的剖視圖。 第9圖(A )係用來說明本發明實施形態的半導體裝 置的汲極區域及其附近區域的剖視圖,第9圖(B )係用 來說明習知實施形態的半導體裝置的汲極區域及其附近區 域的剖視圖。 第10圖(A)係用來說明本發明及習知實施形態的半 _ ‘體裝置的背閘極區域的濃度分布曲線圖形的曲線圖,第 1 〇圖(B )係用來說明汲極區域的濃度分布曲線圖形的曲 線圖表。 第11圖係用來說明本發明及習知實施形態的半導體 裝置的第9圖(A)及(B )所示A— A剖面及B — B剖面 的背閘極區域的曲線圖。 第12圖(A)係用來說明本發明實施形態的半導體裝 置的及極一源極間的電流值與耐壓特性的關係的曲線圖, 第12圖(B )係用來說明習知實施形態的半導體裝置的汲 21 317948 1296135 極一源極間的電流值與耐壓特性的關係的曲線圖。 第13圖係用來說明本發明及習知實施形態的電流能 力的曲線圖。 【主要元件符號說明】 1 P型單晶矽基板 2 N型埋入擴散層 3 P型埋入擴散層 4、43 蠢晶層 ^ 5 > 10 氧化石夕膜 6、 14、18、23 光阻 7、 8、17、33、34 P 型擴散層 9 分離區域 11 多晶矽膜 12 氮化矽膜 13、24、25、31、32、42、45 N 型擴散層 15 開口部 16 LOCOS氧化膜 17 P型擴散層 19 多晶砍膜 20 梦鶴膜 21 矽氧化膜 22 閘極電極 26 絶緣層 27、28、29、30 接觸孔 22 317948 39、40、41 1296135 35 36 37 38 阻障金屬層 鎢膜 源極 没極 圓形記號
23 317948

Claims (1)

  1. ,I296135 十、申請專利範圍: 種半導體裝置之製造方法,其特徵在於具有: ,、於半導體層形成背閘極擴散層,於前述半導體層上 开少成閘極氧化膜及閘極電極的步驟;以及 在將雜質離子植人於前述㈣極擴散層後,使其擴 月以形成源極擴散層及汲極擴散層的步驟丨 於形成前歧極擴散層的步财,細前述沒極擴 :前述半導體層表面傾斜,且前述傾斜的切線 :首'v半導體層表面所形成之角度係隨著接近前述半 ¥體層表面而變小的方式,形成前述汲極擴散声。 申請專利範圍第i項之半導體裝置之製造方法,宜 二=成前述:背間極擴散層的步驟中,係在將具有雜 ^辰又值的第!擴散層形成於前述半導體層深部 ϋ 疊形成具有較前述第!擴散層的雜質濃度舉值更 =近前述半導體層表面側的雜質渡度峰值的第2擴散 如申請專利^圍第2項之半導體裝置之製造方法,其 中植於形成前述汲極擴散層的步驟中,係在形成前述1 ^擴散層後,使用前述閘極電極作為遮罩,以、 汲極擴散層。 4.如申睛專利範圍第丨項之半導體裝置之製造方法,其 二於形成前述㈣氧化膜的步驟中’係將其膜厚形成 脅 ΰϋ 至 340A。 317948 24
TW095107397A 2005-03-30 2006-03-06 Manufacturing method of semiconductor device TWI296135B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005098968A JP5307966B2 (ja) 2005-03-30 2005-03-30 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200636868A TW200636868A (en) 2006-10-16
TWI296135B true TWI296135B (en) 2008-04-21

Family

ID=37030619

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095107397A TWI296135B (en) 2005-03-30 2006-03-06 Manufacturing method of semiconductor device

Country Status (5)

Country Link
US (1) US7629214B2 (zh)
JP (1) JP5307966B2 (zh)
KR (1) KR100751642B1 (zh)
CN (1) CN1841684A (zh)
TW (1) TWI296135B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5302493B2 (ja) * 2005-03-30 2013-10-02 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置
US7714381B2 (en) * 2005-04-01 2010-05-11 Semiconductor Components Industries, Llc Method of forming an integrated power device and structure
KR101212266B1 (ko) 2005-12-22 2012-12-14 매그나칩 반도체 유한회사 반도체 소자 및 그 제조방법
JP2009272453A (ja) * 2008-05-08 2009-11-19 Sanyo Electric Co Ltd トランジスタ、半導体装置及びその製造方法
CN102842603B (zh) * 2011-06-23 2015-03-25 中国科学院微电子研究所 Mosfet及其制造方法
CN103703556B (zh) * 2011-07-29 2017-02-22 瑞萨电子株式会社 半导体器件及其制造方法
CN105047670B (zh) * 2015-06-29 2018-04-17 上海华虹宏力半导体制造有限公司 Sonos器件的制造方法
JP7077194B2 (ja) * 2018-09-14 2022-05-30 キオクシア株式会社 半導体装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910005395B1 (ko) * 1988-08-17 1991-07-29 삼성전관 주식회사 Ccd형 고체촬영소자의 스미어 특성 측정장치
JPH04103161A (ja) 1990-08-22 1992-04-06 Toshiba Corp バイポーラトランジスタ・絶縁ゲート型トランジスタ混載半導体装置
JP2760709B2 (ja) * 1992-07-15 1998-06-04 株式会社東芝 高耐圧のldd構造を有する半導体装置及びその製造方法
JPH06112478A (ja) * 1992-09-30 1994-04-22 Toshiba Corp 半導体装置及びその製造方法
US5622880A (en) * 1994-08-18 1997-04-22 Sun Microsystems, Inc. Method of making a low power, high performance junction transistor
JP3319721B2 (ja) 1998-02-03 2002-09-03 松下電器産業株式会社 半導体装置の製造方法
JP2001250941A (ja) 2000-03-06 2001-09-14 Rohm Co Ltd 半導体装置およびその製法
US6548842B1 (en) 2000-03-31 2003-04-15 National Semiconductor Corporation Field-effect transistor for alleviating short-channel effects
US6528850B1 (en) * 2000-05-03 2003-03-04 Linear Technology Corporation High voltage MOS transistor with up-retro well
JP2002083941A (ja) 2000-09-06 2002-03-22 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2002299475A (ja) * 2001-03-30 2002-10-11 Toshiba Corp 半導体装置及びその製造方法
JP2002368212A (ja) * 2001-06-12 2002-12-20 Hitachi Ltd 絶縁ゲート型電界効果トランジスタ及びその製造方法
JP2003197791A (ja) 2001-12-28 2003-07-11 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP4098208B2 (ja) 2003-10-01 2008-06-11 東芝マイクロエレクトロニクス株式会社 半導体装置の製造方法
JP5302493B2 (ja) * 2005-03-30 2013-10-02 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置
US20070074613A1 (en) * 2005-10-04 2007-04-05 Ben Yu Worktable having adjustable shield

Also Published As

Publication number Publication date
KR100751642B1 (ko) 2007-08-22
CN1841684A (zh) 2006-10-04
JP2006278932A (ja) 2006-10-12
US7629214B2 (en) 2009-12-08
TW200636868A (en) 2006-10-16
KR20060106693A (ko) 2006-10-12
JP5307966B2 (ja) 2013-10-02
US20060223259A1 (en) 2006-10-05

Similar Documents

Publication Publication Date Title
TWI296135B (en) Manufacturing method of semiconductor device
TWI536462B (zh) 具有突出源極和汲極區之積體電路及形成積體電路之方法
TWI393190B (zh) 半導體裝置及其製造方法
JP3831602B2 (ja) 半導体装置の製造方法
US9455252B2 (en) Combining ZTCR resistor with laser anneal for high performance PMOS transistor
US8637936B2 (en) Metal gate transistor with resistor
JP4145364B2 (ja) Dmos構造及びその製造方法
JPH06163571A (ja) 絶縁ゲート電界効果トランジスタ及びその製造方法
US20050212060A1 (en) Semiconductor device and method for manufacturing the same
JP2008541446A (ja) Soiデバイスの製造方法
TW200425519A (en) Self-aligned isolation double-gate FET
TWI302748B (en) High-voltage semiconductor device, semiconductor device and method of forming thereof
US20060134874A1 (en) Manufacture method of MOS semiconductor device having extension and pocket
JP2006516176A (ja) 水平拡散mosトランジスタ(ldmos)及びその製造方法
TWI278036B (en) Method for making a semiconductor device
US20090057779A1 (en) Semiconductor Device and Method of Fabricating the Same
JP2006128427A (ja) 半導体装置の製造方法及び半導体装置
US7915128B2 (en) High voltage semiconductor devices
US20090152648A1 (en) Semiconductor Device and Method of Fabricating the Same
JP4804734B2 (ja) 半導体装置の製造方法
TWI626678B (zh) 用於類比應用之高增益電晶體
JPH06140590A (ja) 半導体装置の製造方法
JPH04330782A (ja) 微細半導体装置およびその製造方法
JP2007214503A (ja) 半導体装置の製造方法
JP2004047547A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees