TWI289819B - Liquid crystal display device and liquid crystal panel - Google Patents

Liquid crystal display device and liquid crystal panel Download PDF

Info

Publication number
TWI289819B
TWI289819B TW093129471A TW93129471A TWI289819B TW I289819 B TWI289819 B TW I289819B TW 093129471 A TW093129471 A TW 093129471A TW 93129471 A TW93129471 A TW 93129471A TW I289819 B TWI289819 B TW I289819B
Authority
TW
Taiwan
Prior art keywords
signal
time
liquid crystal
image
unit
Prior art date
Application number
TW093129471A
Other languages
English (en)
Other versions
TW200523839A (en
Inventor
Takahiro Sagawa
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200523839A publication Critical patent/TW200523839A/zh
Application granted granted Critical
Publication of TWI289819B publication Critical patent/TWI289819B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

1289819 ⑴ 九、發明說明 【發明所屬之技術領域】 本發明是關於使用液晶面板之液晶顯示裝置,尤其是 關於抑制因溫度變化或經時變化,液晶面板內之信號延遲 變動,而發生在顯示畫像之鬼影的技術。 【先前技術】 ~般’對於使用藉由薄膜電晶體(Thin Film Transistor :以下稱爲「丁FT」)驅動之主動矩陣驅動方式 之液晶面板的液晶顯示裝置,是在玻璃基板上,設置有各 配列在縱橫方向之多數掃描線及資料線,和對應於該掃描 線和資料線之各交點的多數畫素電極。然後,除此之外, 也有在該玻璃基板上設置掃描線驅動電路、資料線驅動電 路、取樣電路 '畫素TFT電路等之週邊電路之時。並且 ’在相向之兩個玻璃基板之間,封入對應於上述多數畫素 電極之一個一個的晶胞,而構成液晶面板。 上述資料線驅動電路是根據自時標振盪器所輸出之時 間信號,生成用以決定取樣電路之驅動時間的取樣電路驅 動信號,對取樣電路輸出該取樣電路驅動信號。 該取樣電路是由TFT等之開關元件所構成,僅在上 述取樣電路電路驅動信號爲高電平期間,對晝素TFT電 路輸出由其他途徑外部所輸入之畫像信號。 畫素TFT電路是輸入自掃描線驅動電路所輸出之掃 描信號,僅在該掃描信號爲高電平期間,對畫素電極輸出 -4 - (2) 1289819 上述畫像信號。 當於該畫素電極被輸入該畫像信號時,因與該對向電 極之間的電壓變化,故對於被封入於畫素電極和對向電極 之間的晶胞,該液晶分子之配列則變化。其結果,通過該 晶胞之光,因應畫像信號予以透過或被截斷,依據調製, 液晶面板全體則顯示根據畫像信號之畫像。 在此’對於上述取樣電路,取樣電路驅動信號之高電 平期間,若與到達藉由其他途徑外部被輸入之畫像信號之 飽和電平的期間時間性符合時,雖然則如同畫像信號,顯 示適當之畫像,但是於該高電平期間,因製造時之每液晶 面板之內部延遲不均勻,或使用時溫度變化或經時變化的 液晶面板內部延遲之變化,引起時間誤差之時,則在畫像 上發生鬼影現象。 以下,參照第2圖,針對上述取樣電路驅動信號之高 電平期間的時間性誤差,和發生鬼影之關係予以說明。 第2圖(A)〜(C)是表示自外部被輸入至取樣電路 之畫像信號V I D,和自資料線驅動電路被輸入至取樣電路 之取樣電路驅動信號S的時間性關係,和被顯示在該時間 性關係之液晶面板2 0 0上之畫像的說明圖。 並且,畫像信號VID是在淡灰色背景顏色表示黑色 的略四角形之視窗圖形2 0 1的畫像信號。再者,該畫像信 號V I D是被展開爲6相,當作畫像信號VID 1〜V16,經由 連續之6個取樣電路及畫素TFT電路,對於連續的6個 畫素電極,各個同時被輸入。 -5- (3) 1289819 並且,取樣電路驅動信號S雖然在每上述連續的6個 取樣電路上,被生成當作另外的取樣電路驅動信號S 1、 S2、…,但是於以下中,因針對對連續12個畫素N〜N + 5 說明鬼影之發生,作爲一例,故於第2圖中僅記載對應於 畫素 N〜N + 5之取樣電路驅動信號 Sk,及對應於 N + 6〜N+1 1之取樣電路驅動信號Sk+Ι的兩7固信號。 再者,畫像信號VID1〜VID6是以具有表示黑色之電 壓電平(2V),和表示淡灰色之電壓電平(3V)的波形 所表示,該波形因藉由內部電路被積分而變鈍,故僅可能 在到達飽和電平期間(例如,第2圖中畫像信號週期Ta 、Tb內之盡可能延遲期間)中,必須被輸出至畫素TFT 電路。 於第2圖中,(A)是表示畫像信號VID1〜VID6,和 取樣電路驅動信號Sk及Sk+ 1的時間性關係爲適當狀態, (B )是自(A )之狀態,表示取樣電路驅動信號Sk及 Sk+Ι對於畫像信號 VID1〜VID6時間性前進之狀態,(C )是自(A )的狀態,表示取樣電路驅動信號Sk及Sk+1 對於畫像信號VID1〜VID6時間性延遲之狀態的狀態。 於第2圖中,該取樣電路驅動信號S k之高電平期間 Pa,是對對應於夾著視窗圖形2 0 1之左端在外側連續的6 個畫素N〜N +5之畫素TFT電路,決定用以輸入畫素信號 VID1〜VID6的時間。 於第2圖(A )之狀態中’該高電平期間Pa是與畫 素信號VID卜VID6中之到達畫像信號週期Ta之淡灰色之 (4) 1289819 飽和電平(3 V )之期間時間性相符,在畫素N〜N + 5之各 個畫素電極上’則被輸入表示淡灰色之畫像信號 V1D1〜VID6 。 再者,取樣電路驅動信號S k 之高電平期間p b,是 對對應於夾著視窗圖形2 0 1之左端在內側連續的6個畫素 N + 6〜N+11之畫素TFT電路,決定用以輸入畫素信號 VID 1〜VID6的時間。 於第2圖(A )之狀態中,該高電平期間Pb是與畫 素信號VID1〜VID6中之到達畫像信號週期Ta之黑色之飽 和電平(2V )之期間時間性相符,在畫素N + 6〜N+1 1之各 個畫素電極上,則被輸入表示黑色之畫像信號 VID1〜 VID6。 因此,第2圖(A )之狀態是不在視窗圖形2 0 1之左 端上發生鬼影。 並且,此時也在視窗圖形2 0 1之右端發生同樣之現象 。即是,因對應於夾著視窗圖形2 0 1之右端在內側連續的 6個畫素之取樣電路驅動信號 S,是與到達畫像信號 VID1〜VID6之畫像信號週期之黑色的飽和電平(2V)之 期間時間性相符,再者,對應於夾著視窗圖形20 1之右端 在外側連續的6個畫素之取樣電路驅動信號S,是與到達 畫像信號 VID1〜VID6之畫像信號週期之淡灰色的飽和電 平(3 V )之期間時間性相符,故在視窗圖形20 1之右端 也不發生鬼影。 並且,上述之現象因不僅畫素N〜N+1 1之行,在液晶 (5) 1289819 面板上之所有行上也發生,故如第2圖(A )所示般,畫 像全體不發生鬼影。 另外,於第2圖(B )之狀態中,依據取樣電路驅動 信號Sk及Sk+Ι時間性前進,高電平期間Pa及高電平期 間Pb也時間性前進,尤其高電平期間Pb是該一部分自畫 像信號VID1〜VID6中之畫像信號週期Tb之黑色飽和電平 (3 V )誤差,與接近淡灰色之電壓電平時間性重疊。因 此,畫素N + 6〜N+11之各個畫素電極上,除了到達黑色飽 和電平(2V)之畫像信號 VID1〜VID6之外,接近於淡灰 色之電壓電平的畫像信號 VID1〜VID6也一部分被輸入, 被混合後在視窗圖形20 1之左端內側上,發生淡灰色 A 之鬼影。 並且,此時即使在夾著視窗圖形20 1之右端在外側連 續的6個畫素上,也發生相同之現象。即是,在各個畫素 電極上,除了到達淡灰色之飽和電平(3 V )的畫像信號 V ID 1〜VID6之外,接近於黑色之電壓電平之畫像信號 VID1〜VID6也一部分被輸入,故被混合後在視窗圖形201 之右端外側也發生濃灰色B之鬼影。 再者,上述現象因不僅畫素N〜N + 1 1之行,在液晶面 板上之所有行上也發生,故如第2圖(B )所示般,在視 窗圖形2 0 1之左端全體之內側上發生濃灰色A之鬼影, 再者,在視窗圖形20 1之右端全體之外側上,發生濃灰色 B之鬼影。 並且,濃灰色A、B之各個顏色濃度是依據取樣電路 -8- 1289819 (6) 驅動S k、S k+ 1之時間性前進程度而有所不同。 另外,於第2圖(C )之狀態中,依據取樣電路驅動 信號Sk及Sk+Ι時間性延遲,高電平期間pa及高電平期 間Pb也時間性延遲,尤其,高電平期間pa該一部分是自 畫像信號VID1〜VID6中之畫像信號週期Ta之淡灰色之飽 和電平(3 V )誤差,成爲與接近於黑色之電壓電平時間 性重疊。因此,在畫素N〜N +5之各個畫素電極上,除了 到達淡灰色之飽和電平(3V)之畫像信號 VID1〜VID6之 外,接近於黑色之電壓的畫像信號 VID1〜VID6也一部分 被輸入,被混合後在視窗圖形2 0 1之左端外側上,發生濃 灰色之鬼影。 並且,此時在夾著視窗圖形20 1之右端在內側連續的 6個畫素也發生同樣之現象。即是,各個畫素電極上,除 了到達黑色之飽和電平(2V)之畫像信號 VID1〜VID6之 外,因接近於淡灰色之電壓電平的畫像信號 VID1〜VID6 一部分也被輸入,故被混合後在視窗圖形2 0 1之右端內側 上,也發生濃灰色D之鬼影。 再者,上述之現象不僅畫素N〜N+11之行,因發生在 液晶面板上之所有行上,故如第2圖(C )所示般,在視 窗圖形201之左端全體外側上發生濃灰色C之鬼影,再者 ,在視窗圖形20 1之右端全體之內側上發生濃灰色D之 鬼影。 並且,濃灰色C、D之各個顏色的濃度是依據取樣電 路驅動Sk、Sk+ 1之時間性延遲程度而有所不同。 (7) 1289819 以上之說明,雖然是液晶面板爲黑白顯不對應之時, 但是即使於彩色顯示對應之時,例如於每各畫素,使用R (紅)、G (綠)、B (藍)中之任一者的彩色濾光器, 使透過之光構成彩色之時,亦發生上述之現象。於此時, 因以3個連續之畫素合成.1個顏色,故該3個連續之畫素 ,相當於上述黑白顯示對應之液晶面板之1個畫素。 以持有上述般之電路構成的液晶顯不裝置一例而言, 所知的有日本特開平1 1 -2 82426號公報所記載者。 於以往,在製造工程中,對每液晶面板,執行發生鬼 影之原因,相對於上述畫像信號之取樣電路驅動信號之時 間性誤差的調整。 具體而言,即是將在如第2圖所示之淡灰色之背影顏 色上,顯示黑色視窗圖形20 1之鬼影觀測用圖形,顯示在 液晶面板上,測定背景顏色和發生鬼影的亮度差,檢測出 該亮度差成爲最小之時的時間信號之時間,將該所檢測出 之時間儲存至記憶體上。之後,復位液晶顯示顯示裝置, 自記憶體讀出上述時間,依據當作被內藏在時標振盪器之 時間設定暫存器之設定値而予以反映,將時間信號當做適 當之時間,調整以該時間爲基礎而所生成之取樣電路驅動 信號之相對於畫像信號的時間性誤差。 但是,即使執行上述調整,於使用液晶面板之時,依 據經時性變化或溫度特性,液晶面板內之信號延遲變動, 因此發生取樣電路驅動信號對晝像信號時間性誤差,導致 所顯示之畫像發生鬼影。 -10 - (8) 1289819 【發明內容】 本發明是爲了解決以往技術之上述課題而所創作出者 ,其目的爲對於液晶顯示裝置中’修正因經時變化或溫度 變化所引起之液晶面板內的信號延遲之變動,進而導致相 對於取樣電路驅動信號之畫像信號的時間性誤差,抑制鬼 影之發生。
爲了解決上述課題之至少一部分,本發明之第1液晶 顯示裝置,是具備有液晶面板部,和供給時間信號至上述 液晶面板部之時間供給部的液晶顯示裝置,其主旨爲: 上述液晶面板部是具備有: 被配列成矩陣狀之多數晶胞; 各個對應於各晶胞而被設置的多數畫素電極; 用以輸入畫像信號至各畫素電極的多數資料線;
各個對應於各資料線而被設置,因應取樣電路驅動信 號,取樣上述畫像信號,而輸出至所對應之上述資料線的 多數取樣電路;和 因應時間信號,生成上述取樣電路驅動信號的驅動信 號生成部, 並且上述時間供給部是具備有: 生成上述時間信號的時間生成部; 調整所生成之時間信號之相位的時間調整部; 上述液晶面板部又至少具備有被形成在與上述驅動信 號生成部相同之基板上,輸入上述時間信號之虛設元件, -11 - (9) 1289819 上述時間調整部是調整上述時間信號,使自上述虛設 元件被輸出之信號,可對所準備的基準信號,保持特定之 相位關係。 本發明之第1液晶顯不裝置中’時間生成部是生成時 間信號,時間調整部是調整該時間信號之相位。然後,驅 動信號生成部是因應該時間信號而生成取樣電路驅動信號 。再者,虛設元件是輸入該時間信號。在此,虛設元件是 至因被形成至少與驅動信號生成部相同之基板,故包含與 驅動信號生成部相同之寄生電容或配線電阻等,慷想像成 持有幾乎同等之延遲特性者。 現在,相對於畫像信號之取樣電路驅動信號之時間成 爲適當之時間,於顯示畫像不發生鬼影之時,將自虛設元 件所輸出之信號設爲對基準信號持有特定之相位關係者。 在此,當因溫度變化或經時變化,驅動信號生成部中 之信號延遲變動時,因相對於畫像信號,取樣電路驅動信 號前進(或是延遲),相對於畫像信號之取樣電路驅動信 號之時間爲誤差,故在顯示畫像上發生鬼影。此時,因也 想像成在虛設元件中之信號延遲也相同變動,故對於基準 信號,自虛設元件所輸出之信號也同樣前進(或是延遲) 。因此,自虛設元件所輸出之信號,對於基準信號,不保 持特定之相位關係。 但是,時間調整部爲了使自虛設元件所輸出之信號, 對於基準信號,保持特定之相位關係,使時間信號之相位 延遲(或是前進),故相對於畫像信號前進(或是延遲) -12- 1289819 (10) 之取樣電路驅動信號返回原處,而可以解消相對於畫像信 號之取樣電路驅動信號之時間的誤差,抑制發生在顯示畫 像上之鬼影。 再者,本發明之第1液晶顯示裝置中,上述時間調整 部是即使具備有: 相位比較上述基準信號和來自上述虛設元件之輸出信 號,並輸出因應比較結果之相位差信號的相位比較器; 輸出控制電壓,並根據自上述相位比較器所輸出之上 述相位差信號,調整上述控制電壓之電壓電平的電荷泵; 和 因應上述控制電壓之電壓電平,使上述時間信號之延 遲量變化,調整上述時間信號之相位的延遲元件亦可。 於如此之構成中,對於基準信號,即使在來自虛設元 件之輸出信號爲前進(或是延遲)之時,相位比較器也比 較該基準信號和來自虛設元件之輸出信號之相位,輸出因 應比較結果之相位差信號,輸入該相位差信號之電荷泵, 是根據相位差信號,對延遲元件變化所輸出之控制電壓之 電壓電平。然後,延遲元件是因應所輸入之控制電壓之電 壓電平,增加時間信號之延遲量(或是減少),依據延遲 (或是前進)時間信號之相位,相對於基準信號,來自前 進(或是延遲)之虛設元件的輸出信號則返回原處,可以 保持相對於基準信號之來自虛設元件的輸出信號之特定相 位關係。 再者,於本發明之第1液晶顯示裝置中,上述時間調 -13- 1289819 (11) 整部即使具備有: 相位比較上述基準信號和來自上述虛設元件之輸出信 號,並輸出因應比較結果之相位差信號的相位比較器; 輸出時脈信號,並且根據自上述相位比較器所輸出之 上述相位差信號,調整上述上述時脈信號之頻率的振盪器 因應上述時脈信號之頻率,使上述時間信號之延遲量 變化,調整上述時間信號之相位的延遲元件亦可。 於如此之構成中,對於基準信號,即使在來自虛設元 件之輸出信號爲前進(或是延遲)之時,相位比較器也比 較該基準信號和來自虛設元件之輸出信號的相位,輸出因 應比較結果之相位差信號,輸入該相位差信號之振盪器, 是根據相位差信號,對延遲元件變化所輸出之時脈信號之 頻率。然後,延遲元件是因應所輸入之時脈信號之頻率, 增加時間信號之延遲量(或是減少),依據延遲(或是前 進)時間信號之相位,相對於基準信號,來自前進(或是 延遲)之虛設元件的輸出信號則返回原處,可以保持相對 於基準信號之來自虛設元件的輸出信號之特定相位關係。 本發明之第2液晶顯示裝置’是具備有液晶面板部; 供給畫像信號至上述液晶面板部之畫像信號供給部;供給 時間信號至上述液晶面板部之時間供給部;和控制上述畫 像信號供給之畫像信號控制部的液晶顯示裝置’其主旨爲 上述液晶面板部是具備有: -14- 1289819 (12) 被配列成矩陣狀之多數晶胞; 各個對應於各晶胞而被設置的多數畫素電極; 用以輸入畫像信號至各畫素電極的多數資料線; 各個對應於各資料線而被設置,因應取樣電路驅動信 號’取樣上述畫像"fe 5虎’而輸出至所¥彳應之上述資料線的 多數取樣電路;和 因應時間信號’生成上述取樣電路驅動信號的驅動信 號生成部, 並且上述液晶面板部又至少具備有被形成在與上述驅 動信號生成部相同之基板上,輸入上述時間信號之虛設元 件, 上述畫像信號控制部是控制上述畫像信號供給部,調 整上述畫像信號之相位,使自上述虛設元件被輸出之信號 ,可對所準備的基準信號,保持特定之相位關係。 本發明之第2液晶顯示裝置,是即使依據溫度變化或 經時變化,驅動信號生成部中之信號延遲變動,取樣電路 驅動信號相對於畫像信號前進(或是延遲)時,因畫像信 號控制部控制畫像信號供給部,自虛設元件所輸出之信號 相對於基準信號保持特定之相位關係,而使畫像信號之相 位前進(或是延遲),故對於前進(或是延遲)之取樣電 路驅動信號,畫像信號則爲追趕(或被追上),相對於畫 像信號之取樣電路驅動信號之時間誤差則解消,可以抑制 發生在顯不畫像上之鬼影。 再者,本發明之第2液晶顯示裝置中,上述畫像信號 -15 - (13) 1289819 供給部即使具備有: 因應被供給之時脈信號,將上述畫像信號從數位信號 變換成類比信號的D/A變換電路, 上述畫像信號控制部是具備有調整被供給至上述D/A 變換電路之上述時脈信號之相位的時間調整部,
上述時間調整部是調整上述時脈信號之相位,使自上 述虛設元件所輸出之信號,可對上述基準信號,保持上述 特定之相位關係亦可。 如此一來,於將畫像信號從數位信號變換成類比信號 之時,調整被供給至D/A變換電路之時脈信號之相位, 則可以調整使畫像信號之相位前進或延遲。 本發明之液晶面板,爲至少輸入時脈信號和畫像信號 的液晶面板,其主旨爲:具備有 被配列成矩陣狀之多數晶胞; 各個對應於各晶胞而被設置的多數畫素電極;
用以輸入畫像信號至各畫素電極的多數資料線; 各個對應於各資料線而被設置,因應取樣電路驅動信 號,取樣上述畫像信號,而輸出至所對應之上述資料線的 多數取樣電路; 因應時間信號,生成上述取樣電路驅動信號的驅動信 號生成部; 至少被形成在與上述驅動信號生成部相同之基板上’ 輸入上述時間信號之虛設元件; 對上述虛設元件,使輸入上述時間信號的端子;和 > 16- 1289819 (14) 將自上述虛設元件所輸出之信號輸出至外部的端子。 依據使用如此之液晶面板,則可以容易構成上述之液 晶顯示裝置。 【實施方式】 以下,根據實施例以下述之順序說明本發明之實施形 A.實施例: A 1 .液晶顯示裝置之構成 A 2 .適當狀態中之具體動作 A3.前進狀態中之具體動作 A4.延遲狀態中之具體動作 A5 . X時間自動調整電路之其他具體例 B .變形例: A :實施例 A 1 .液晶顯示裝置之構成 首先,參照第3圖針對本發明之實施例中之液晶顯示 裝置全體之槪略構成予以說明。 第3圖表示本發明之實施例中之液晶顯示裝置looo 之槪略構成的說明圖。如第3圖所示般,液晶顯示裝# 1 〇〇〇是具備有液晶面板部1 〇、時間供給部1 00、畫像處 理部600、顯示資訊輸出部700、時脈供給部8 00和電、源 供給部9 0 0。 (15) 1289819 顯示資訊輸出部7 00是自外部輸入畫像信號,根據來 自時脈供給部8 0 0之時脈信號’將該畫像信號變換成規定 格式之畫像信號,對畫像處理部6 0 0輸出。畫像處理部 6 00是對被輸入之畫像信號,執行各種畫像處理,對液晶 面板部1 0予以輸出,同時將時脈信號CLK、水平同步信 號HSYNC及垂直同步信號VSYNC輸出至時間供給部100 。時間供給部1 00是根據藉由畫像處理部600所輸入之時 脈信號 CLK、水平同步信號 HSYNC及垂直同步信號 V S Y N C,生成決定用以驅動液晶面板部1 〇之時間的時間 信號,相對於液晶面板部1 0予以輸出。液晶面板部1 0是 根據自時間供給部1 00所供給之時間信號而予以驅動,將 由畫像處理部6 0 0所輸入之畫像信號當作畫像而予以顯示 ,同時對時間供給部1 00輸出監視信號MONITOR。並且 ’電源供給部900是對上述之各構成部供給電力。 接著,參照第1圖針對液晶顯示裝置1 〇 〇之液晶面板 部1 〇 ’和時間供給部1 0 0之各個槪略構成予以說明。 第1圖是表示本發明之實施例中之時間供給部1 00和 液晶面板部1 〇的槪略構成之說明圖。如第1圖所示般, 時間供給部1〇〇是由時標振盪器120和爲本發明之特徵部 分的X時間自動調整電路i〗0而所構成。 再者’液晶面板部1 0是由資料限驅動電路2 0、掃描 線驅動電路3 0、畫素電極40、掃描線γ 1〜Ym、資料線 XI〜Xn、取樣電路SH1〜SHn、畫素TFT電路ST1〜STn、3 輸入AND電路L]〜Ln和爲本發明之特徵部分的虛設元件 -18- (16) 1289819 5 〇所構成。 其中,時標振盪器1 2 0是輸入自第3圖中之畫像處理 部6 0 0所輸出之時脈信號C LK、水平同步信號η S υν c及 垂直同步信號V S YN C,如第1圖所示般,生成啓動信號 DXIN、時脈信號CLXIN及允許信號ΕΝΒΧΙΝ等各時間信 號,對X時間自動調整電路1 1 0予以輸出。 再者,X時間自動調整電路1 1 0是具備有對所輸入之 各時間信號賦予延遲,並且對於因應以另外途徑被供給之 控制電壓VC而增減該延遲量的可變延遲元件1〇4a〜104c ;使自該些可變延遲元件l(Ma〜104c被輸出之時間信號之 電平予以變化之電平移動器105a〜105c及電平移動器1〇6 ;和對於啓動信號DXIN,根據被以另外途徑輸入之時脈 信號CLK,賦予延遲,生成成爲基準信號之參考信號REF 而予以輸出之固定延遲元件103。 並且,X時間自動調整電路1 1 0是具備有輸入自液晶 面板10所輸出之監視信號MONITOR,而使電平予以變化 於輸出的電平移動器1 0 5 m ;自輸入該電平移動器1 〇 5 m 被輸出之監視信號MONITOR和屬於基準信號之參考信號 REF,比較該兩個信號之相位,於該相位不爲零之時,因 應該相位差,選擇性輸出電荷上升脈衝CU或是電荷下降 CD中之任一者的相位比較器1 0 1 ;對於可變延遲元件 104a〜104c之各個,因應供給控制電壓VC之時被輸入之 電荷上升脈衝CU或是電荷下降脈衝CD,使控制電壓VC 之電壓電平予以變化的電荷泵102。 -19- 1289819 (17) 另外,液晶面板部1 0是具備有矩陣狀設置在X方向 、乂方向上之多數晝素電極多數配列在x方向’且各 個沿著y方向延伸的資料線X 1〜χη ;多數被配列在y方向 上,且各個延伸於x方向之掃描線Y1〜Ym ;和以TFT所 構成之開關電路,對應於各畫素電極4 0而被設置的畫素 TFT電路ST1〜STn。該些之中,畫素TFT電路ST1〜STn 是如第1圖所示般,源極電極上連接有各資料線x 1〜Xn ’ 汲極電極上連接有各畫素電極4 0,閘極電極上連接有各 掃描線Y1〜Ym,控制著所對應之各個畫素電極40的導通 狀態和非導通狀態。 再者,液晶面板1〇還具有對上述掃描線Y1〜Ym,根 據自時標振盪器1 20所供給之時脈信號CK而以規定時間 ,依序選擇各掃描線Y1〜Ym而輸出掃描信號的掃描線驅 動電路3 0 ;根據X時間自動調整電路1 1 0所輸出之時脈 信號CLX、反轉時脈信號CLXN及啓動信號DX之3個時 間信號,生成輸出信號Q 1〜Qn的資料線驅動電路20。並 且,該掃描線驅動電路3 0和資料線驅動電路2 0皆由移動 暫存器等之電路所構成。 再者,液晶面板部1 〇還具備有輸入來自資料線驅動 電路20之輸出信號qi〜Qn等,輸出取樣電路驅動信號 S1〜Sn之3輸入AND電路L1〜Ln ;和以TFT所構成之開 關元件,對應於各資料線X 1〜Xn而被設置的取樣電路 SH1〜SHn。 其中’取樣電路SH1〜SHn是輸入自第3圖所示之晝 -20- (18) 1289819 像處理部600所輸出之被並列展開成6相之畫像信號 VID1〜VID6,根據來自3輸入AND電路L1〜Ln之取樣電 路驅動信號S 1〜S η,取樣該些畫像信號v ! D丨〜v ID 6,輸出 所對應之各資料線X 1〜χη。 並且,此時,1個3輸入AND電路所輸出之取樣電 路驅動信號是被並列輸入至連續的6個取樣電路S Η 1〜 SH6。該是如上述般,因畫像信號VID1〜VID6被並列展開 成6相,故對於連續之6個資料線X 1〜χη,則以各個相同 之時間及相同期間輸出畫像信號V ID 1〜V ID 6爲目的。 液晶面板部1 〇還設置有爲本發明特徵部分之虛設元 件5 0。該虛設元件5 0上,分歧被輸入有自X時間自動調 整1 1 〇被輸入至資料線驅動電路2 0的啓動信號D X。再者 ,自該虛設元件50所輸出之監視信號MONITOR是如上 述般,被輸入自X時間自動調整電路1 1 0之電平移動器 10 5m ° 在此,該虛設元件5 0因以相同之製造工程,被形成 在與液晶面板1 0內之資料線驅動電路2 0或3輸入A N D 電路L 1〜Ln等相同之玻璃基板上,故包含與該些資料驅 動電路20或3輸入AND電路L1〜Ln等相同之寄生電容 配線電阻等,可想像成持有與資料線驅動電路20或3輸 入AND電路L1〜Ln等幾乎相同之延遲特性。因此,使用 液晶面板部1 〇之時,因溫.度變化或經時變化,引起在資 料線驅動電路2 0或3輸入A N D電路L 1〜L η等中,產生 信號延遲之時,即使虛設元件5 0應也產生幾乎同等之信 -21 - 1289819 (19) 號延遲的變動。 以下,針對本發明之實施例中之抑制鬼影發生之液晶 顯示裝釐1 0 0 0之具體動作予以說明。 並且,於本實施例中,爲了易於說明’畫像信號 VID.1〜VID6是設定爲以具有表示黑色之比較性低的電壓 電平,和表示淡灰色之比較高的電壓電平之波形所表示之 各面板共通之黑白畫像信號,當然即使爲各面板不同之彩 色畫像信號亦可以適用。 A2.適當狀態之具體動作 首先,針對如第2圖(A )所示般,取樣電路驅動信 號 S1〜Sn之高電平的期間,和到達畫像信號 VID1〜VID6 之飽和電平之期間時間性爲相符,不發生鬼影之適當狀態 的具體動作予以說明。並且,第4圖爲表示該適當狀態之 各信號的時間的時序圖。 以時標振盪器120所生成之啓動信號DXIN、時脈信 號CLXIN及允許信號ENBXIN等之時間信號中,啓動信 號DXIN是以可變延遲元件104 a延遲規定之延遲量ATI 分之後’以電平移動器1 〇 5 a變化電平,而當作啓動信號 DX被輸入至資料線驅動電路2〇。因此,啓動信號DX IN 是在第4圖之時間中成爲低電平,啓動信號Dx是在 △ τ 1後之時間Τ 3成爲高電平。 再者,允許信號ENBXIN是以可變延遲元件1 〇4c延 遲與啓動信號DXIN相同之延遲量△丁 1分之後,以電平 -22 - (20) 1289819 移動器105c變化電平,當作允許信號ΕΝBX被輸7 晶面板部1 0。因此,允許信號E N B X是在第4圖5 T2成爲低電平。 再者,時脈信號CLX IN是以可變延遲元件延遲 動信號相同延遲量△ T 1分。之後,該被延遲之信號 並列輸入至電平移動器105b和電平移動器106,各 化電平。來自電平移動器l〇5b之輸出信號是當作反 脈信號 CLXN而被輸入至資料線驅動電路20,來自 移動器106之輸出信號是當作時脈信號CLX而被輸 資料線驅動電路2 0。並且,如第4圖所示般,時脈 CLX和反轉時脈信號CLXN電平是互相反轉,在時f 各成爲高電平。 資料線驅動電路20是自所輸入之啓動信號DX、 信號CLX和反轉時脈信號CLXN生成輸出信號Q1〜 對3輸入AND電路L1〜Ln予以輸出。 在此’該輸出信號Q 1〜Qn之高電平期間(脈衝 是與啓動信號Dx之高電平期間(脈衝寬)相同。再 針對上升至該輸出信號q丨〜Qη之高電平的時間是如 圖所示般’在啓動信號D X上升至高電平之時間Τ3 輸出信號Q I是相同上升至高電平,輸出信號q 2是 輸出信號Q 1延遲時脈信號CLX之半週期的時間1 0 上升至高電平。以下,輸出信號Q3、Q4、…是依序 遲時脈信號CLX之半週期的時間τ〗1、時間τ 1 2…上 1¾電平。並且,第4圖是記載有至輸出信號Q1、Q2 、至液 :時間 ί與啓 是被 被變 轉時 電平 入至 信號 ^ Τ3 時脈 Qn, 寬) 者, 第4 中, 在比 中, 在延 升至 、Q3 -23- (21) 1289819 爲止。 然後,該輸出信號Q1〜Qn是被輸入至第1圖所示之3 輸入AND電路L1〜Ln之各個第1輸入端子。再者,該3 輸入AND電路L]〜Ln之各個的第2輸入端子上,是被輸 入自X時間自動調整電路1 1 0所輸出之允許信號ENBX, 並且該3輸入AND電路L1〜Ln之各個的第3輸入端子上 ,是各被輸入鄰接的輸出段之輸出信號Q 2〜Q η。然後,3 輸入AND電路L1〜Ln是導出該些3個輸入之邏輯積,當 作取樣電路驅動彳S號S 1〜S η ’對取樣電路S Η 1〜S Η η予以 輸出。 例如,3輸入AND電路L1上被輸入輸出信號Q 1、 允許信號ENBX和鄰接之輸出段的輸出信號Q2,各個信 號在爲高電平之期間的第4圖中之時間T21〜時間T22中 ,將成爲高電平之取樣電路驅動信號S 1是相對於取樣電 路SH1〜SH6而被輸出。同樣3輸入AND電路L2是如第 4圖所示般,在時間T23〜時間T24中,將成爲高電平之 取樣電路驅動信號S 2是相對於取樣電路s Η 7〜S Η 1 2而被 輸出。 自3輸入AND電路L1〜Ln所輸出之取樣電路驅動信 號S 1〜S η,是被輸入至取樣電路s Η 1〜S Η η之閘極電極。 因此’自第3圖所示之畫像處理部600被輸入至取樣電路 SH1〜SHn之被6相展開的晝像信號viDl〜VID6,是在取 樣電路驅動信號S 1〜Sn爲高電平期間中,被取樣而相對於 資料線X]〜Xn被輸出。 -24- 1289819 (22) 例如,在第4圖之時間T 2 1〜時間T 2 2爲止之期間中 ,取樣電路驅動信號S 1成爲高電平之時,在成爲該高電 平之期間中,各個構成取樣電路SH1〜SH6之TFT成接通 ,被輸入至取樣電路SH1〜SH6之畫像信號VID1〜VID6, 則被輸出至連接於取樣電路SH1〜SH6之資料線XI〜X6。 再者,與上述動作不同,掃描線驅動電路3 0是依掃 描線Y 1、Y2之順序掃描,對於所選擇之掃描線,輸出掃 描線驅動信號。在此,依據掃描線電路3 0,在第4圖之 時間T2 1〜時間T22之期間中,例如,選擇掃描線γ 1,掃 描線驅動信號相對於掃描線Y 1被輸出之時,各個構成被 連接於掃描線Y1之畫素TFT電路ST1〜S Τη之TFT則接 通。另外,如上述般,於該期間中,自取樣電路 SH1-SH6畫像信號VID1〜VID6被輸出至資料線XI〜X6。 因此,當各個構成被連接於掃描線 Y 1之畫素T F T電路 ST1〜STn之 TFT爲接通時,自資料線XI〜X6畫像信號 VID1〜VID6則僅被輸入至被連接於該些中之畫素 TFT電 路ST1〜ST6之6個畫素電極40上。 其結果,輸入該些畫像信號VID1〜VID6之6個畫素 電極4 0,和對向電極(省略圖示)之間的電壓變化,而 各被封入於該些之間的晶胞之液晶分子配列爲變化。依此 ,該些通過晶胞之光是因應畫像信號 VID】〜VID6透過或 截斷而被調製後,在液晶面板部1 0顯示出根據畫像信號 之畫像。 然後,在該適當狀態中,如第4圖所示般,取樣驅動 - 25- (23) 1289819 信號 S 1之高電平期間,是與對應於晝素 TFT電路 ST1〜ST6之畫像信號VID1〜VID6之信號週期中,較遲緩 之期間即是到達淡灰色之飽和電平之期間時間性相符,在 被連接於畫素TFT電路ST1〜ST6之畫素電極40上,則被 輸入到達淡灰色之飽和電平的畫像信號 VID1〜VID6。同 樣地,被連接於其他之畫素TFT電路ST7〜STn之畫素電 極40上,也被輸入各個對應之畫素信號VID1〜VID6中, 到達黑色之飽和電平之畫像信號 VID1〜VID6。因此,在 該狀態中,顯示畫像上不會發生鬼影。 另外,液晶面板部1 0所具有之虛設元件5 0,是當輸 入來自X時間自動調整電路1 1 0之啓動信號DX之時,延 遲該信號,當作監視信號MONITOR輸出至X時間自動調 整電路1 1 0。 如上述般,虛設元件5 0因被形成在與液晶面板1 0內 之資料線驅動電路20或3輸入AND電路L1〜Ln等相同 之玻璃基板上,故虛設元件5 0是具有與資料線驅動電路 2〇及3輸入AND電路L1〜Ln等幾乎相同之延遲特性,當 將虛設元件50之延遲量設爲ΔΤ0之時,可以將該延遲量 重新看成與資料線驅動電路20及3輸入AND電路L1〜Ln 中之信號延遲量相同。 因此,監視信號 MONITOR相對於啓動信號 DX,在 虛設元件5 0中,爲僅延遲延遲量△ T0之信號,該監視信 號MONITOR是當僅注視於液晶面板部1 〇內之信號延遲 量時,可以重新看成與經由資料線驅動電路2 0、3輸入 -26- (24) 1289819 AND電路L1〜Ln而所生成之取樣電路趨動信號S1〜Sn相 同之信號。 再者,在此啓動信號DX相對於啓動信號DXIN,在 可變延遲元件104a中,爲僅延遲延遲量△ T1部份的信號 。因此,監視信號MONITOR相對於啓動信號DXIN,則 爲僅延遲(△ Tl + Δ T0)的信號。 自虛設元件5 0被輸入至X時間自動調整電路1 1 0之 監視信號 MONITOR,是以電平移動器105m變化電平之 後,被輸入至相位比較器1 ,比較屬於基準信號之參考 信號REF和相位。 參考信號REF是在固定延遲元件103中,根據時脈 信號CLK,使啓動信號DXIN僅延遲延遲量ΔΤ而所生成 〇 於本實施例中,固定延遲元件103中之延遲量△ T, 是被設定成與第4圖所示之適當狀態的(△ T 1 + △ T 0 )相 等。該固定延遲元件103是藉由移位暫存器所構成,切換 移位段數,使可保持因應時脈信號CLK頻率及虛設元件 5 0中之延遲量的適當狀態。 因此,監視信號MONITOR之相位是與參考信號REF 之相位一致,不產生監視信號MONITOR和參考信號REF 之相位差。依此,依據相位比較器1 〇 1所檢測出之相位差 ,因成爲零,故相位比較器1 〇 1對於電荷泵1 02是不輸出 電荷上升脈衝CU或是電荷下降脈衝中之任一者。
電荷泵1 〇 2因不自相位比較器1 0 1輸入電荷脈衝c U -27- (25) 1289819 或是電荷脈衝CD中之任一信號,故不使供給至可變延遲 元件l〇4a〜l〇4c之控制電壓VC之電壓電平予以變化。因 此,於第4圖之適當狀態中,該控制電壓V C之電壓電平 因幾乎爲一定,故可變延遲元件104 a〜104b所附加之延遲 量也不變化,在ΔΤ1成爲一定。 如上述般,啓動信號DXIN、時脈信號CLXIN及允許 信號 NBXIN等,各時間信號雖然是在可變延遲元件 104a〜104c中,被附加延遲,但是該被附加之延遲量,因 在適當之狀態中’在延遲量ΔΤ1中成爲一定,故被輸入 至液晶面板部1 〇之啓動信號DX、時脈信號CLX、反轉 時脈信號CLXN及允許信號ENBX等,各時間信號在一定 且適當時間成爲高電平,自該些時間信號所生成之取樣電 路驅動信號S1〜Sn也在一定且適當時間成爲高電平,取樣 電路 SH 1〜SHn因是在一定且到達飽和電平之時間取樣畫 像信號VID1〜VID6,輸出至資料線X;!〜χη,故在液晶面 板部1 〇中,可顯示可抑制鬼影之發生的畫像。 於上述適當之狀態中,取樣電路,驅動信號S 1〜S η之 高電平之期間,和到達畫像信號VID1〜VID6之飽和電平 的期間,是如第4圖所示般爲一致。 但是,因使用時之溫度變化或經時變化,在資料線驅 動電路20及3輸入AND電路L1〜Ln中,發生信號延遲 之變動時,來自資料線驅動電路2 〇之輸出信號Q 1〜Q n, 及來自3輸入AND電路L1〜Ln之取樣電路驅動電路 S 1〜Sn,是僅有該信號延遲變動部份比適當狀態時間性誤 -28、 (26) 1289819 差。另外,畫像信號 VID1〜VID6因不經由資料線驅動電 路20及3輸入AND電路L1〜Ln,故即使在該些電路中, 產生信號延遲變動之時,在適當狀態之時間被輸入至取樣 電路S Η 1〜S Η η。 因此,於因使用時之溫度變化或經時變化,引起在資 料線驅動電路20及3輸入AND電路L1〜Ln中,產生信 號延遲變動之時,取樣電路驅動信號S 1〜S η之高電平的期 間,和到達畫像信號 VID1〜VID6之飽和電平的期間則時 間性誤差。 以下,針對取樣電路驅動信號S1〜Sri之高電平的期間 ,對於到達畫像信號 VID1〜VID6之飽和電平的期間爲時 間性誤差之時的動作予以說明。 A3·前進狀態之具體動作 首先,針對如第2圖(B )所示般,相對於畫像信號 VID1〜VID6之飽和電平的期間,取樣電路驅動信號S1〜Sn 之高電平期間爲時間性前進,發生鬼影之狀態(以下,稱 爲「前進狀態」)之具體動作予以說明。第5圖爲表示該 前進狀態之各信號之時間的時序圖,第6圖是依據本實施 例之時間性修正,自第5圖之狀態,返回適當狀態之時的 時序圖。 並且,即使於該狀態中,因時標振盪器1 2 0、資料線 驅動電路20、掃描線驅動電路30、3輸入 AND電路 L1〜Ln、取樣電路SH1〜SHn、畫素TFT電路ST1〜STn及 -29- (27) 1289819 畫素電極4 0之詳細動作因與上述適當狀態之動作相同, 故省略該些說明。 於該前進狀態中,如第5圖之各信號之實線所示般, 取樣電路驅動信號S 1之高電平期間,因比對應於畫素 TFT電路ST1〜ST6之畫像信號VID1〜VID6之到達淡灰色 之飽和電平的期間,僅前進△ T2,故連接於畫素TFT電 路ST1〜ST6之畫素電極40,是在比各到達淡灰色之飽和 電平的時間僅前進△ T2之時間被取樣,被輸入至連接於 畫像TFT電路ST1〜ST6之畫素電極40上。同樣地,被連 接於其他畫素TFT電路ST7〜S Τη之畫素電極40,也在比 各個對應之畫像信號 V ID 1〜V ID 6中,到達黑色飽和電平 之時間僅前進△ Τ2之時間,輸入被取樣之畫像信號 V I D 1〜V I D 6。此時,例如畫像信號 ν I D 1〜V I D 6爲如第2 圖所示之鬼影觀測用圖形之時,則顯示出發生如第2圖( Β )所示般之鬼影畫像。並且,第5圖之各信號之點線, 是表示適當狀態之各信號的時間。 另外,如上述般,可想像當在資料線驅動電路20或 3輸入AND電路L1〜Ln中發生信號延遲之變動時,即使 在虛設元件5 0中,也發生同樣之信號延遲。因此,自虛 設元件50所輸出之監視信號MONITOR也比適當狀態中 之監視信號MONITOR僅前進△ T2。 該結果,當比較屬於基準信號之參考信號REF和監 視信號MONITOR之相位之時,因相對於參考信號REF, 監視信號MONITOR僅前進△ T2,故相位比較器1 0 ]是對 -30- 1289819 (28) 電荷泵102輸出電荷下降脈衝CD。電荷泵102是當輸入 該電荷下降脈衝 CD時,下降供給至可變延遲元件 104 a〜104c之控制電壓VC之電壓電平。 可變延遲元件l〇4a〜l(Hc是當被供給之控制電壓vc 之電壓電平下降時,增加附加於各時間信號之延遲量。具 體而言,可變延遲元件104a〜l〇4b是對所輸入之啓動信號 DIX、時脈信號CLXIN及允許信號ENBIX等各時間信號 ,在適當狀態中,於附加的延遲量△ T 1上施加上述之 △ T2而所取得,成爲附加延遲量(△ τ 1 + △ T2 )。其結果 ’可以使來自 X時間自動調整電路1 1 0之輸出信號,啓 動信號DX、時脈信號CLX、反轉時脈信號CLXN及允許 {g號E N B X等各時間信號,如第6圖之實線所示般,比前 進狀態僅延遲△ T2。 然後,自該些啓動信號DX、時脈信號CLX及反轉時 脈信號CLXN所生成之輸出信號Q1〜Qn也如第6圖之實 線所示般,比前進狀態僅延遲△ T2。 因此,例如即使上升至取樣電路驅動信號S 1〜Sn之高 電平的時間,藉由資料線驅動電路20或3輸入AND電路 L1〜Ln中之信號延遲之變動,而成爲比適當之狀態僅前進 △ T2,因調整附加於啓動信號DXIN、時脈信號CLXIN及 允許信號ENBXIN等之時間信號之延遲量,使啓動信號 DX、時脈信號CLX、反轉時脈信號CLXN及允許信號 ENBX等各時間信號,比該前進狀態僅延遲△ T2,故因應 該些時間信號而所生成之取樣電路驅動信號S 1〜Sn,也在 -31 - 1289819 (29) 比該前進狀態僅延遲△ T2,即是適當之時間成爲高電平, 上述之△ Τ2之前近則被取消。 其結果,如第6圖所示般,相對於到達畫像信號 VID1〜VID6之飽和電平的期間,取樣電路驅動信號S1〜SE 之高電平的期間,因成爲時間性相符之適當狀態,故取樣 電路SH1〜SHn是在各到達飽和電平之時間取樣晝像信號 VID1〜VID6,輸出至資料線XI〜Xn,其結果,在液晶面板 部1 〇可顯示抑制發生鬼影之畫像。 於前進狀態中,虛設元件5 0之延遲因與資料線驅動 電路20或3輸入AND電路L1〜Ln之信號延遲的變動爲 相同,僅縮小△ T2,故自適當狀態中之虛設元件5 0之延 遲量△ T 0減掉該△ T 2 ( △ T 0 - △ T 2 ),則成爲前進狀態中 之虛設元件 50之延遲量。此時,可變延遲元件 104 a〜1〇4〇是如上述般,對各時間信號附加屬於施加有該 虛設元件5 0之延遲量之減少部份的△ T2之延遲量( △ T1- △丁2 )。 因此,於返回該適當狀態之時,監視信號MONITOR 是比起動信號DXIN,僅延遲虛設元件50中之延遲量( △ T卜A T2 )加上在可變延遲元件104a被附加的延遲量( △ T1 +△丁2)即爲(ΔΤ1 + ΔΤ0)。 另外,屬於基準信號之參考信號REF是使起動信號 DXIN僅延遲ΔΤ而被生成,同時該ΔΤ爲了成爲與(
△ Τ1 + ΔΤ0)相等,設定在固定延遲元件103,故如第6 圖所示般,上述監視信號MONITOR ‘是與該參考信號rEF -32- (30) 1289819 相位一致。 因監視信號MONITOR與參考信號REF相位一致,故 相位比較器1 0 1相對於電荷泵1 02,是不供給電荷上歼_ 衝CU或是電荷下降脈衝CD。因此,因在控制電壓Vc > 引起變化,故可變延遲元件10 4 a〜1 (He所附加之延遲羹則 被保持一定’可持續抑制鬼影之發生。 A4.延遲狀態之具體動作 接著,如第2圖(C )所示般,相對於畫像信號 VID1〜VID6之飽和電平之期間,取樣電路驅動信號Sl〜Sn 之高電平之期間時間性爲延遲,發生有鬼影之狀態(以τ ’稱爲「延遲狀態」)之具體動作予以說明。並且,第7 圖是表不該延遲狀態中之各信號之時間的時序圖,第8 _ 是依據本實施例之時間性修正,自第7圖之狀態返回適當 之狀態時的時序圖。 並且,即使於該狀態中,時標振盪器1 2 0、資料線驅 動電路2 0、掃描線驅動電路3 0、3輸入AND電路L1〜Ln 、取樣電路SH1〜SHn、畫素TFT電路ST1〜STn及畫素電 極4 0之詳細動作,因與上述之適當狀態之動作相同,故 省略該些說明。 該延遲狀態是如第7圖之各信號之實線所示般,取樣 電路驅動信號S 1之高電平期間,因比對應於畫素TFT電 路ST1〜ST6之畫像信號VID1〜VID6之到達淡灰色之飽和 電平的期間僅延遲△ T3,故對應於畫像 TFT電路 -33- 1289819 (31) ST1〜ST6之畫素電極40,是在比各到達淡灰色之飽和電 平之時間僅延遲△ T3之時間被取樣,被輸入至連接於畫 素TFT電路ST1〜ST6之畫素電極40。同樣地,被連接於 其他畫素TFT電路ST 7〜STn之畫素電極40,也在比各對 應之畫素信號 VID1〜VID6之到達黑色飽和電平之時間僅 延遲△ T3之時間,被輸入被取樣之畫像信號 VID 1〜VID6 。此時,例如畫像信號VID1〜VID6爲第2圖所示之鬼影 觀測用圖案之時,則顯示出發生第2圖(C )所示般之鬼 影的畫像。並且,第7圖之各信號之點線是表示適當狀態 之各信號的時間。 另外,虛設元件5 0因被形成在與液晶面板部1 〇內之 電路相同之基板上,故持有與液晶面板部1 〇內之電路幾 乎相同之延遲特性,如此之信號延遲變動,是與液晶面板 部1 〇內之其他電路相同,即使在虛設元件5 0也發生。因 此,自虛設元件50所輸出之監視信號MONITOR也比適 當狀態之監視信號MONITOR僅延遲△ T3。 其結果,當比較屬於基準信號之參考信號REF和監 視信號MONITOR之相位時,相對於參考信號REF,監視 信號MONITOR因僅延遲△ T3,故相位比較器1〇1是對電 荷泵輸出電荷上升脈衝CU。電荷泵102當輸入該電荷上 升脈衝時,則提升供給可變延遲元件10 4 a〜104c之控制電 壓VC之電壓電平。
可變延遲元件1 0 4 a〜1 0 4 C是當被供給之控制電壓V C 之電壓電平上升時,減少附加於各時間信號之延遲量。具 -34- (32) 1289819 體而言,可變延遲元件104 a〜104c是將在適當狀 加之延遲量ΔΤ1減去ΔΤ3的延遲量(ΔΤ1-Δ 加於所輸入之啓動信號DXIN、時脈信號CLXIN 號ENBXIN等各時間信號,可以使爲來自 X時 整電路1 1 〇之輸出信號,啓動信號DX、時脈信 反轉時脈信號CLXN及允許信號ENBX等各時間 第8圖之實線所示般,比延遲狀態僅前進△ T3。 然後,自該些啓動信號DX、時脈信號CLX 脈信號CLXN所生成之輸出信號Q1〜Qn,也如第 線所示般,比延遲狀態僅前進△ T3。 因此,例如即使上升至取樣電路驅動信號S : 電平的時間,藉由液晶面板部1 〇內之信號延遲 適當狀態僅延遲△ T3之狀態,因調整附加於< DXIN、時脈信號CLXIN及允許信號ENBXIN等 號之延遲量,使啓動信號DX、時脈信號CLX、 信號CLXN及允許信號ENBX等各時間信號,調 延遲狀態僅前進△ T3,故因應該些時間信號而所 樣電路驅動信號S 1〜S η也在比該延遲狀態僅前連 時間,即是在適當之時間成爲高電平,上述之△ 遲則被取消。 其結果,如第8圖之實線所示般,對於到達 V ID 1〜VID6之飽和電平的期間,取樣電路驅動信 之高電平期間,因成爲時間性相符之適當狀態, 路S Η 1〜S Η η是在各到達飽和電平之時間取樣: 態中自附 Τ3 ),附 及允許信 間自動調 號 CLX、 信號,如 及反轉時 8圖之實 [〜Sn之高 變動,比 啓動信號 各時間信 反轉時脈 整成比該 生成之取 I △ T3 之 丁3之延 畫像信號 號S1〜Sn 故取樣電 墜像信號 -35 - (33) 1289819 VID1〜VID6,輸出至資料線XI〜Xn,其結果,在液晶面板 部1 〇可顯示抑制鬼影發生之畫像。 在延遲狀態中,虛設元件5 0之延遲因與液晶面板部 1 〇內之信號延遲部分相同僅增大△ T3,故在適當狀態中 之虛設元件50之延遲量ΔΤΟ上加上該ΔΤ3 ( ΔΤ0+ΔΤ3 ),則成爲延遲狀態之虛設元件5 0之延遲量。此時,可 變延遲元件1 04a〜1 04c是如上述般,對各時間信號,附加 屬於該虛設元件50之延遲量之增加部分的減去ΔΤ3之延 遲量(ΔΤ1-ΔΤ3)的延遲。 另外,屬於基準信號之參考信號REF是僅使起動信 號DXIN延遲ΔΤ而所生成,同時該ΔΤ爲了與(ΔΤ1 + △ T0 )相等,因設定於固定延遲元件1 03,故如第6圖所 示般,上述監視信號MONITOR是與該參考信號REF相位 一致。 監視信號MONITOR因與參考信號REF相位一致,故 相位比較器1 0 1是對電荷泵1 02,不供給電荷上升脈衝 CU或電荷下降CD。因此,因在控制電壓VC不引起變化 ,可變延遲元件104 a〜104C所附加之延遲量是被保持一定 ,可持續抑制鬼影之發生。 如以上之說明般,本發明之實施例中,因於使用時因 溫度變化或經時變化所引起之液晶面板部1 0內之信號延 遲之變動,使取樣電路驅動信號S1〜S η之高電平期間,相 對於到達畫像信號VID1〜VID6之飽和電平的期間,可比 較參考信號REF之相位和監視信號MONITOR之相位而檢 -36- (34) 1289819 測出時間性誤差。 然後,X時間自動調整電路1 1 0是依據使用電荷泵 1 02,在可變延遲元件 1 (Ha〜1 〇4c中,爲了解消上述檢測 出之時間性誤差,調整成於時間性前進之時可增加或於時 間性延遲之時可減少對啓動信號DXIN、時脈信號CLXIN 及允許信號ENBXIN等各時間信號所附加之延遲量。 因此,因啓動信號DX、時脈信號CLX、反轉時脈信 號CLXN及允許信號ENBX等各時間印號也被調整成可解 消時間性誤差,故因應該些時間信號而所生成之取樣電路 驅動信號S 1〜S η,是取消藉由液晶面板部1 0之內部延遲 變動而所產生之時間性誤差。其結果,取樣電路驅動信號 S1〜Sn之高電平期間是成爲與到達畫像信號VID1〜VID6 之飽和電平的期間時間性相符,可抑制鬼影之發生。 A5 ·Χ時間自動調整電路之其他具體例 而且,在第1圖所示之時間自動調整電路1 1 0中,雖 然是使用相位比較器1 〇 1、電荷泵1 0 2和可變延遲元件 104 a〜104c,但是即使取代此,如第9圖所示般,使用相 位比較器5 0 1、低域濾波器5 02、電壓控制振盪器5 03, 和藉由移位暫存器所構成之可變延遲元件5 14a〜5 14c亦可 〇 弟9圖是表不X時間自動調整電路之其他具體例的 說明圖。第9圖所示之時間自動調整電路5 0 0除了與第1 圖所示之X時間自動調整電路1 1 0相同具備有固定延遲 -37- 1289819 (35) 元件103及電平移動器105a〜105c、105 m、106之外,還 具有相位比較器5 01、低域濾波器5 02、電壓控制振盪器 5 0 3,和由移位暫存器所構成之可變延遲元件 5;Ua〜5Mc
其中,相位比較器501是輸入自移位暫存器105m所 輸出之監視信號 MONITOR和屬於基準信號之參考信號 REF,比較該兩個信號之相位,輸出因應該相位差之脈衝 信號。低域濾波器5 02是抽出自相位比較器5 0 1所輸出之 脈衝信號之低域成分,當作電壓予以輸出。電壓控制振盪 器5 03是振盪而輸出時脈信號,並且將自低域濾波器502 所輸出之電壓當作控制電壓而予以輸入,因應該控制電壓 ,使發信頻率予以變化,並使時脈信號之頻率予以變化。 可變延遲元件 514a〜514c是輸入並延遲來自時標振盪器 120之啓動信號 DXIN、時脈信號 CLXIN及允許信號 ENBXIN等各時間信號,輸出至電平移位器1 〇5a〜1 05c、
1 0 6,並輸入來自電壓控制振盪器5 0 3之時脈信號,因應 該時脈信號之頻率,而使延遲量予以變化。 依據採用如此之構成,第9圖所示之時間自動調整電 路5 0 0是執行與第1圖所示之X時間自動調整電路1] 〇 相等之動作,可以調整在時標振盪器1 2 0所生成之時間信 號之相位,而供給至液晶面板部1 〇。 B .變形例: 並且,本發明並不限於上述之實施例或實施形態,只 -38 - (36) 1289819 要在不脫離該主旨之範圍下可以作各種變形’例如可以成 爲下述之變形。 (1 )於上述之實施例中,雖然修正取樣電路驅動信 號S1〜Sn之對於畫像信號VID1〜VID6之時間性誤差,使 可以抑制鬼影之發生,但是即使修正自掃描線驅動電路 3〇所輸出之掃描信號之對於畫像信號VID1〜VID6之時間 性誤差,抑制發生在第1圖中之y方向的鬼影亦可。 此時,若在液晶面板部1 〇內,設置有與虛設元件5 0 相同之虛設元件,同時在時間供給部1 〇〇內設置有與x 時間自動調整電路1 1 〇、5 00幾乎相同之構成的Y時間自 動調整電路,取代在時標振盪器1 20所生成之時脈信號 C K,將以該 Y時間自動調整電路執行相位調整之時間信 號,輸入至掃描線驅動電路3 0即可。 (2 )於上述實施例中,雖然將畫像信號展開成6相 ’但是該相展開數並不特別約制,即使例如於1 2相展開 時,亦可以適用本發明。但是,需要因應該相展開數之畫 像信號線。 (3 )於上述實施例中,啓動信號DX雖然被輸入至 虛設元件5 0,但是並不限定於此,即使將時脈信號C LX 、反轉時脈信號CLXN及允許信號ENBX等其他時脈信號 輸入至虛設元件5 0亦可。再者,即使將分頻或變倍上述 之啓動信號D X、時脈信號C L X、反轉時脈信號c L X N及 允許信號ENBX中之任一信號的信號,輸入至虛設元件 5 0亦可。並且,即使將合成上述啓動信號〇Χ、時脈信號 -39- (37) 1289819 CLX、反轉時脈信號CLXN及允許信號ENBX中之任一者 的信號,輸入至虛設元件5 0亦可。爲本發明之監視信號 MONITOR之基礎的被輸入虛設元件50之信號,若對屬於 基準信號之參考信號REF,保持特定之相位關係即可。 (4 )於上述實施例中,依據取樣電路 S Η 1〜S Hn,爲 了經常可在到達飽和電平之時間取樣畫像信號 VID1〜VID6,雖然調整啓動信號DXIN、時脈信號CLXIN 及允許信號ENBXIN等各時間信號之相位,但是即使取代 各時間信號之相位,調整畫像信號VID1〜VID6之相位亦 可。 將如此之變形例表示於第1 〇圖。第1 〇圖是表示本變 形例之液晶顯示裝置之槪略構成的說明圖。如第1 〇圖所 示般,本變形例中液晶顯示裝置是具備有液晶面板部1 0 、時間供給部1 5 0、畫像處理部 6 5 0、顯示資訊輸出部 70 0、時脈供給部8 00和時間調整部8 5 0。其中,畫像處 理部6 5 0是具備有信號分離電路6 6 0、畫像處理電路6 7 0 和D/A變換電路6 8 0。並且,第1〇圖中省略電源供給部 。再者,針對顯示資訊輸出部7〇〇及時脈供給部800之各 動作,因與第3圖所述之動作相同,故省略說明。 畫像處理部6 5 0中,信號分離電路6 6 0是從所輸入之 畫像信號分離時脈信號CLK、水平同步信號HSYNC及垂 直同步信號V S YN C,而輸出至時間供給部1 〇 〇。然後,畫 像處理電路6 7 0是對畫像信號執行各種畫像處理。並且’ D / A變換電路6 8 0是因應以另外途徑所供給之時脈信號, -40- (38) 1289819 將畫像信號自數位信號變換成類比信號,輸出至液晶面板 部1 〇。時間供給部1 5 0是根據藉由畫像處理部6 5 0所輸 入之時脈信號CLK、水平同步信號HS YNC及垂直同步信 號V S YNC,生成用以決定驅動液晶面板部1 〇之時間的時 間信號,輸出至液晶面板1 〇,同時也將該一部分輸出至 時間調整部8 5 0。液晶面板部1 0是根據自時間供給部1 〇〇 所供給之時間信號而予以驅動,將藉由畫像處理部6 0 0所 輸入之畫像信號 VID1〜VID6當作畫像予以顯示,並且將 自虛設元件所輸出之監視信號MONITOR輸出至時間調整 部8 5 0。時間調整部8 5 0是自由時間供給部1 5 0所輸入之 時間信號生成基準信號,爲了使自液晶面板部1 〇所輸入 之監視信號MONITOR對該基準信號,可保持特定相位關 係,調整自時脈供給部800所供給之時脈信號之相位,而 供給至D/A變換電路68 0。 如此一來,在畫像處理部65 0中,於將畫像信號自數 位信號變換成類比信號之時,利用調整被供給於D/A變 換電路6 8 0之時脈信號之相位,使畫像信號v ID 1〜V I D 6 之相位可調整成前進或延遲。 如此不需要調整多數時間信號之相位,該部分可以縮 小電路規模。 【圖式簡單說明】 第1圖是表示本發明之實施例中之時間供給部丨〇 〇和 液晶面板部1 〇的槪略構成之說明圖。 -41 - (39) 1289819 第2圖(A)〜(C)是表示畫像信號VID1〜VID6和 取樣電路驅動信號S k、S k+ 1之時間性關係及被顯示在該 時間性關係中之液晶面板2 0 0上的晝像之說明圖。 第3圖是表示本發明之實施例中之液晶顯示裝置 1 〇 0 0之槪略構成的說明圖。 第4圖是表示本發明之實施例中之適當狀態的各信號 之時間的時序圖。 第5圖是表示本發明之實施例中之前進狀態的各信號 之時間的時序圖。 第6圖是表示本發明之實施例中之自前進狀態返回適 當狀態之時的各信號之時間的時序圖。 第7圖是表示本發明之實施例中之延遲狀態的各信號 之時間的時序圖。 第8圖是表示本發明之實施例中之自延遲狀態返回適 當狀態之時的各信號之時間的時序圖。 第9圖是表示X時間自動調整電路5 0 0之槪略構成 的說明圖。 第1 〇圖是表示本發明之變形例之液晶顯示裝置之槪 略構成的說明圖。 【元件符號對照表】 1 〇 :液晶面板部 1〇〇 ’·時間供給部 1 5 0 :時間供給部 -42 - (40) 1289819 6 0 0 :畫像處理部 6 6 0 :信號分離電路 6 7 0 :畫像處理電路 6 8 0 : D/A變換電路 7 0 0 :顯示資訊輸出部 8 〇 〇 :時脈供給部 8 5 0 :時間調整部 9 0 0 :電源供給部

Claims (1)

1289819
¥年々月/ψ日修(更)正本 十、申請專利範圍 第93 1 2947 1號專利申請案 中文申請專利範圍修正本 民國96年7月24曰修正 1 · 一種液晶顯示裝置,是具備有液晶面板部,和供給 時間信號至上述液晶面板部之時間供給部的液晶顯示裝置 ’其特徵爲: 上述液晶面板部是具備有: 被配列成矩陣狀之多數晶胞; 各個對應於各晶胞而被設置的多數畫素電極; 用以輸入畫像信號至各畫素電極的多數資料線; 各個對應於各資料線而被設置,因應取樣電路驅動信 號,取樣上述畫像信號,而輸出至所對應之上述資料線的 多數取樣電路;和 因應上述時間信號,生成上述取樣電路驅動信號的驅 動信號生成部, 並且上述時間供給部是具備有: 生成上述時間信號的時間生成部; 調整所生成之上述時間信號之相位的時間調整部; 上述液晶面板部又至少具備有被形成在與上述驅動信 號生成部相同之基板上,輸入上述時間信號之虛設元件, 上述時間調整部是調整上述時間信號,使自上述虛設 元件被輸出之信號’可對所準備的基準信號,保持特定之 1位關係。 1289819 2 ·如申請專利範圍第1項所記載之液晶顯示裝置,其 中,上述時間調整部是具備有: 相位比較上述基準信號和來自上述虛設元件之輸出信 號,並輸出因應比較結果之相位差信號的相位比較器; 輸出控制電壓,並根據自上述相位比較器所輸出之上 述相位差信號,調整上述控制電壓之電壓電平的電荷泵; 和
因應上述控制電壓之電壓電平,使上述時間信號之延 遲量變化,調整上述時間信號之相位的延遲元件。 3 .如申請專利範圍第1項所記載之液晶顯示裝置,其 中,上述時間調整部是具備有: 相位比較上述基準信號和來自上述虛設元件之輸出信 號,並輸出因應比較結果之相位差信號的相位比較器; 輸出時脈信號,並且根據自上述相位比較器所輸出之 上述相位差信號,調整上述時脈信號之頻率的振盪器;
因應上述時脈信號之頻率,使上述時間信號之延遲量 變化,調整上述時間信號之相位的延遲元件。 4. 一種液晶顯示裝置,是具備有液晶面板部;供給畫 像信號至上述液晶面板部之畫像信號供給部;供給時間信 號至上述液晶面板部之時間供給部;和控制上述畫像信號 供給部之畫像信號控制部的液晶顯示裝置,其特徵爲: 上述液晶面板部是具備有: 被配列成矩陣狀之多數晶胞; 各個對應於各晶胞而被設置的多數畫素電極; -2 - 1289819 用以輸入畫像信號至各畫素電極的多數資料線; 各個對應於各資料線而被設置,因應取樣電路驅動信 _ 號’取樣上述畫像信號,而輸出至所對應之上述資料線的 多數取樣電路;和 因應上述時間信號,生成上述取樣電路驅動信號的驅 動信號生成部, 並且上述液晶面板部又至少具備有被形成在與上述驅 動信號生成部相同之基板上,輸入上述時間信號之虛設元 φ 件, 上述畫像信號控制部是控制上述畫像信號供給部,調 整上述畫像信號之相位,使自上述虛設元件被輸出之信號 ,可對所準備的基準信號,保持特定之相位關係。 5·如申請專利範圍第4項所記載之液晶顯示裝置,其 中,上述畫像信號供給部是具備有: 因應被供給之時脈信號,將上述畫像信號從數位信號 變換成類比信號的D/A變換電路, φ 上述畫像信號控制部是具備有調整被供給至上述D/A 變換電路之上述時脈信號之相位的時間調整部, 上述時間調整部是調整上述時脈信號之相位,使自上 述虛設元件所輸出之信號,可對上述基準信號,保持上述 特定之相位關係。 6·—種液晶面板,爲至少輸入時間信號和畫像信號的 液晶面板,其特徵爲:具備有 被配列成矩陣狀之多數晶胞; -3 - 1289819 各個對應於各晶胞而被設置的多數畫素電極; 用以輸入畫像信號至各畫素電極的多數資料線; 各個對應於各資料線而被設置,因應取樣電路驅動信 號,取樣上述畫像信號,而輸出至所對應之上述資料線的 多數取樣電路; 因應上述時間信號,生成上述取樣電路驅動信號的驅 動信號生成部; 至少被形成在與上述驅動信號生成部相同之基板上, 輸入上述時間信號之虛設元件; 對上述虛設元件,使輸入上述時間信號的端子;和 將自上述虛設元件所輸出之信號輸出至外部的端子。
-4-
TW093129471A 2003-10-01 2004-09-29 Liquid crystal display device and liquid crystal panel TWI289819B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003342821A JP3846469B2 (ja) 2003-10-01 2003-10-01 投写型表示装置および液晶パネル

Publications (2)

Publication Number Publication Date
TW200523839A TW200523839A (en) 2005-07-16
TWI289819B true TWI289819B (en) 2007-11-11

Family

ID=34536971

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093129471A TWI289819B (en) 2003-10-01 2004-09-29 Liquid crystal display device and liquid crystal panel

Country Status (5)

Country Link
US (1) US7362301B2 (zh)
JP (1) JP3846469B2 (zh)
KR (1) KR100691059B1 (zh)
CN (1) CN100357797C (zh)
TW (1) TWI289819B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005148557A (ja) * 2003-11-18 2005-06-09 Sony Corp 表示装置および投射型表示装置
JP4954744B2 (ja) * 2006-02-23 2012-06-20 株式会社半導体エネルギー研究所 表示装置及び当該表示装置を具備する電子機器
EP1826741A3 (en) 2006-02-23 2012-02-15 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device having the same
KR20070121318A (ko) * 2006-06-22 2007-12-27 삼성전자주식회사 액정표시장치 및 이의 구동방법
KR101232163B1 (ko) 2006-06-26 2013-02-12 엘지디스플레이 주식회사 액정 표시장치의 구동장치 및 구동방법
JP4884909B2 (ja) * 2006-10-03 2012-02-29 株式会社 日立ディスプレイズ 表示装置
KR101379419B1 (ko) * 2006-12-12 2014-04-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP4466710B2 (ja) * 2007-10-04 2010-05-26 エプソンイメージングデバイス株式会社 電気光学装置および電子機器
JP2009282321A (ja) * 2008-05-22 2009-12-03 Seiko Epson Corp 映像出力装置およびプロジェクタ並びに映像出力装置の制御方法
US8525818B2 (en) * 2008-10-29 2013-09-03 Himax Technologies Limited Display system
US8482551B2 (en) * 2008-10-29 2013-07-09 Himax Technologies Limited Display system
US8194060B2 (en) 2008-10-29 2012-06-05 Himax Technologies Limited Display system
KR100910999B1 (ko) * 2008-12-18 2009-08-05 주식회사 아나패스 데이터 구동 회로 및 디스플레이 장치
TWI399908B (zh) * 2009-02-12 2013-06-21 Himax Tech Ltd 顯示系統
TWI459360B (zh) * 2011-08-09 2014-11-01 Raydium Semiconductor Corp 自動調整訊號偏移的源極驅動裝置
US8817184B1 (en) 2013-07-12 2014-08-26 Samsung Display Co., Ltd. Point to multi-point clock-forwarded signaling for large displays
CN103996388B (zh) * 2014-05-04 2016-07-06 京东方科技集团股份有限公司 信号校正方法和信号校正装置
TWI659251B (zh) * 2016-12-02 2019-05-11 友達光電股份有限公司 顯示面板

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU621907B2 (en) * 1988-08-01 1992-03-26 Westinghouse Electric Corporation A circuit breaker having a combination barrier and auxiliary current transformer board
DE69214206T2 (de) * 1991-07-08 1997-03-13 Asahi Glass Co. Ltd., Tokio/Tokyo Steuerverfahren für ein Flüssigkristallanzeigeelement
TW279964B (zh) * 1994-04-13 1996-07-01 Asahi Glass Co Ltd
JPH08263012A (ja) * 1995-03-22 1996-10-11 Toshiba Corp 駆動装置及び表示装置
US6215467B1 (en) * 1995-04-27 2001-04-10 Canon Kabushiki Kaisha Display control apparatus and method and display apparatus
US5926174A (en) * 1995-05-29 1999-07-20 Canon Kabushiki Kaisha Display apparatus capable of image display for video signals of plural kinds
JP2001324970A (ja) 1995-08-30 2001-11-22 Seiko Epson Corp 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器
US5796392A (en) * 1997-02-24 1998-08-18 Paradise Electronics, Inc. Method and apparatus for clock recovery in a digital display unit
JP3536653B2 (ja) 1998-03-27 2004-06-14 セイコーエプソン株式会社 電気光学装置のデータ線駆動回路、電気光学装置、及び電子機器
JP3663943B2 (ja) 1998-12-04 2005-06-22 セイコーエプソン株式会社 電気光学装置および電子機器
JP3611293B2 (ja) * 1999-02-24 2005-01-19 キヤノン株式会社 電子線装置及び画像形成装置
JP2000267632A (ja) 1999-03-15 2000-09-29 Toshiba Corp 信号線駆動回路
KR20010004878A (ko) 1999-06-30 2001-01-15 김영환 신호 스큐 디텍터
US6549277B1 (en) * 1999-09-28 2003-04-15 Nikon Corporation Illuminance meter, illuminance measuring method and exposure apparatus
JP4694670B2 (ja) * 2000-03-31 2011-06-08 株式会社日立製作所 プラズマ表示装置
JP5138839B2 (ja) * 2000-07-17 2013-02-06 ゲットナー・ファンデーション・エルエルシー 液晶ディスプレイの駆動方法、その回路及び画像表示装置
JP3918536B2 (ja) * 2000-11-30 2007-05-23 セイコーエプソン株式会社 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器
JP4609970B2 (ja) * 2001-01-17 2011-01-12 カシオ計算機株式会社 液晶表示装置
JP4185678B2 (ja) * 2001-06-08 2008-11-26 株式会社日立製作所 液晶表示装置
JP3729163B2 (ja) * 2001-08-23 2005-12-21 セイコーエプソン株式会社 電気光学パネルの駆動回路、駆動方法、電気光学装置および電子機器
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
JP2003271108A (ja) * 2002-03-18 2003-09-25 Hitachi Ltd 液晶表示装置
US6597219B1 (en) * 2002-07-19 2003-07-22 Sun Microsystems, Inc. Delay locked loop design with switch for loop filter capacitance leakage current control
KR100510499B1 (ko) * 2002-12-04 2005-08-26 삼성전자주식회사 전자파 장해를 저감하는 액정 표시 장치를 구동하는스케일링 장치

Also Published As

Publication number Publication date
TW200523839A (en) 2005-07-16
US20050099374A1 (en) 2005-05-12
CN100357797C (zh) 2007-12-26
KR20050032483A (ko) 2005-04-07
KR100691059B1 (ko) 2007-03-09
JP2005107353A (ja) 2005-04-21
CN1603895A (zh) 2005-04-06
US7362301B2 (en) 2008-04-22
JP3846469B2 (ja) 2006-11-15

Similar Documents

Publication Publication Date Title
TWI289819B (en) Liquid crystal display device and liquid crystal panel
US8866717B2 (en) Display device and drive method providing improved signal linearity
JP3832125B2 (ja) 電気光学装置及び電子機器
TWI257601B (en) Picture display device and method of driving the same
WO2015040971A1 (ja) 画像表示装置
US20110109666A1 (en) Liquid crystal display device
JP2008191561A (ja) 電気光学装置、駆動方法および電子機器
JP2004240410A (ja) 液晶表示装置
US20100118016A1 (en) Video voltage supplying circuit, electro-optical apparatus and electronic apparatus
JPS63236010A (ja) 液晶表示回路
US7659874B2 (en) Driving device for liquid crystal panel and image display apparatus
US7583245B2 (en) Method and apparatus for driving memory of liquid crystal display device
JP2006133673A (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
JP3525762B2 (ja) 画像信号処理回路及びこれを用いた電気光学装置並びに電子機器
US20190108804A1 (en) Liquid crystal display device and method of controlling the same
JP3393238B2 (ja) 液晶駆動装置及び液晶駆動方法
JP2005157013A (ja) 表示装置
JP2000098982A (ja) 電気光学装置の駆動回路及び電気光学装置並びに電気光学装置の駆動方法
JP4419439B2 (ja) 液晶表示装置
JP2008040124A (ja) 電気光学装置、表示データの処理回路、処理方法および電子機器
JP2000029437A (ja) 表示駆動回路
JP2004258498A (ja) 液晶表示装置
JP2010145509A (ja) 液晶表示装置、その駆動方法および電子機器
KR100870393B1 (ko) 액정표시장치
JP2006201806A (ja) 投写型表示装置および液晶パネル

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees