TWI243354B - Pixel circuit, display device, and driving method for pixel circuit - Google Patents
Pixel circuit, display device, and driving method for pixel circuit Download PDFInfo
- Publication number
- TWI243354B TWI243354B TW093114111A TW93114111A TWI243354B TW I243354 B TWI243354 B TW I243354B TW 093114111 A TW093114111 A TW 093114111A TW 93114111 A TW93114111 A TW 93114111A TW I243354 B TWI243354 B TW I243354B
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- switch
- line
- reference current
- current supply
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B25—HAND TOOLS; PORTABLE POWER-DRIVEN TOOLS; MANIPULATORS
- B25C—HAND-HELD NAILING OR STAPLING TOOLS; MANUALLY OPERATED PORTABLE STAPLING TOOLS
- B25C1/00—Hand-held nailing tools; Nail feeding devices
- B25C1/001—Nail feeding devices
- B25C1/005—Nail feeding devices for rows of contiguous nails
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mechanical Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Description
1243354 九、發明說明: 【發明所屬之技術領域】 本务明係關於有機EL(Electroluminesceiice,電致發光) 顯示器等之具有依據電流值控制亮度之光電元件的像素電 路’以及於此像素電路排列為矩陣狀之圖像顯示裝置中, 尤其疋藉由設置於各像素電路内部之絕緣閘極型場效電晶 體’控制流經光電元件之電流值之所謂主動矩陣型圖像顯 示裝置’以及像素電路之驅動方法。 【先前技術】 圖像顯示裝置例如液晶顯示器等中,係將多數像素矩陣 狀排列,藉由依據應顯示之圖像資訊控制每個像素之光強 度而顯示圖像。 此點於有機EL顯示器等中亦然,有機EL顯示器係於各像 素電路中具有發光元件之所謂自發光型之顯示器,其與液 晶顯示器相比,具有圖像可見度高、無需背光源、響應速 度快等優點。 又,藉由流經各發光元件之電流值控制其亮度,藉此獲 得發色灰階,即於發光元件係電流控制型這一點上,與^ 晶顯示器等相異甚大。 '於有機EL顯示器_ ’與液晶顯示器同樣,作為其驅動方 式可使用單純矩陣方式與主動矩陣方式,前者雖然構造單 純,但存在有難以實現大型且高精細顯示器等問題。 因此,藉由設置於像素電路内部之主動元件,通常係藉 由TFT(Thin Film Transistor,薄膜電晶體)控制流經各像: 91865.doc 1243354 電路内σ卩之發光元件的電流,此種主動矩陣方式之開發得 以廣泛開展。 圖18係表示通常之有機EL顯示裝置構成之方塊圖。 此顯不裝置1如圖18所示,包含像素電路(pxLC)2a排列為 mXn之矩陣狀之像素陣列部2,水平選擇器(HSEL)3,寫入 掃描器(WSCN)4 ’供給有與藉由水平選擇器3所選擇之亮度 資訊相對應之資料訊號的資料線DTL1〜;DTLn,以及藉由寫 入掃描器4所選擇驅動之掃描線WSL1〜WSLm。 圖19係表示圖18之像素電路2a之一構成例的電路圖(例 如,參照專利文獻1、2)。 圖19之像素電路係衆多所揭示之電路中最單純之電路構 成,即所謂2電晶體驅動方式之電路。 圖19之像素電路2a具有p通道薄膜場效電晶體(以下稱為 TFT)11及TFT12、電容器C11、以及作為發光元件之有機EL τΜ牛(0LED)13。又,於圖19中,DTL代表資料線,WSL代 表掃描線。 由於有機EL元件於多數情形下具有整流性,因此有時被 稱為 OLEDCOrganic Light Emitting Diode,有機發光二極 體),除圖19之外,係使用二極體之記號作為發光元件,然 而於以下之說明中’ OLED並非一定要求具有整流性者。 於圖19中TFT11之源極連接於電源電位vcc,發光元件13 之陰極連接於接地電位GND。圖19之像素電路2a之動作如 下。 步驟ST1 : 91865.doc 1243354 若將掃描線WSL設為選擇狀態(此處為低位準),將寫入 電位Vdata施加至資料線DTL時,則11?丁12導通,將電容器 C11充電或放電,TFT11之閘極電位成為vdata。 步驟ST2 : 將掃描線WSL設為非選擇狀態(此處為高位準)時,資料 線DTL與TFT11電性分離,但TFT11i閘極電位藉由電容器 c 11得以穩定保持。 步驟ST3 : 流經TFT11及發光元件13之電流成為與TFTU2閘極源 極間電壓Vgs相對應之值,發光元件13以對應於該電流值之 亮度繼續發光。 如上述步驟ST卜選擇掃描線WSL並將供給至資料線之亮 度資訊傳送至像素内部,以下將上述操作稱為”寫入,,。 如上所述,於圖19之像素電路2at,一旦進行vdata之寫 入’則至下次改寫之前,發光元件13以固定之亮度繼續發 光0 如上所述,於像素電路2a +,係藉由改變作為驅動(心N匀 電晶體之FET11之閘極施加電壓,控制流經£1^發光元件u 之電流值。 此時,p通道之驅動電晶體之源極連接於電源電位VCC, 此TFT 11通常於飽和區域中進行動作。因此,成為具有下式 1所示之值的定電流源。 [數1] I ds=l/2^(W/L)Cox(Vgs-|Vth|)2 …⑴ 91865.doc 1243354 …< μ代表載體之移動率’ c°x代表每單位面積之閘極 ^ 代表閘極I度,[代表閘極長度,Vgs代表TFT11 之間極.源極間電I,心代表TFT11之臨限值Vth。 之瞬間發光,而於主動矩陣型中,如上所述,寫入結束後 發光元件亦繼續發光,因此與單純矩陣相比,於可降低發 光元件之峰值亮度、峰值電流等方面,尤其於大型·高精細 之顯示器中較為有利。 於單,,、屯矩陣型圖像顯不裝置中,各發光元件僅於被選擇 然而’ TFT通常Vth或移動率μ之不均一性較大。因此, 即使將相同輸入電壓施加至不同驅動電晶體之閘極,其導 通電流亦會產生不均-性,其結果為晝質之均勾性劣化。 為改善此問題已揭示有多數像素電路,其代表例如圖3 所示(例如,參照專利文獻3或專利文獻4)。 圖20之像素電路2b包含p通道打丁以〜打丁以,電容器 C21、C22,以及作為發光元件之有機EL發光元件⑴[Ε〇) Μ。又,於圖20中,DTL代表資料線,慨代表掃描線, AZL代表自動歸零線,DSL代表驅動線。 就此像素電路2b之動作,佐以圖21(八)〜(G)所示之時序 圖,說明如下。 圖21(A)表示施加於像素排列之第〇彳掃描線wsu之掃 描訊號ws[l],圖21(B)表示施加於像素排列之第2列掃描線 WSL2之掃描訊號ws[2] ’圖2 i(C)表示施加於像素排列之第i 列自動歸零線AZL1之自動歸零訊號犯以],圖21(d)表示施 加於像素排列之第2列自動歸零線AZL2之自動歸零訊2 91865.doc 1243354 az[2] ’圖21(E)表不施加於像素排列之第i列驅動線DSL1之 驅動訊號ds[l],圖21(F)表示施加於像素排列之第2列驅動 線DSL2之驅動訊號ds[2],圖21((3)表示TFT2l之閘極電位 Vg。 另,以下就第1列像素電路之動作進行說明。 如圖21(C)、(E)所示,將施加於驅動線DSL1之驅動訊號 ds[l]與施加於自動歸零線AZL1之自動歸零訊號^口]設為 低位準’使TFT22及TFT23處於導通狀態。此時由於TFT21 於二極體連接之狀態下連接於發光元件(〇LED)25,因此電 流流經TFT21。此時TFT21之閘極電位Vg如圖21(G)所示下 降。 如圖21(E)所示,將施加於驅動線DSL1之驅動訊號ds[l] 設為高位準,使TFT22處於非導通狀態。此時施加於掃描線 WSL1之掃描訊號wsu]如圖21(A)所示,處於高位準且 TFT24保持為非導通狀態。 伴隨TFT22成為非導通狀態,流經發光元件25之電流被 遮斷,因此如圖21(G)所示,TFT21之閘極電位Vg上升,但 當其電位上升至Vcc-|Vth|時,TFT21成為非導通狀態且電位 穩定。此動作被稱為「自動歸零動作」。 如圖21(C)所示,將施加於自動歸零線AZL1之自動歸零 訊號az[l]設為高位準,使TFT23處於非導通狀態,結束自 動歸零動作(Vth校正動作)之後,將施加於驅動線DSL 1之驅 動訊號ds[l]設為低位準,使TFT22處於導通狀態。 繼而,將施加於掃描線WSL1之掃描訊號ws[l]如圖21(A) 91865.doc -10- 1243354 所示,設為低位準,使TFT24處於導通狀態,將傳送至資料 線DTL 1之特定電位之資料訊號施加於電容器C2 1。藉此, 如圖21(G)所示,介以電容器C21將TFT21之閘極電位降低 AVg。 如圖21(A)所示,將掃描線WSL1設為高位準,使TFT24 處於非導通狀態。 藉此,電流流經TFT21及EL發光元件(OLED)25,EL發光 元件25開始發光。 [專利文獻1] 美國專利USP 5,684,365 [專利文獻2] 曰本專利特開平8-234683號公報 [專利文獻3] 美國專利USP 6,229,506 [專利文獻4] 曰本專利特表2002-5 14320號公報之圖3 【發明内容】 [發明所欲解決之問題] 如上所述,於圖20之像素電路中,於EL發光元件25未發 光期間,藉由使作為自動歸零開關之TFT23導通,使驅動電 晶體TFT2 1處於截止狀態。於截止狀態下,由於電流未流經 此電晶體TFT2 1,因此其閘極·源極電壓Vgs等於各電晶體之 臨限值Vth,各像素Vth之不均一性得以消除。 其次,使TFT23截止後,藉由使TFT24導通,使資料線電 91865.doc 1243354 壓通過像素内之電谷為C21,將電壓Δγ耦合於驅動電晶體 TFT21之閘極。假设此耦合量為ν〇,則驅動電晶體 可不受vth之影響,流經相當於Vgs-Vth=v〇之導通電流,可 獲得未產生由Vth之不均一性所造成之均勻性異動的良好 晝質。 然而,於圖20之像素電路中,即使可校正vth之不均一 性,亦無法校正移動率μ之不均一性。 以下,就此問題,佐以圖式進一步詳細說明。 圖22係表示圖20之像素電路中移動率相異之驅動電晶體 之△VO^Vgs-Vth)與汲極.源極間電流ids之特性曲線圖。 於圖22中,橫軸代表電壓Δν,縱轴代表電流他。又,於 圖22中,以實線表示之曲線代表像素A之特性,以虛線表示 之曲線代表像素B之特性。 士圖22所不’於以實線表示之像素a之特性與以虛線表示 之像素B之特性中,移動率不同。 ;圖〇之像素電路方式中,於自動歸零點(Δν=ν〇),即 使移動率相異之像素電晶體,其電流值亦相等。 八後伴^電壓上升,移動率μ之不均一性顯現於電 流值中。 例如:於移動率相異之像素Α與像素Β中,即便於施加有 目:電壓Δν=ν〇時’亦會依據上述式1產生電流Ids之不均 一性,其像素之亮度不同。 返机丄有較多電流值而變亮,電流值受到移動率 不均-性之影響’均句性異動且晝質劣化。 91865.doc 1243354 又,圖23係表示於驅動電晶體之臨限值不同之像素 C、D中自動歸零動作時之驅動電晶體之間極電壓的變化 圖。 於圖23中’ &軸代表時間t,縱軸代表閘極電塵%。又, 於圖23中’以實線表示之曲線代表像素c之特性,以虛線表 示之曲線代表像素D之特性。 /自動歸零係藉由將驅動電晶體之閘極與源極連接而進 打,但隨著接近截止區域,其導通電流亦會急速減少。 因此,至完全截止且消除臨限值之不均一性為止,需要 車乂長時間。如圖23所不’自動歸零時間若不充足,則像素c 之臨限值vth之不均一性將無法完全消除。 如此,由於臨限值Vth之不均一性,閘極電塵之寫入狀態 亦產生不均一性,亦可推斷由臨限值Vth不均一性所造成之 均勻性劣化。 又,即使取得足夠之自動歸零時間,消除臨限值Vth之不 句丨生,截止後仍然有微量之截止電流流經驅動電晶體。 因此,如圖24所示,閘極電壓朝向電源電壓Vcc漸漸上 升。其結果為’儘管於某一次以自動歸零方式消除臨限值 vth之不均一性,但最終具有臨限值Vth不均一性之像素之 閘極電位向電源電壓接近,因此又將顯現臨限值Vth之不均 一性。 一 如上所述,於實際裝置中,為有效消除臨限值vth之不均 一性’需要針對每塊面板調整自動歸零期間至最佳化。 然而’調整每塊面板之最佳自動歸零期間需要大量調整 91865.doc 13 1243354 時間’將會提高面板之成本。 種於相關狀況而開發完成者,其目的為提供- =:、顯示裂置及像素電路之驅動方法,其不僅不 又像素内邛主動元件 受移動率之不的_ 不均一性的影響,而且不 確地供Μ 影響’可將所需值之電流穩定且正 =供給至各像素之發光元件’結果,可顯示高品質之圖 [解決問題之手段] 路為:成上述目的’本發明之第1觀點係關於-種像素電 二、係驅動亮度因流動之電流而變化之光電元件者,且 二i、'.’D有與焭度資訊相對應之資料訊號之資料線 控制線;第1、筮9 β, — 、 即點;第1及第2基準電位;供給特 土 >電机之基準電流供給機構;驅動 =上述第1節點之第丨端子與第2端子間形成有電= —對應於連接於上述第2節點之控制端子的電位,控制流 經上述電流供給線之電流;連接於上述第i節點之第^開 關;連接於上述第i節點與上述第2節點之間的第2開關;第 3開關,其連接於上述資料線與上述第3節點之間,藉由上 述第1控制線得以導通控制;連接於上述第i節點與上述基 準電/爪仏、、’σ機構之間的第4開關;以及連接於上述第2節點 與,述第3節點之間的耦合電容器;並且上述第1基準電位 /、第2基準電位之間’串聯連接有上述驅動電晶體之電流供 、、’口線、上述第1節點、上述第!開關、以及上述光電元件。 較好的是又具有第2、第3及第4控制線,上述第1開關藉 91865.doc -14- 1243354 由上述弟2控制線得以導捐^允在丨 ,f 乂¥通控制,上述第2開關藉由上述第3 控制線得以導通控制,上 + 上It弟4開關糟由上述第4控制 以導通控制。 /好的疋共用有上述第3控制線與上述第愤制線,上述 第2開關及第4開關藉由-條控制線得以導通控制。 較好的是驅動上述光電元件時,作為第1階段,係使上述 糊關以及上述第4開關於特定時間導通,將上述第ι節點 與上述第2節點電性連接,並且將基準電流供給至第^ 點;作為第2階段,係經過特定時間之後,上述第2開關及 上述第4開關保持為非導通狀態;作為第”皆段,係藉由上 逃第i控制線使上述第3開關導通,使上述第旧關導通,傳 播於上述資料線之資料寫入上述第3節點後,將上述第獨 關保持為非導通狀態,將與上述資料訊號相對應之電流供 給至上述光電元件。 又,較好的是上述基準電流值言曼定為才目當於上述光電元 件之發光中間色的值。 本發明t第2觀點之顯示裝置包含矩陣狀排列之複數個 像素電路m其針對上述像素料之矩陣排列作每 行佈線,供給有與亮度資訊相對應之資料訊號;針對上述 像素電路之矩陣排列作每列佈線的第丨控制線;第丨及第2 基準電位;以及供給特定之基準電流之基準電流供給機 構;並且上述像素電路具有第丨、第2以及第3節點;驅動電 晶體,其於連接於上述第丨節點之第丨端子與第2端子間形成 電流供給線,按照連接於上述第2節點之控制端子的電位控 91865.doc 1243354 制流經上述電流供給線之電流;連接於上述 開關;連接於上述第1節點與上述第2節點之間的第^ 弟3開關’其連接於上述資料線與上述第3節點之間,藉由 控制線得以導通控制;連接於上述第1節點與:述 土 給機構之間的第4開關’·以及連接於上述第2節
點與上述第3節點之間的耦合電容器;並且於上述第1基準 = Γ基準電位之間,串聯連接有上述驅動電晶體之電 : 卜上述第1節點、上述第1開關、以及上述光電元 車乂好的疋上述基準電流供給機構包含基準電流源,以及 針對上述像素電路之矩陣狀㈣作每行佈線,自上述 電流源供給有基準電流之基準電流供給線,並且上:第4 開關連接於上述第!節點與基準電流供給線之間。
較好^上述基準電流供給機構包含基準電流源,以及 針對上述像素電路之矩陣狀排列作每行複數佈線,自上述 基準電流源供給有基準電流之基準電流供給線,並且同一 行之複數個像素電路介以上述第4開關,連接於相異之基準 電流供給線。 較好的是具有將㈣之基準電壓選擇性供給至上述基準 電流供給線之基準電壓供給機構。 較好的是上述基準電壓供給機構具有基準電壓源,又具 有將上述基準電流源與上述基準電㈣選擇性連接於上述 基準電流供給線之開關電路。 較好的是驅動上述光電元件時,作為第丨階段,係使上述 91865.doc -16- 1243354 第2開關以及上述第4 Η μ μ , 弟開關於特定時間導通 =广電性連接,並且將基準電流供給 ”,、占,作為弟2階段,係經過水平掃描期間後,上弟1即 及上述第4開關保持為非 述苐2開關 上述弟_線使上述第3開關導 ^猎由 傳播於上述資料線之資料寫入 “1開關導通’ 開關保持為非導通狀態 即點後’上述第3 流供給至上述光電元件。與述-貝料訊號相對應之電 較好的是羅動上述光電元件時’作為第㈣段,传使 苐2開關以及上述第4開關於特定時間導 與上述第2節點電性連接,並 4約郎點 將基準電流供給々 點;作為第2階段,係經過水 、第即 μ、+、哲。 人十知祂期間之複數倍時間後, Μ第2開關及上述第4_料為非導通狀態;作 鳴段,係藉由上述第】控制線使上述第3開關導通,使 第1開關導通,傳播於上述資料線之資料寫入至上述第/ =上述第3開關保持為非導通狀態,並將 ;: 唬相對應之電流供給至上述光電元件。 、+孔 較好的是驅動上述光電元件時,作為第〇皆段,上述美準 電流供給線藉由上述基準電壓供給機構供給有基準電麼而 作為第2階段’係使上述第2開關以及上述第4開關 =疋時間導通,將上述第1節點與上述第2節點電性連 ^並且將基準電流供給至第丨節點;作為第3階段,係經 =掃描期間後’藉由上述第3控制線,上述第2開關及 上述苐3開關保持為非導通狀態;作為第情段,係藉由上 91865.doc 1243354 述第1控制線使上述第3開關導通,使上述第1開關導通,傳 播於上述資料線之資料寫入上述第3節點後,上述第3開關 保持為非導通狀態,並將與上述資料訊號相對應之電流供 給至上述光電元件。 較好的是上述基準電流值設定為相當於上述光電元件之 發光中間色的值。 較好的疋上述基準電愿值設定為上述驅動電晶體之 值不均一性之中間值 本發明之第3觀點之顯示裝置包含矩陣狀排列之複數個 像素電路,貝料線,其針對上述像素電路之矩陣排列作每 订佈線’供給有與亮度資訊相對應之資料訊號;針對上述 像素電路之矩陣排列作每列佈線之第】控制線;以及第^及 第2基準電位’並且上述像素電路包含供給特定之基準電流 之基準電流供給機構;第!、第2及第3節點;驅動電晶體, =接於上述第丨節點之第】端子與第2端子間形成電流 安照連接於上述第2節點之控制端子的電位控制流 :上連述^供給線之電流;連接於上述第1節點之^開 ’連接於上述第1節點與上述第2節點之間的第2開關·第 3開關,其連接於卜^弟2開關,弟 + ^ 、迷-貝料線與上述第3節點之間,藉由上 述第1控制線得以導通拎制.± 门精由上 準電流供給機構之門的:連接於上述第1節點與上述基 斑上述第π: 開關;以及連接於上述第2節點 與上述苐3即點之間的耦人 即· 與第2基準電位之門虫“Μ,並且上述第1基準電位 給線、上述第二:上聯連接有上述驅動電晶體之電流供 上述弟1開關、以及上述光電元件。 91865.doc 1243354 ―本發明之第4觀點係關於一種像素電路之驅動方法,其包 含亮度因流經之電流而變化之光電元件;供給有與亮度資 讯相對應之資料訊號之資料線;第!、第2及第3節點;供給 特疋之基準電流之基準電流供給機構;驅動電晶體,其於 連接於上述第1節點之第1端子與第2端子間形成電流供給 線按知、連接於上述第2節點之控制端子的電位控制流經上 述電流供給線之電& ;連接於上述第!節點之第】開關;連 接於上述第1節點與上述第2節點之間的第2開關;第3開 關,其連接於上述資料線與上述第3節點之間,藉由上述第 1控制線得以導通控制;連接於上述第丨節點與上述基準電 流供給機構之間的第4開關;以及連接於上述第2節點與上 述第3節點之間的耦合電容器;並且上述第丨基準電位與第2 基準電位之間,串聯連接有上述驅動電晶體之電流供給 線、上述第!節點、上述第旧關、以及上述光電元件;並 且使上述第2開關及上述第4開關於特定時間導通,將上述 第1即點與上述第2節點電性連接,且將基準電流供給至第丄 節點,經過特定時間後,上述第2開關及上述第3開關保持 為非導通狀態,使上述第3開關導通’使上述第丨開關導通, 將傳播於上述資料線之資料寫入上述第3節點後’上述第3 開關保持為非導通狀態’將對應於上述資料訊號之電流供 給至上述光電元件。 根據本發明,例如於基準電流供給線中藉由定電流源流 動有基準電流。 而且,將第2開關及第4開關保持為導通狀態。此時,第2 91865.doc -19- 1243354 開關及第4開關導通,第1節點與第2節點通過基準電流供給 線’連接於基準電流源,引入有基準電流,因此驅動電晶 體之閘極電壓值以像素之導通電流與基準電流一致之方式 得以設定。 藉此,對臨限值或移動率μ不均一之所有像素實施校正 (自動歸零動作)。 繼而’使第2及第4開關處於非導通狀態,結束自動歸零 動作(Vth校正動作)後,例如使第1開關處於導通狀態。 又’藉由第1控制線使第3開關處於導通狀態,將傳送至 資料線之特定電位的資料訊號施加於耦合電容器。藉此, 介以叙合電容器,輸入資料訊號耦合至驅動電晶體之閘極 電壓’相當於耦合電壓AV之電流流經光電元件而發光。 而且’使第3開關處於非導通狀態。 【實施方式】 以下佐以附圖說明本發明之實施形態。 第1實施形態 圖1係表不採用本第1實施形態之像素電路之有機el顯示 裝置之構成的方塊圖。 圖2係表示於圖i之有機EL顯示裝置中,本第i實施形態之 像素電路之具體構成的電路圖。 此顯示裝置100如圖i及圖2所示,具有像素電路 (pxlc)ioi排列為mxn之矩陣狀之像素陣列部1〇2,水平選 擇器(HSEL)103,寫入掃描器(WSCN)1〇4,驅動掃描器 (DSCN)105,自動歸零電路(AZRD)1〇6,參考定電流源 91865.doc -20- 1243354 (RCIS)107 ’供給有與藉由水平選擇器1〇3所選擇之亮度資 汛相對應之身料訊號的資料線DTL101〜⑽,藉由寫入 知^田态⑺斗所選擇驅動之掃描線…儿⑺丨〜…几⑺㈤’藉由驅 動知描器1〇5所選擇驅動之驅動線DSL101〜DSLi〇m,藉由 自動歸零電路1〇6所選擇驅動之自動歸零線AZU〇i〜 AZLlOm,以及供給有藉由定電流源(rcis)i〇7所流動之基 準電流之基準電流供給線ISU〇1〜ISL1〇n。 另,於像素陣列部102中,像素電路1〇1係排列為㈤化之 矩陣狀,但於圖1中,為簡化圖式,係表示排列為2(=m)x3(=n) 之矩陣狀之例。 又,於圖2中,為簡化圖式,係表示一個像素電路之具體 構成。 本第1實施形態之像素電路101如圖2所示,具有p通道 TFT111〜TFT115,電容器C111、CU2,包含有機EL元件 (OLED ·光電元件)之發光元件116,第丨節點1^〇111、第2 節點ND112,以及第3節點ND113。 又’於圖2中,DTL1 01代表資料線,WSL丨〇丨代表掃描線, DSL101代表驅動線,AZL101代表自動歸零線。 此等構成要素中,TFT111構成本發明之驅動電晶體, 丁?丁112構成第1開關,灯丁113構成第2開關,丁1?丁114構成第 3開關’ TFT 11 5構成第4開關,電容器C111構成本發明之耦 合電容器。 又’電流供給機構包含電流源I丨07與基準電流供給線 ISL101。而且’基準電流Iref(例如2 μΑ)流經基準電流供給 91865.doc 21 1243354 線ISL 1 Ο 1。基準電流iref以能夠校正移動率之不均一性的方 式’設定為相當於發光元件116之發光中間色之電流值。 又,掃描線WSL1 01對應於本發明之第丨控制線,驅動線 DSL101對應於第2控制線,自動歸零線AZL1〇1對應於第3 控制線(及弟4控制線)。 又,電源電壓VCC之供給線(電源電位)相當於第丨基準電 位,接地電位GND相當於第2基準電位。 於像素電路101中’電源電位VCC與接地電位GND之間, 串聯連接有TFT111、第1節點ND11卜TFT112以及發光元件 116 ° 具體為’作為驅動電晶體之TFT 111之源極連接於電源電 壓VCC之供給線,汲極連接於第丨節點ND111。作為第丨開關 之丁卩丁112之源極連接於第1節點]^〇111,汲極連接於發光元 件116之陽極,發光元件116之陰極連接於接地電位gnd。 繼而,丁FT111之閘極連接於第2節點ND112, TFT112之間極 連接於作為第2控制線之驅動線DSL 1 0 1。 作為第2開關之TFT113源極·沒極連接於第1節點NDm 與第2節點ND112 ’ TFT 11 3之閘極連接於作為第3控制線之 自動歸零線AZL101。 電谷器C 111之第1電極連接於第2節點ND 112,第2電極連 接於第3節點ND113。又,電容器C112之第1電極連接於第3 節點ND113,第2電極連接於電源電位VCC。 作為第3開關之TFT114之源極·沒極連接於資料線 DTL101與第3節點ND113,TFT114之閘極連接於作為第"空 91865.doc -22- 1243354 制線之掃描線1 Ο 1。 進而’作為第4開關之TFT11 5之源極.汲極連接於第1節點 NDUl與基準電流供給線ISL101之間,TFT115之閘極連接 於作為第3控制線之自動歸零線aZli〇i。 其次’以像素電路之動作為中心,佐以圖3(a)〜(G)說明 上述構成之動作。 圖3(A)表示施加於像素排列之第1列掃描線WSL101之掃 4田Λ號ws[ 1 ]’圖3(B)表示施加於像素排列之第2列掃描線 WSL102之掃描訊號ws[2],圖3(C)表示施加於像素排列之第 1列自動歸零線AZL101之自動歸零訊號az[i],圖3(D)表示 施加於像素排列之第2列自動歸零線AZL102之自動歸零訊 號az[2],圖3(E)表示施加於像素排列之第1列驅動線 DSL 1 01之驅動訊號ds[ 1 ],圖3(F)表示施加於像素排列之第2 列驅動線DSL102之驅動訊號ds[2],圖3(G)表示TFT111之閘 極電位Vg。又,Vo代表流經基準電流Iref之驅動電晶體 TFT111之閘極電壓值。 另,以下就第1列像素電路之動作進行說明。 首先,基準電流Iref(例如2 μΑ)藉由定電流源107流經基 準電流供給線ISL101。 如圖3(C)、(Ε)所示,於施加於驅動線DSL1 01之驅動訊號 ds[l]處於高位準狀態(TFT112為非導通狀態)下,將施加於 自動歸零線AZL101之自動歸零訊號az[l]設為低位準,使 TFT113及TFT115處於導通狀態。 此時,TFT115導通,第1節點ND111與第2節點ND112通 91865.doc -23- Ϊ243354 過基準電流供給線ISL 101連接於基準電流源1107,由於引 入有基準電流lref,因此如圖3(G)所示,驅動電晶體TFT111 之閘極電壓值Vo以像素之導通電流與基準電流Iref 一致之 方式得以設定。 藉此’對臨限值或移動率μ不均一之所有像素實施校正 (自動歸零動作)。 如圖3(C)所示,將施加於自動歸零線AZL1 01之自動歸零 机號&2[1]設為高位準,使丁?丁113、丁?丁115處於非導通狀 態,結束自動歸零動作(Vth校正動作)後,如圖3(Ε)所示, 將施加於驅動線DSL1之驅動訊號ds[1]設為低位準,使 丁 FT112處於導通狀態。 繼而,將施加於掃描線WSL1〇1之掃描訊號ws[1]如圖3(A) 所不設為低位準,使TFT114處於導通狀態,將傳送至資料 線DTL101之特定電位之資料訊號施加於電容器Clu。藉 此,如圖3(G)所示,介以電容器cm,輸入資料訊號耦合 於TFT111之閘極電壓,相當於耦合電壓Δν之值的電流 >;il經E L發光凡件11 6而發光。 繼而,如圖3(A)所示,將掃描線WSL1〇1設為高位準,使 TFT114處於非導通狀態。 圖4係表示圖2之像素電路中移動率相異之驅動電晶體之 △ V( Vgs \^11)與/及極·源極間電流之特性曲線圖。 於圖4中,橫軸代表電壓Λν,縱軸代表電流ids。又,於 圖4中,以實線表示之曲線代表像素A之特性,以虛線表示 之曲線代表像素B之特性。 91865.doc -24- 1243354 ^圖4所示,於本像素電路中,如上所述,於校正不均一 性訏(△▽=〇),即使於臨限值Vth或移動率以目異之像素中, 基準電流Iref亦會流經驅動電晶體TFT1U。之後,流動有相 當於輕合電壓AV之導通電流。 本像素電路係與平行移動先前方式中之移動率相異之曲 線圖(圖22)且相交於電流值“^者相等。 即,由於以基準電流Iref為中心,產生移動率卜之不均一 性’因此如圖4所示,可抑制由白色顯示時之移動率不均一 f生所產生的導通電流之不均一性。藉此,可獲得均勻性更 佳之有機EL面板。 又,圖5係表示於驅動電晶體之臨限值Vth不同之像素c、 D中’自動歸零動作時之驅動電晶體之閘極電壓變化的圖。 於圖5中,橫軸代表時間t,縱軸代表閘極電壓。又, 於圖5中,以實線表示之曲線代表像素(=之特性,以虛線表 示之曲線代表像素D之特性。 如上所述,於本像素電路中,TFT111之間極電位vg以流 動有基準電流Iref之方式而定,消除臨限值之不均一性。 如此,於流動有基準電流Iref2狀態下,臨限值之不 均一性得以消除,因此直至消除vth不均一性為止的時間與 先前方式相比縮短,不會有臨限值Vth之不均一性未完全消 除之情形’且不會產生均勻性之不均一性。 又,消除臨限值Vth之不均一性後,只要將TFT1丨5保持為 導通狀態,基準電流Iref便繼續流動,如圖5所示,閘極電 壓得以持續保持。 91865.doc -25- 1243354 即,於本像素電路中,由於閘極電壓得以持續 此對於臨限值Vth之石仏’、夺因 . 之不均-性,可保持校正後之閘極電舞。 p便於^限值Vth不同之面板中, 零設定時間之哥彡塑,、% a 又目動知 勻性得以改善:^仃"限值vth之校正。其結果為,均 連:明’根據本第1實施形態’基準電流線通過開關 象素之驅動電晶體,進行臨限值Vth不均-性之 t:二:抑Γ由所謂白色顯示時之移動率所造成之導‘ 電抓的不均一性,與先前方式 動率不均-性之均W。 了大巾田改善針對於移 又’由於流動基準電流^’消除臨限值Vth之不均一性 因此用以㈣臨限值vth之不均—性的時間比先前縮短,可 防止由臨限值vth不均一性所造成之均勻性之劣化。 進而’由於一旦消除臨限值之不均一性後,閘極電位不 再k動’因此自動歸零之時間不受臨限值杨絕對值之影 響’可抑制由自動歸零時間之設定所造成之卫時增加。〜 之電流值之不均一性較少。 另,於本實施形態中,至於基準電流源,係作i產生於 所謂顯示面板内之構成而說明’但亦可以自面板外部供給 基準電流Iref之方式構成。此_,由於例如以外部之婦批 等產生基準電Wref,輸入至面板,因此每條基準電流供給 、線夕箭、:盎 7 士 > Xd. ^ /!> _ 又,於本實施形態中,其構成為將作為第2開關之tftu3 之閘極與作為第4開關之TFTU5之閉極連接於作為第3控制 線之自動歸零線AZL101,然而亦可構成為將作為第2開關 91865.doc -26- 1243354 之TFTl 13之閘極連接於作為第3控制線之第1自動歸零線 AZL101-2,將作為第4開關之TFT115之閘極連接於作為第4 控制線之第2自動歸零線AZL 101-2。 如此,藉由不同之控制線,使TFT113與TFT115導通時, 導通時間不論何者在先(後對自動歸零動作均無影響。 但是,出於可減少驅動脈衝之考慮,如本實施形態,藉 由共用之控制線於同一時間導通較好。 又於本貝施形悲中,係以未重疊驅動掃描與自動歸零 之方式進行驅動控制,但亦可使其重疊。使其重疊可防止 驅動電晶體TFT111之截止。 又,於本實施形態中,係以於寫入掃描之前使驅動掃描 導通之方式進行驅動控制,但亦可同時,或驅動掃描於後 才進行。 寫入掃描之前使驅動掃描導通,可於訊號電壓寫入時, 驅動電晶體TFT111成為飽和驅動,閘極電容量變小,因此 較好的是於寫入掃描之前使驅動掃描導通。 第2實施形態 圖6係採用本第2實施形態之像素電路之有機E]L顯示裝置 構成的方塊圖。 圖7係表示於圖6之有機EL顯示裝置中,本第2實施形態之 像素電路之具體構成的電路圖。 本第2貝知形怨與上述第丨實施形態之相異點在於:取代 設有參考定電流源(RCIS)107,使基準電流流經基準電流供 給線,藉由各像素電路之TFT丨丨5,將第}節點ND丨丨1與基準 91865.doc -27- 1243354 電流供給線連接之構成,如圖7所示,而以於每個像素電路 產生基準電流之方式構成。 具體如圖7所示,於各像素電路1〇1A中,設有作為定電流 源之η通道TFT117與定電壓源118。其結果為 ’如圖6所示, 無需圖1之參考定電流源(RCIS)1〇7。 將作為第4開關之TFT115之源極·汲極連接於第i節點 ND111與TFT117之汲極上,將叮丁117之源極連接於接地電 位GND。又,將丁 FT117之閘極連接於定電壓源118。 藉由疋電壓源11 8,將低電壓之閘極電壓施加於TFT丨丨7, 同時使其動作於飽和區域,藉此將此n通道TFT丨丨7作為定電 流源使用。 根據本第2實施形態,除上述第1實施形態之效果外,與 自面板外部引入基準電流供給線時相比,可獲得大幅削減 輸入端子數之效果。 另,於本像素電路中,存在有丁FTU7i臨限值Vth之問 題,為儘量避免此問題,可藉由例如使TFT丨丨7之源極電位 降為負電位,增大TFT117之閘極·源極間電壓Vgs,以吸收 臨限值Vth之不均一性。 第3實施形態 圖8係表示採用本第3貫施形態之像素電路之有機el顯示 裝置構成的方塊圖。 圖9係表示於圖8之有機EL顯示裝置中,本第3實施形態之 像素電路之具體構成的電路圖。 本第3貫施形怨與上述第2實施形態之不同點在於:設有 91865.doc -28- 1243354 定電壓源108,於每行佈線有共通之電壓供給線VSL101〜 VSLl〇n,並使其連接於各像素TFTU7之閘極。而且,對應 於各電壓供給線VSL101〜VSLIOn連接有電壓源V108。 其他構成與上述第2實施形態相同。 根據本第3實施形態,可獲得與上述第1實施形態相同之 效果。 第4實施形態 圖10係表不採用本第4實施形態之像素電路之有機EL顯 _ 示裝置構成的方塊圖。 圖11係表不於圖10之有機EL顯示裝置中,本第4實施形態 之像素電路之具體構成的電路圖。 又,圖^(AMG)係圖!!之電路之動作時序圖。
其他構成與第1實施形態相同。
电谷ΐ大(重),亦可消除像 獲得均勻性良好之晝質。 91865.doc -29- 1243354 就此第4實施形態之效果,佐以圖π(Α)、(B)進一步詳細 說明。 於此處,例如圖13(A)所示,簡單說明每像素行設有工條 基準電流供給線ISL之情形下的動作。 首先,藉由使第1列像素電路101-1之TFT 11 3-1、tft 導通,基準電流Iref流經驅動電晶體^丁丨丨丨」,相當於基準 電流Iref之閘極電壓寫入至電容器dn-丨。由於此閘極電壓 為飽和區域驅動,因此適用前述式1。
此時,丁FT113-1之閘極電壓亦同時寫入至基準電流供給 線ISL之電谷Csig。繼而,第1列像素電路1〇1_丨之 TFT113-1、TFT115-1截止,使第2列像素電路1〇1-2之 TFT113-2、TFT115_2導通。以下重複相同之動作。 此處,研究像素電路之驅動電晶體TFTU1之臨限值vth 出現不均一性時之寫入。 例如,對於校正第Ϊ列像素電路1〇1-1之117丁111_1的臨限
值Vth之不均一性後,校正第2列像素電路1〇卜2之丁FTU1-2 的U值vth之不i句一性時的|準電流供給線见中a點的 電位變化進行研究。 例如’ Iref-2 μΑ時,第1列像素電路⑺^之丁^^丁丨丨丨^與 第2列像素電路⑻^TFTln_2t,臨限值㈣分別為2(;ν 與2.3 V,存在有〇.3 v之差。 由於此臨限值Vth之不均一性,相對於基準電流W之第 象素電路101]之驅動電晶體TFT1 的間極電屢為 V,第2列丁 FTlll-2之閘極電壓為7·7ν。 91865.doc -30- 1243354 即,基準電流供給線ISL之電位(A)自8.0 V變化至7.7 V。 此電位變化時之動作圖如圖13(B)所示。 至於A點之電位變化時所流動電流之路徑,存在有圖13(B) 之電流10、I卜12之路徑。此等依據克希何夫定律,Iref=2 10 + 11 + 12 〇 10係流經驅動電晶體TFT111-2之電流,II係自像素電容 C111-2流出之電流,12係自基準電流供給線ISL之電容Csig 流出之電流。 此處,需要使C111與Csig自8·〇 v至7·7 V進行放電。於 TFT115_2導通之初,寫入a點之電位,TFT111-2之閘極電 壓為8·0ν,流動有小於2 μΑ之電流。C111-2與Csig依據其 差分電流放電’ TFT111-2之閘極電壓與A點之電位接近7.7 V。 然而’伴隨閘極電壓接近7·7 V則10与2 μΑ,II、12均變 為非常小之值。需要以此小電流將放電,而 完全放電至7·7 V則需要較長時間。 尤其’當面板大型化時,則基準電流供給線ISL之電容 Csig將增加。即,於臨限值Vth相異之級上的閘極電壓之變 化需要非常長之時間。 例如如第1貫施形態,於將一條基準電流供給線設置 方、行像素時,作為驅動電晶體之TFT 111之臨限值Vth不均 一性之校正需要於1H期間内進行,但當面板大型化時,便 會產生於1H期間内無法完成臨限值Vth不均一性之校正的 可能性。 91865.doc 1243354 相對於此,於本第4實施形態中, 準電流供給線ISL,可設定長達Νχτ_ 每像素行設有複數條基
第5實施形態 ' 一圖⑷系表示採用本第5實施形態之像素電路之有機队顯 示裝置構成的方塊圖。 圖15係表示於圖14之有機EL顯示裝置中,本第作施形態 之像素電路之具體構成的電路圖。 又’圖16(A)〜(H)係圖15之電路之動作時序圖。 、本第5實施形態與上述第4實施形態之不同點在於··為達 成即便面板大型化,亦可確實消除像素電路内之臨限值乂讣 之不均一性之目的,係於校正臨限值Vth之不均一性之前, 將基準電壓Vref供給至基準電流供給線,即進行預充電, 以取代每像素行設有複數條基準電流供給線,每個像素電 路101連接於不同之基準電流供給線的構成。 因此’於本第5實施形態之顯示裝置1〇〇D中,如圖14所 不’其構成為除參考定電流源(RCIS) 107之外,設有參考定 電壓源(RCVS)l〇9以及開關電路110,介以開關電路u〇將基 準電壓Vref或基準電流Iref選擇性供給至基準電流供給線 ISL101〜lSLl〇n 〇 開關電路110例如圖15所示,包含p通道TFT1011與η通道 TFT1012之開關對應於各基準電流供給線ISL101〜ISLIOn 91865.doc 1243354 而設置,該p通道TFT1011之源極·汲極連接於定電流源11〇7 與基準電流供給線ISL1(H,該n通道TFT1012之源極i極連 接於定電壓源109與基準電流供給線ISL1〇1。 、、fe而’精由如圖16(A)所不之脈衝訊號Vref,將TFT 1 〇 11 與TFT1012進行互補性之導通·截止。 其他構成與上述第1及第4實施形態相同。 本第5實施形態之顯示裝置可無需大量增加基準電流供 給線之數量,便可消除臨限值Vth之不均一性。
如圖16(A)〜(H)所示,於校正臨限值Vth之不均一性之 前,將脈衝訊號Vref輸入至開關電路11〇,將開關之 於特定期間導通,將基準電㈣給至基準電流供給線 ISL101〜ISLIOn 〇 基準電壓Vref例如設定為臨限值Vth不均—性之甲間值。 藉此,可縮短臨限值Vth不均一性之校正期間,可=輕不 如此,於預充電期間, 心值)的基準電壓Vref ISLIOn。 將L限值Vth不均一性之中間值(中 寫入至基準電流供給線ISL1 01〜 冗吋你電Μ冩入,即使基準 夕雷☆旦松丄各 电飢仏、、口線1SL101〜;[SL10n 之電谷ϊ較大,亦可於短時間内寫入。 此處,就鄰接像素之臨限值他相差士〇.3 v時之
供給線的電位變化進行研究。 土旱電力L 如第1實施形態,未進行預充電時, 位自前級之開極電壓向 給線之電 1 敬之閘極電壓變化。 91865.doc -33- 1243354 此時,若鄰接像素之臨限值Vth相差±〇.3乂時,則此基準 電流·電壓供給線之電壓變化量成為〇.6 V。由於此變化^過 大,因此於臨限值Vth不均一性之校正期 里、 Μ间不會徹底變異, 其不足部分ΔΥ可作為Vth不均一性表 八 ◊凡钩均勻性之不均 :於此Μ值與變移量成正比’因此不均—之值越大Μ 亦越大,均勻性亦可能變差。 另者,如本第5實施形,態,將基準電壓⑽寫人後,如圖 叫八)〜(H)所示,進行臨限值vth不均—性之校正時,較好 為基準電流供給線之變化量為0.3 V。 即,與未進行預充電之情形相比,需校正之量減半。因 此,與未進行預充電之情形相比,vth校正内之變異不足部 分AV亦降低至一半以下。 藉此,可以更短時間進行尤其是由於大型有機EL面板中 之臨限值vth不均一性所造成之均勾性之不均一校正。因 此,與第4實施形態相比’亦可削減基準電流供給線之條 數。亦容易進行像素佈局。 又’由於所有臨限值Vth不均一性之校正均以基準電壓 Vref為基準進行’因此可不受前級像素 之Vth不均一性之影 響而進行Vth校正。 〇由可自外邛凋整基準電壓Vref,可於每塊面板調 整最佳基準電-Vref。 χ猎此,可邊觀察晝質,邊調整晝面内之Vth不均一性,將 5亥不均—性調整至最小程度,提高畫質均勾性之良率。 91865.doc -34- 1243354 第6實施形態 圖17係表示採用本第6實施形態之像素電路之有機el顯 示裝置構成的方塊圖。 本第6實施形態與上述第5實施形態之不同點在於:將開 關電路110A之TFT1011作為n通道TFT而非p通道TFT,將 TFT1012作為p通道TFT而非η通道TFT。 即,構成開關電路之TFT若可將電流、電壓選擇性供給 至基準電流供給線ISL,則可為η通道、p通道之任一者。 其他構成與上述第5實施形態相同。 根據本第6實施形態,可獲得與上述第5實施形態同樣之 效果。 另,於上述第1至第6實施形態中,作為自動歸零電路 (AZRD)l〇6、寫入掃描器(WSCN)1〇4及驅動掃描器(dscn) 1〇5之佈局,於像素陣列部102之圖式中,係以將自動歸零 電路(AZRD)106配置於左側,將寫入掃描器(WSCN)i〇4及 驅動掃描器(DSCN)1〇5配置於右側之情形為例進行說明, 但亦可採用如下各種態樣··均配置於左側或右側,或者將 自動歸零電路(AZRD)106配置於右側,將寫入掃描器 〇^〇>〇1〇4及驅動掃描器(1)8〇^)1〇5配置於左側,或者將1 動歸零電路(AZRD) i 06與寫入掃描器(WSCN) i 〇4或驅動掃 描器(DSCN)105組合配置於左側或右側等。 [發明效果] 如以上說明,根據本發明,可抑制由於白色顯示時之移 91865.doc -35- 1243354 動率所造成之導通電流的不均 與先前方式相比,可 ^工?興 大幅改善對於移動率不均_性之均句性。 又,由於流動基準電流,消除臨限值 用以消除臨限值之不均-性的時間得 句一性,因此 限值之不均-性所造成之均勾性劣化。、、、s s ’可防止由臨 進而,由於一旦消除臨限值之不均一 體之閘極電位不再變動,因此 驅動電晶 限值絕對值之影響,可抑制由自動 的工時增加。 °又疋所造成 又,藉由每像素行設置複數條基準電流供給 條,例如各像素電路連接於不 。置 白私㊅雨u 暴旱電流供給線,作Λ 自動知零期間(臨限值vth、移動 乍為
^之期間。 J間),可設定N 藉此,即使晝面大且訊號線電容 素内之蚱阴伯Λ7 U A (重)亦可消除像 ° 之不均-性,獲得均勻性良好之”。 進而,藉由於校正臨限值vth不均一性之前進行:充 即便於較短之臨限值不均一性之校正期、 性良好之書質。又,可決,貧、住 7 ^传均勾 佈局_容易。心基準電流供給線之條數,像素 :二=’根據本發明’可不僅不受像素内部之主動元 件^品限值不均-性的影響,而且不受移動率之不均一性 ^ 將所而值之電流穩定且正確地供給至各像素之發 圖式簡單說明】 光元件’作為其結果,可顯示高品質之圖像。 91865.doc -36- 1243354 圖1係表示採用第1實施形態之像素電路之有機EL顯示裝 置構成的方塊圖。 圖2係表示於圖i之有機EL顯示裝置中,第1實施形態之像 素電路之具體構成的電路圖。 圖3(A)〜(G)係用以說明第1實施形態之動作的時序圖。 圖4係表示圖2之像素電路中移動率相異之驅動電晶體的 △V(=VgS-Vth)與汲極·源極間電流⑷之特性曲線圖。 圖5係表示於圖2之像素電路中之驅動電晶體的臨限值
Vth相異之像素中,自動歸零動作時驅動電晶體之閘極電壓 之變化的圖。 圖6係表示採用第2實施形態之像素電路之有機EL顯示裝 置構成的方塊圖。 圖7係表示於圖6之有機EL顯示裝置中,第2實施形態之像 素電路之具體構成的電路圖。 圖8係表示採用第3實施形態之像素電路之有機el顯示裝 置構成的方塊圖。 圖9係表示於圖8之有機EL顯示裝置中,第3實施形態之像 素電路之具體構成的電路圖。 圖10係表示採用第4實施形態之像素電路之有機EL顯示 裳置構成的方塊圖。 圖11係表示於圖1〇之有機EL顯示裝置中,第4實施形態之 像素電路之具體構成的電路圖。 圖12(A)〜(G)係用以說明第4實施形態之動作的時序圖。 囷(A) (B)係用以說明第4實施形態之優點的圖。 91865.doc -37- 1243354 回系表不如用第5實施形態之像素電路之有機EL顯示 裝置構成的方塊圖。 °久者示於圖14之有機EL·顯示裝置中,第5實施形態之 像素電路之具體構成的電路圖。 〜 圖16(A)〜(η)係用以說明第5實施形態之動作的時序圖。 圖Ρ係表示採用第6實施形態之像素電路之有機EL顯示 裝置構成的方塊圖。
圖18係表示通常之有機EL顯示裝置構成之方塊圖。 圖19係表示圖1之像素電路之一構成例的電路圖。 圖20係表示具有自動歸零功能之像素電路之構成例的電 路圖。 圖21 (A)〜(G)係用以說明圖20之電路之動作的時序圖。 圖22係表示圖20之像素電路中移動率相異之驅動電晶體 的△VpVgs-Vth)與汲極·源極間電流ids之特性曲線圖。
圖23係表示於驅動電晶體之臨限值Vth相異之像素中,自 動歸零動作時驅動電晶體之閘極電壓之變化的圖。 圖24係用以說明圖20之電路之問題的圖。 【主要元件符號說明】 100,100A〜100E 101 102 103 104 105 顯示裝置 像素電路(PXLC) 像素陣列部 水平選擇器(HSEL) 寫入掃描器(WSCN) 驅動掃描器(DSCN) 91865.doc -38- 1243354 106 自動歸零電路(AZRD) 107 參考定電流源(RCIS) 108 定電壓源(CVS) 109 參考定電壓源(RCVS) 110 開關電路 111 112 113 114 115
DTL 101 〜DTL 10η WSL 101 〜WSL 10m DSL 101 〜DSL 10m AZL 101 〜AZL 10m ISL 101 〜ISL 10η 作為驅動電晶體之TFT
作為第1開關之TFT
作為第2開關之TFT
作為第3開關之TFT
作為第4開關之TFT 資料線 掃描線 驅動線 自動歸零線 基準電流供給線 91865.doc -39-
Claims (1)
1243354 十、申請專利範圍: 種像素電路,其係驅動亮度因流動之電流而變化 電元件者,並且包含: " 經供給與亮度資訊相對應之資料訊號之資料線; 第1控制線; 第1、第2及第3節點; 第1及第2基準電位; 供給特定基準電流之基準電流供給機構; 驅動電晶體,其於連接於上述第!節點之第㈣子與第2 端子間形成電流供給線,按照連接於上述第2節·點之押制 端子的電位控制流經上述電流供給線之電流; 二 連接於上述第1節點之第1開關; 連接於上述第i節點與上述第2節點之間的第碥關; —第3_,其連接於上述資料線與上述第3節點之間, 藉由上述第1控制線得以導通控制; 連接於上述第丨節點與上述基準電流供給機構之間的 第4開關;以及 器 連接於上述第2節點與上述第3節 點之間的麵合電容 並且於上述第〗基準電位與第2基準電位之間,串聯連 接有上述驅動電晶體之電流供給線、上述第旧點、上述 第1開關以及上述光電元件。 2.如請求項!之像素電路,其進而具有第2、第3以及第4控 制線; 91865.doc 1243354 a上述第!開關藉由上述第2控㈣線得以導通控制,上述 第2開關藉由上述第3控制線得以導通控制,上述第4開關 藉由上述第4控制線得以導通控制。 3.如請求項2之像素電路,其中共用有上述第3控制線盘第4 控制線,上述第2開關及第4開關藉由一條控制線得 通控制。 4·如清求項1之像素電路,其中在驅動上述光電元件時, —作為第1階段,係使上述第2開關以及上述第4開關於特 定時間導通,將上述第!節點與上述第2節點電性連接, 並且將基準電流供給至第1節點; 作為第2階段,係經過特定時間之後,將上述第2開關 及上述第4開關保持為非導通狀態; 作為第3階段,係藉由上述第丨控制線使上述第3開關導 通,並使上述第1開關導通,傳播於上述資料線之資料寫 入至上述第3節點之後,上述第3開關保持為非導通狀 態,將與上述資料訊號相對應之電流供給至上述光電元 件。 5·如請求項4之像素電路,其中上述基準電流之值設定為相 當於上述光電元件之發光中間色的值。 6 · 一種顯示裝置,其包含: 矩陣狀排列之複數個像素電路; 資料線,其針對上述像素電路之矩陣排列作每行佈 線’並經供給與亮度資訊相對應之資料訊號; 針對上述像素電路之矩陣排列作每列佈線的第1控制 91865.doc 1243354 線; 第1及第2基準電位;以及 供給特定基準電流之基準電流供給機構; 並且上述像素電路具有: 第1、第2以及第3節點; 驅動電晶體,其於連接於上述第丨節點之第1端子與第之 端子間形成電流供給線,按照連接於上述第2節點之押制 端子的電位控制流經上述電流供給線之電流; 連接於上述第1節點之第1開關; 連接於上述第1節點與上述第2節點之間的第2開關· 第3開關,其連接於上述資料線與上述第3節點之間, 藉由上述第1控制線得以導通控制; 連接於上述第1節點與上述基準電流供給機構之間 第4開關;以及 ’ 。。連接於上述第2節點與上述第3節點之間的耦合電容 串聯連 、上述 並且於上述第1基準電位與第2基準電位之間, 接有上述驅動電晶體之電流供給線、上述第1節點 第1開關以及上述光電元件。
如請求項6之顯示裝置,其中 ,以及針對上 上述基準電流 上述基準電流供給機構包含基準電分 述像素電路之矩陣狀排列作每行佈線, 源被供給基準電流之基準電流供給線; 點與基準電流供給線之 上述第4開關連接於上述第1節 ' 91865.doc 1243354 間。 8·如請求項6之顯示裝置,其中 上述基準電流供給機構包含基準電流源,以及針對上 述像素電路之矩陣狀排列作每行複數佈線,自上述基準 電流源被供給基準電流之基準電流供給線; > 同一行之複數個像素電路介以上述第4開關連接於不 同之基準電流供給線。 9.如請求項7之顯示裝置,其中具有將特定之基準電塵選擇 I·生地供給至上述基準電流供給線之基準電壓供給機構。 10·如請求項9之顯示裝置,其中 上述基準電壓供給機構具有基準電壓源; 進而具有將上述基準電流源與上述基準電壓源選擇性 地連接於上述基準電流供給線之開關電路。 11·如請求項7之顯示裝置,其中驅動上述光電元件時, —作為第1階段,係使上述第2開關以及上述第4開關於特 疋時間導通,將上述第丨節點與上述第2節點電性連接, 並且將基準電流供給至第1節點; 作為第2階段,係經過水平掃描期間之後,上述第2開 關及上述第4開關保持為非導通狀態; 作為㈣皆段,係藉由上述第!控制線使上述第3開關導 通,並使上述第1開關導通,傳播於上述資料線之資料寫 入至上述第3節點之後,上述第3開關保持為非導通狀 恶,並將與上述資料訊號相對應之電流供給至上述光電 元件。 91865.doc 1243354 12·如請求項1 1之顯示裝置,i中、+,I、住+士 舶告认.中述基準電流之值設定為 田;上述光電元件之發光中間色的值。 13·如請求項8之顯示裝置,其中驅動上述光電元件時, ^為第1P身段,係使上述第2開關以及上述第㈣關於特 疋日、間導通,將上述第!節點與上述第2節點電性連接, 並且將基準電流供給至第1節點,· /作為第2 P身段,係經過水平掃描期間之複數倍時間之 後’上述第2開關及上述第4開關保持為非導通狀態; 、作為第3P皆段,係藉由上述^控制線使上述第3開關導 通並使上述第1開關導通,傳播於上述資料線之資料寫 =至上述第3節點之後,上述第3開關保持為非導通狀 心、並將與上述資料訊號相對應之電流供給至上述光電 元件。 14·如印求項13之顯示裝置,其中上述基準電流之值設定為 相當於上述光電元件之發光中間色的值。 15.如請求項7之顯示裝置,其中驅動上述光電元件時, 作為第1階段,上述基準電流供給線藉由上述基準電壓 供給機構經供給基準電壓而預充電; 作為第2階段,係使上述第2開關以及上述第4開關於特 定時間導通,將上述第1節點與上述第2節點電性連接, 並且將基準電流供給至第1節點; 作為第3階段,係經過水平掃描期間之後,藉由上述第 3控制線將上述第2開關及上述第4開關保持為非導通狀 態; 91865.doc 1243354 、作為第4|^白#又,係ϋ由上述第咕制線使上述第3開關導 通,並使上述第⑽關導通,傳播於上述資料線之資料寫 ^至上述第3節點之後’上述第3開關保持為非導通狀 態’並將與上述資料訊號相對應之電流供給至上述 元件。 16. 17. 18. 如請求項1 5之顯示裝置,1 φ μ、+、甘、隹&一 衣置具中上述基準電流之值設定為 相當於上述光電元件之發光中間色的值。 如請求項1 5之顯示裝置,並φ μ、+、 衣I 异rp上述基準電壓之值設定為 上述驅動電晶體之臨限值不均一性的令間值。 一種顯示裝置,其包含·· 矩陣狀排列之複數個像素電路; 資料線,#針對上述像素電路之矩陣排列作每行佈 線,經供給與亮度資訊相對應之資料訊號; 針對上述像素電路之矩陣排列作每列佈線之第1控制 線;以及 I 第1及第2基準電位; 並且上述像素電路包含: 供給特定基準電流之基準電流供給機構; 第1、第2及第3節點; 驅動電晶體,其於連接於上述第丨節點之第丨端子與第2 端子間形成電流供給線,按照連接於上述第2節點之柃制 端子的電位控制流經上述電流供給線之電流; 連接於上述第1節點之第丨開關; 連接於上述第1節點與上述第2節點之間的第2開關· 91865.doc 1243354 第3開關,其連接於上述資料線與上述第3節點之間, 藉由上述第1控制線得以導通控制; 連接於上述第1節點與上述基準電流供給機構之間的 第4開關;以及 連接於上述第2節點與上述第3節點之間的耦合電容 器; " 並且上述第1基準電位與第2基準電位之間,串聯連接 有上述驅動電晶體之電流供給線、上述^節點、上述第 1開關以及上述光電元件。 19· 一種像素電路之驅動方法,該像素電路包含: 7C度因>’IL動之電流而變化之光電元件· 經供給與亮度資訊相對應之資料訊號之資料線; 第1、第2及第3節點; 供給特定之基準電流之基準電流供給機構; 驅動電晶體,其於連接於上述第丨節點之第丨端子與第^ 知子間形成電流供給線,按照連接於上述第2節點之控制 端子的電位控制流經上述電流供給線之電流; 連接於上述第1節點之第丨開關; 連接於上述第1節點與上述第2節點之間的第2開關; 第3開關#連接於上述資料線與上述第3節點之間, 藉由上述第1控制線得以導通控制; 連接於上述第1節點與上述基準電流供給機構之間的 第4開關;以及 連接方;上述第2節點與上述第3節點之間的耦合電容 91865.doc 1243354
串聯連接 、上述第 並且上述第1基準電位與第2基準電位之間, 有上述驅動電晶體之電流供給線、上述第1節,點 1開關以及上述光電元件; 並且使上述第2開關及上述第4開關於特定時間導通, 將上述第1節點與上述第2節點電性連接,且將基準電流 供給至第1節點; 經過特定時間之後,上述第2開關及上述第4開關保持 為非導通狀態; 使上述第3開關導通,並使上述第丨開關導通,將傳播 於上述資料線之資料寫入至上述第3節點後,將上述第3 開關保持為非導通狀態’將對應於上述資料訊號之電流 供給至上述光電元件。 91865.doc
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003140871A JP4049018B2 (ja) | 2003-05-19 | 2003-05-19 | 画素回路、表示装置、および画素回路の駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200509046A TW200509046A (en) | 2005-03-01 |
TWI243354B true TWI243354B (en) | 2005-11-11 |
Family
ID=33529458
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093114111A TWI243354B (en) | 2003-05-19 | 2004-05-19 | Pixel circuit, display device, and driving method for pixel circuit |
Country Status (5)
Country | Link |
---|---|
US (1) | US7236149B2 (zh) |
JP (1) | JP4049018B2 (zh) |
KR (1) | KR101033676B1 (zh) |
CN (1) | CN100405441C (zh) |
TW (1) | TWI243354B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI384449B (zh) * | 2006-12-27 | 2013-02-01 | Samsung Display Co Ltd | 有機發光二極體顯示裝置及其驅動方法 |
US8441600B2 (en) | 2007-04-17 | 2013-05-14 | Himax Technologies Limited | Display and pixel circuit thereof |
TWI423220B (zh) * | 2008-06-03 | 2014-01-11 | Sony Corp | 顯示裝置,在顯示裝置中佈局導線之方法及電子裝置 |
TWI449009B (zh) * | 2005-12-02 | 2014-08-11 | Semiconductor Energy Lab | 顯示裝置和使用該顯示裝置的電子裝置 |
TWI717963B (zh) * | 2019-12-31 | 2021-02-01 | 敦泰電子股份有限公司 | 發光二極體像素顯示單元、發光二極體顯示裝置及其亮度調整方法 |
Families Citing this family (151)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7569849B2 (en) * | 2001-02-16 | 2009-08-04 | Ignis Innovation Inc. | Pixel driver circuit and pixel circuit having the pixel driver circuit |
CA2419704A1 (en) | 2003-02-24 | 2004-08-24 | Ignis Innovation Inc. | Method of manufacturing a pixel with organic light-emitting diode |
JP4360121B2 (ja) * | 2003-05-23 | 2009-11-11 | ソニー株式会社 | 画素回路、表示装置、および画素回路の駆動方法 |
JP4590831B2 (ja) * | 2003-06-02 | 2010-12-01 | ソニー株式会社 | 表示装置、および画素回路の駆動方法 |
JP4168836B2 (ja) | 2003-06-03 | 2008-10-22 | ソニー株式会社 | 表示装置 |
JP4049037B2 (ja) * | 2003-06-30 | 2008-02-20 | ソニー株式会社 | 表示装置およびその駆動方法 |
CA2443206A1 (en) * | 2003-09-23 | 2005-03-23 | Ignis Innovation Inc. | Amoled display backplanes - pixel driver circuits, array architecture, and external compensation |
US7196682B2 (en) * | 2003-09-29 | 2007-03-27 | Wintek Corporation | Driving apparatus and method for active matrix organic light emitting display |
JP5044883B2 (ja) * | 2004-03-31 | 2012-10-10 | 日本電気株式会社 | 表示装置、電気回路の駆動方法、及び表示装置の駆動方法 |
US8378930B2 (en) * | 2004-05-28 | 2013-02-19 | Sony Corporation | Pixel circuit and display device having symmetric pixel circuits and shared voltage lines |
CA2472671A1 (en) | 2004-06-29 | 2005-12-29 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven amoled displays |
JP4327042B2 (ja) * | 2004-08-05 | 2009-09-09 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP2006146672A (ja) * | 2004-11-22 | 2006-06-08 | Toshiba Corp | データ処理装置及びデータ処理方法 |
CA2490858A1 (en) | 2004-12-07 | 2006-06-07 | Ignis Innovation Inc. | Driving method for compensated voltage-programming of amoled displays |
US9275579B2 (en) | 2004-12-15 | 2016-03-01 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9280933B2 (en) | 2004-12-15 | 2016-03-08 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US8576217B2 (en) | 2011-05-20 | 2013-11-05 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10013907B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US10012678B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US9799246B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
EP2688058A3 (en) | 2004-12-15 | 2014-12-10 | Ignis Innovation Inc. | Method and system for programming, calibrating and driving a light emitting device display |
US20140111567A1 (en) | 2005-04-12 | 2014-04-24 | Ignis Innovation Inc. | System and method for compensation of non-uniformities in light emitting device displays |
US9171500B2 (en) | 2011-05-20 | 2015-10-27 | Ignis Innovation Inc. | System and methods for extraction of parasitic parameters in AMOLED displays |
KR100604066B1 (ko) * | 2004-12-24 | 2006-07-24 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 발광 표시장치 |
CA2495726A1 (en) | 2005-01-28 | 2006-07-28 | Ignis Innovation Inc. | Locally referenced voltage programmed pixel for amoled displays |
CA2496642A1 (en) | 2005-02-10 | 2006-08-10 | Ignis Innovation Inc. | Fast settling time driving method for organic light-emitting diode (oled) displays based on current programming |
JP2006243525A (ja) * | 2005-03-04 | 2006-09-14 | Sony Corp | 表示装置 |
JP2006285116A (ja) | 2005-04-05 | 2006-10-19 | Eastman Kodak Co | 駆動回路 |
WO2006130981A1 (en) | 2005-06-08 | 2006-12-14 | Ignis Innovation Inc. | Method and system for driving a light emitting device display |
KR101139527B1 (ko) * | 2005-06-27 | 2012-05-02 | 엘지디스플레이 주식회사 | 유기전계발광소자 및 유기전계발광 표시장치 |
CA2518276A1 (en) | 2005-09-13 | 2007-03-13 | Ignis Innovation Inc. | Compensation technique for luminance degradation in electro-luminance devices |
KR101142281B1 (ko) * | 2005-10-11 | 2012-05-07 | 엘지디스플레이 주식회사 | 유기전계발광소자 및 그 구동방법 |
US8004477B2 (en) * | 2005-11-14 | 2011-08-23 | Sony Corporation | Display apparatus and driving method thereof |
JP4918983B2 (ja) * | 2005-11-14 | 2012-04-18 | ソニー株式会社 | 画素回路及び表示装置 |
TWI419105B (zh) * | 2005-12-20 | 2013-12-11 | Thomson Licensing | 顯示面板之驅動方法 |
JP4967336B2 (ja) * | 2005-12-26 | 2012-07-04 | ソニー株式会社 | 画素回路及び表示装置 |
US9269322B2 (en) | 2006-01-09 | 2016-02-23 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9489891B2 (en) | 2006-01-09 | 2016-11-08 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
CA2570898C (en) | 2006-01-09 | 2008-08-05 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
KR100719662B1 (ko) * | 2006-02-28 | 2007-05-17 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 유기 발광 표시장치와 그의 구동방법 |
KR100732853B1 (ko) * | 2006-02-28 | 2007-06-27 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 유기 발광 표시장치 |
JP4360375B2 (ja) * | 2006-03-20 | 2009-11-11 | セイコーエプソン株式会社 | 電気光学装置、電子機器、及び駆動方法 |
TWI328789B (en) * | 2006-03-23 | 2010-08-11 | Au Optronics Corp | Method of driving lyquid crystal display |
TW200746022A (en) | 2006-04-19 | 2007-12-16 | Ignis Innovation Inc | Stable driving scheme for active matrix displays |
KR101194861B1 (ko) * | 2006-06-01 | 2012-10-26 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시소자 |
KR101279115B1 (ko) * | 2006-06-27 | 2013-06-26 | 엘지디스플레이 주식회사 | 유기전계발광표시장치의 화소 회로 |
JP4240068B2 (ja) * | 2006-06-30 | 2009-03-18 | ソニー株式会社 | 表示装置及びその駆動方法 |
JP5130667B2 (ja) * | 2006-07-27 | 2013-01-30 | ソニー株式会社 | 表示装置 |
JP4203772B2 (ja) * | 2006-08-01 | 2009-01-07 | ソニー株式会社 | 表示装置およびその駆動方法 |
JP2008058940A (ja) * | 2006-08-02 | 2008-03-13 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
CA2556961A1 (en) | 2006-08-15 | 2008-02-15 | Ignis Innovation Inc. | Oled compensation technique based on oled capacitance |
JP2008134346A (ja) * | 2006-11-27 | 2008-06-12 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置 |
JP2008152096A (ja) * | 2006-12-19 | 2008-07-03 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
JP2008224787A (ja) * | 2007-03-09 | 2008-09-25 | Sony Corp | 表示装置及び表示装置の駆動方法 |
JP4306753B2 (ja) * | 2007-03-22 | 2009-08-05 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP4508205B2 (ja) * | 2007-03-26 | 2010-07-21 | ソニー株式会社 | 表示装置、表示装置の駆動方法および電子機器 |
JP2008256916A (ja) * | 2007-04-04 | 2008-10-23 | Sony Corp | 有機エレクトロルミネッセンス発光部の駆動方法 |
JP2009031620A (ja) * | 2007-07-30 | 2009-02-12 | Sony Corp | 表示装置及び表示装置の駆動方法 |
CN101816032B (zh) | 2007-09-28 | 2012-12-05 | 松下电器产业株式会社 | 发光元件电路及有源矩阵型显示装置 |
JP2009133913A (ja) * | 2007-11-28 | 2009-06-18 | Sony Corp | 表示装置 |
CA2631683A1 (en) * | 2008-04-16 | 2009-10-16 | Ignis Innovation Inc. | Recovery of temporal non-uniformities in active matrix displays |
KR20100134125A (ko) | 2008-04-18 | 2010-12-22 | 이그니스 이노베이션 인크. | 발광 소자 디스플레이에 대한 시스템 및 구동 방법 |
JP4816686B2 (ja) | 2008-06-06 | 2011-11-16 | ソニー株式会社 | 走査駆動回路 |
JP2010002795A (ja) * | 2008-06-23 | 2010-01-07 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
CA2637343A1 (en) | 2008-07-29 | 2010-01-29 | Ignis Innovation Inc. | Improving the display source driver |
US8217861B2 (en) * | 2008-10-30 | 2012-07-10 | National Cheng Kung University | Driving circuit, and a pixel circuit incorporating the same |
KR101502070B1 (ko) * | 2008-12-02 | 2015-03-12 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 구동 방법 |
US9370075B2 (en) | 2008-12-09 | 2016-06-14 | Ignis Innovation Inc. | System and method for fast compensation programming of pixels in a display |
EP2374122A4 (en) * | 2008-12-09 | 2012-05-02 | Ignis Innovation Inc | LOW POWER OPERATION AND CONTROL METHOD FOR EMISSIONS INDICATORS |
JP2010145581A (ja) * | 2008-12-17 | 2010-07-01 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
CA2669367A1 (en) | 2009-06-16 | 2010-12-16 | Ignis Innovation Inc | Compensation technique for color shift in displays |
US10319307B2 (en) | 2009-06-16 | 2019-06-11 | Ignis Innovation Inc. | Display system with compensation techniques and/or shared level resources |
US9384698B2 (en) | 2009-11-30 | 2016-07-05 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
CA2688870A1 (en) | 2009-11-30 | 2011-05-30 | Ignis Innovation Inc. | Methode and techniques for improving display uniformity |
US9311859B2 (en) | 2009-11-30 | 2016-04-12 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US8497828B2 (en) | 2009-11-12 | 2013-07-30 | Ignis Innovation Inc. | Sharing switch TFTS in pixel circuits |
US10996258B2 (en) | 2009-11-30 | 2021-05-04 | Ignis Innovation Inc. | Defect detection and correction of pixel circuits for AMOLED displays |
US8803417B2 (en) | 2009-12-01 | 2014-08-12 | Ignis Innovation Inc. | High resolution pixel architecture |
CA2687631A1 (en) * | 2009-12-06 | 2011-06-06 | Ignis Innovation Inc | Low power driving scheme for display applications |
US9881532B2 (en) | 2010-02-04 | 2018-01-30 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
US10163401B2 (en) | 2010-02-04 | 2018-12-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10176736B2 (en) | 2010-02-04 | 2019-01-08 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10089921B2 (en) | 2010-02-04 | 2018-10-02 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US20140313111A1 (en) | 2010-02-04 | 2014-10-23 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
CA2692097A1 (en) | 2010-02-04 | 2011-08-04 | Ignis Innovation Inc. | Extracting correlation curves for light emitting device |
CA2696778A1 (en) * | 2010-03-17 | 2011-09-17 | Ignis Innovation Inc. | Lifetime, uniformity, parameter extraction methods |
CN102280085B (zh) * | 2010-06-10 | 2013-09-11 | 元太科技工业股份有限公司 | 像素驱动电路、像素驱动的方法以及发光显示器 |
TWI493524B (zh) | 2010-06-10 | 2015-07-21 | Prime View Int Co Ltd | 發光顯示器的畫素驅動電路及相關裝置與方法 |
JP2012047807A (ja) * | 2010-08-24 | 2012-03-08 | Sony Corp | 表示装置および電子機器 |
KR20130129951A (ko) * | 2010-10-21 | 2013-11-29 | 코닌클리케 필립스 엔.브이. | 휘도 분포 제어 수단을 갖는 oled 장치 |
US8907991B2 (en) | 2010-12-02 | 2014-12-09 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US9351368B2 (en) | 2013-03-08 | 2016-05-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CN105869575B (zh) | 2011-05-17 | 2018-09-21 | 伊格尼斯创新公司 | 操作显示器的方法 |
US9886899B2 (en) | 2011-05-17 | 2018-02-06 | Ignis Innovation Inc. | Pixel Circuits for AMOLED displays |
US9606607B2 (en) | 2011-05-17 | 2017-03-28 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
US20140368491A1 (en) | 2013-03-08 | 2014-12-18 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9530349B2 (en) | 2011-05-20 | 2016-12-27 | Ignis Innovations Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
US9466240B2 (en) | 2011-05-26 | 2016-10-11 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
CN103562989B (zh) | 2011-05-27 | 2016-12-14 | 伊格尼斯创新公司 | 用于amoled显示器的老化补偿的系统和方法 |
EP3404646B1 (en) * | 2011-05-28 | 2019-12-25 | Ignis Innovation Inc. | Method for fast compensation programming of pixels in a display |
US9070775B2 (en) | 2011-08-03 | 2015-06-30 | Ignis Innovations Inc. | Thin film transistor |
US8901579B2 (en) | 2011-08-03 | 2014-12-02 | Ignis Innovation Inc. | Organic light emitting diode and method of manufacturing |
KR101960971B1 (ko) * | 2011-08-05 | 2019-03-21 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
US9324268B2 (en) | 2013-03-15 | 2016-04-26 | Ignis Innovation Inc. | Amoled displays with multiple readout circuits |
US10089924B2 (en) | 2011-11-29 | 2018-10-02 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US9385169B2 (en) | 2011-11-29 | 2016-07-05 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US8937632B2 (en) | 2012-02-03 | 2015-01-20 | Ignis Innovation Inc. | Driving system for active-matrix displays |
KR101918185B1 (ko) * | 2012-03-14 | 2018-11-14 | 삼성디스플레이 주식회사 | 어레이 검사 방법 및 어레이 검사 장치 |
US9747834B2 (en) | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US8922544B2 (en) | 2012-05-23 | 2014-12-30 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
TWI471844B (zh) * | 2012-07-19 | 2015-02-01 | Innocom Tech Shenzhen Co Ltd | 顯示面板、畫素驅動電路、驅動畫素方法與電子裝置 |
KR20140014694A (ko) * | 2012-07-25 | 2014-02-06 | 삼성디스플레이 주식회사 | 표시기기의 영상 보상 장치 및 방법 |
KR102011178B1 (ko) * | 2012-11-26 | 2019-08-14 | 아이엠이씨 브이제트더블유 | 액티브 매트릭스 디스플레이의 저전력 디지털 구동 장치 및 방법 |
US9786223B2 (en) | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9336717B2 (en) | 2012-12-11 | 2016-05-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9830857B2 (en) | 2013-01-14 | 2017-11-28 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
DE112014000422T5 (de) | 2013-01-14 | 2015-10-29 | Ignis Innovation Inc. | Ansteuerschema für Emissionsanzeigen, das eine Kompensation für Ansteuertransistorschwankungen bereitstellt |
US9721505B2 (en) | 2013-03-08 | 2017-08-01 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CA2894717A1 (en) | 2015-06-19 | 2016-12-19 | Ignis Innovation Inc. | Optoelectronic device characterization in array with shared sense line |
EP3043338A1 (en) | 2013-03-14 | 2016-07-13 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for amoled displays |
CN105247462A (zh) | 2013-03-15 | 2016-01-13 | 伊格尼斯创新公司 | Amoled显示器的触摸分辨率的动态调整 |
CN110634431B (zh) | 2013-04-22 | 2023-04-18 | 伊格尼斯创新公司 | 检测和制造显示面板的方法 |
JP6225511B2 (ja) * | 2013-07-02 | 2017-11-08 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
CN107452314B (zh) | 2013-08-12 | 2021-08-24 | 伊格尼斯创新公司 | 用于要被显示器显示的图像的补偿图像数据的方法和装置 |
US9761170B2 (en) | 2013-12-06 | 2017-09-12 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
US9741282B2 (en) | 2013-12-06 | 2017-08-22 | Ignis Innovation Inc. | OLED display system and method |
US9502653B2 (en) | 2013-12-25 | 2016-11-22 | Ignis Innovation Inc. | Electrode contacts |
US10997901B2 (en) | 2014-02-28 | 2021-05-04 | Ignis Innovation Inc. | Display system |
US10176752B2 (en) | 2014-03-24 | 2019-01-08 | Ignis Innovation Inc. | Integrated gate driver |
DE102015206281A1 (de) | 2014-04-08 | 2015-10-08 | Ignis Innovation Inc. | Anzeigesystem mit gemeinsam genutzten Niveauressourcen für tragbare Vorrichtungen |
CA2872563A1 (en) | 2014-11-28 | 2016-05-28 | Ignis Innovation Inc. | High pixel density array architecture |
CA2873476A1 (en) | 2014-12-08 | 2016-06-08 | Ignis Innovation Inc. | Smart-pixel display architecture |
CA2879462A1 (en) | 2015-01-23 | 2016-07-23 | Ignis Innovation Inc. | Compensation for color variation in emissive devices |
CA2886862A1 (en) | 2015-04-01 | 2016-10-01 | Ignis Innovation Inc. | Adjusting display brightness for avoiding overheating and/or accelerated aging |
CA2889870A1 (en) | 2015-05-04 | 2016-11-04 | Ignis Innovation Inc. | Optical feedback system |
CA2892714A1 (en) | 2015-05-27 | 2016-11-27 | Ignis Innovation Inc | Memory bandwidth reduction in compensation system |
US10373554B2 (en) | 2015-07-24 | 2019-08-06 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CA2898282A1 (en) | 2015-07-24 | 2017-01-24 | Ignis Innovation Inc. | Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays |
US10657895B2 (en) | 2015-07-24 | 2020-05-19 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CA2900170A1 (en) | 2015-08-07 | 2017-02-07 | Gholamreza Chaji | Calibration of pixel based on improved reference values |
CA2908285A1 (en) | 2015-10-14 | 2017-04-14 | Ignis Innovation Inc. | Driver with multiple color pixel structure |
CA2909813A1 (en) | 2015-10-26 | 2017-04-26 | Ignis Innovation Inc | High ppi pattern orientation |
DE112017003811B4 (de) * | 2016-07-29 | 2021-09-09 | Sony Corporation | Displayeinrichtung |
US10586491B2 (en) | 2016-12-06 | 2020-03-10 | Ignis Innovation Inc. | Pixel circuits for mitigation of hysteresis |
CN106910467A (zh) | 2017-04-28 | 2017-06-30 | 深圳市华星光电技术有限公司 | 像素驱动电路、显示面板及像素驱动方法 |
US10714018B2 (en) | 2017-05-17 | 2020-07-14 | Ignis Innovation Inc. | System and method for loading image correction data for displays |
US11025899B2 (en) | 2017-08-11 | 2021-06-01 | Ignis Innovation Inc. | Optical correction systems and methods for correcting non-uniformity of emissive display devices |
US10971078B2 (en) | 2018-02-12 | 2021-04-06 | Ignis Innovation Inc. | Pixel measurement through data line |
CN109979383B (zh) * | 2019-04-24 | 2021-04-02 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路以及显示面板 |
CN115933237B (zh) * | 2022-12-16 | 2024-07-09 | 业成科技(成都)有限公司 | 显示装置及其操作方法 |
CN115938302B (zh) * | 2022-12-23 | 2023-11-03 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050084509A (ko) * | 1997-04-23 | 2005-08-26 | 사르노프 코포레이션 | 능동 매트릭스 발광 다이오드 화소 구조물 및 이를동작시키는 방법 |
US6229506B1 (en) * | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
JP2001083924A (ja) | 1999-09-08 | 2001-03-30 | Matsushita Electric Ind Co Ltd | 電流制御型発光素子の駆動回路および駆動方法 |
JP4831874B2 (ja) * | 2001-02-26 | 2011-12-07 | 株式会社半導体エネルギー研究所 | 発光装置及び電子機器 |
US6661180B2 (en) * | 2001-03-22 | 2003-12-09 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device, driving method for the same and electronic apparatus |
JP4982014B2 (ja) | 2001-06-21 | 2012-07-25 | 株式会社日立製作所 | 画像表示装置 |
JP2003043993A (ja) * | 2001-07-27 | 2003-02-14 | Canon Inc | アクティブマトリックス型ディスプレイ |
JP4075505B2 (ja) * | 2001-09-10 | 2008-04-16 | セイコーエプソン株式会社 | 電子回路、電子装置、及び電子機器 |
JP3956347B2 (ja) * | 2002-02-26 | 2007-08-08 | インターナショナル・ビジネス・マシーンズ・コーポレーション | ディスプレイ装置 |
TW575851B (en) * | 2002-03-22 | 2004-02-11 | Ind Tech Res Inst | Elemental circuit for active matrix of current driving device |
TWI228696B (en) * | 2003-03-21 | 2005-03-01 | Ind Tech Res Inst | Pixel circuit for active matrix OLED and driving method |
-
2003
- 2003-05-19 JP JP2003140871A patent/JP4049018B2/ja not_active Expired - Fee Related
-
2004
- 2004-05-17 KR KR1020040034870A patent/KR101033676B1/ko not_active IP Right Cessation
- 2004-05-18 US US10/847,414 patent/US7236149B2/en not_active Expired - Fee Related
- 2004-05-19 TW TW093114111A patent/TWI243354B/zh not_active IP Right Cessation
- 2004-05-19 CN CNB2004100383289A patent/CN100405441C/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI449009B (zh) * | 2005-12-02 | 2014-08-11 | Semiconductor Energy Lab | 顯示裝置和使用該顯示裝置的電子裝置 |
TWI384449B (zh) * | 2006-12-27 | 2013-02-01 | Samsung Display Co Ltd | 有機發光二極體顯示裝置及其驅動方法 |
US8441600B2 (en) | 2007-04-17 | 2013-05-14 | Himax Technologies Limited | Display and pixel circuit thereof |
TWI423220B (zh) * | 2008-06-03 | 2014-01-11 | Sony Corp | 顯示裝置,在顯示裝置中佈局導線之方法及電子裝置 |
TWI717963B (zh) * | 2019-12-31 | 2021-02-01 | 敦泰電子股份有限公司 | 發光二極體像素顯示單元、發光二極體顯示裝置及其亮度調整方法 |
Also Published As
Publication number | Publication date |
---|---|
US7236149B2 (en) | 2007-06-26 |
KR20040100939A (ko) | 2004-12-02 |
JP4049018B2 (ja) | 2008-02-20 |
CN1551089A (zh) | 2004-12-01 |
US20050007357A1 (en) | 2005-01-13 |
CN100405441C (zh) | 2008-07-23 |
KR101033676B1 (ko) | 2011-05-12 |
JP2004341444A (ja) | 2004-12-02 |
TW200509046A (en) | 2005-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI243354B (en) | Pixel circuit, display device, and driving method for pixel circuit | |
US12112698B2 (en) | Pixel circuit, display device, and method of driving pixel circuit | |
JP4168836B2 (ja) | 表示装置 | |
TWI243352B (en) | Pixel circuit, display device, and pixel circuit driving method | |
US7525522B2 (en) | Display apparatus | |
JP4131227B2 (ja) | 画素回路、表示装置、および画素回路の駆動方法 | |
US10147355B2 (en) | Pixel circuit and display device | |
KR101074760B1 (ko) | 발광장치, 표시장치, 및 발광장치의 구동제어방법 | |
KR20200002050A (ko) | 유기 발광 표시 장치 | |
JP2008032862A (ja) | 表示装置及びその駆動方法 | |
JP2008032863A (ja) | 表示装置およびその駆動方法 | |
CN103021339B (zh) | 像素电路、显示装置及其驱动方法 | |
TWI288900B (en) | Active matrix type display device | |
JP2009244654A (ja) | 表示装置及びその駆動制御方法 | |
JP2008175945A (ja) | 画素回路および表示装置 | |
JP2006023515A (ja) | 画素回路及、アクティブマトリクス装置及び表示装置 | |
KR101933995B1 (ko) | 유기 전기발광 표시장치 및 그 구동방법 | |
JP4547873B2 (ja) | 画素回路、表示装置、および画素回路の駆動方法 | |
KR100670372B1 (ko) | 유기발광 표시장치 | |
JP4639730B2 (ja) | 画素回路、表示装置、および画素回路の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |