TWI240274B - Magnetic memory device - Google Patents

Magnetic memory device Download PDF

Info

Publication number
TWI240274B
TWI240274B TW092134847A TW92134847A TWI240274B TW I240274 B TWI240274 B TW I240274B TW 092134847 A TW092134847 A TW 092134847A TW 92134847 A TW92134847 A TW 92134847A TW I240274 B TWI240274 B TW I240274B
Authority
TW
Taiwan
Prior art keywords
magnetic
layer
memory
aforementioned
memory element
Prior art date
Application number
TW092134847A
Other languages
English (en)
Other versions
TW200506934A (en
Inventor
Yoshihiro Kato
Katsumi Okayama
Kaoru Kobayashi
Tetsuya Yamamoto
Minoru Ikarashi
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200506934A publication Critical patent/TW200506934A/zh
Application granted granted Critical
Publication of TWI240274B publication Critical patent/TWI240274B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N52/00Hall-effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Toxicology (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Semiconductor Memories (AREA)

Description

1240274 玖、發明說明: 【發明所屬之技術領域】 本發明係有關疊層磁化方向固定之磁化固定層,及磁化 方向可變更之磁層所組成之記憶元件所組成之磁性隨機存 取記憶體,所謂作為非揮發性記憶體之Mram (Magnetic Random Access Memory :磁性隨機存取記憶體)所構成之磁 性圮憶裝置,或有關具有可磁化之磁層之記憶元件所組成 之磁性記憶裝置。 【先前技術】 伴隨著資訊通信機器,特別是可攜式末端裝置等個人用 小型機裔之飛躍普及,對於構成此之記憶體或邏輯等元件 係要求高積體化、高速化、低耗電化等進一步之高性能化。 特別是在無所不在(Ubiquitous)時代,非揮發性記憶體為 必要且不可或缺。即使在產生電源消耗或故障時,或伺服 器及網路由於某種妨礙而被切斷時,非揮發性記憶體仍可 保護包含個人資訊之重要資訊。又,最近之可攜式機器之 设计係使不需要之電路區塊成為待命狀態,以儘量抑制消 耗電力,然而,若可實現兼顧高速工作記憶體及大容量儲 存記憶體之非揮發性記憶體,將可消除消耗電路及記憶體 之/良費又,若貫現咼速之大容量非揮發性記憶體,亦將 使導入電源即可_啟動之”即時啟動,,(Ιηδ_ 〇n)機能變 成可能。 非揮發性記憶體亦可舉例使用半導體之快閃記憶體,或 使用強介電體之 FRAM (Ferr〇electHc RandQm a_ss 1240274
Memory :鐵電隨機存取記憶體)等。 然而,快閃記憶體係寫入速度慢至μ秒級之缺點。另一方 面,關於FRAM,被指出可改寫次數為1012〜1014,對於完 全置換為 SRAM (Static Random Access Memory :靜態隨機 存取記憶體)或DRAM (Dynamic Random Access Memory : 動態隨機存取記憶體)之持久性(Endurance)小,或強介電體 電容器之微細加工困難等問題。 作為不具有此等缺點,高速、大容量(高積體化)、低耗電 之非揮發性記憶體,被注目的是例如:Wang et al·,IEEE Trans. Magn. 33(1997),4498所記載之稱為MRAM之磁性記憶體,由於 近年來之TMR (Tunnel Magnetoresistance ··穿隧式磁阻)材料之特 性提升而受到注目。 MRAM為利用磁阻效果之半導體記憶體,可無需從外部 供給電力,即可保持記憶之非揮發性記憶體,而該磁阻效 果則根據奈米磁體特有之自旋相依傳導現象。 並且,MRAM由於構造單純,故容易高積體化,而且由 於藉由磁矩之旋轉而進行記錄,故可改寫次數多,亦可預 測存取時間非常高速,能以1〇〇 MHz動作者已經於凡 Scheuerlein et al, ISSCC Digest of Technical Papers, pp. 128-129, Feb. 2000 中報告。最近,如同k· Inomata,第26次應用磁性學會學術 演講概要集18aA-l等之報告所言,作為次世代非揮發性記 憶體主角之角色受到期待。 更詳細說明此種MRAM,如圖9所例示,成為MRAM之記 憶胞之記憶元件之TMR元件10係包含設置於支持基板9 1240274 上、磁化較易旋轉之記憶層2及磁化固定層4、6。 =化固定層#有第一磁化層4及帛二磁化層⑷個磁化 口疋層於此等之間,配置此等磁層反強磁地結合之導體 層5。記憶層2及磁化固定層4、6係採用錄、鐵或銘或此等 合金所組成之強磁體,又,導體層5之材料可使射了、銅、 i〇至、銀等。第二磁化固定層6係舆反強磁體層7相接, 藉由作用於此等層間之交換相互作用力,第二磁化固定層6 具有強力之一方向之磁性各向異性。反強磁體層7之材料可 ㈣H白金、銥、錢等之鐘合金、録或氧化錄等。 又,作為磁層之記憶層2與第一磁化固定層4之間,夹持 鋁、鎂、矽等之氧化物或氮化物等所組成之絕緣體之通道 障壁層3,擔任切斷記憶層2與磁化固定層4之磁性結合,及 流入通道電流之角色。此等磁層及導體層主要藉由濺射法 而形成,通道障壁層3可藉由使濺鍍射所形成之金屬膜氧化 或氮化而獲得。頂塗層丨防止TMR元件1〇與連接於此丁^汉元 件之配線之相互擴散,具有減低接觸電阻及防止記憶層2氧 化的功用,通常可使用Cu、Ta、TiN等材料。底層電極層8 係用於與串聯連接於TMR元件之開關元件連接。底層電極 層8亦可兼作反強磁體層7。 如後述,於如此構成之記憶胞,檢測磁阻效果所造成之 通道電流變化並讀出資訊,然而,其效果取決於記憶層與 磁化固定層之相對磁化方向。 圖10係將一般之MRAM之一部分簡化表示之放大立體 圖。在此,為了簡化而省略讀出電路部分,例如:包含9個 88484.doc 1240274 記憶胞’並具有互相交叉之位元線丨丨及寫入用字元線12。 於此等交點配置TMR元件10,寫入TMR元件10係將電流流 入位元線11及寫入用字元線12,藉由從此等所產生之磁場 之合成磁場,使位於位元線丨丨與寫入用字元線12之交點之 TMR元件1〇之記憶層2之磁化方向,對於磁化固定層平行或 反平行而進行寫入。 圖11係模式性地表示記憶胞之剖面,例如:配置形成於p 型矽半導體基板13内之p型井區域14内所形成之閘極絕緣 膜15、閘極電極16、源極區域17、汲極區域18所組成之打型 之讀出用場效型電晶體19,於其上部,配置寫入用字元線 12、TMR元件1〇、位元線u。經由源極電極2〇,感應線以 連接於源極區域17。場效型電晶體19係作為用於讀出之開 關兀件而產生機能,從字元線以與了“尺元件1〇之間所拉出 之項出用配線22經由汲極電極23而連接於汲極區域丨8。再 者,電晶體19雖可為n型或?型場效型電晶體,然而,用以 取代此種電晶體,亦可使用二極體、雙極電晶體、 (Metal Semieondiieto Field Effect Transistor:金屬半導體場效電晶體) 等各種開關元件。 圖12係表示MRAM之等價電路,例如:包含_記憶體 胞’具有互相交叉之位元線丨丨及寫人用字元,於此等 寫入線之交點,除了 TMR元件1G以外,尚具有連接於 το件10,在讀出之際進行元件選擇之場效型電晶體i9及感 應線21。感應線21連接於感應放大器27,檢測記憶之資訊。 再者圖中之24為雙方向之寫人用字元線電流驅動電路, 88484.doc 1240274 25為位元線電流驅動電路。 圖13係表示MRAM之寫入條件之星狀曲線(Aster〇id Curve),表示由施加之磁化容易軸向磁場Hea及磁化困難軸 向磁場Hha所產生之記憶層磁化方向之反轉臨限值。於此星 狀曲線之外部,若發生相當之合成磁場向量,則產生磁場 反轉,然而,星狀曲線内部之合成磁場向量不會由其電流 雙安定狀態之-方,使胞反轉。x,於電流流動之字元線 及位元線之交點以外之胞,由於亦施加字元線或位元線單 =產生之磁場,故該等之大小在一方向反轉磁場Ηκ以上 時,交點以外之胞之磁化方向亦反轉,因此僅在合成磁場 位於圓中之灰色區域時,使選擇之胞成為可選擇寫入。 如此,MRAM中,-般藉由使用位元線及字力線之2條寫 入線,利用星狀磁化反轉特性’僅指定之記憶胞藉由磁自 旋之反轉而寫入。單-記憶區域之合成磁場係藉由施加於 其之磁化容易軸向磁場Hea及磁化困難軸向磁場Hha之向量 合成而決定。流於位元線之寫入電流將磁化容易軸向磁場 ^施加於胞,而且流於字元線之電流將磁化困難軸向之磁 場Hha施加於胞。 一圖Η係說明MRAM之讀出動作者。在此,概略圖示丁败 兀件10之層構成,上述磁化固定層作為單_層26而表示, 省略圖示記憶層2及通道障壁層3以外者。 亦即,如上述,資亩j夕合 、 之寫入係猎由矩陣狀配線之位元綠 U及字元線12之交點之合成磁場,使胞之磁自旋反轉,將 其方向作為”1”、”0”之資訊而記錄。又,讀出則利用應用磁 88484.doc -10- 1240274 阻效果之TMR效果而進行,所謂TMR效果,其係藉由磁自 旋之方向而電阻值變化之現象,若磁自旋為反平行之高電 阻狀態時,藉由磁自旋之平行電阻低之狀態,檢測資訊之 ’’ 1 ”。此讀出係於字元線12與位元線11之間流入讀出電 流(通道電流),將按照上述電阻高低之輸出,經由上述讀出 用場效型電晶體19,讀出至感應線21而進行。 如上述,MRAM係被期待作為高速且非揮發性之大容量 記憶體,然而,在記憶保持上使用磁體,故產生由於外部 磁場之影響,資訊被消除或改寫之問題。雖因材料而異, 圖13所述之磁化容易軸向之反轉磁場及磁化困難軸向之反 轉磁場Hsw為20〜200 Oersted(Oe),換算成電流則小至數 mA(參考 R.H.Koch et al·,Phys.Rev.Lett.84,5419(2000),J.Z.Sun et al·, 2001 8th Joint Magnetism and Magnetic Material)。並且,寫入時之保 磁力(He)為數Oe〜10 Oe程度,故由於在其以上之外部磁場 所造成之内部漏洩磁場作用的話,將不可能於特定之記憶 胞選擇性地進行寫入。 故,MRAM實用化之步驟係熱切期望確立外部磁性對 策,亦即將元件從外部之電磁波屏蔽之磁性屏蔽構造。 安裝並使用MRAM之環境主要是在高密度安裝基板上, 位於電子機器内部。雖因電子機器之種類而異,然而,由 於近年來高密度安裝之發達,高密度安裝基板上係高密度 地安裝半導體元件或通信用元件、超小型馬達等,又,電 子機器内部係高密度地安裝天線元件或各種機械元件、電 源等,構成1個機器。 88484.doc -11 - 1240274 此種可混合搭載為作為非揮發性記憶體之mram之特長 之一,然而,由於MRAM之周圍成為直流、低頻至高頻= 遍及廣泛頻率範圍之磁場成分混合存在之環境,故確 保MRAM之記錄保持之可靠度,藉由在mram本身之安褒 方法或昱蔽構造下功夫,以求提升對於外部磁場之耐性Γ 關於此種外部磁場之大小,例如:信用卡或銀行之現金 卡等類之磁性卡片規定對於5〇〇〜600 〇e之磁場具有耐 性。因此,磁性卡片的領域中,使用c〇包覆pFe2〇3或仏 鐵氧等保磁力大之磁性材料以對應。又,預付卡之領域中,· 亦必須對於350〜600 0e之磁場具有耐性。“汉入“元件係安 裝於電子機器框體内,並亦設想到搬運之元件,故必須對 於與磁性卡片類同等之強力外部磁場具有耐性,由上述理 由特別舄要將内部(漏洩)磁場之大小抑制在2〇 〇e以下, 更好在10 〇e以下。 作為MRAM之磁性屏蔽構造,提案藉由在MRAM元件之 鈍化膜使用絕緣性之鐵氧(MnZn&NiZn鐵氧)層,以使具有 磁性屏敝特性(參考美國專利第5,902,690號說明書及圖式鲁 心5棚、圖1及圖3))。X,提案藉由從封裝之上及下安裝 Permalloy等類之高透磁率磁體,以使具有磁性屏蔽效果, 防止磁束钕入内部元件(參考美國專利第5,939,772號說明 書及圖式心第2欄、圖1及圖2))。並且,揭示藉由軟鐵等磁材 料,於70件覆蓋屏蔽蓋之構造(特開2001-250206號公報(第5 頁右欄、第6圖))。 為了防止外部磁束侵入MRAM之記憶胞’最重要是在元 88484.doc • 12 - 1240274 件周圍環繞具有高透磁率之磁材料,設置不使磁束侵入内 部之磁路。 然而,若如美國專利第5,9〇2,69〇號,以鐵氧形成元件之 封裝膜’則由於鐵氧本身之飽和磁化低(_般之鐵氧材料為 〇·2〜0.5 Tesla(T)),故不能完全防止外部磁場的侵入。鐵氧 ,身之飽和磁化在NiZn鐵氧為〇.2〜0.35 τ程度,在厘以以載 乳為0.35〜0.47Τ程度,然而,由於侵人黯趨元件之外部 磁場之大小高達數百0e,故在鐵氧程度之飽和磁化,藉由 鐵氧之磁性飽和之透磁率大致成為丨,不產生作用。又,美 國專利第5,902,690號中並無膜厚的記載,然而,通常鈍化 膜最多〇·1 μιη程度,故作為磁性屏蔽層太薄,亦幾乎無法 期待效果。而且,將鐵氧使用於鈍化膜時,鐵氧為氧化物 磁體,故藉由濺射法成膜時,容易產生缺氧,難以將完全 鐵氧作為鈍化膜而使用。 又美國專利苐5,939,772號中記述以Permalloy層包覆封 裝上下之構造,藉由使用Permalloy,可獲得比鐵氧鈍化膜 更高之屏蔽性能。然而,美國專利第5,939,772號所揭示之 V金屬(Mu Metal)之透磁率甚高,μί= 100,000程度,飽和 磁化卻低至0.7〜〇·8 Τ,容易對於外部磁場飽和,成為μ = 1 ’故具有為了獲得完全之磁性遮蔽效果,必須使屏蔽層相 Ϊ尽之缺點。故’實用上,作為為了不使數百〇e之磁場侵 入之構造,從Permalloy之飽和磁化太小及其厚度太薄兩方 面來看’為不完全之磁性屏蔽層。 又’特開2001-250206號中,揭示使用軟鐵等之磁性屏蔽 88484.doc •13- 1240274 構造,然而,由於僅覆蓋元件上部,故磁性屏蔽不完全, 同時,軟鐵之飽和磁化為l7T、透磁率在^為3〇〇程度,磁 性特性不充分。故,即使根據特開·i_25咖號公^所記 述之構造進行磁性屏蔽,仍極難完全防止外部磁場之侵入。 本發明係有鑑於上述實情而實現者,其目的在於^使對 於強大之外部磁場,仍充分磁性屏蔽MRAM元件,保蛾對 於來自MRAM所適用之環境之磁場,可進行沒有問題㈣ 作。 【發明内容】 /亦即’本發明之磁性記憶裝置(以下稱本發明之第—磁性 記憶襄置),其係積層磁化方向固定之磁化固定層及磁化方 向可變化之磁層所組成之記憶元件所組成之磁性隨機存取 記憶體(MRAM)與其他元件共同混合搭載於基體上,或者具 有可磁化之磁層之記憶元件與其他元件共同混合搭載於基 :上者;其特徵在於:於前述記憶元件所佔之面積區二 设置為了磁性屏蔽前述記憶元件之磁性屏蔽層。 又,本發明亦提供一種磁性記憶裝置(以下稱本笋明之第 二磁性記憶裝置),其係作為積層磁化方向固定之磁化固定 層及磁化方向可變化之磁層所組成之記憶 性隨機存取記憶體而構成,或者由具有可磁化之磁;^ = 憶疋件所組成者;其特徵在於:為了磁性屏蔽前述記憶元 件之磁性屏蔽層係對向邊間之距離在丨5瓜瓜以下(特別是長 度或寬度在15 mm以下之大小)而設置。 當本發明者檢討MRAM等磁性記憶裝置中,對於記憶元 88484.doc -14- 1240274 件之磁性屏蔽時,呈有JL今夕π % L, 八有八-人之涊識。磁性屏蔽效果係隨著 形成磁性屏蔽層之磁材料之磁性飽和而衰減,秋而,且有 板狀等形狀之磁性屏蔽層之飽和磁化係由反磁場變成最小 之,,㈣距離邊緣部最遠之處開始,故於封褒施加磁性 屏敝層時,屏蔽效果最弱的部分為封裝中心部。 然而’在任何已述之先前技術中,均未揭示有關封裝大 二::屏蔽層大小之酌見。通常,關於磁性屏蔽,磁性 屏敝材料必須料外部磁場為磁性不飽和,然而士 軟磁合金等類之保磁力小(換言之,各向異性小)之磁材料口、 因=之磁場,即到達磁性飽和,故不適於遮蔽如mram 7之強大外部磁場。特別是磁性屏蔽層成為大 日,’於磁性屏蔽層之中心部,由於形狀各向異性,本身的 :矩:易變成朝面内定向之狀態,因此實際上減少屏蔽效 果,故亦必須注意屏蔽面積。 j =者在此種認識下進行銳意檢討,結果發現在磁性 ^以,特別是MRAM,記憶元件與dram等其他 同混合搭載於基體上悴 —丄; 〆、 之清況,猎由在記憶元件所佔之面積 £域,設置為了磁性屏銶 積 屏蔽層之大小縮小至:;! :兀Γ性屏蔽層,使磁性 短磁性屏蔽層之邊緣積相當部分,並縮 部之磁性飽和,提升=距離,可充分抑制中心 動作,於是達成本發明之第一磁性記憶震置。 置之 又’在磁性記憶裳置,特別是MRAM ’藉由設定為 性屏蔽記憶元件之磁性屏蔽層之對向邊間之距離(特別是 88484.doc -15- 1240274 長度或苋度)在15随以下,縮短磁性屏蔽層之邊緣部 心部之距離’可充分抑制中心部之磁性飽和,提升磁性尸 蔽效果,保證磁性記憶裝置之動作,於是達成本發明之: 二磁性記憶裝置。 乐 在此,磁性屏蔽層可與MRAM元件之佔有面積區域同— 大小,然而,"上同一大小的話,可稍大或稍小,亦可 按照MRAM几件之大小或形狀,改變大小或形狀,而且, 所謂該對向邊間之距離,其係意味互相平行(或者雖不平 行,但對向)之2邊間之距離,例如:正方形的話,意味以 邊之長度,長方形的話,意味長邊之長度。 【實施方式】 、於本毛明之第一及第二磁性記憶裝置,前述磁性屏蔽層 為了有效發揮其磁性懸效果,宜配置於前述記憶元件之 封裝之上部及/或下部,或者/以及前述記憶元件之封裝中之 4'J述§己憶元件之上部及/或下部。 又,形成前述磁性屏蔽層之軟磁材料宜由含有以、以及 Νι中至少1種之高飽和磁化、高透磁率之軟磁體,例如:以、
FeCo、FeCoV、FeNi、FeSiA卜 FeSiB、FeAl等高飽和磁化、 高透磁率之軟磁體所組成。 又於本發明之第二磁性記憶裝置,前述記憶元件與 dram等其他元件共同混合搭載於基體上之情況$特別在 岫述δ己丨思元件所佔之面積區域,對向邊間之距離亦在1 5 mm 以下而設置前述磁性屏蔽層為佳。 本發明適於MRAM,此種MRAM宜前述磁化固定層與前 88484.doc -16- 1240274 述磁層之間,夾持絕緣體層或導電體層,藉由分別將電流 流入設置於前述記憶元件之上面及下面之作為位元線及字 兀線之配線所誘發之磁場,將前述磁層磁化為特定方向, 寫入資士訊’藉由前述配線間之穿随式磁阻效果(丁廳效 果)’讀出此寫入資訊而構成。 以下,參考圖式,具體說明本發明之較佳實施型態。 圖1A〜圖3具有本實施型態之各種磁性屏蔽構造,分別例 示混合搭载MRAM及其他元件之封裝(败施元件混合搭載 封裝)。 此等例中,目9〜圖11所示之MRAM元件(包含記憶胞部 及周邊電路部之晶片)3 〇及DRAM、MPU (Micr〇 ρΓ〇_ίη§融·· 微處理單元)、DSP (Digital Signai Process〇r ••數位信號處理器)、 RP (RadioFrequency ··射頻)元件等其他元件38設置於晶粒墊4〇 上,除了連接於安裝基板(未圖示)之外部導線3丨,其他均以 封膠樹脂(例如··環氧樹脂)等封裝材料32而封裝(在此, MRAM元件30具有與已述之MRam相同之構造及動作原 理,故省略其說明,而且簡單圖示包含晶粒墊4〇之導線架)。 而且,根據本發明,表示Permall〇y(FeNi)等所組成之磁 性屏蔽層33、34分別設置於與封裝材料32之上面及下面相 接,相當於MRAM元件3 0之佔有面積區域之面積區域之例 (圖1A及圖1B :圖1A為圖1B之X-X線剖面圖);磁性屏蔽層 33僅於封裝材料3 2之上面同樣設置之例(圖2);及在封裝材 料32中,磁性屏蔽層41設置於MRAM元件30之相反側之晶 粒墊40之下面之例(圖3)。 S8484.doc -17- 1240274 磁性屏蔽層33、34可在藉由封裝材料32之封裝後,接著 於封裝材料32上’或者於封裝時’預先接著於晶粒墊40下 或配置於鑄模内。圖1A及圖1B之情況’形成MRAM元件3 0 配置於磁性屏蔽層33、34之間之夾心構造,然而,若考慮 與MRAM之封裝一體化,安裝於安裝基板(電路基板)的話’ 上述任一構造均為適宜之構造。 於圖1A〜圖3所示之任一之磁性屏蔽層,磁性屏蔽層3 3、 34實質上僅設置於MRAM元件30之佔有面積區域,故特別 是磁性屏蔽層之大小縮小至15 mm以下,在其中心部難以由 於外部磁場而產生磁場飽和,具有將MR AM元件3 0從外部 施加磁場充分磁性屏蔽之效果。此時,磁性屏蔽層3 3、3 4 並未與外部之間形成封閉之磁性電路,然而,此亦可有效 集中外部施加磁場而磁性屏蔽。又,磁性屏蔽層3 3、3 4宜 分別存在MRAM元件30之上、下,然而,至少形成於一方 亦可發揮屏蔽效果。 再者,通常MRAM元件30係被樹脂封裝於QFP (Quad Flat Package :四邊平面封裝)、SOP (Small Outline Package :小尺寸封 裝)等封裝後,安裝於基板上,並供實用。其大小係藉由接 腳數,大致以規格決定,例如:接腳數48根者稱為QFP-48PIN 等。MRAM元件為非揮發性記憶元件,需要多接腳之封裝, 具有1 Mbit級之記憶容量之MRAM之情況,封裝需要使用 QFP 160 PIN或QFP 208 PIN程度之封裝。圖1B係表示例 如:QFP 160 PIN封裝 50。 本發明者為了保證MRAM元件之正常動作,以獲得即使 88484.doc -18- 1240274 施加最大50 Oe之強大直流外部磁場,到達内部_ΑΜ元件 部)時成為20 Oe以下,最好成為1〇〇6以下之性能為目的而 進行貫驗。圖4 A係表示该貫驗時之概略圖,例如··將長产 L28 mmxL28 mm、厚度t二 200 μη^2 片 Pemall〇y之磁性屏 蔽層33、34,以3.45 mm之間隔d配置,於其中心部(空洞部) 配置高斯計(Gauss Meter)37,將500 〇e之直流磁場與磁性 屏蔽層平行地施加,藉由與磁性屏蔽層平行地移動高斯計 37,測定由端部至中心部為止之内部磁場強度(來自磁性屏 蔽層之漏洩磁場強度),以檢討有效之磁性屏蔽材料。 圖5係表示藉由圖4A所示之方法所測定之結果,此相當於 在 28 mmX28 mm、3.45 mm厚之 QFP 160 PIN封裝,將
Permalloy板上下配置之構造中之封裝内部之磁場強度分 佈。亦即’外部施加磁場強度為5〇〇 〇e,qfp 16〇 pin封裝 係如圖4B所示,一邊約28 mm、厚度為3.45 mm,僅MRAM 元件3 0 *配置於中心部。 由圖5可明白,在磁性屏蔽層端部約5〇〇 〇e之磁場強度, 由該磁性屏蔽層端部進入内部1.5 mm程度之内部磁場強度 約3 70 Oe。然而,即使再進入内部,内部磁場強度亦未變 小’存在370〜400 Oe之磁場強度。此磁場強度超過MRAM 元件30’之記憶動作造成障礙之大小,作為磁性屏蔽層並無 意義。此係由於在磁性屏蔽層之中心部為形狀各向異性, 施加外部磁場之前磁矩已經朝面内定向,故作為磁性屏蔽 層並無助益。 通常’為了確保MRAM之記憶動作,至少必須使磁場強 88484.doc -19- 1240274 最好減低至1〇⑴以 度在MRAM元件部減低至2〇 〇e以下 下。 因此’本發明者詳細檢討磁性屏蔽…邊之長度為多少程 度會妨礙磁性飽和。圖6係表示以圖4A所示之方法測定在封 裝上下兩方製作磁性屏蔽層時之内部磁場之大小,並取從 封裝端之距離為橫軸而標綠之結果。磁性屏蔽材料採用: 和磁化Ms=2.3T、初透磁率—则之以⑽其厚度為· ㈣。又,針對磁性屏蔽層之i邊大小為1〇、15、2〇、28咖 之4種試料,以外部施加磁場強度5〇〇〇6測定。 由圖6之結果可明白’ !邊為2〇mm、28_時在内部就 磁性飽和,故令心部之磁場強度變大。相對於此,若丨邊為 15 mm、1〇 mm的話,中心部之磁場強度明顯減低至… 以下’最好減低至1〇 〇e以下。故,使用FeC〇v作為磁性屏 蔽層之際,遮蔽500 〇e以上之高磁性強度之情況,磁性屏 蔽層之1邊(或者對向邊間之距離)必須抑制在ls mm以下。 然而,磁性屏蔽層之丨邊若太短,反而缺乏磁性屏蔽效果, 故若考慮MRAM元件之大小,則其丨邊宜在3 mm以上,甚至 在5 mm以上。 即使是1 Mbit級者,MRAM元件亦通常多為數〇1111見方大 小’若磁性屏蔽層之1邊為10 mm的話,其有效之磁性屏蔽 區域為1邊約8 mm,故可沒有問題地被磁性屏蔽。故,如上 述美國專利第5,939,772號所示,包覆封裝全部之構造會使 磁性屏蔽性能劣化,然而,根據本發明,實質上僅於MRAM 元件30之佔有面積區域設置磁性屏蔽層,則此磁性屏蔽層 88484.doc -20- 1240274 之大小成為1邊在15 mm以下,更好在1 0 mm以下,可有效 抑制磁性屏蔽層之磁性飽和,大幅提昇磁性屏蔽效果。 特別是如圖1A及圖1B所示,MRAM元件30係與DRAM等 其他元件38共同混合搭載,相較於單獨使用MRAM元件之 情況,與其他1C共同安裝以供使用之情況較多,然而,此 種MRAM元件混合搭載封裝中,藉由根據本發明,實質上 僅於MRAM元件30之佔有面積區域設置磁性屏蔽層33、 3 4,磁性屏蔽效果大幅提升,此係由上述結果可明白(此點 關於圖2、圖3及其他後述例亦同)。 由以上所述,如圖6所示,磁性屏蔽層之1邊長度若在15 mm以下,於厚度200 μηι之屏蔽材料可期待磁性屏蔽效果, 又,在1邊1 0 mm之磁性屏蔽層中,可於厚度約1 50 μπι之磁 性屏蔽層期待相同的效果。 如此,MRAM元件之磁性屏蔽具有以磁材料之特性、厚 度、1邊之長度所決定之有效屏蔽範圍,例如:FeCoV合金 所組成之磁性屏蔽層之厚度為200 μπι之屏蔽構造中,可知 在1邊長度10 mm之空間内,必須將MRAM元件高密度安裝。 又,MRAM元件亦有單體使用之情況,然而,多半與 MPU、DSP、RF元件等共同作為MRAM混合搭載元件而用 於1個封裝,並多半作為多晶片模組、SIP (System in Package : 系統封裝)而安裝。此時,若考慮到MRAM元件所佔面積為 數mm見方,不將磁性屏蔽層配置於封裝上下部之全面,如 圖1A〜圖3所示,藉由在封裝上下部之相當於MRAM元件 3 0之佔有面積之位置設置磁性屏蔽層,可縮小磁性屏蔽層 88484.doc -21 - 1240274 邊及面#貝,獲付良好之磁性屏蔽效果。又,藉由此構造, 可大幅削減磁性屏蔽之材料f,亦可實現產品之成本下降。 根據本發明之磁性屏蔽構造係藉由使用小面積之磁性屏 蔽層,考慮磁性屏蔽層之設置位置,可實現良好之败AM 之磁性屏蔽。因此,本發明不限於圖1A〜圖3所示之構造, 例如.僅於封裝下部所設置之磁性屏蔽構造;甚至如圖7所 不’於封裝内部,分別相接於MRAM元件3〇之上面及/或晶 粒墊40之下面而配置磁性屏蔽層33、34,·或者如圖8所示, 於封袭内部,與MRAM元件3G之上面及/或下面非接觸地配 置磁性屏蔽層33、34,亦可獲得同樣的磁性屏蔽效果。 以上所說明之實施態樣可根據本發明之技術思想而進行 各種變更。 例如.可使上述磁性屏蔽材料之組成、種類、磁性屏蔽 層之厚度或配置、MRAM構造等進行各種變化。磁性屏蔽 層之大小只要與MRAM元件之佔有面積區域相同或實質上 相同即可’實質上相同之情況,MRAM元件亦可稍大或稱 小,而且1邊若在15 mm以内,亦可進行各種變化。磁性屏 蔽層亦可不只配置於MRAM元件或封裴之上部及下部之雙 方,亦可配置於封裳中之MRAM元件之上部及/或下部,或 者/以及MRAM元件之封裝之上部及/或下部。 又,本發明適於MRAM,然而’亦可適用於具有可磁化 之磁層之§己憶元件所組成之其他磁性記憶裝置。 如上述,本發明係於磁性記憶裝置,特別*mram,在 記憶元件與DRAM等其他元件共同混合搭载於基體上之情 88484.doc -22- 1240274 況,由於在記憶元件所佔之面積區域,設置為了磁性屏蔽 記憶元件之磁性屏蔽層,故使磁性屏蔽層之大小縮小至記 憶元件之佔有面積相當部分,並縮短磁性屏蔽層之邊緣部 至中:部之距離’可充分抑制中心部之磁性飽和,提升磁 性屏蔽效果’保證磁性記憶裝置之動作。 又’使磁性屏蔽層之對向邊間之距離(特別是長度或寬度) 在15 mm以下,縮短磁性屏蔽層之邊緣部至中心部之距'離^, 可充分抑制中心部之磁性飽和,提升磁性屏蔽效果,保證 磁性記憶裝置之動作。 、也 【圖式簡單說明】 圖1A及圖1B為本發明之實施型態2Mram混合搭載封 褒之概略剖面圖及其詳細平面圖。 圖2為同樣之其他縫规混合搭載封裝之概略剖面圖。 圖3為同樣之其他難趟混合搭載封農之概略剖面圖。 圖4A及圖4B為同樣之磁性屏蔽層間之内部磁場強度測 定時之概略剖面圖及試料封裝之概略剖面圖。 又“ 圖5為同樣之於QFP 16〇刚封裝上下配置磁性屏蔽層 時之封裝内部之磁場強度分佈圖。 曰 立圖^系將同樣之於封裝上下兩方配置磁性屏蔽層時之内 部磁場之大小,取從封裝端之距離為橫軸所標繪 度分佈圖。 琢強 圖7為本發明之實施型態之其他MRAm混合搭 概略剖面圖。 、衣之 圖8為同樣之進一步其他腦職合搭載封裝之概略剖 88484.doc -23- 1240274 面圖。 圖9為MRAM之TMR元件之概略立體圖。 圖1 0為MRAM之記憶胞部之一部分之概略立體圖。 圖11為MRAM之記憶胞之概略剖面圖。 圖12為MRAM之等價電路圖。 圖13為MRAM之寫入時之磁場反應特性圖。 圖14為MRAM之讀出動作原理圖。 【圖式代表符號說明】 1 頂上塗層 2 記憶層 3 通道障壁層 4 第一磁化固定層 5 導體層 6 第二磁化固定層 7 反強磁體層 8 底層電極層 9 支持基板 10 TMR元件 11 位元線 12 寫入用字元線 13 ρ型碎半導體基板 14 P型井區域 15 閘極絕緣膜 16 閘極電極 88484.doc - 24 1240274 17 源極區域 18 没極區域 19 場效型電晶體 20 源極電極 21 感應線 22 讀出用配線 23 沒極電極 24 寫入用字元線電流驅動電路 25 位元線電流驅動電路 26 單一層 27 感應放大器 30、30’ MRAM元件 31 外部導線 32 封裝材料 33 、 34 、 41 磁性屏蔽層 37 南斯計 38 其他元件 40 晶粒塾 50 QFP 160 PIN封裝 Hc 保磁力 Hea 磁化容易軸向磁場 Hha 磁化困難軸向磁場 Hk 一方向反轉磁場 Hsw 反轉磁場 88484.doc -25-

Claims (1)

1240274 拾、申請專利範圍: 1 · 一種磁性記憶裝置,其中積層磁化方向固定之磁化固定 層及磁化方向可變化之磁層而成之記憶元件所組成之磁 性隨機存取記憶體與其他元件共同混合搭載於基體上; 其特徵在於:於前述記憶元件所佔之面積區域,設置有 供磁性屏蔽前述記憶元件之磁性屏蔽層。 2· 一種磁性記憶裝置,其係具有可磁化之磁層之記憶元件 與其他元件共同混合搭載於基體上者;其特徵在於··於 前述記憶元件所佔之面積區域,設置有供磁性屏蔽前述 g己憶元件之磁性屏蔽層。 3· —種磁性記憶裝置,其係作為積層磁化方向固定之磁化 固定層及磁化方向可變化之磁層而成之記憶元件所組成 之磁性隨機存取記憶體而構成者;其特徵在於··供磁性 屏蔽前述記憶元件之磁性屏^層,#對向邊間之距離設 置在1 5 mm以下。 4. -種磁性記憶裝置,其係由具有可磁化之磁層之記憶元 件所組成;其特徵在於:供磁性屏蔽前述記憶元件之磁 性屏蔽層,其對向邊間之距離設置在15 mm以下。 5. 如中請專利範圍第3或4項之磁性記憶裝置,其中前述記 憶元件係、與其他元件共同混合搭载於基體上,並於前述 記憶元件所佔之面積區域設置前述磁性屏蔽層。 6. 如申請專利範圍第1至4項中任-項之磁性記憶裝置,其 88484.doc 1240274 中前述磁性屏蔽層配置於前述記憶元件之 」衣—L部及/ 或下部,或者/以及前述記憶元件之封裝么 J衣t之則述記憶元 件之上部及/或下部。 7.如申請專利範圍第丨至4項中任一項之磁性記憶裝置,其 中形成前述磁性屏蔽層之軟磁材料係由含有以、⑸及犯 中之至少1種之高飽和磁化、高透磁率之軟磁體所組成。 8·如申請專利範圍第丨或3項之磁性記憶裝置,其中前述磁 化固定層與前述磁層之間,夾持有絕緣體層或導電體 層,以藉由在設置於前述記憶元件之上面及下面之配線 分別流入電流所誘發之磁場,將前述磁層磁化於特定方 向而寫入資訊,藉由前述配線間之穿隧式磁阻效果,讀 出此寫入資訊而構成。 88484.doc 2-
TW092134847A 2002-12-16 2003-12-10 Magnetic memory device TWI240274B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002363199A JP4096302B2 (ja) 2002-12-16 2002-12-16 磁気メモリ装置

Publications (2)

Publication Number Publication Date
TW200506934A TW200506934A (en) 2005-02-16
TWI240274B true TWI240274B (en) 2005-09-21

Family

ID=32588197

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092134847A TWI240274B (en) 2002-12-16 2003-12-10 Magnetic memory device

Country Status (6)

Country Link
US (2) US20050226030A1 (zh)
EP (1) EP1575088A4 (zh)
JP (1) JP4096302B2 (zh)
KR (1) KR20050084773A (zh)
TW (1) TWI240274B (zh)
WO (1) WO2004055888A1 (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4096302B2 (ja) * 2002-12-16 2008-06-04 ソニー株式会社 磁気メモリ装置
WO2007072616A1 (ja) * 2005-12-22 2007-06-28 Murata Manufacturing Co., Ltd. 部品内蔵モジュールおよびその製造方法
US8269319B2 (en) * 2006-10-13 2012-09-18 Tessera, Inc. Collective and synergistic MRAM shields
JP5062248B2 (ja) 2007-02-27 2012-10-31 ルネサスエレクトロニクス株式会社 磁気メモリチップ装置の製造方法
US7968978B2 (en) * 2007-06-14 2011-06-28 Raytheon Company Microwave integrated circuit package and method for forming such package
TWI339432B (en) * 2007-08-13 2011-03-21 Ind Tech Res Inst Magnetic shielding package structure of a magnetic memory device
WO2009079555A2 (en) * 2007-12-17 2009-06-25 Anna Love Soft tissue filler
JP5470602B2 (ja) 2009-04-01 2014-04-16 ルネサスエレクトロニクス株式会社 磁気記憶装置
US8247888B2 (en) * 2009-04-28 2012-08-21 Dai Nippon Printing Co., Ltd. Semiconductor device and method for manufacturing metallic shielding plate
US8415775B2 (en) 2010-11-23 2013-04-09 Honeywell International Inc. Magnetic shielding for multi-chip module packaging
US8466539B2 (en) * 2011-02-23 2013-06-18 Freescale Semiconductor Inc. MRAM device and method of assembling same
JP5858335B2 (ja) * 2012-01-16 2016-02-10 大日本印刷株式会社 半導体装置
US8952504B2 (en) * 2013-02-08 2015-02-10 Qualcomm Incorporated Small form factor magnetic shield for magnetorestrictive random access memory (MRAM)
KR102214798B1 (ko) 2014-02-05 2021-02-10 삼성전자주식회사 패키지 기판 및 이를 포함하는 반도체 패키지
TWI575671B (zh) * 2014-02-14 2017-03-21 南茂科技股份有限公司 半導體封裝及其方法
TW201611227A (zh) * 2014-09-12 2016-03-16 矽品精密工業股份有限公司 封裝結構
JP6280014B2 (ja) * 2014-09-30 2018-02-14 新光電気工業株式会社 半導体装置及びその製造方法
KR102444235B1 (ko) 2015-08-13 2022-09-16 삼성전자주식회사 자기 쉴딩층을 구비한 mram 소자와 반도체 패키지, 및 그들의 제조방법
JP5988004B1 (ja) * 2016-04-12 2016-09-07 Tdk株式会社 電子回路パッケージ
KR20180062812A (ko) 2016-12-01 2018-06-11 삼성전자주식회사 이종의 메모리 소자들을 포함하는 집적회로 소자 및 그 제조 방법
JP6631494B2 (ja) * 2016-12-16 2020-01-15 株式会社デンソー 電子装置
CN108962837B (zh) * 2017-05-17 2020-02-18 上海磁宇信息科技有限公司 SoC芯片局域磁屏蔽封装方法以及SoC芯片局域磁屏蔽封装件
US11139341B2 (en) 2018-06-18 2021-10-05 Taiwan Semiconductor Manufacturing Company, Ltd. Protection of MRAM from external magnetic field using magnetic-field-shielding structure
US11088083B2 (en) * 2018-06-29 2021-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. DC and AC magnetic field protection for MRAM device using magnetic-field-shielding structure
US20220344578A1 (en) * 2021-04-22 2022-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure and manufacturing method thereof

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2002A (en) * 1841-03-12 Tor and planter for plowing
JPS5841480A (ja) * 1981-09-02 1983-03-10 Hitachi Ltd 磁気バブルメモリデバイスの製造方法
JP2797557B2 (ja) * 1989-11-28 1998-09-17 日本電気株式会社 シールド機能を有する集積回路装置及び製造方法
US5635754A (en) * 1994-04-01 1997-06-03 Space Electronics, Inc. Radiation shielding of integrated circuits and multi-chip modules in ceramic and metal packages
AU2371795A (en) * 1994-05-17 1995-12-05 Olin Corporation Electronic packages with improved electrical performance
US6717241B1 (en) * 2000-08-31 2004-04-06 Micron Technology, Inc. Magnetic shielding for integrated circuits
JP4818519B2 (ja) * 2001-02-06 2011-11-16 ルネサスエレクトロニクス株式会社 磁気記憶装置
DE10229542B4 (de) * 2002-07-01 2004-05-19 Infineon Technologies Ag Elektronisches Bauteil mit mehrschichtiger Umverdrahtungsplatte und Verfahren zur Herstellung desselben
US6808940B2 (en) * 2002-08-30 2004-10-26 Hewlett-Packard Development Company, L.P. Magnetic shielding for reducing magnetic interference
JP4096302B2 (ja) * 2002-12-16 2008-06-04 ソニー株式会社 磁気メモリ装置

Also Published As

Publication number Publication date
US20050226030A1 (en) 2005-10-13
EP1575088A1 (en) 2005-09-14
EP1575088A4 (en) 2008-02-27
JP4096302B2 (ja) 2008-06-04
WO2004055888A1 (ja) 2004-07-01
US20080197434A1 (en) 2008-08-21
JP2004200185A (ja) 2004-07-15
TW200506934A (en) 2005-02-16
KR20050084773A (ko) 2005-08-29

Similar Documents

Publication Publication Date Title
TWI240274B (en) Magnetic memory device
TWI231975B (en) Magnetic memory device
JP4444241B2 (ja) 磁気抵抗効果素子、磁気ランダムアクセスメモリ、電子カード及び電子装置
EP1575054B1 (en) Magnetic shield member, magnetic shield structure, and magnetic memory device
JP5017347B2 (ja) 磁気抵抗効果素子、磁気ランダムアクセスメモリ、電子カード、電子装置、磁気抵抗効果素子の製造方法、及び、磁気ランダムアクセスメモリの製造方法
US8492881B2 (en) Magnetic storage device
JP2004349476A (ja) 半導体装置
JP3961914B2 (ja) 磁気メモリ装置
JP2004047656A (ja) 磁気不揮発性メモリ素子およびその製造方法
JP2003115578A (ja) 不揮発固体磁気メモリ装置、該不揮発固体磁気メモリ装置の製造方法およびマルチ・チップ・パッケージ
CN104662686A (zh) 存储元件、存储装置和磁头
JP2005158985A (ja) 磁気メモリ装置の実装構造及び実装基板
JP4147466B2 (ja) 磁気メモリ装置
JP2004221463A (ja) 磁気メモリ装置
JP4419408B2 (ja) 磁気抵抗効果素子および磁気メモリデバイス
JP2004207322A (ja) 磁気メモリ装置
JP5397587B2 (ja) 磁気ランダムアクセスメモリ
JP2004193246A (ja) 磁気メモリ装置
JP2004221289A (ja) 磁気メモリ装置
JP2005203535A (ja) 磁気メモリ
JP2005078693A (ja) 磁気メモリ装置及びその実装構造
JP2004039757A (ja) 磁気抵抗効果素子及び磁気メモリ装置