1239431 (1) 玖、發明說明 【發明所屬之技術領域】 本發明係屬於具備例如液晶裝置等之光電裝置及該光 電裝置之液晶投影機之電子機器之技術領域。 【先前·技術】 於此類電器光學裝置,係由例如具備掃描線驅動電路 等驅動電路之移位暫存器電路,依次輸出掃描信號於掃描 線所構成。. 一般而言,於此類驅動電路構造中,由移位暫存器電 路之掃描信號之輸出,係由掃描線驅動電路內供給之時脈 信號,及該時脈信號反轉之反轉時脈信號之週期同時進 行。於此,一般而言,時脈信號及反轉時脈信號之間其相 位差,係按照此等之產生方式,由對應於反轉狀態之理想 之相位差即1 80度,而偏移或大或小。 於此,以往於移位暫存器電路輸入時脈信號及反轉時 脈信號,所開發技術係設置修正此等之時脈信號及反轉時 脈信號之相位差之相位差修正電路。若根據此技術,能得 到極接近時脈信號及反轉時脈信號,藉此,能於掃描線驅 動電路進行高精密度之驅動動作。 此般之相位差修正電路,係於元件基板上,所配置於 畫像顯示領域之周邊領域。然而,根據相位差修正電路之 配置方法或連接此之信號配線之引導方法,爲了配線配置 及電路配置,必須於元件基板上確保較寬之空間。此結 -4- (2) 1239431 果,導致產生電器光學裝置全體小型化較爲困難之問題 點。 再加上,譬如上述之掃描線驅動電路’對應複數掃描 線之驅動能力,形成挾持畫像顯示領域而分斷此兩側之情 況。於如此情況中,對應於所分斷之二側所形成之各掃描 線驅動電路,亦要思考設置相位差修正電路及外部電路之 連接端子之構成方法。但此方法,係使相位差修正電路及 連接此之各信號配線之空間更爲必要,並且,爲了所增設 之連接端子,更需亦於外部電路設置於此對應之端子。因 此,此方法將於圖求元件基板小型化或電器光學裝置全體 小型化之際,而具有產生障礙之問題點。 【發明內容】 本發明係有鑑於上述問題點’係以提供耪由相位差修 正電路具備可適當動作之驅動電路,並且可圖求裝置整體 之小型化之光電裝置’及具備該光電裝置之各種電子機器 爲主要課題。 本發明之桌1光電裝置係爲解決上述課題,於元件基 板上之畫像顯不領域,具備延伸存在於一定方向之複數資 料線,及延伸存在交叉於前述資料線方向之複數掃描線, 及經由前述資料線及前述掃描線而藉由所供給之信號而驅 動之畫素部。且具備於前述畫像顯示領域之周邊領域,基 於第1時脈信號及對該第1時脈信號而反相位之第2時脈 信號,驅動前述掃描線及前述資料線中之其中一方之配線 -5- (3) 1239431 之第1驅動電路,及對該第1驅動電路挾持前述畫像顯示 領域而對向配置。且電氣性連接於前述其中一方配線之另 一端側,同時,基於前述第1及第2時脈信號而驅動前述 其中一方配線之弟2驅動電路。另外,具備前述第1及第 2時脈彳g號從外部電路各供給之第1及第2端子。再者, 具備介於該第1及第2端子與前述第1驅動電路之間,同 時,修正前述第1及第2時脈信號間之相位差之相位差修 正電路。且具備從前述第1端子至前述相位差修正電路分 歧,且從前述相位差修正電路至前述第1驅動電路不分 歧,而電氣性連接,將前述第1時脈信號從前述第1端子 經由前述相位差修正電路供給於前述第1驅動電路之同 時,從前述第1驅動電路至前述第2驅動電路不分歧而電 氣性連接,而將前述第1時脈信號從前述第1驅動電路往 前述第2驅動電路供給之第1信號線。再者,具備從前述 第2端子至前述相位差修正電路不分歧且從前述相位差修 正電路至前述第1驅動電路不分歧而電氣性連接,將前述 第2時脈信號從前述第2端子經由前述相位差修正電路供 給於前述第1驅動電路之同時,從前述第1驅動電路至前 述第2驅動電路不分歧而電氣性連接,而將前述第2時脈 信號從前述第1驅動電路往前述第2驅動電路供給之第2 信號線。 根據本發明之第1光電裝置,其動作時,對於設置於 畫像顯示領域之畫像部,設置於周邊領域,例如由掃描線 驅動電路等驅動電路經由掃描線提供掃描信號,例如由資 • 6 - (4) 1239431 料線驅動電路等驅動電路藉由資料線提供畫像信號。藉由 此等,進行畫像顯示。如此驅動電路,係包含電氣性連接 掃描線及資料線中之其中一方配線之其中一端之第1驅動 電路,和電氣性連接該一方配線之另一端第2驅動電路所 構成。而第一及第二驅動電路,各自基於由外側電路所提 供第1時脈信號及相反相位之信號之第2時脈信號,驅動 上述一方之配線。此際,第1及第2驅動電路,係挾持畫 像顯示領域而對向配置,作爲一邊配線,即使譬如由其兩 端來進行驅動相同之掃描線之構造亦可。或譬如複數掃描 線之配列中,第2 η (但η = 1、2、3、…·.)於格狀之掃描 線各由其中一方以第1驅動電路來驅動驅動,而第2η-1 之格狀之掃描線各由另一方以第1驅動電路來驅動之構成 亦可。 且如此動作中,藉由相位差修正電路,修正所輸入於 第1及第2驅動電路之前之第1時脈信號,及和第2時脈 信號間之相位差。因此,於理想之相位差(譬如,1 8 0度 之相位差),於各驅動電路中,可輸入以極接近理想狀態 之第1時脈信號及第2時脈信號。藉此,可高精密度進行 於各驅動電路中驅動動作。 於此特別第1信號線,係藉由外部電路,由第1時脈 信號所供給之第1端子至相位差修正電路之間,由相位差 修正電路至第1驅動電路之間,及由第1驅動電路至第· 2 驅動電路之間爲不分歧且電氣性連接。另一方面,同樣第 2信號線,第2時脈信號所供給之第2端子至相位差修正 (5) 1239431 電路之間,由相位差修正電路至第I驅動電路之間,及由 第1驅動電路至第2驅動電路之間不分歧且電氣性連接。 藉由如此電氣性連接,於元件基板上,藉由不分歧延伸設 置一對第1及第2信號線,第1及第2端子,能依相位差 而修正電路、第1驅動電路,及第2驅動電路之順序直列 連接配置而構成。因此,於元件基板上之畫像顯示領域之 周邊領域,能簡單化構成第1及第2信號線之引繞。 上述之結果,若根據本發明之第1電氣性光學裝置, 驅動掃描線及資料線之第1及第2驅動電路,藉由相位差 修正電路,能進行適當動作,且藉由簡單化周邊領域此等 電路,及第1及第2信號線之平面佈局,能達到元件基板 小型化及全體裝置小型化。 本發明之第2電氣性光學裝置,係爲解決上述課題, 於元件基板上之畫像顯示領域,具備延伸存在於一定方向 之複數資料線,及延伸存在交叉於資料線方向之複數掃描 線,及經由前述資料線及藉由前述資料線所供給之信號而 驅動之畫素部。且具備前述畫像顯示領域之周邊領域,基 於第1時脈信號及該第1時脈信號而反相位之第2時脈信 號,驅動前述掃描線及前述資料線中之其中一方之配線之 第1驅動電路。又具備對該第1驅動電路挾持前述畫像顯 示領域而對向配置,且電氣性連接於前述其中一方配線之 另一端側,同時,基於前述第1及第2時脈信號而驅動前 述其中一方配線之第2驅動電路。又具備前述第丨及第2 時脈信號從外部電路各供給之第1及第2端子。又具備介 -8- (6) 1239431 於該第1及第2端子與前述第1驅動電路之間,同時,修 正前述第1及第2時脈信號間之相位差之相位差修正電 路。且從前述第1端子至前述相位差修正電路不分歧,而 電氣性連接,且從前述相位差修正電路至前述第1及第2 驅動電路各電氣性連接,將前述第1時脈信號從前述第1 端子經由前述相位差修正電路各供給於前述第1及第2驅 動電路之第1信號線。且具備從前述第2端子至前述相位 差修正電路不分歧,而電氣性連接,且從前述相位差修正 電路至前述第1及第2驅動電路而各電氣性連接,將前述 第2時脈信號從前述第2端子經由前述相位差修正電路各 供給於前述第1及第2驅動電路之第2信號線。 若根據本發明之第2光電裝置,與上述第1光電裝置 情形相同,基於修正相位之第1及第2時脈信號,驅動配 線進行畫像顯示。 於此,特別係第1信號線,藉由外部電路,由所供給 之第1時脈信號之第1端子至相位差修正電路間不分歧並 電氣性連接,且第2信號線,藉由外部電路,由所供給之 第1時脈信號之第1端子至相位差修正電路間不分歧且電 氣性連接。甚至,第1信號線,係更由相位差修正電路至 第1驅動電路及第2驅動電路各電氣性連接,關於第2信 號線,也同樣由相位差修正電路至第1驅動電路及第2驅 動電路各電氣性連接。此時,相位差修正電路,係亦可具 有由各對應於第1及第2信號線之2系統之輸出端子,來 構成之亦可。或第1及第2信號線途中各自分歧而構成亦 -9- (7) 1239431 可。 藉由如此構成,由一個相位差修正電路,相對於各第 1及第2驅動電路,能供給互相修正相位差之第1及第2 時脈信號。於此假設’譬如,假定設置各對應第1及第2 驅動電路之2種相位差修正電路之情況時’由第1及第2 端子至相位差修正電路間,第1及第2信號線途中各自分 歧,或對應2個相位差修正電路之第1及第2信號線並排 第1及第2端子係爲必要。和此般情況相比較,於本發明 中,於元件基板上將可勿需保留多餘之空間,且可簡單化 元件基板上之構造。 以上之結果,若根據本發明之第2光電裝置,驅動掃 描線或資料線之第1及第2驅動電路,能藉由相位差修正 電路進行合適之動作,且於周邊領域中,藉由此等電路及 第1及第2信號線之平面佈局簡單化,能達到元件基板小 型化及整體裝置小型化。 於本發明之第2光電裝置之其中一形態中,上述相位 差修正電路,係對上述第1及第2驅動電路對應位置而配 置° 若根據此形態,相位差修正電路,係於元件基板上之 周邊領域,譬如,鄰接於各對應第1及第2驅動電路之畫 像顯示裝置之兩邊,對應一邊位置而配置。此時,關於第 1信號線或第2信號線,爲使由相位差修正電路至第1驅 動電路之配線距離,及至第2驅動電路之配線距離相等, 配置相位差修正電路。藉由姐此構造,即使產生不能無視 -10- (8) 1239431 於按照配線距離之延遲信號之情況時’亦能迴避第1及第 2驅動電路間之驅動時間差產生,結果將不會使上述之信 號延遲之不良影響明顯產生。如此藉由於對應位置配置相 位差修正電路,於實際應用上相當有利。 於本發明之第2電氣性光學裝置之其他形態中,前述 第1信號線,係從前述相位差修正電路至前述第1及第2 驅動電路各不分歧而電氣性連接;前述第2信號線,係從 前述相位差修正電路至前述第1及第2驅動電路各不分歧 而電氣性連接。 若根據此形態,第1信號線,係藉由外部電路,由第 1時脈信號所供給之第1端子至相位差修正電路之間’由 相位差修正電路至第1驅動電路之間,及由第1驅動電路 至第2驅動電路之間信號不分歧且電氣性連接。另一方 面,第2信號線,由第2時脈信號所供給之第2端子至相 位差修正電路之間,由相位差修正電路至第1驅動電路之 間,及由第1驅動電路至第2驅動電路之間不分歧’且電 氣性連接。因此,於元件基板上之畫像顯示領域之周邊領 域,能相較簡單構成第1及第2信號線之引繞。 於本發明之第1或第2電氣性光學裝置之其他樣態 中,係對向配置於前述元件基板之對向基板;前述元件基 板及前述對向基板,於前述周邊領域之中,乃藉由密封材 相互貼合;前述第1及第2驅動電路於前述周邊領域之 中,相較於配置前述密封材之密封領域之外周圍’配置於 內側領域。 -11 - 1239431 Ο) 若根據此形態,第1及第2驅動電路,於元件基板上 之周邊領域中,相較於以往「死角」密封領域之外周圍, 配置於內側領域。因此,能圖求元件基板更小型化,及整 體裝置更小型化。 於如此形態中,前述相位差修正電路於前述周邊領域 $中,相較於前述密封領域之外周圍,配置於內側之領域 亦可。 藉由如此配置,能達到元件基板更小型化,及整體裝 置更小型化。 或於此形態中,前述第1及第2信號線之至少一部 份,於前述周邊領域之中,相較於前述密封領域之外周 ® ’配置於內側之領域。 藉由如此配置,能圖求元件基板更小型化,及整體裝 置更小型化。 於本發明之第1或第2光電裝置之其他形態中,於前 述周邊領域之一部份,複數之前述第1信號線及複數之前 述第2信號線爲相互接近並延伸存在於一定方向,且交互 排列。 若根據此形態,第1及第2信號線,係連接驅動掃描 線之掃描線驅動電路、驅動資料線之資料線驅動電路等複 數驅動電路,且爲能達成元件基板上之省空間化,於有限 周邊領域內之內側領域,換言之,包含畫像顯示領域測之 領域、蛇行而配線。因此’於周邊領域其中一部份中,存 在著複數之第1及第2信號線爲相互接近並延伸存在於一 -12- (10) 1239431 定方向之領域。於此,特別於如此領域中,複數之第1信 號線及複數之第2信號線爲交互排列。於此,一般而言, 傳送時脈信號之信號線,及傳送與此同相位時脈信號之其 他信號線,互相接近配置時,相較各信號線產生時脈雜訊 而相互放大。然而如本形態,藉由互爲反相位之第1及第 2信號線接近交互配置,時脈雜訊相互刪除 能防止驅動 電路之動作不良。因此,本形態,於減低雜訊係相當有效 用。 作爲本發明光電裝置,係可舉例有液晶裝置,或例如 電子紙等之電氣性電泳裝置,EL (電激發光體)裝置。 本發明之電子機係係爲了解決上述之課題,具備上述 之本發明之光電裝置(但是,亦包含其各種形態)。 本發明之電子機器,因具備上述本發明之電氣性光學 裝置,故將可實現高品質畫像顯示,如:投射型顯示裝 置、液晶電視、手機、電子手冊、文書處理器、觀景型或 監視直視型之影像錄放機器、工作質、影像電話、P 〇 S終 端機、觸控面板等各種電子機器。 將於以下之實施形態中說明關於本發明之功用及其他 益處。 【實施方式】 以下,基於圖面說明本發明之實施型態。以下之實施 型態’係本發明之光電裝置適用於T F T主動矩陣驅動方 式之液晶裝置。 -13- (11) 1239431 (第1實施型態) 關於本發明之電氣性光學裝置之第1實施型態 圖1至圖1 〇說明。 (時脈信號相位差修正電路) 首先,關於本實施型態之相位差修正電路構 作,參照圖1至圖四加以說明。於此圖1,係顯示 實施型態之時脈信號相位差修正電路之構成電路 2,係顯示關於此之各種信號之歷時變化之時序 3,爲說明於相關本實施型態之時脈信號相位差修 之各信號路徑之負荷電容之電路圖。圖4,相關本 態,於時脈信號相位差修正電路中,以多段轉換器 構成第2緩衝電路時之電路圖。 於本實施型態之電氣性光學裝置中,特別於供 信號及相反相位時脈信號之輸入部之CLY及CLY 後面詳述各驅動電路之間,設置具有雙穩定電路之 號相位差修正電路。 時脈信號相位差修正電路5 00,係修正由外部 電路所供給之時脈信號CLY及相反相位時脈信號 之相位’之後供給於各驅動電路而構成之。因此, 產生錯誤動作並將能以高精密度來驅動各驅動電路 更具體而言,如圖1所示,本實施型態之時脈 位差修正電路5 00,係由第1緩衝電路5 0 1、雙穩 ,參照 成及動 關於本 圖。圖 圖。圖 正電路 實施型 電路, 給時脈 I N V,及 時脈信 之控制 C L Y 1 n v 將不會 〇 信號相 定電路 -14- (12) 1239431 5 0 2 ’及第2緩衝電路5 Ο 3所構成,各電路具備轉換器電 路 50la、 501b、 502a、 502b、 503a 及 503b 所構成。 如圖2所示,時脈信號CLY係對於反相位時脈信號 / / c L Y ! N V,於R 1及R 1地點,即使只於期間T產生相位 (差’但藉由於本實施型態之雙穩定電路5 0 2,修正相位 .差,由該雙穩定電路5 02輸出地點R3及R3 ·中,相位差 /幾乎或於實際應用上將完全不會產生。 於時脈信號相位差修正電路 5 00中,於由轉換器 5 0 1 a及5 0 1 b構成之緩衝電路5 0 1中,補足於供給時脈信 號C LY及反相位時脈信號C L Y! N v電路中之電晶體之驅動 能力之同時,藉由各自供給雙穩定電路5 0 2之一邊轉換器 5〇2a之輸出至另一邊之轉換器502b之輸入,且另一邊轉 換器5 02b之輸出至一邊之轉換器5 02a之輸入正確歸還各 V轉換器5〇2 a及5〇2b之輸入信號而構成無相位差。 且於時脈信號相位差修正電路5 00中,於雙穩定電路 5〇2之後,設置第2緩衝電路5 03,藉由此第2緩衝電路 5 0 3之功用,防止雙安定電路5 02之驅動能力降低。 如圖3所示,於時脈信號相位差修正電路5 0 0中,轉 換器A、B及C藉由轉換器A ’、B ’及C ’所構成之信號傳 送電路之電容負荷,及轉換器A及C’藉由轉換器A ’及C 所構成之信號傳送電路之電容負荷最好設計成相同。因 此,轉換器A、A ’、B及B,之尺寸大小最好設計成幾乎相 同。此爲係任一路徑之電位支配,故可確實執行相位差修 正。 •15- (13) 1239431 如圖4所示,譬如,附加於時脈信號線及反相位時脈 信號線之大容量之場合中,連接幾段串級之轉換器電路之 後,連接於時脈信號線及反相位時脈信號線之構成亦可。 此時,連接串級之轉換器電路,對前段之轉換器電路之大 小設計成約2〜4倍大小。 如以上說明,本實施型態之時脈信號相位差修正電路 500,係爲使時脈信號CLY及反相位時脈信號CLYlNV之 相位相合,於雙穩定電路5 02中,藉由引繞時脈信號線, 導正而構成,更因應時脈信號線之電容及驅動周波數,補 足驅動能力,採取多段連接轉換器而構成之。 (光電裝置之整體構造) 接著,關於本實施型態之光電裝置之整體構造,參照 圖5及圖6而加以說朋。於此,圖5,係顯示關於本實施 型態之光電裝置之整體構造之平面圖;圖6,係圖5之H-H’剖面圖。於此電氣性光學裝置之例,係採驅動電路內藏 型之TFT主動矩陣驅動方式之液晶裝置。 於圖5及圖6,於關於第1實施型態之光電裝置中, 將TFT陣列基板10及對向基板20對向配置。TFT陣列 基板10及對向基板20間封入液晶層50,TFT陣列基板 1 〇及對向基板20,係設於位於畫像顯示領域1 〇a之周圍 密封材領域52a,藉由密封材52互相接著。 密封材52,係爲貼合兩基板,由譬如光硬化性樹 指,熱硬化樹指等而成,於製造製程中塗布於TFT陣列 -16- (14) 1239431 基板1 0上後,藉由紫外線照射、加熱等硬化之物。且於 密封材52中,爲使TFT陣列基板10及對向基板20之間 隔(基板間間隙),散佈爲特定値之玻璃纖維或玻璃束子 等間隙材。但是,替代於散佈於此般之密封材5 2,或加 上,特別是若爲大型之光電裝置的話,亦可散佈間隙材於 液晶層5 0中。並排於密封材5 2所配置於密封領域5 2 a之 內側,規定畫像顯示領域1 0 a之額緣領域之遮光性之邊緣 遮光膜53,係設於對向基板20之一側。但如此邊緣遮光 膜53之一部份或全部,作爲內建遮光膜設於TFT陣列基 板1 〇側亦可。 於本實施型態,於畫像顯示領域1 〇a周邊,規定周邊 領域。亦即,由TFT陣列基板1 〇中央視之,相較於包含 邊緣遮光膜5 3之邊緣遮光膜53之靠邊緣,係做爲周邊領 域來規定之。 周邊領域中,於密封材5 2 a之外側領域中,藉由以特 定之時序’供給資料線畫像信號,沿TFT陣列基板1 0之 一方(亦即圖5中下邊)設置驅動該資料線之資料線驅動 電路及外部電路連接端子1 0 2 ;藉由以特定之時序,供給 掃描線掃描信號,沿鄰接此邊之兩邊(亦即圖5中左右兩 邊)設置驅動掃描線之掃描線驅動電路1 04。且關於此等 TFT陣列基板1 〇上電路構造及其動作之後詳述。 且於對向基板20之4個角落部中,配置做爲兩基板 間之上下導通之上下導通材料106。另外,於TFT陣列基 板1〇,對向於此等4個角落部之領域中設置上下導通端 •17- (15) 1239431 子。藉由此等’能電氣性導通TFT陣列基板丨0及對向基 板2 0之間。 於圖6中,於τ f Τ陣列基板1 〇中,於由畫素開關用 之TFT或掃描線、資料線等配線所形成後之畫素電極9a 上,形成配向膜。另外,於對向基板上,格子狀或條紋狀 之遮光膜2 3,更於最上層部份形成配向膜。且液晶層 5 0 ’由譬如混合一種或數種之向列型混合液晶形成,於此 等一對配向膜間’採取特定之配向狀態。 並且,於圖5及圖6所示,於T F T陣列基板1 〇上, 係形成此等之資料線驅動電路1 〇 1,掃描線驅動電路1 〇 4 等,再加上於取樣畫像信上之畫像信號之後,供給資料線 取樣電路、於複數掃描線中,於畫像信號先行各提供特定 電壓準位之預先充電信號之預先充電電路、及檢查製造途 中或出貨時之該光電裝置之品質、缺陷等之檢查電路。 其次,關於第1實施型態之電氣性光學裝置之畫像顯 示領域1 〇a內之構成,參照圖7加以說明。於此圖7,係 於構成光電裝置之畫像顯示領域l〇a之矩陣狀內所形成之 複數畫素之各種元件、配線等之等效電路。 於圖7中,於本實施型態之光電裝置之畫像顯示領域 1 〇 a (參照圖1 )內’於矩陣狀內所形成之複數之畫素部 中,形成畫素電極9a及爲開關控制該畫素電極9a之 TFT30,畫素信號所供給之資料線6a電氣性連接該TFT30 之源極。寫入資料線6 a之畫像信號S 1、S 2、…、S η、, 即使不依此順序來供給亦可。但,於本實施型態,特別是 -18- (16) 1239431 畫像信號si、S2、...、Sn,於N個並列之畫像信號中串 列 並列展開,對於由N條之畫像信號線1 1 5相鄰接之N 條之相同之資料線6a,構成爲可依照各組別來進行供 給。 於畫像顯示領域外之周邊領域中,資料線6a之一 端,連接著構成取樣電路3 0 1開關用電路元件之一例之 TFT2 02。作爲此開關用電路元件,如圖所示即使n通道 型之TFT202亦可,ρ通道型之TFT202亦可。且能接觸 相補型等TFT等。此場合,於TFT20之汲極中,經由引 繞配206連接前述掃描線6a之圖3中下端,於該TFT202 之來源中,經由引繞配1 1 6連接畫像信號線1 1 5之同時, 於該TFT2 02之閘極中,連接與掃描線驅動電路101所連 接之取樣電路驅動信號線1 1 4。 且畫像信號線1 1 5上之畫像信號S 1、S 2、....、S η、 對應由掃描線驅動電路1 0 1通過取樣電路驅動信號線1 i 4 提供取樣信號,藉由取樣電路3 0 1取樣,所供給於各掃描 線 6a而構成。 寫入如此般資料線6 a之畫像彳g號S 1、S 2、....、S η, 即使不依此順序於線序中供給亦可。對於相鄰接之Ν條 之相同資料線6a,可按照組別來供給亦可。於本實施型 態中,如圖3所示,6條資料線6a做爲一組,對此能暫 時供給之畫像信號。 且於T F T 3 0之閘極中電氣性連接掃描線3 a,以特定 之時序’於掃描線3 a依次脈衝性構成施加掃描信號g 1、 -19- (17) 1239431 G2、...、Gm。畫素電極9a,電氣性連接TFT30之汲極, 藉由於一定期間關閉此開關之開關元件TFT30,以特定之 時序寫入由資料線6 a所供給之畫像信號S 1、S 2、….、 S η 〇 經由畫素電極9a寫入做爲光電裝置之一例之特定準 位之畫素信號 SI、S2、….、Sn,係和形成於對向基板之 對向電極之間保持一定期間。液晶係藉由所施加之電壓準 位之分子集合配向及秩序之變化,能調變光、可進行灰階 顯示。若正常白模式,按照於各畫素單位中所施加電壓, 可減少對於射入光之透過率,而若正常黑模式,按照於各 畫素單位中所施加電壓,可增加對於射入光之透過率,整 體而言,按照畫像信號所擁有之對比光,係由光電裝置所 射出之。 於此爲肪止所保持畫像信號漏電,於畫素電極9a及 對向電極2 1 (參照圖5及圖6 )間,附加所形成之液晶電 容及並列蓄積電容70。此蓄積電容70,與掃描線3a並行 設置,包含固定電位側電容電極之同時,亦包含特定電位 之電容線300。藉由此蓄積電容70,能提高於各畫素電極 中電荷保持特性。且電容線3 00之電位,一個電壓値正常 固定亦可,複數電壓値以特定週期震動固定亦可。 於TFT陣列基板10上,連接連合前述上下導通材料 1 之上下導通端子,爲使通過TFT陣列基板10上之4 角落部而配置對向電極電位線600。於此,經由上下導通 材料106及對向電極電位線5 03,對於對向電極提供特定 •20- (18) 1239431 電位。藉由此等電位供給,如上述,能驅動畫素電極9 a 及對向電極2 1之兩電極間所挾持之液晶。(時脈信號相 位差修正電路之配置構成) 其次,關於於TFT陣列基板1 0上,時脈信號相位差 修正電路5 00之電路佈局,及連接於此各種配線之佈局配 線,參照圖8加以說明。且關於圖5及圖7所示之掃描線 驅動電路1 04,於以下參照圖8進行說明之際,於平面視 之位於圖8右側之掃描線驅動電路1 04R,及位於左側掃 描線驅動電路1 04 L之符號,賦於符號稱呼之 如圖8所示,配置於周邊領域之外部電路連接端子 1 02,係具備輸入由TFT陣列基板1 0內之外部電路(省 略圖示)之時脈信號CLY之時脈信號端子5 1 1,及輸入反 相位信號CLY1NV之反相位時脈信號端子511。時脈信號 端子5 1 1及反相位時脈信號端子5 1 2互相接近配置。且外 部電路連接端子1 02,與時脈信號端子5 1 1及反相位時脈 信號端子512,同時包含其他複數端子而構成。但與本發 明無直接關係之其他端子,省略說明與其圖示。 於本實施型態之時脈信號相位差修正電路5 00,如圖 8所示,於周邊領域圖8平面上之右下位置,換言之,配 置於作爲關於本發明「第1驅動電路」之一例之掃描線驅 動電路104R,及時脈信號端子511及反相位時脈信號端 子5 1 2之間。且,時脈信號相位差修正電路5 00,係經由 作爲關於本發明「第1信號線」之一例之時脈信號線 5 2 1,電氣性連接時脈信號端子5 1〗。經由作爲關於本發 -21 - (19) 1239431 明「第2信號線」之一例之反相位時脈信號線5 2 2,電氣 性連接反相位時脈信號端子5 1 2。藉由如此連接’於時脈 信號相位差修正電路5 00中,輸入時脈信號CLY及反相 位反相位信號CLYINV。於此最好時脈信號端子511及反 相位時脈信號端子5 1 2,包含複數端子外部電路連接端子 1 02中,作爲配置於圖8平面上右端位置之端子而構成。 藉由如此構成.,由時脈信號端子5 1 1及反相位信號端子 5 1 2至時脈相位差修正電路5 00,能更縮短時脈信號端子 52 1及反相位信號端子5 22之配線距離,因配線距離能防 止延遲信號。且於外部電路連接端子1 02中,時脈信號端 子521及反相位信號端子5 22互相配置於相反方向亦可; 此情況中,時脈信號線52 1,反相位時脈信號線522之內 側,亦即畫像顯示領域1 〇a側,沿接近於時脈信號線52 1 而配線。 其次,時脈信號相位差修正電路5 0 0,經由時脈信號 線52 1及反相位時脈信號線5 22,電氣性連接於掃描線驅 動電路1 〇 4 R。 其次,由掃描線驅動電路1 〇 4 R所輸出之時脈信號線 5 2 1及反相位時脈信號線5 2 2,係挾持周邊領域中畫像顯 示領域1 0 a,係對向外部電路連接端子1 〇 2之領域,配線 密封材5 2 a之外側領域,配置於圖8平面上之左側。電氣 性連接作爲關於本發明「第2驅動電路」之一例之掃描線 驅動電路1 0 4 L。 錯由以上之連接,藉由時脈信號相位差修正電路 _ 22 - 1239431 (20) 5 00,互相修正相位差之時脈信號CLY及反相位 號CLYwv,輸入於掃描線驅動電路104R及掃描 路 1 0 4 L 〇 於此,參照圖9及圖1 0,更具體附加以下 掃描線驅動電路104R之詳細構造,及時脈信號 正電路5 00及掃描線驅動電路104R之配線連接 此,圖9,係顯示關於本實施型態掃描線驅動電| 及時脈信號相位差修正電路5 0 0之間配線連接方 圖。且於圖9及圖1 〇,關於圖8所示之掃描線 1 0 4 R,及時脈信號相位差修正電路5 0 0以外之其 素,將省略圖示。 如圖9所示,本實施型態之情況,掃描線 104R ’係包含移位暫存器14〇而構成,於掃描縛 給之掃描信號Gl、G2、...、Gm,係由移位暫存 各段 SR(i)(但 i=〇、i、2、3、...、m )依 構成。更具體而言,移位暫存器140,於各段 中’譬如具備時脈轉換器或變壓器閘極等閘極手 於每一段交互輸入時脈信號 CLY及反相位反 CLYINV ’於時脈信號CLY之半週期,於同期之 對掃描線3 a依次傳送掃描信號G1、G2、.. ·、 成。 另一方面,於時脈信號相位差修正電路5 0 0 中’電氣性連接時脈信號線52 1及反相位時 5 2 2 ’通過掃描線驅動電路1 〇 4 r來配線之,其次 反相位信 線驅動電 說明關於 相位差修 方式。於 洛 104R , 式之電路 驅動電路 他構成要 驅動電路 t 3 a所供 器140之 次輸出而 SR ( i ) 段,藉由 相位信號 時序下, Gm 而構 之輸出側 脈信號線 ,挾持畫 -23- (21) 1239431 像顯示領域1 Oa到達於位於相反側之掃描線驅動電路 1 04L (參照圖8 )來配線之。且於本實施型態,如圖9所 示,時脈信號線5 2 1,係經由配線5 2 1 ’電氣性連接移位暫 存器1 4 0之各段S R。反相位時脈信號線5 2 2,係經由配 線5 22'電氣性連接移位暫存器140之各段SR。藉由如此 連接,藉由時脈信號相位差修正電路5 0 0,互相修正相位 差之時脈信號CLY及反相位反相位信號CLYINV,係供給 於移位暫存器140之各段SR ( i )掃描線驅動電路140不 會產生錯誤動作,能成爲良好掃描信號之輸出。且時脈信 號線521及反相位時脈信號線5 22,與移位暫存器140之 各段SR ( i )之連接關係,即使是配置於圖8平面上之左 側之掃描線驅動電路1 04L亦相同。 於此,特別於本實施型態,如圖9所示,由時脈信號 相位差修正電路5 00輸出之時脈信號線521及反相位時脈 信號線522,未分歧向掃描線驅動電路104R配線,其次 即使通過掃描線驅動電路1 04R,未分歧向掃描線驅動電 路104L側配線。
相對於此,圖1 〇所示比較例之情況中,時脈信號線 521及反相位時脈信號線5 22,係於掃描線驅動電路104 R 之前段分歧,所分歧之時脈信號線5 3 1及反相位時脈信號 線5 3 2,更往掃描線驅動電路1 04L側來配線之。此比較 例之情況中,爲掃描線驅動電路1 04L額外必要配線,亦 即,爲設置時脈信號線5 3 1及反相位時脈信號線5 3 2配 線,藉由弄寬TFT陣列基板1 0之外周,必須確保於TFT -24- (22) 1239431 陣列基板1 0上有多餘空間。 於本實施型態中,以上藉由參照圖9及圖1 0之比較 例來做比較將更淸楚,藉由採取不分歧,比較簡單之配線 構成時脈信號線52 1及反相位時脈信號線5 22,能達到 TFT陣列基板1 〇之小型化,及裝置全體小型化。 整理上述,於本實施型態中,時脈信號線5 2 1及反相 位時脈信號線5 22,時脈信號端子51 1及反相位時脈信號 端子5 1 2,及時脈信號相位差修正電路5 00之間,時脈信 號相位差修正電路5 00及掃描線驅動電路104R之間,及 掃描線驅動電路104R及掃描線驅動電路104L之間,途 中不分歧電氣性連接。且藉由如此連接,對掃描線驅動電 路L及掃描線驅動電路R兩者,由一個時脈信號相位差 修正電路5 00,能供給互相修正相位差之時脈信號CLY及 反相位反相位信號CLYINV。因此,藉由最小個數之時脈 信號相位差修正電路,能良好驅動電路之動作,且能達成 裝置全體之小型化。 (第2實施型態) 參照圖1 1說明關於本發明之電氣性光學裝置之第2 實施型態。於此,圖1 1,係顯示與圖8相同宗旨之圖。 於第2實施型態之光電裝置,顯示時脈信號相位差修正電 路5 00之配置構造,及各種配線之連接方法之平面圖。 第2實施型態,於上述第1實施型態相比,時脈信號 相位差修正電路之基板平面上之配置方法相異。關於其他 -25- (23) 1239431 晝像顯示領域內之電路構造及其動作及光電裝 造,與第1實施型態相同。 因此以下,說明關於與第1實施型態相異 加上與由圖丨至圖8第1實施型態相同之構成 参照’省略此等說明。且於以下,於第1實施 於時脈信號線5 2 1及反相位時脈信號線5 2 2, 相位差修正電路5 00之輸入側中加上”b”符號 中加上”a”符號。亦即,譬如於輸入側稱爲,, 5 2 1 b ”。且於時脈信號相位差修正電路5 〇 〇之 接掃描線驅動電路104R地方加上,’R”符號, 驅動電路104L地方加上”L”符號。亦即,譬》 號線52 1 aR”,或”時脈信號線521 aL”進行說明 如圖1 1所示,於本實施型態中,時脈信 正電路5〇〇相較於密封材領域52a之外側領域 外部電路連接端子〗〇2及畫像顯示領域10a之 二分畫像顯示領域1 〇 a之X方向之範圍’配置 且時脈信號相位差修正電路500,如圖1 1所 密封材領域52a之外側領域’沿TFT陣列基 圍,經由所配置之時脈信號線5 2 1 b,電氣性 號端子5 1 1。且時脈信號線5 2 1 b之內側,沿 信號線5 2 1 b,經由所配置之反相位時脈信號糸 氣性連接時脈信號端子5 1 1 ° 且同樣與第1實施型態之情況中’於外部 子1 02中,時脈信號端子5 11及時脈信號端子 置之整體構 之構造。且 要素之符號 型態說明關 於時脈信號 ,於輸出側 诗脈信號線 輸出側,連 連接掃描線 口稱”時脈信 〇 號相位差修 中,係挾持 對向位置, 於中心線。 示,相較於 板1 〇之外 連接時脈信 接近該時脈 良522b ,電 電路連接端 5 1 2互相配 -26- (24) 1239431 置於相反位置亦可^此情況中’時脈fg號線5 2 1 b,反相 位時脈信號線5 2 2 b之內側,亦即畫線顯示領域〗〇 a側, 沿著接近時脈信號線5 2 1 b而配線。 藉由如此連接,於時脈信號相位差修正電路5 〇 〇中, 輸入時脈信號CLY及反相位反相位信號CLYINV。 其次,時脈信號相位差修正電路5 0 0,係經由時脈信 號線52 1 aR及反相位時脈信號線5 22 aR,電氣性連接配置 於圖11右側之掃描線驅動電路1 04R,另一方面,經由時 脈信號線521 aL及反相位時脈信號線5 22 aL,電氣性連接 配置於圖1 1左側之掃描線驅動電路1 04R。藉由如此連 接,藉由時脈信號相位差修正電路5 00之上述動作,互# 修正相位差之時脈信號 CLY及反相位反相位信號 C L Y I n v,輸入於掃描線驅動電路1 〇 4 R及掃描線驅動電路 104L。 於此,於本實施型態中,反相位時脈信號線5 22 aR, 時脈信號線52 1 aR之內側,亦即畫像顯示領域1 〇a側,沿 接近時脈信號5 2 1 a R而配置。藉由如此配置所示,於由 TFT陣列基板10之外邊緣,往畫像顯示領域1 〇a之方 向,依時脈信號線521b、反相位時脈信號線522b、時脈 信號線521 aR、逆時脈信號線5 22 aR之順序,並列接近配 線。 亦即於上述領域中,時脈信號線及逆時脈信號線交互 並列配置,因此,由互相接近時脈信號線5 2 1 aR及反相位 時脈信號線5 2 2 b,各產生干擾信號雜訊,譬如反相位時 -27- (25) 1239431 脈信號線互相接近配置情況中,藉由雜訊之放大’而能防 止掃描線驅動電路1 04R之動作瑕疵。且如上述,時脈信 號線52 1b及反相位時脈信號線5 22b互相配置於相反位置 情況中,關於時脈信號相位差修正電路5 00之輸出後之信 號配線,圖1 1所示配置及比較互相配置於相反位置,當 然亦能防止因信號配線雜訊之瑕疵。 藉由如以上之構成,由時脈信號相位差修正電路500 至掃描線驅動電路1 04R之配線距離,及由時脈信號相位 差修正電路5 00至掃描線驅動電路104L之配線距離相 等,兩者配線常數相等。藉此,譬如即使由時脈信號相位 差修正電路500至掃描線驅動電路104R及掃描線驅動電 路1 04L之間產生不能無視延遲信號之情況時,因爲到左 右之掃描線驅動電路之各延遲信號量係爲相等,故能防止 起因於左右之掃描線驅動電路間,所產生時序之偏差之等 不良原因。 因此,於關於本實施型態之電氣性光學裝置,藉由時 脈信號相位差修正電路,可防止起因於時脈信號及反相位 時脈信號之相位差之偏差所產生之掃描線驅動電路之錯誤 動作,且可防止左右之掃描線驅動電路間之時序之偏差, 故可正常畫像顯示。 (第3實施型態) 參照圖1 2及圖1 3加以說明關於本發明之電氣性光學 裝置之第3實施型態。於此,圖12係顯示與圖8相同宗 -28- (26) 1239431 旨之圖,顯示關於本實施型態之光電裝置之全體構造圖, 圖1 3,係與圖8相同宗旨之圖,於第3實施型態之電氣 性光學裝置,顯示時脈信號相位差修正電路5 00之配置構 成,及各種配線之連接方法之平面圖。 第3實施型態,與上述第1實施型態及第2實施型態 相比,掃描線驅動電路、時脈信號相位差修正電路、及時 脈信號相位差修正電路及掃描線驅動電路之間之信號配線 配置方法相異。關於其他畫像顯示領域內之電路構成及其 動作等,與第1實施型態及第2實施型態相同。因此於以 下,說明關於與第1實施型態及第2實施型態相異之構 造。且加上與由圖1至圖8第1實施型態相同之構成要素 之符號參照,將省略此等說明。 於本實施型態,如圖12所示,掃描線驅動電路104R 及掃描線驅動電路1 〇 4 L,於畫像顯示領域1 0 a之周邊領 域,沿著互相對向於畫像顯示領域1 〇a之左右兩側之2 邊,相較於密封材52a之外周邊,設置於內側領域。藉由 如此配置,周邊領域中,畫像顯示領域1 〇a及密封材領域 5 2 a之間領域,亦即,從前於第1實施型態或第2實施型 態,利用不配置之「死角」領域,能配置掃描線驅動電路 104R及掃描線驅動電路104L,能達成裝置整體小型化。 其次,如圖1 3所示,時脈信號端子5 1 1及反相位時 脈信號端子5 1 2、時脈信號相位差修正電路5 00,相較於 密封材52a之外周,配置於內側。更由掃描線驅動電路 104R輸出之時脈信號線521a及反相位時脈信號線521a, -29- (27) 1239431 對向於挾持周邊領域中畫像顯示領域1 〇 a外部電路連接端 子1〇2之領域中,相較於密封材52a之外周,配置於內 側’連接配置於圖1 3平面上之左側之掃描線驅動電路 1 04L。亦即,時脈信號相位差修正電路5〇0、及時脈信號 線5 2 1 a及反相位時脈信號線5 2 2 a,與上述掃描線驅動電 路104R及掃描線驅動電路104L之同時,從前,於第1 實施型態,或第2實施型態利用不配置之「死角」領域而 配置。因此,相較於第1實施型態,更能達到TFT陣列 基板1 〇及裝置整體小型化。 且如圖1 3所示,於本實施型態中,時脈信號線5 2 1 a 及反相位時脈信號線5 2 2 a,上述電容線3 0 0或對向電極 電位線600,於基板平面上交差部份存在,於如此部份 中,能構成前者一層,後層爲另一層之二層結構。此時, 兩者配線同時,譬如,若藉由包含鋁等低抵抗之金屬膜或 合金膜之構造,能防止配線之延遲信號。 於本實施型態中,掃描線驅動電路1 04R、掃描線驅 動電路1 0 4 L、時脈信號相位差修正電路5 0 0、時脈信號線 521a、及反相位時脈信號線5 22 a,於密封材領域52a之 外邊內側,重疊密封材領域52a之一部分配置亦可。或此 等完全覆蓋邊緣遮光膜5 3而配置亦可。無論哪種情況, 從密封材領域5 2 a之外邊,往外側領域中,不需確保較大 領域,能達成裝置全體之小型化。 以上,關於本實施型態之電氣性光學裝置,藉由時脈 信號相位差修正電路5 0 0可防止掃描線驅動電路1 〇 4 R、 -30- (28) 1239431 掃描線驅動電路1 〇 4 L之錯誤動作,使裝置整體更小型 化。 (第3實施型態之變形型態) 於此,參照圖1 4而加以說明關於上述第3實施型態 之變形型態。於此,圖1 4,各與圖8相同宗旨之圖,於 第3實施型態之變形型態中,顯示時脈信號相位差修正電 路5 00之配置構成,及各種配線之連接方法。 如圖1 4所示,於本變形型態中,時脈信號相位差修 正電路5 0 0,於上述第3實施型態相同相較於密封材5 2 a 之外邊緣,設於內側;且如上述第2實施型態,係挾持外 部電路連接端子1〇2及畫像顯示領域l〇a之對向位置,二 分畫像顯示領域l〇a之X方向之範圍。此際,左右兩側之 掃描線驅動電路104、時脈信號線521a、及反相位時脈信 號線5 2 2 a,及時脈信號相位差修正電路5 0 0之間電氣性 之連接關係,與上述第2實施型態相同。 藉由如此構成,由時脈信號相位差修正電路5 00至掃 描線驅動電路1 04R之配線距離,及由時脈信號相位差修 正電路5 0 0至掃描線驅動電路1 〇 4 L之配線距離相等,兩 者配線常數相等。藉此,譬如即使由時脈信號相位差修正 電路5 00至掃描線驅動電路104R及掃描線驅動電路104L 之間產生不能無視延遲信號之情況中’因至左右之掃描線 驅動電路之各延遲信號量相等,能防止因延遲信號所產生 之於左右之掃描線驅動電路間之驅動時機差等之瑕疵。更 -31 - (29) 1239431 於第2實施型態中,爲設置時脈信號相位差修正電路 5 00 ’相較於密封材52a之外邊,能削減外側領域’更能 達成裝置整體小型化。 且於本變形型態亦相同,左右兩側之掃描線驅動電路 1〇4、時脈信號線521a、及反相位時脈信號線5 2 2 a,及時 脈信號相位差修正電路5 00,重疊密封材領域52a之一部 分配置亦可。或此等完全覆蓋邊緣遮光膜53而配置亦 可。無論哪種情況,相較於密封材領域5 2 a之外邊,亦即 對向配置TFT陣列基板1 0,相較於對向基板2 0之外周, 能達成外側領域之省空間化。 (電子機器) 其次,使用光閥作爲電子機器之一例,當作以上詳細 說明之光電裝置,關於投射型顏色顯示裝置之實施型態, 其整體構造,特別是說明關於光學構造。於此,圖15, 係投射型顏色顯示裝置之圖示剖面圖。 於圖〗5中,於本實施型態,作爲投射型顏色顯示裝 置之一例之液晶投影機1 1 00,驅動電路包含於TFT陣列 基板上搭載包含3個液晶模組,使用各RGB用之光閥 100R、100G、100B構成投影機。於液晶投影機 1 100 中,由金屬鹵素化燈泡等白色光源之燈泡單元1 1 0 2發出 投射光,藉由3枚稜鏡1106,及2枚分色稜鏡1108,對 應RGB之3原色分成光成分R、G及B,對應各色各引導 光閥100R、100G、100B。此際特別,B光,爲防止因光 -32- (30) 1239431 路徑長之光損害,經由由入射透鏡1 122、反射鏡Π23及 出射透鏡1 124形成之中繼光學透鏡系統引導。而藉由光 閥100R、100G、100B,各對應變調之3原色之光成分’ 藉由分色稜鏡η 12再度合成,經由投射透鏡11】4投射顏 色畫像於營幕1120。 本發明,不僅侷限於上述實施型態,若未違反請求範 圍及說明書整體所示之發明要旨或思想之範圍,皆可進行 適當變更,本發明之技術範圍亦包含伴隨如此變更之電氣 性光學裝置、其驅動電路及電子機器。 【圖式簡單說明】 圖1係顯示,關於本發明電器光學裝置之時脈信號相 位差修正電路之構造電路圖。 圖2係顯示,於圖1之時脈信號相位差修正電路中各 位置信號之時機圖表。 圖3係爲要說明關於時脈信號相位差修正電路中各信 號路徑之負荷電容之電路圖。 圖4係於時脈信號相位差修正電路中,以多段轉換器 電路構成第2緩衝電路情況之電路圖。 圖5係顯示於第1實施型態中之電器光學裝置之整體 構造之平面圖. 圖6係圖5之Η - Η ’剖面圖. 圖7係於構成電器光學裝置之畫像顯示領域之矩陣狀 中,於所形成之複數畫素中各種元件,配線等之等效電路 -33· (31) 1239431 圖8係於第1實施型態中·顯示時脈信號相位差修正 電路之配置構造及各種配線之連接方法之平面圖。 圖9係於第1實施型態中,顯示掃描線驅動電路 1 04R,時脈信號相位差修正電路5 00之間之配線連接方法 之時脈電路圖。 圖1 0係顯示與圖9之比較例之時脈電路圖。 圖1 1係於第2實施型態中,顯示時脈信號相位差修 正電路之配置構造及各種配線之連接方法之平面圖。 圖1 2係顯示於第3實施型態中之電器光學裝置之整 體構造之平面圖. 圖1 3係於第3實施型態中,顯示時脈信號相位差修 正電路之配置構造及各種配線之連接方法之平面圖。 圖1 4係於第3實施型態之變形型態中,顯示時脈信 號相位差修正電路之配置構造及各種配線之連接方法之平 面圖。 圖1 5係顯示本發明之電子機器之實施型態,作爲投 射型顏色顯示裝置之一例之顏色液晶投影機之圖面剖面 圖。 〔主要元件符號說明〕 10.....TF丁陣列基板、10a……畫像顯示領域、20.·…對 向基板、2 1 . ·. . ·對向電極、5 0…··液晶層、5 2.......密封材、 52a….·密封領域、7〇……蓄積電容、101·..·資料線驅動電 路、102……外部電路連接端子、104……掃描線驅動電 -34- (32) 1239431 路、106 .....上下導通材料、l〇a.......畫像顯示領域、3 00... 電容線、5 0 0時脈信號相位差修正電路、5 0 1 .....第I緩衝 電路、5 02…雙穩定電路、5 0 3…第 2緩衝電路、 5 1 1 .....時脈信號線端子、5 1 2 ......反相位時脈信號線端 子、52 1 .....時脈信號線、5 2 2....反相位時脈信號線、 60 0....。...對向電極電位線 -35-