TW559859B - Semiconductor device and method of manufacturing the same - Google Patents

Semiconductor device and method of manufacturing the same Download PDF

Info

Publication number
TW559859B
TW559859B TW091108727A TW91108727A TW559859B TW 559859 B TW559859 B TW 559859B TW 091108727 A TW091108727 A TW 091108727A TW 91108727 A TW91108727 A TW 91108727A TW 559859 B TW559859 B TW 559859B
Authority
TW
Taiwan
Prior art keywords
layer
insulating film
semiconductor device
copper
metal pattern
Prior art date
Application number
TW091108727A
Other languages
English (en)
Inventor
Nobuyuki Ohtsuka
Noriyoshi Shimizu
Hisaya Sakai
Yoshiyuki Nakao
Hiroki Kondo
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW559859B publication Critical patent/TW559859B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76849Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76858After-treatment introducing at least one additional element into the layer by diffusing alloying elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

559859 五、發明説明(1 ) 發明背景 1·發明範疇 本發明係有關一種半導體裝置及其製造方法,特別係 有關一種具有含銅層佈線之多層佈線結構之半導體裝置及 其製法。 2.相關記憶說明 隨著半導體積體電路(LSI)製成技術的發展,多種半導 體元件愈來愈微縮化。又LSI佈線之高密度、層數增加以及 厚度縮小不斷快速進展,如此施加於佈線的應力以及流經 佈線的電流密度分別穩定升高。如此,當高密度電流流經 佈線時容易發生例如稱做電遷移(EM)之佈線斷裂現象。假 設由於高密度電子流動造成金屬原子移動及擴散時產生電 遷移的驅動力。由於隨著半導體元件的微縮化,因電遷移 造成的劣化現象又更強烈,故需要發展佈線材料及佈線結 構,經由該等佈線材料及佈線結構可通過高密度電流,可 達成高度可信度。 至於作為比鋁佈線更不易發生電遷移之佈線,採用銅 佈線。 但對銅層進行精密圖樣化困難。作為銅佈線有效製造 辦法之-,實際使用鑲彼方法,該方法包含事先形成佈線 溝渠於絕緣膜以及然後嵌置銅層於其中之步驟。已知雙道 金屬鑲嵌方法,其經由形成通孔於佈線溝渠下方而同時= 成通孔及佈線。 4 藉金屬鎮嵌方法形成通孔之步驟範例顯示於第Μ至 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) .訂— 559859 A7 __B7 五、發明説明(2 ) 1D圖。 (請先閲讀背面之注意事項再填寫本頁) 首先,如第1A圖所示,層間絕緣膜1〇2形成於半導體 基板101上,以及第一矽氧化物膜1〇3及矽氮化物膜1〇7形成 於層間絕緣膜102上。然後,經由圖樣化第一矽氧化物膜丨〇3 及石夕氮化物膜107,形成第一佈線溝渠1〇4於薄膜1〇3、1〇7。 然後阻擋金屬層105及第一銅層1〇6循序形成於第一佈線溝 渠104及矽氮化物膜1〇7上,俾完全嵌置第一佈線溝渠1〇4。 然後第一銅層106及阻擋金屬層1〇5藉化學機械磨光(CMp) 方法磨光,且由矽氮化物膜107上表面移除。 如此如第1B圖所示,只留在第一佈線溝渠^ q4之第一 銅層106用作為銅佈線i〇6a。然後第二矽氧化物膜1〇8分別 形成於矽氮化物膜107及銅佈線l〇6a上。 接著如第1C圖所示,經由圖樣化第二矽氧化物膜 108,形成通孔1〇9於銅佈線l〇6a。 然後如第1D圖所示,第二阻擋金屬層ι10及第二銅層 111形成於通孔109及第二矽氧化物膜1〇8上。然後,第二銅 層111及第二阻擋金屬層11〇藉CMP方法磨光,且由第二石夕 氧化物膜108上表面移除。然後留在通孔109之第二銅層m 用作為通孔111a。 遵照前述步驟,經由重複銅佈線的形成以及通孔的形 成,獲得多層銅佈線結構。 如此如第1C圖所示,若通孔109形成於第二矽氧化物 膜108,則銅佈線i〇6a由通孔1〇9暴露且直接暴露至外側空 氣0 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 559859 ____________B7___ 五、發明説明(3 ) 結果’銅佈線l〇6a可能受污染、腐蝕及氧化,如此造 成銅佈線1 〇6a與通孔11丨a間的連接缺陷。作為因應此種缺 陷之手段,進行由通孔1〇9清潔銅佈線1〇6a之處理。此種情 況下’若通孔109之縱橫比增高,則變成難以完全由表面清 除銅佈線l〇6a。 發明概诚 本發明之目的係提供一種可防止用作銅佈線或通孔 之金屬圖樣表面氧化/腐蝕之半導體裝置及其製造方法。 根據本發明,蓋層形成於第一絕緣膜及第一金屬圖樣 上,製造蓋層之物質具有於第一金屬圖樣膜上之電阻小於 、"邑緣膜上之電阻。金屬圖樣例如為銅佈線或銅通孔。 至於蓋層材料,有化學性質安定之氮化錯、其化合物 等。較好設定薄膜厚度小於2〇奈米。 因此當孔或溝渠形成於第一金屬圖樣以及形成於第 一絕緣膜上的第二絕緣膜時,可藉蓋層防止孔或溝渠下方 之第一金屬圖樣氧化、腐蝕及污染。 此外,形成於孔或溝渠之第二金屬圖樣係經由蓋層電 連接至第一金屬圖樣。因蓋層係作為第一絕緣膜上之絕緣 部分,故可刪除蓋層之圖樣化。 組成此種蓋層之錯、鈦、铪、錯氮化物或其任一種化 合物可經由其留在第一金屬圖樣上時調整蚀刻條件,而於 第絕緣膜上被選擇性餘刻。結果經由不含光罩選擇性敍 刻,則由第一絕緣膜上表面選擇性去除蓋層,且可留在第 一金屬圖樣上。 準(QiW (210X297^--—-- (請先閲讀背面之注意事項再填寫本頁) 訂i 559859 A7
五、發明說明(4 ) 右為確切防止銅由含銅第一金屬圖樣擴散至絕緣 (請先閲讀背面之注意事項再填寫本頁) 、’可形成鋼擴散防止絕緣材料製成的第二蓋層於該蓋層 上。 兒明 第1A至1D圖為剖面圖顯示先前技藝形成多重銅佈線 結構之步驟; 第2A至2F圖為剖面圖顯示根據本發明之第一具體實 施例之半導體裝置製造方法; 第3圖為剖面圖顯示根據本發明之具體實施例,用於 才欢驗半導體裝置使用的錄氮化物膜之電阻率與下層相依性 採用的試樣; 、一^τ— 第4圖為線圖顯示絕緣膜上锆氮化物膜之膜厚度與電 阻率間之關係; 第5圖為線圖顯示金屬膜上鍅氮化物膜之膜厚度與電 阻率間之關係; 第6 A至6L圖為剖面圖顯示根據本發明之第二具體實 施例之半導體裝置製造方法; 第7圖為線圖顯示根據本發明之具體實施例,經由退 火銅佈線以及半導體裝置中形成於其上之導電蓋層造成佈 線之電阻變化。 第8A至8C圖為視圖顯示根據本發明之具體實施例,鋼 佈線上之锆氮化物蓋層之薄膜厚度與半導體裝置之佈線電 阻間之關係;以及 苐9 A至9E圖為剖面圖顯示根據本發明之第三具體實 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 559859 A7 ______ B7 五、發明説明(5 ) 施例之半導體裝置製造方法。 第10A至10E圖為剖面圖顯示根據本發明之第四具體 實施例之半導體裝置製造方法。 复隹具體實施例之詳細說明 將參照附圖說明本發明之具體實施例如後。 (第一具體實施例) 第2 A至2F圖為剖面圖顯示根據本發明之第一具體實 施例之半導體裝置製造方法。 首先解說第2A圖所示結構如後。 元件隔離絕緣層2形成於p型矽(半導體)基板丨而包圍 主動元件區。MOS電晶體3形成於主動元件區。M〇s電晶 體3有一閘極3b,閘極係透過閘絕緣膜3a形成於矽基板i 上,以及第一及第二η型雜質擴散層3C、3d,其係形成於石夕 基板1上分別於閘極3b兩邊而具有LDD結構。又絕緣側壁3e 形成於閘極3b之二側面上。 一氧化石夕製成之第一層間絕緣膜4形成於石夕基板1上 而覆蓋MOS電晶體3。第一接點孔4a及第二接點孔4b形成 於第一層間絕緣膜4分別於第一 η型雜質擴散層3 c上及第二 η型雜質擴散層3d上。 第一導電插塞5a及第二導電插塞5b分別係嵌置於第一 及第二接點孔4a、4b。第一及第二導電插塞5a、5b分別具 有鈦氮化物膜及鎢膜組成的雙層結構。 連接至第二導電插塞5b且由鋁製成的第一層佈線7係 形成於第一層間絕緣膜4上。又Si〇2、BPSG、PSG等中之 本紙張尺度適用中國國家標準(CNS) A4規格(2WX297公釐) (請先閲讀背面之注意事項再填寫本頁) .訂— 559859 A7 __— _ B7 五、發明説明(6 ) 任:者製成的第二層間絕緣膜8係形成於第一層間絕緣膜4 及第層佈線7上。接點孔“係形成於第二層間絕緣膜8於 第導電插塞5aJi。具有鈦氮化物膜及鶴膜組成的雙層結 構之第二導電插塞9係嵌置於接點孔8a。 第二層間絕緣膜8及第三導電插塞9以層間絕緣膜1〇 覆蓋,層間絕緣膜10厚35〇奈米且由二氧化石夕製成。然後第 -導電溝渠10a及第二導電溝渠⑽形成於第三層間絕緣膜 10 ° 第導電溝渠10a之形狀為部分疊置以第三導電插塞 9。第一銅佈線12a形成於第一佈線溝渠Ua,第一銅佈線12a 具有鈕、鈕氮化物、鈦氮化物等製成的阻擋金屬層Ua以及 銅層iib組成的多層結構。又層狀結構同第一銅佈線i2a之 第一銅佈線12b係形成於第二佈線溝渠1 〇b。 於如别述形成第一及第二銅佈線12a、j 2b後,如第2B 圖所示,锆氮化物(ZrN)製成之第一蓋層13係形成於第三層 間絕緣膜ίο及第一及第二銅佈線12a、121)上。锆氮化物之 形成可使用肆二乙胺基錘(Zr{N(C2H5)2}4 ; TDEAZ)藉CVD 方法或PVD方法如濺鍍、蒸鍍等執行。
ZrN蓋層13形成為其厚度大於〇奈米但小於2〇奈米。此 種ZrN蓋層13係作為低電阻層i3a,其電阻率係低於3〇〇微 歐姆·厘米(μ Ω· cm)位於ZrN蓋層13接觸組成第一及第二銅 佈線12a、12b之阻擋金屬層ua及銅層llb該區;以及此種 ZrN蓋層13係作為高電阻層i3b,其電阻率大於數千μΩ· em 或大於數萬μΩ· cm,位於ZrN蓋層13接觸二氧化矽製成的 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公爱) 9 (請先閲讀背面之注意事項再填寫本頁) 訂丨 559859 A7 ___ —_ B7_ 五、發明説明(7 ) 第二層間絕緣膜1 〇該區。其細節容後詳述。 然後如第2C圖所示,厚350奈米且由二氧化矽製成之 第四層間絕緣膜14,藉CVD方法形成於ZrN蓋層13上。厚 50奈米之矽氮化物膜15藉(:¥;〇方法形成於第四層間絕緣 膜14上。有厚300奈米且由二氧化矽製成之第五層間絕緣膜 16形成於矽氮化物膜15上。此種案例中,厚度小於2〇奈米 之錯氮化物膜可用來替代矽氮化物膜丨5。 然後如第2D圖所示,第五層間絕緣膜丨6經圖樣化,故 形成第三佈線溝渠16a,其部分疊置第一銅佈線12a ;且同 時形成第四佈線溝渠16b,其部分疊置第二銅佈線12b。又 第四層間絕緣膜14經圖樣化,故第一通孔i4a係形成於第三 佈線溝渠16a疊置第一銅佈線12a該區;同時,第二通孔i4b 形成於第四佈線溝渠16b疊置第二銅佈線12b該區。 第一及第二通孔14a、14b以及第三及第四佈線溝渠 16a、16b之形成順序可任意選擇。當第三及第四佈線溝渠 16a、16b形成時,矽氮化物膜15可作為蝕刻擋止層。 通孔14a、14b分別形成於第一層銅佈線!2a、12b,俾 暴露ZrN蓋層13之低電阻層13a。 然後如第2E圖所示,厚5至10奈米之阻擔金屬層17係 分別形成於第一及第二通孔14a、14b及第三及第四佈線溝 渠16a、16b之内周面及底面上,以及形成於第五層間絕緣 膜16之上表面上。 阻擋金屬層17係藉濺鍍方法製成,可由钽(Ta)、鈕氮 化物(TaN)及其積層膜或鈦氮化物(TiN)(舉例)之任一者製 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 10 (請先閲讀背面之注意事項再填寫本頁) 訂| 559859 A7 B7_ 五、發明説明(8 ) 成。 此外,銅種子層18係藉濺鍍方法形成於阻擋金屬層17 上至30至100奈米厚度。 然後銅層19係藉電解電鍍形成於銅種子層18上,如此 完全嵌置第三及第四佈線溝渠16a、16b及第一及第二通孔 14a、14b。此處銅種子層18變成銅層19之一部分。 然後如第2F圖所示,形成於第五層間絕緣膜16上之銅 層19之阻擋金屬層17藉CMP方法去除。如此留在第一及第 二通孔14a、14b之銅層19、銅種子層18及阻擋金屬層17分 別用作為第一及第二通孔20a、20b。又留在第三及第四佈 線溝渠16a、16b之銅層19及阻擋金屬層π分別用作為第三 及第四銅佈線21a、21b。 第三銅佈線21a係經由第一通孔2〇a及蓋層13電連接至 第一銅佈線12a。又第四銅佈線21b係經由第二通孔20b及蓋 層13電連接至第二銅佈線12b。 此外,前述蓋層13相同材料製成之厚度小於2〇奈米的 第二層蓋層(圖中未顯示)形成於第三及第四銅佈線21a、 2 lb以及第五層間絕緣膜16上之後,經由遵照前述步驟,重 複形成層間絕緣膜、銅佈線及通孔,可於第二層間絕緣膜8 上形成多層結構之銅佈線。 同時,第一及第二通孔20a、20b經由ZrN蓋層13之低 電阻層13a(厚度小於20奈米)分別連接至第一及第二銅佈 線12a、12b。此種情況下,因ZrN蓋層13係作為於二氧化 矽製成之第二層間絕緣膜10上之高電阻層13b,故第三銅佈 11 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(〇^) A4規格(210X297公釐) 559859 A7 五、發明説明(9 ) 線21a及第四鋼佈線211)不會經由ZrN蓋層13而短路。此外 因锆氮化物之化學性質穩定,被氧化的可能低於銅,即使 ZrN蓋層13經由通孔及佈線溝渠暴露時,ZrN蓋層13也不可 能被氧化或腐蝕。如此ZrN蓋層13可作為防止銅佈線及銅 通孔氧化及腐蝕的導電/絕緣保護膜。 鍅氮化物膜之電阻值係依據底層材料決定之情況解 說如後。 首先,如第3圖所示,厚1〇〇奈米且由二氧化矽製成之 絕緣膜3 1以及厚5〇奈米且由鈦氮化物(TiN)製成之金屬膜 32循序形成於矽晶圓3〇上,然後藉圖樣化金屬膜32暴露部 为絕緣膜3 1。然後藉CVD方法形成鍅氮化物(ZrN)薄膜% 於絕緣膜31及金屬膜32上。至於用於藉CVD方法形成锆氮 化物膜33之材料可使用TDEAZ及氨(Nh3)。又,當欲生長 錯氮化物膜33時,石夕晶圓30溫度設定於38〇。〇。 於檢驗形成於二氧化矽絕緣膜3丨上的錯氮化物膜33 之膜厚度及電阻率間之關係,同時改變於此種條件下形成 的ZrN膜33之膜厚度時獲得第4圖所示結果。根據第4圖, 膜厚度為20奈米時,锆氮化物膜33之電阻率變成約33〇〇 p Ω· cm,當膜厚度小於約18.7奈米時電阻率陡升,當膜厚度 為17.8奈米時電阻率變成1〇〇〇〇 。此種情況下,即 使矽氧化物氮化物膜、矽氮化物膜、或矽氧化物氟化物膜 用作為絕緣膜31 ’仍可獲得類似結果。 檢驗形成於TiN金屬膜32上之鍅氮化物膜33之膜厚度 與電阻率間之關係,獲得第5圖所示結果。若使用銅膜作為 本紙張尺度適用中關家標準(⑽)A4規格(2K)X297公釐) ::_----
(請先閲讀背面之注意事項再填寫本頁) 、\t— 559859 A7 ---------B7___ 五、發明説明(10 ) "" — 金屬膜32,則可獲得類似結果。 根據第4圖及第5圖,若錯氮化物膜33形成於絕緣膜31 上而具有厚度小於20奈米,則電阻率提高而獲得電阻率大 於數千微歐姆.鮮之絕緣膜。相反地,即使錢化物助 之膜厚度小於20奈米,形成於金屬膜32上作為導電膜之錯 氮化物膜33,其電阻率小於約3〇〇 μΩ· em。 、。 結果須了解錯氮化物膜之電阻率係依據下方薄膜材 料決定。當錘氮化物膜非藉CVD方法製成,反而係藉濺 鍍、蒸鍍等PVD方法製成時性質類似。 此種情況下,至於蓋層13,锆氮化物、锆、鈦、铪、 錘化合物、鈦化合物或铪化合物中之任一種物質製成的薄 膜皆可形成為替代錐氮化物具有大於10奈米但小於2〇奈米 厚度。若組成蓋層13之物質係藉濺鍍等pvd方法製成,則 較好此種物質係經由於接近4〇〇它溫度(舉例)退火形成的 物質,使用第三層間絕緣膜10之氧氧化第三層間絕緣膜俾 提高電阻。又若須完美防止銅佈線12a、12b上組成蓋層13 之物質的氧化,則較好蓋層13須合金化第一及第二銅佈線 (銅圖樣)12a、12b上部。 同時,於厚100奈米之矽氧化物膜及厚10奈米之锆氮 化物膜循序形成於矽晶圓後,藉CVD方法,使用肆二乙胺 基鈦(TDEAT)及氨(NH3),於350°C晶圓溫度,形成厚50奈 米之鈦氮化物(TiN)薄膜於錯氮化物膜上。然後測量鈦氮化 物膜電阻率獲得200 μ Ω· cm。如此發現形成於鍅氮化物膜 之電阻增高部分上的TiN膜(金屬膜)電阻並未增高。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 13 (請先閲讀背面之注意事項再填寫本頁) •訂丨 559859 A7 B7 五、發明説明(11 ) (第二具體實施例) 第一具體實施例中,ZrN、Zr、Hf等製成之蓋層13係 形成於銅佈線12a、12b及第三層間絕緣膜10上。若銅佈線 12a、12b及蓋層13係藉退火處理彼此合金化,則可能銅元 素由蓋層13擴散入第三層間絕緣膜1〇及第四層間絕緣膜 14 〇 因此形成半導體裝置之步驟將解說如後,該半導體裝 置之結構可防止銅擴散入第三及第四層間絕緣膜1 〇、14。 第6A至6L圖為剖面圖顯示根據本發明之第二具體實 施例,製造半導體裝置之步驟。第6A至6L圖中,第2A至2F 圖之付说表不相同元素。 首先’形成第6A圖所示結構需要之各步驟說明如後。 元件隔離絕緣層2形成於p型矽基板1而環繞主動元件 區’然後具有第一具體實施例所示結構之MOS電晶體3形 成於主動元件區。 然後’二氧化矽製成之第一層間絕緣膜4形成於矽基 板1上而覆蓋MOS電晶體3。接著第一接點孔4a及第二接點 孔4b形成於第一層間絕緣膜4分別位於第一 n型雜質擴散層 3c及第二n型雜質擴散層3d上。然後第一導電插塞5a及第二 導電插塞5b分別嵌置於第一接點孔4a及第二接點孔4b。第 一及第二導電插塞5a、5b分別具有鈦氮化物膜及鎢膜組成 的雙層結構。 然後’第一層佈線7形成於第一層間絕緣膜4上,第一 層佈線7係連接至第二導電插塞5b且係由鋁製成。接著第二 14 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度朗巾關家標準(⑽A4規格(2Κ)χ297公爱) 559859 、發明説明(l2 層間絕緣膜8形成於第一層間絕緣膜4及第一層佈線7上。然 後接點孔8a形成於第一層間絕緣膜8之第一導電插塞“ 上接著第二導電插塞9嵌置於接點孔8a,第三導電插塞9 具有鈦氮化物膜及鎢膜組成的雙層結構。 此種情況下,厚300奈米且由二氧化矽製成之第三層 間絕緣膜10藉CVD方法,形成於第二層間絕緣膜8及第三 導電插塞9上。然後厚5〇〇奈米之矽氮化物膜藉CVD方法形 成於第三層間絕緣膜10上作為絕緣第一擋止層40。 :、、'後光阻3 9塗覆於第一擔止層40上,經由曝光/顯影光 阻39 ’形成有佈線圖樣之開口部份39a、39b通過第三導電 插塞9。 然後如第6B及6C圖所示,使用光阻39作為光罩,藉蚀 刻形成第一及第二佈線溝渠10a、l〇b於第一擋止層4〇及第 二層間絕緣膜10。第一佈線溝渠10a之形狀為其部分係位於 第二導電插塞9上。此種情況下,如第6C圖所示,經由蝕 刻第三層間絕緣膜10,同時使用其中形成開口之第一擔止 層40作為光罩,可形成第一及第二佈線溝渠i〇a&1〇b。 然後如第6D圖所示,第一阻擋金屬層na分別形成於 第及第一佈線溝渠10a、1 Ob之内周面及底面上、以及形 成於第一擋止層40之上表面上。阻擋金屬層lla係藉濺鍍方 法形成,且係由Ta、TaN及其積層膜或TiN(舉例)中之任一 種材料製成。 此外’鋼種子層11s藉藏鍵法形成於阻擋金屬層11&上 之30至100奈米厚度。 本紙張尺度適用中國國家標準(CNS) M規格(21〇χ297公釐) 15 (請先閲讀背面之注意事項再填寫本頁) 訂— 镛· 559859 A7 ___B7______ 五、發明説明(l3 ) 然後如第6E圖所示,銅層lib藉電解電鍍法形成於銅 種子層11s上,如此完全嵌置第一及第二佈線溝渠i〇a、 l〇b。此例中,銅種子層ils係含於銅層llb。 然後如第6F圖所示’形成於第三層間絕緣膜1 〇上表面 的銅層lib及阻擋金屬層11 a藉CMP方法移除。此處第一擋 止層40係作為CMP擋止。如此,留在第一及第二佈線溝渠 l〇a、10b之銅層Ub及阻擋金屬層lla分別用作為第一及第 二銅佈線12a、12b。 如第6G圖所示,如前述形成第一層銅佈線12a、nb 後,鍅氮化物(ZrN)製成之第一蓋層13形成於第一擋止層4〇 及第及苐二銅佈線12a、12b上。第一蓋層13係藉第一具 體實施例說明之ZrN形成方法形成。 如第一具體實施例之說明,ZrN製成之第一蓋層13形 成為厚度大於0奈米但小於20奈米。此種ZrN蓋層13係作為 低電阻層13a(電阻率小於約3〇〇 μΩ· cm)於ZrN蓋層η接觸 組成第一及第二銅佈線12&、12b之阻擋金屬層Ua及鋼層 11b區域,以及作為高電阻層13b(其電阻率係高於數千微歐 姆·厘米或高於數萬微歐姆·厘米)於ZrN蓋層13接觸二氧化 石夕製成的第三層間絕緣膜10區域。 然後如第6H圖所示,具有銅擴散防止功能之絕緣第二 蓋層〇形成於第一蓋層13上。至於第二蓋糾,藉電裝加 ㈣學氣相沉積(PE_C VD)方法形成絕緣層之跑刚奈米 厚度,該絕緣層係由石夕碳化物(Sic)、石夕氮化物(随)、或含 有心C或SiN作為基本元體之物質製成,絕緣層可由石夕碳化 &張尺細巾目 (21()Χ2_·ρ~~;---- (請先閱讀背面之注意事項再填寫本頁) 、IT— 559859 A7 _ B7 五、發明説明(14 ) "" ~— 物氧化物(sico)、矽氧化物氮化物(Si〇N)*含有其作為基 本元體之物質製成。 …土 典型地,組成第二蓋層41之絕緣層生長之進行方式, 係經由採用平行板型PE_CVD裝置,然後經由喷淋頭將材 料氣體導入真空腔室内部,腔室内載荷矽基板丨,接著藉基 座調整基板溫度於350至40(TC,然後施加高頻功率至基板 對向電極,高頻功率之功率為300至6〇〇瓦及頻率為1356 百萬赫茲。 矽碳化物形成時,主要由甲矽烷製成的有機矽烷用作 為材料,若有所需也可添加甲烷、氨、氮、氦等。 又當形成矽碳化物氧化物時,氧氣、一氧化氮等氧源 添加至用於形成矽碳化物的氣體。通常若添加氧至絕緣 膜,則有降低薄膜電介質常數之優點,如此改良絕緣膜間 的黏著性’但其作為銅擴散防止膜的功能下降。 形成矽氮化物時,此種矽氮化物類似矽碳化物絕緣 膜,係藉PE-CVD方法生長。此種情況下,典型地SiH4、Si2H6 專石夕烧氣體用作為石夕材料氣體,石夕氮化物也可使用有機石夕 烷氣體製成。氮氣或氨氣連同矽材料氣體供給生長氣氛作 為氮供應源。形成矽氧化物氮化物時,氧氣、一氧化氮氣 等氧源添加至用於生長氮化矽的氣體。 然後,第二蓋層41係於此種條件下製成。如第6i圖所 示’厚600奈米之二氧化矽製成的第四層間絕緣膜42以及厚 5〇奈米之矽氮化物製成之第二擋止層43,藉CVD方法循序 形成於第二蓋層41上。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -\η _
訂· (請先閱讀背面之注意事項再填寫本頁) 559859 A7 B7 五、發明翻(15 ) '—"~· 然後如第6J圖所示,第二擔止層43、第四層間絕緣膜 42、及第二蓋層41經圖樣化,故暴露第一蓋層13之低電阻 層13a的第一及第二通孔41a、41b係形成於第二擋止層G、 第四層間絕緣膜42及第二蓋層41 ;以及分別疊置於第一及 第二通孔41a、41b之第三及第四佈線溝渠42&、4几也形成 於第二擋止層43及第四層間絕緣膜42。第三及第四佈線溝 渠42a、42b形成為具有距第二擋止層43上表面約35〇夺米深 度。 ’、 可任意選擇較早執行第一及第二通孔41a、41b的成形 或較早執行第三及第四佈線溝渠42a、42b的成形,分別使 用分開光阻圖樣作為光罩。又若矽氮化物層等蝕刻擋止層 係形成於第四層間絕緣膜中央,則第一及第二通孔4u、4ib 以及第三及第四佈線溝渠42a、42b可藉類似第一具體實施 例之步驟製成。於第四層間絕緣膜形成蝕刻擋止層可採用 於下述具體實施例。 如第6K圖所示,阻擋金屬層44a分別形成於第一及第 二通孔41a、41b及第三及第四佈線溝渠42a、42b之内周面 及底面,以及形成於第二擋止層43上表面上。阻擋金屬層 44a係藉錢鑛方法層析,且由丁&、丁⑽、其積層膜或τιν(舉 例)中之任一者製成。 此外’銅種子層44s係藉濺鍍法形成於阻擋金屬層44a 上以及厚30至100奈米。 然後銅層44b藉電解電鍍法形成於銅種子層448上,因 此第三及第四佈線溝渠42a、42b及第一及第二通孔41a、41b 18 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度翻中關緖準(⑽)A4規格⑽X297公釐) 559859 A7 £7_ 五、發明説明(16 ) 完全被嵌置。銅種子層44s係與銅層44b—體成形。 其次製成第6L圖所示結構需要之各步驟說明如後。 銅層44b及阻擋金屬層44a係藉CMP方法同時使用第二 擔止層43作為磨光擋止,而由第二擋止層43表面移除。如 此’留在第一及第二通孔41a、4 lb之銅層44b及阻擋金屬層 44a分別用作為第一及第二通孔45a、45b ;而留在第三及第 四佈線溝渠42a、42b之銅層44b及阻擋金屬層44a分別用作 為第三及第四銅佈線46a、46b。 第三銅佈線21 a係透過第一通孔20a及蓋層13電連接至 第一銅佈線12a。此外,第四銅佈線21b係透過第二通孔2〇b 及蓋層13電連接至第二銅佈線12b。 然後第一蓋層13之相同材料製成的第三蓋層4 7以及 第一蓋層43之相同材料製成的第四蓋層48,循序形成於第 三及第四銅佈線46a、46b及第二擋止層43上。 此外’經由重複前文說明之層間絕緣膜、銅佈線、及 通孔的相同形成步驟,具有多層結構之銅佈線形成於第二 層間絕緣膜8上。 與如前述組構而成之半導體裝置,ZrN製成之第一及 第三蓋層13、47欲連接至銅佈線^ 12b、46b部分可作為 低電阻層;而第一及第三蓋層13、47之欲連接至絕緣第— 及第二擋止層40、43部分,可作為高電阻層。 若第一及第二銅佈線12a、12b及第一蓋層13彼此藉退 火而合金化,則銅可能由蓋層13擴散至第四層間絕緣祺 42。但本具體實施例中,因防止銅擴散之絕緣第二蓋屑q 本紙張尺度適用中國國家標準(CNS) Μ規格(210Χ297公爱) 19 (請先閱讀背面之注意事項再填寫本頁) 訂· 559859 A7 B7 五、發明説明(π ) 進-步形成於ZrN製成之第一蓋層上,故可藉第二蓋層4i 防止銅由第-及第二銅佈線123、1213擴散至第四層間絕緣 膜42無誤。此外’若第一及第二擋止層4〇、43係由矽氮化 物製成,則也作為銅擴散防止層。 如此,如第6G圖所示,ZrN製成的第一蓋層13形成於 銅佈線12a、12b後,檢驗銅佈線仏、⑵之片電阻如何因 退火改變時,獲得第7圖所示結果。如此發現片電阻罕見改 變。 第7圖之虛線顯示未形成第一蓋層13,銅佈線ua、i2b 未施加退火時所得片電阻與施加退火時所得片電阻間之差 異。又第7圖之實線顯示連結厚2·5奈米之第一蓋層13之銅 佈線12a、12b,銅佈線12a、12b未施加退火時所得片電阻 與施加退火時所得片電阻間之差異。此外,第7圖之點虛線 顯示連結厚5奈米之第一蓋層π之銅佈線12a、ub,銅佈線 12a、12b未施加退火時所得片電阻與施加退火時所得片電 阻間之差異。 第8A至8C圖顯示銅佈線(表示ZrN蓋層13及銅佈線 12a、12b全體)之電阻與ZrN蓋層13之薄膜厚度間之關係之 檢驗結果。本例中,第8A至8C圖中,多條垂直線由左向右 順序顯示佈線寬度8微米(〇)、4微米(□)、2微米(◊)、1微 米(X )、0.54微米(+)及 〇_27微米(△)。 第8A圖顯示未形成ZrN蓋層13時,銅佈線12a、12b之 電阻值與累進百分比間之關係。第8B圖顯示厚2奈米之ZrN 蓋層13形成於銅佈線12a、12b上時,銅佈線電阻值與累進 20 %:: (請先閲讀背面之注意事項再填寫本頁) 臻- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 559859 A7 ____Β7 五、發明説明(Μ ) 百分比間之關係。第8C圖顯示厚4奈米之ZrN蓋層丨3形成於 銅佈線12a、12b上時,銅佈線電阻值與累進百分比間之關 係。 根據第8A至8C圖,未見蓋佈線電阻與ZrN膜厚度間之 關係。 本例中,作為絕緣/導電蓋層13、47,替代锆氮化物, 可使用錯氮化物化合物、锆、鈦、铪、鍅化合物、鈦化合 物、及铪化合物中之任一者製成的薄膜。此等材料示於下 列具體實施例。 (第三具體實施例) 第9 Α至9Ε圖為剖面圖顯示根據本發明之第三呈體實 施例形成於半導體裝置之步驟。第9A至9E圖中,第6A至6L 圖之符號表示相同元件。 根據第6A至6F圖所示第二具體實施例之各步驟, 電晶體3形成於矽基板1上,然後形成層間絕緣膜4、8、1〇 及第一擋止層40,然後形成佈線7,形成導電插塞5a、5b、 9,接著形成第一及第二銅佈線12a、12b。 然後如第9A圖所示,ZrN製成之第一蓋層13形成於第 一及第二銅佈線12a、12b及第一擔止層4〇上。第一蓋層 之薄膜厚度非僅限於如第一及第二具體實施例之2〇奈米以 下’第一蓋層13例如可形成為40奈米厚度。 然後如第9B圖所示,第一蓋層13係藉選擇性蝕刻蝕 刻,讓第一蓋層13由第三層間絕緣膜1 〇上表面移開,但留 在第一及第二銅佈線12a、12b之上。此種選擇性蝕刻例如 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 21 (請先閲讀背面之注意事項再填寫本頁) •、tr— 嚷· 50 559859 五、發明説明(19 ) 係於下述條件下施行。 雖然依據生長溫度、氣體生長速率、氨氣添加量等 CVD條件而定,ZrN層薄膜厚度於金屬膜之金屬相(低電阻 層叫以及絕緣膜之絕緣相(高電阻層_間有重大差 異。換言之於⑽層’絕緣相之薄膜密度為5.0至5.5克/立 方厘米,金屬相之薄膜密度為6 〇至6.6克/立方厘米。如此, 因ZrN層藉多種韻刻劑之蚀刻速率係依據薄膜密度決定, 故⑽絕緣相可利用此種性質被選擇性去除。若氫氣酸、 氣氣酸、硫酸等水溶液或過氧化氣等作為银刻劑之化學品 經過適當加熱,則可獲得對ZrN薄膜之預定蝕刻速率。 例如金屬相ZrN藉氫氣酸於25t溫度之姓刻速率為4〇 奈米/分鐘,絕緣相ZrN之蝕刻速率為53奈米/分鐘。因此如 第9A圖所示,若厚40奈米且由洲製成之第一蓋層^係形 成於第一及第二銅佈線12&、12b及第三層間絕緣膜1〇上, 則展度1重畺/〇之氫氟酸供給第一蓋層1 3經歷45秒,厚⑺ 奈米之第一蓋層13只留在第一及第二銅佈線12a、i2b上, 如第9B圖所示。 至於蝕刻ZrN用之蝕刻設備,可使用批次式蝕刻設備 或片材進給型蝕刻設備。但為了短時間内以良好均一度蝕 刻第一蓋層13,較好採用片材進給型蝕刻設備。 第一蓋層13藉前述選擇性蝕刻而蝕刻後,如第9c圖所 不’藉CVD方法於第一蓋層13及第一擋止層40上循序形成 厚600奈米之二氧化矽製成 的第四層間絕緣膜42以及厚 奈米之第二擋止層43。 本紙張尺度翻巾關緖準(⑽)A4規格⑽x297公釐) 22 %! (請先閲讀背面之注意事項再填寫本頁) 訂丨 嚷· 559859 A7 B7 五、發明説明(2〇 ) " — 然後如第9DSI所示,第二擔止層43及第四層間絕緣膜 42經圖樣化。如此,暴露第一蓋㈣之第_及第二通孔 41a、41b形成於第二擋止層43、第四層間絕緣膜“、及第 二蓋層41 ;第三及第四佈線溝渠42a、4孔其部分疊置第一 及第二通孔41a、41b,第三及第四佈線溝渠42a、4沘係形 成於第二擋止層43及第四層間絕緣膜42。如此,第一蓋層 13經由第一及第二通孔41&、411)暴露出。 其次後文將說明形成第9E圖所示結構需要之步驟。 類似第一具體實施例,阻擔金屬層44&形成於第一及第 二通孔41a、41b以及第三及第四佈線溝渠42a、42b的内周 面及底面上,以及形成於第二擋止層43上表面上。此外, 銅種子層(圖中未顯示)形成於阻擋金屬層44&上厚3〇至1 〇〇 奈米。 阻擔金屬層44a係藉賤鍍方法形成,且例如由Ta、TaN 及其積層膜或TiN中之任一者製成。又銅種子層係藉濺鍍 法製成為厚30至1〇〇奈米。 然後銅層44b藉電解電鍍法形成於銅種子層上。如此 第三及第四佈線溝渠42a、42b及第一及第二通孔41a、41b 完美被嵌置於其中。此種情況下,銅種子層係與銅層44b 一體成形。 此外,藉CVD方法,同時使用第二擋止層43作為磨光 擋止,由第二擋止層43上表面移除銅層44b及阻擋金屬層 44a。如此留在第一及第二通孔4la、41b之銅層44b及阻擋 金屬層44a用作為第一及第二通孔45a、45b,而留在第三及 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 23 (請先閲讀背面之注意事項再填寫本頁) .訂— •噍· 五、發明説明(21 ) 第四佈線溝渠42a、42b之銅層44b及阻播金屬層44a用作為 苐二及第四銅佈線46a、46b。 ' 第三銅佈線21a係透過第一通孔2〇a及蓋層13電連接至 第一銅佈線i2a。X,第四銅佈線m係透過第二通孔挪 及蓋層13電連接至第二銅佈線12b。 、Ik後’由第-蓋層13之相同材料製成的第二蓋層的形 成於第三及第四銅佈線46a、杨及第二擔止層43上。然後 類似第-盍層13 ’第二蓋層49被選擇性蝕刻而只留在第三 及第四銅佈線46a、46b上。 此外’有多層結構之銅佈線係經由重複前文說明之形 成層間絕緣膜、銅佈線及通孔等步驟而形成於第二層間絕 根據前述步驟形成之半導體裝置中,留在銅佈線12a、 以、偷、4613之加蓋層13、45可防止銅佈線123、12卜 46a、46b的氧化。 形成於第三層間絕緣膜的ZrN蓋層被移除,故可 免除對⑽蓋層之膜厚度之限制。因絕緣膜上加蓋層特性 電阻值於膜厚度為2G奈米附近突'然改變,故難以控制薄膜 厚度。但若進行根據本具體實❹⑷⑽層之選擇性蚀 刻,ΖΓ職層不可能作為絕緣膜上的低電阻層。
ZrN蓋層可未使用光罩如 光阻專,以良好精度執行選 由第三層間絕緣膜上表面移除。因此益需形成 光阻圖樣以及對準光阻_,:、二成 為減低。 +會造成產出量的大 559859 A7 —_—_ —___B7___ 五、發明説明(22 ) (第四具體實施例) 第三具體實施例中,ZrN蓋層係由絕緣蓋層選擇性移 開。此種情況下’若銅佈線與蓋層之ZrN反應,則銅可能 通過蓋層擴散入層間絕緣膜。 因此理由故,類似第二具體實施例,經由以絕緣蓋層 覆蓋留在銅佈線上的ZrN層,可破切防止銅由銅佈線擴散 至層間絕緣膜。其形成結構及步驟說明如後。 首先遵照第6A至6F圖所示步驟,M〇s電晶體3形成於 石夕基板1上,然後形成層間絕緣膜4、8、1〇,然後形成第一 擋止層、佈線7,接著形成導電插塞5a、%、9以及然後形 成第一及第二銅佈線12a、12b。然後如第9A圖所示,ZrN 製成之第一蓋層13形成於第一及第二銅佈線12a、12b及第 一擋止層40上。第一蓋層13之薄膜厚度非僅限於2〇奈米或 以下’第一蓋層13例如形成為厚4〇奈米。 然後如第10A圖所示,第一蓋層13藉選擇性蝕刻而由 第三層間絕緣膜10上表面選擇性蝕刻去除,留在第一及第 二銅佈線⑸、12b上。第—蓋層13之選擇性_係藉第三 具體實施例所示方法進行。 /後如第H)B®所示’具有鋼擴散防止功能之絕緣第 二蓋層41形成於第一蓋層13上。至於第二蓋㈣,可藉 PE-CVD方法形成含SiC、_作為基本元體之絕緣層或含 心⑶、Si〇N作為基本元體之絕緣層,厚2()至⑽奈米。第 一蓋層41係根據第二具體實施例說明之方法形成。 然後如第l〇C圖所示,厚600奈米— 木一虱化矽製成之第四 本紙張尺度朝巾關家標準(⑽Μ規格(2獻297公爱) (請先閲讀背面之注意事項再填寫本頁) .訂丨 鼋, 25 559859 五、發明説明 層間絕緣膜42以及厚5〇奈米之第二擋止層43係藉CVD方 法循序形成於第二蓋層41上。 然後如第1 〇D圖所示,第二擋止層43、第四層間絕緣 膜42及第一蓋層41經圖樣化。如此暴露第一蓋層η之第一 及第一通孔4la、41b形成於第二擋止層43、第四層間絕緣 膜42、及第二蓋層41 ;分別疊置第一及第二通孔“a、4ib 之第二及第四佈線溝渠42a、42b係形成於第二擋止層43及 第四層間絕緣膜42。 其次’製成第10E圖所示結構之各步驟說明如後。 類似第二具體實施例,阻擋金屬層44a係形成於第一及 第二通孔41a、41b以及第三及第四佈線溝渠42a、42b之内 周面及底面上,以及形成於第二擋止層43之上表面上。阻 擔金屬層44a係藉濺鍍方法形成,且係由Ta、TaN及其積層 膜或TiN(舉例)中之任一者製成。 然後厚30至1〇〇奈米之銅種子層(圖中未顯示)藉濺鍍 法形成於阻擋金屬層44a上。 此外,銅層44b係藉電解電鍍法形成於銅種子層上, 如此完全嵌置第三及第四佈線溝渠42a、42b及第一及第二 通孔4 la、41b。此種例中,銅種子層係與銅層44b整合一體。 然後,藉CMP方法,使用第二擋止層43作為磨光擋 止’由第二擋止層43上表面移除銅層44b及阻擋金屬層 44a。結果,分別留在第一及第二通孔4U、41b之銅層44b 及阻擋金屬層44a其用作為第一及第二通孔45a、45b ;以及 留在第三及第四佈線溝渠42a、42b之銅層44b及阻擋金屬層 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 26 (請先閲讀背面之注意事項再填寫本頁) 、可| .嚷| 559859 A7 _________ B7 ___ 五、發明説明(24 ) 44a係用作為第三及第四銅佈線46a、46b。 第三銅佈線21a係透過第一通孔20a及第一蓋層13電連 接至第一銅佈線12a。又第四銅佈線2lb係透過第二通孔20b 及第一蓋層13電連接至第二銅佈線12b。 然後’ ZrN製成之第三蓋層47形成於第三及第四銅佈 線46a、46b以及第二擋止層43上。此外,第三蓋層47經選 擇性餘刻而只留在第三及第四銅佈線46a、46b上。 接著與第二蓋層41相同材料製成的第四蓋層48留在 第三蓋層47及第二擋止層43上。 然後如前文說明,經由重複層間絕緣膜、銅佈線、及 通孔的幵> 成,於第二層間絕緣膜8上形成具有多層結構的銅 佈線。 根據前述步驟製成之半導體裝置中,只留在銅佈線 12a、12b、46a、46b之ZrN蓋層13、47係以銅擴散防止絕 緣材料製成的另一層蓋層40、48覆蓋。因此可防止銅由銅 佈線12a、12b、46a、46b透過ZrN蓋層13、47擴散至層間 絕緣膜。此外,因ZrN蓋層13、47係被選擇性由層間絕緣 膜上表面移除,故即使膜厚度比20奈米更厚,銅佈線也不 會短路。 (其它具體實施例) 前述具體實施例中,層間絕緣膜係由二氧化矽製成。 但層間絕緣膜可由低電介質常數之絕緣材料製成。因隨著 元件尺寸的微縮化,佈線延遲的影響加劇,故施用低電介 質常數絕緣材料變成遠更重要。至於低電介質常數絕緣材 559859 五、發明説明(25 ) 料,有機聚合物、浸潰碳之石夕氧化物、或多孔低電介質常 數絕緣材料可列舉作為典型材料。 至於形成低電介質常數絕緣材料之方法,以旋轉基板 之同時均勾塗覆液態低電介質常數絕緣材料於基板上之旋 土法或PE CVD方法為代表性方法。若多孔低電介質常數 絕緣膜係精塗覆法製成經由執行不穩定組成分的熱分解以 成U K構,利用溶膠_凝膠方法採用水解及縮聚 口"、、刀解模具,製成中空本體,如此需要於約構。c之退火 處理。 二j U貫&例中’作為嵌置銅於佈線溝渠及通孔 之前置步驟,藉_形成阻擋金屬層及銅種子層。但各層 可藉成。例如若氮化鈇係藉方法形成於阻 擔金屬,則TDEAT及氨用作為反應氣體。此外,銅種子層 可藉CVD方法製成。至於銅種子層之生長氣體,例如可採 用 Cu(hfac)TMVS做原料。 至於銅種子層之形成方法,可採用可獲得細小通孔之 良好覆蓋率之自行游離電漿法。 則述具體實施例中,說明同時嵌置阻撞金屬及鋼於通 孔及佈線溝渠之嵌置步驟的雙道金屬鎮嵌法。但通孔及銅 佈線的形成非僅限於雙道金屬鑲嵌法。可採用金屬鎮漱 法,藉該方法阻播金屬及銅嵌置於通孔,然後形成佈線溝 渠’接著卩讀金屬及銅再度嵌置於佈線溝渠。此種情況下, 鍅、鈦、給、錯氮化物或其任—種化合物製成的蓋層也可 形成於銅通孔及銅佈線上。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
% (請先閲讀背面之注意事項再填寫本頁) 、一t— .嚷· 559859 五、發明説明(26 ) 鈉文说明,根據本發明,第一蓋層形成於第一絕緣 膜及第-金屬圖樣上,製成第一蓋層之步驟其形成於銅膜 上之邛为電阻值比形成於絕緣膜上部分之電阻值小。因 此,右通孔或溝渠係藉圖樣化形成於第一絕緣膜上之第二 絕緣膜而形成於第一金屬圖樣上,則第一金屬圖樣可藉第 一蓋層保護,因而防止第一金屬圖樣的氧化、腐蝕及污染。 此外,因嵌置於通孔及溝渠之第二金屬圖樣係經由第一蓋 層電連接至第一金屬圖樣,故可確保第二金屬圖樣與第一 金屬圖樣間之電連接。 又因第一蓋層係作為第一絕緣膜上之絕緣部分,故可 刪除第一蓋層之圖樣化,因而促成製造步驟的減少。此種 情況下,因改變第一絕緣膜上以及第一金屬圖樣上之薄膜 密度之同時,形成銼氮化物等製成第一蓋層,故無需使用 光罩’可藉選擇性蝕刻,由絕緣膜上表面選擇性去除第一 蓋層。結果可簡化圖樣化步驟。 此外,銅擴散防止絕緣材料製成之第二蓋層係形成於 蓋層上。因此,即使第一金屬圖樣含銅,可防止銅由第一 金屬圖樣擴散至層間絕緣膜無誤。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公爱)
•訂丨 .嗡| (請先閱讀背面之注意事項再填寫本頁) 559859 A7 B7 五、發明説明(27 元件標號對照 1.. .矽基板 3.. .M0S電晶體 3b...閘極 3e...絕緣側壁 4 a - b...接點孔 7.. .第一層佈線 8a...接點孔 10.. .層間絕緣膜 1 la...阻擋金屬層 12a-b...銅佈線 13a...低電阻層 14.. .層間絕緣膜 15.. .矽氮化物膜 16a-b...佈線溝渠 18.. .銅種子層 20a-b...通孔 3 0…砍晶圓 32.. .金屬膜 39.. .光阻 40.. .擋止層 41a-b...通孔 42a-b...佈線溝渠 2.. .元件隔離絕緣層 3a...閘絕緣膜 3c,3d...η型雜質擴散層 4.. .層間絕緣膜 5 a - b...導電插塞 8 ·"層 9.. .導電插塞 10 a - b…佈線溝渠 1 lb...銅層 13…蓋層 13b...高電阻層 14 a-b...通孔 16.. .層間絕緣膜 17.. .阻擋金屬層 19…銅層 21a-b...銅佈線 31.. .絕緣膜 33…氮化锆膜 39a-b··.開口部 41.. .蓋層 42.. .層間絕緣膜 43.. .擋止層 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 30 559859 A7 B7 五、發明説明(28 ) 44a...阻擔金屬層 44b...銅層 44s...銅種子層 45a-b...通孔 46a-b...銅佈線 47...蓋層 48…蓋層 49…蓋層 101...半導體基板 102...層間絕緣膜 103…矽氧化物膜 104...佈線溝渠 10 5…阻擔金屬層 106...銅層 106a...銅佈線 107…矽氮化物膜 108..,氧化物膜 109…通孔 110…阻擋金屬層 111...銅層 11 la...通孔 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 31

Claims (1)

  1. 六、申請專利範圍 Α· 一種半導體裝置,包含·· 第絶緣膜’其係形成於一半導體基板上方; 第金屬圖樣,其係嵌置於第一絕緣膜;以及 -第:蓋層,其係形成於第—金層圖樣及第一絕 緣膜上且係由一種物質製成,使用該物質於第一金屬 圖樣薄膜上之電阻變成小於第-絕緣膜上之電阻。 2.二請專利範圍第W之半導體裝置,其中該組成第 蓋層之物夤係由鍅、鈦、铪、鍅氮化物或其金屬化 合物之任一者製成。 3·如申請專利範圍第W之半導體裝置,其中第一蓋層 之膜厚度小於2〇奈米。 4·如申請專利範圍第1項之半導體裝置,進一步包含·· 一第二絕緣膜,其係覆蓋第一蓋層; 一通孔或溝渠,其係形成於第一金屬圖樣上的第 二絕緣膜;以及 一第二金屬圖樣,其係嵌置於通孔或溝渠且透過 第一蓋層而電連接至第一金屬圖樣。 5. 如申請專利範圍第4項之半導體裝置,其中一阻擋金 屬層係形成於第二金屬圖樣與第一蓋層間。 6. 如申請專利範圍第5項之半導體裝置,其中該阻擋金 屬層係由耐火金屬氮化物製成。 7·如申請專利範圍第1項之半導體裝置,進一步包含: 一第二蓋層’其係用於覆蓋第一蓋層且係由與第 一蓋層不同的銅擴散防止絕緣材料製成。 六、申請專利範圍 8·如申請專利範圍第7項之半導體裝置,其中該第二蓋 層為一種含有矽碳化物及矽氮化物作為基本元體之 絕緣膜,或為一種含有矽氧化物碳化物及矽氧化物氮 化物作為基本元體之絕緣膜。 9·如申請專利範圍第1項之半導體裝置,其中該第一金 屬圖樣為銅圖樣。 10. —種半導體裝置,包含: 一第一絕緣膜,其係形成於一半導體基板上方; 一第一金屬圖樣,其係嵌置於第一絕緣膜;以及 一第一蓋層,其係形成於第一金屬圖樣上,且係 由選自锆、鈦、铪、錯氮化物或其任一種化合物中之 物質製成。 U·如申請專利範圍第10項之半導體裝置,進一步包含: 一第二絕緣膜,其係覆蓋第一蓋層; 通孔或溝渠,其係形成於第一金屬圖樣上的第 二絕緣膜;以及 一第二金屬圖樣,其係嵌置於通孔或溝渠且透過 第一蓋層而電連接至第一金屬圖樣。 12. 如申請專利範圍第丨丨項之半導體裝置,其中一阻擋金 屬層係形成於第二金屬圖樣與第—蓋層間。 13. 如申請專利範圍第U項之半導體裝置,其中該阻擔金 屬層係由耐火金屬氮化物製成。 如申請專利範圍第10項之半導體裝置,進一步包含·· 一第二蓋層,其係用於覆蓋第一蓋層且係由與第 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 559859 A8 B8 C8 D8 申凊專利範圍 一蓋層不同的銅擴散防止絕緣材料製成。 如申請專利範圍第14項之半導體裝置,其中該第二蓋 層為一種含有矽碳化物及矽氮化物作為基本元體之 絕緣膜,或為一種含有矽氧化物碳化物及矽氧化物氮 化物作為基本元體之絕緣膜。16·如申請專利範圍第10項之半導體裝置,其中該第一金 屬圖樣為銅圖樣。 17_ 一種製造一半導體裝置之方法,包含下列步驟: 形成一第一絕緣膜於一半導體基板上; 形成一第一溝渠或第一通孔於第一絕緣膜; 經由嵌置銅於第一溝渠或第一通孔而形成第一金 屬圖樣;以及 形成由一種物質製成的第一蓋層於該第一金屬圖 樣及第一絕緣膜上,於第一金屬圖樣上之第一部份具 有比第一絕緣膜上之第二部分更小的電阻。 18.如申請專利範圍第17項之製造半導體裝置之方法,其 中該組成第一蓋層之物質係由锆、鈦、铪、鍅氮化物 或其金屬化合物之任一者製成。 19·如申請專利範圍第17項之製造半導體裝置之方法, 中該組成第一蓋層之物質係形成為厚度小於2〇奈米 2〇·如申請專利範圍第17項之製造半導體襞置之方法, 中於第一蓋層形成後施用退火。 21_如申請專利範圍第17項之製造半導體装置之方法,其 中於第一蓋層形成後,第一蓋層與第一金屬圖樣合: 15 其 其 (請先閲讀背面之注意事項再填寫本頁) 、可丨 本紙張尺度適用中國國家標準(CNS) A4規格(21〇><297公爱) 34 559859
    、申凊專利範圍 化。 22·如申請專利範圍第17項之製造半導體裝置之方法 一步包含下述步驟: 未使用光罩’由第一絕緣膜上表面移除第—蓋 層,但留下第—蓋層於第一金屬圖樣上。 23·如申請專利範圍第22項之製造半導體裝置之方法,進 一步包含下述步驟·· :成第二蓋層於第一蓋層上,該第二蓋層係由與 第一蓋層不同的銅擴散防止材料製成。 24. 如申請專利範圍第17項之製造半導體裝置之方法,進 一步包含下列步驟: 形成一第二絕緣膜於第一蓋層上; 形成一第二溝渠獲第二通孔於第一金屬圖樣上方 之第二絕緣膜;以及 經由嵌置鋼於第二溝渠或第二通孔形成第二金屬 圖樣,該第二金屬圖樣係透過第一蓋層而電連接第一 金屬圖樣。 25. 如申請專利範圍第24項之製造半導體裝置之方法,進 一步包含下述步驟: 形成一阻擋金屬層於第二金屬圖樣與第一蓋層 間。 曰 26·如申請專利範圍第25項之製造半導體裝置之方法,其 中讀阻擔金屬層係由耐火金屬氮化物製成。 27.如申請專利範圍第17項之製造半導體裝置之方法,進 本紙Μ·⑽Χ297公釐) (請先閲讀背面之注意事項再填寫本頁)
    35 559859
    一步包含下述步驟: 形成第二蓋層於第一蓋層上,該第二蓋層係由與 第一蓋層不同的鋼擴散防止材料製成。 28·如申請專利範圍第27項之製造半導體裝置之方法,其 中形成含石夕破化物及矽氮化物作為基本元體之絕緣 膜、或含石夕氧碳化物及矽氧氮化物作為基本元體之絕 緣膜作為第二蓋層。 29·如申請專利範圍第17項之製造半導體裝置之方法,其 中第一金屬圖樣之形成係形成銅圖樣。 36 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公瘦)
TW091108727A 2001-04-27 2002-04-26 Semiconductor device and method of manufacturing the same TW559859B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001130694 2001-04-27
JP2002043117A JP4350337B2 (ja) 2001-04-27 2002-02-20 半導体装置

Publications (1)

Publication Number Publication Date
TW559859B true TW559859B (en) 2003-11-01

Family

ID=26614359

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091108727A TW559859B (en) 2001-04-27 2002-04-26 Semiconductor device and method of manufacturing the same

Country Status (5)

Country Link
US (2) US6750541B2 (zh)
JP (1) JP4350337B2 (zh)
KR (1) KR100758886B1 (zh)
DE (1) DE10218155B4 (zh)
TW (1) TW559859B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI392025B (zh) * 2007-02-27 2013-04-01 Ulvac Inc 半導體裝置之製造方法及半導體裝置之製造裝置

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7067861B1 (en) * 1998-11-25 2006-06-27 Micron Technology, Inc. Device and method for protecting against oxidation of a conductive layer in said device
JP3944838B2 (ja) 2002-05-08 2007-07-18 富士通株式会社 半導体装置及びその製造方法
TW200428586A (en) * 2003-04-08 2004-12-16 Matsushita Electric Ind Co Ltd Electronic device and the manufacturing method thereof
US7084479B2 (en) * 2003-12-08 2006-08-01 International Business Machines Corporation Line level air gaps
KR100573897B1 (ko) * 2003-12-30 2006-04-26 동부일렉트로닉스 주식회사 반도체 제조 방법
KR100564801B1 (ko) * 2003-12-30 2006-03-28 동부아남반도체 주식회사 반도체 제조 방법
KR100538444B1 (ko) * 2003-12-31 2005-12-22 동부아남반도체 주식회사 비아 홀 및 트렌치 형성 방법
JP2005203476A (ja) 2004-01-14 2005-07-28 Oki Electric Ind Co Ltd 半導体装置の配線構造及びその製造方法
US8022544B2 (en) * 2004-07-09 2011-09-20 Megica Corporation Chip structure
US7465654B2 (en) 2004-07-09 2008-12-16 Megica Corporation Structure of gold bumps and gold conductors on one IC die and methods of manufacturing the structures
US7452803B2 (en) 2004-08-12 2008-11-18 Megica Corporation Method for fabricating chip structure
US7176119B2 (en) * 2004-09-20 2007-02-13 International Business Machines Corporation Method of fabricating copper damascene and dual damascene interconnect wiring
US7547969B2 (en) 2004-10-29 2009-06-16 Megica Corporation Semiconductor chip with passivation layer comprising metal interconnect and contact pads
US7727880B1 (en) 2004-11-03 2010-06-01 Novellus Systems, Inc. Protective self-aligned buffer layers for damascene interconnects
US7704873B1 (en) 2004-11-03 2010-04-27 Novellus Systems, Inc. Protective self-aligned buffer layers for damascene interconnects
US7727881B1 (en) 2004-11-03 2010-06-01 Novellus Systems, Inc. Protective self-aligned buffer layers for damascene interconnects
US7396759B1 (en) 2004-11-03 2008-07-08 Novellus Systems, Inc. Protection of Cu damascene interconnects by formation of a self-aligned buffer layer
KR101184529B1 (ko) * 2004-11-08 2012-09-20 텔 에피온 인크 캡핑 구조의 형성 방법, 구리 인터커넥트, 레벨간 유전체층, 및 하드마스크층
US20060113675A1 (en) * 2004-12-01 2006-06-01 Chung-Liang Chang Barrier material and process for Cu interconnect
US7247946B2 (en) * 2005-01-18 2007-07-24 International Business Machines Corporation On-chip Cu interconnection using 1 to 5 nm thick metal cap
US7138714B2 (en) * 2005-02-11 2006-11-21 International Business Machines Corporation Via barrier layers continuous with metal line barrier layers at notched or dielectric mesa portions in metal lines
JP2006278635A (ja) * 2005-03-29 2006-10-12 Fujitsu Ltd 半導体装置の製造方法及びその製造に用いられる成膜装置
US7638859B2 (en) * 2005-06-06 2009-12-29 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnects with harmonized stress and methods for fabricating the same
CN102157494B (zh) 2005-07-22 2013-05-01 米辑电子股份有限公司 线路组件
US7348272B2 (en) * 2005-08-03 2008-03-25 United Microelectronics Corp. Method of fabricating interconnect
CN100407402C (zh) * 2005-08-18 2008-07-30 联华电子股份有限公司 内连线的制造方法
US7563704B2 (en) * 2005-09-19 2009-07-21 International Business Machines Corporation Method of forming an interconnect including a dielectric cap having a tensile stress
US7397121B2 (en) * 2005-10-28 2008-07-08 Megica Corporation Semiconductor chip with post-passivation scheme formed over passivation layer
US20070152332A1 (en) * 2006-01-04 2007-07-05 International Business Machines Corporation Single or dual damascene via level wirings and/or devices, and methods of fabricating same
US7735041B2 (en) * 2006-08-03 2010-06-08 Chipx, Inc. Methods and computer readable media implementing a modified routing grid to increase routing densities of customizable logic array devices
JP4943110B2 (ja) * 2006-10-13 2012-05-30 株式会社アルバック 半導体装置及び半導体装置の製造方法
JP4943111B2 (ja) * 2006-10-13 2012-05-30 株式会社アルバック 半導体装置の製造方法
TWI412080B (zh) * 2006-11-09 2013-10-11 Ulvac Inc The method of forming a barrier film
US7576003B2 (en) * 2006-11-29 2009-08-18 International Business Machines Corporation Dual liner capping layer interconnect structure and method
JP5103914B2 (ja) * 2007-01-31 2012-12-19 富士通セミコンダクター株式会社 半導体装置の製造方法及び半導体装置
JP2008211079A (ja) * 2007-02-27 2008-09-11 Ulvac Japan Ltd バリア膜の形成方法及びバリア膜、並びに多層配線構造の作製方法及び多層配線構造
JP2008211090A (ja) * 2007-02-27 2008-09-11 Ulvac Japan Ltd 半導体装置の製造方法及び半導体装置の製造装置
JP4960193B2 (ja) * 2007-10-12 2012-06-27 株式会社アルバック 半導体装置の製造方法及び半導体装置の製造装置
US7858510B1 (en) 2008-02-28 2010-12-28 Novellus Systems, Inc. Interfacial layers for electromigration resistance improvement in damascene interconnects
US7648899B1 (en) 2008-02-28 2010-01-19 Novellus Systems, Inc. Interfacial layers for electromigration resistance improvement in damascene interconnects
FR2928490B1 (fr) * 2008-03-07 2011-04-15 St Microelectronics Sa Circuit integre comprenant des miroirs enterres a des profondeurs differentes
JP2010010624A (ja) * 2008-06-30 2010-01-14 Ulvac Japan Ltd 半導体装置の製造装置及び半導体装置の製造方法
JP5389386B2 (ja) * 2008-06-30 2014-01-15 株式会社アルバック 半導体装置の製造方法
JP2010153543A (ja) * 2008-12-25 2010-07-08 Fujitsu Ltd 半導体装置およびその製造方法
KR20100078150A (ko) * 2008-12-30 2010-07-08 주식회사 동부하이텍 반도체 소자 및 그의 제조 방법
US8268722B2 (en) * 2009-06-03 2012-09-18 Novellus Systems, Inc. Interfacial capping layers for interconnects
WO2011059035A1 (ja) * 2009-11-12 2011-05-19 株式会社 アルバック 半導体装置の製造方法
WO2012167141A2 (en) 2011-06-03 2012-12-06 Novellus Systems, Inc. Metal and silicon containing capping layers for interconnects
JP2014022694A (ja) * 2012-07-23 2014-02-03 Fujitsu Ltd 半導体装置およびその製造方法
KR20140083744A (ko) * 2012-12-26 2014-07-04 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR20140086645A (ko) * 2012-12-28 2014-07-08 에스케이하이닉스 주식회사 자기정렬된 에어갭을 구비한 반도체장치 및 그 제조 방법
US9633896B1 (en) 2015-10-09 2017-04-25 Lam Research Corporation Methods for formation of low-k aluminum-containing etch stop films
US10867866B2 (en) * 2017-10-30 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US11469358B1 (en) * 2019-02-19 2022-10-11 Meta Platforms Technologies, Llc Formation of nanoporous copper interconnect for electrical connection

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0260906B1 (en) * 1986-09-17 1993-03-10 Fujitsu Limited Method of producing semiconductor device and semiconductor device
JPH05129224A (ja) * 1991-11-05 1993-05-25 Oki Electric Ind Co Ltd Cu−Zr配線パターンの形成方法
US5300813A (en) * 1992-02-26 1994-04-05 International Business Machines Corporation Refractory metal capped low resistivity metal conductor lines and vias
JP3326698B2 (ja) * 1993-03-19 2002-09-24 富士通株式会社 集積回路装置の製造方法
US5693563A (en) * 1996-07-15 1997-12-02 Chartered Semiconductor Manufacturing Pte Ltd. Etch stop for copper damascene process
US6130161A (en) * 1997-05-30 2000-10-10 International Business Machines Corporation Method of forming copper interconnections with enhanced electromigration resistance and reduced defect sensitivity
KR19990040756A (ko) * 1997-11-19 1999-06-05 김영환 반도체 소자의 금속 배선층 콘택 형성 방법
JPH11204523A (ja) * 1998-01-07 1999-07-30 Toshiba Corp 半導体装置の製造方法
KR20000013571A (ko) * 1998-08-11 2000-03-06 윤종용 반도체소자의 다층 배선 형성방법
US6157081A (en) * 1999-03-10 2000-12-05 Advanced Micro Devices, Inc. High-reliability damascene interconnect formation for semiconductor fabrication
JP3519632B2 (ja) * 1999-03-11 2004-04-19 株式会社東芝 半導体装置の製造方法
US6339025B1 (en) * 1999-04-03 2002-01-15 United Microelectronics Corp. Method of fabricating a copper capping layer
KR100332118B1 (ko) * 1999-06-29 2002-04-10 박종섭 반도체 소자의 금속 배선 형성 방법
US6251786B1 (en) * 1999-09-07 2001-06-26 Chartered Semiconductor Manufacturing Ltd. Method to create a copper dual damascene structure with less dishing and erosion
US6355559B1 (en) * 1999-11-18 2002-03-12 Texas Instruments Incorporated Passivation of inlaid metallization
US6680514B1 (en) * 2000-12-20 2004-01-20 International Business Machines Corporation Contact capping local interconnect

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI392025B (zh) * 2007-02-27 2013-04-01 Ulvac Inc 半導體裝置之製造方法及半導體裝置之製造裝置

Also Published As

Publication number Publication date
US20020158338A1 (en) 2002-10-31
DE10218155A1 (de) 2002-11-14
KR100758886B1 (ko) 2007-09-19
US6992005B2 (en) 2006-01-31
DE10218155B4 (de) 2012-03-29
US20040188839A1 (en) 2004-09-30
US6750541B2 (en) 2004-06-15
JP2003017496A (ja) 2003-01-17
JP4350337B2 (ja) 2009-10-21
KR20020083497A (ko) 2002-11-02

Similar Documents

Publication Publication Date Title
TW559859B (en) Semiconductor device and method of manufacturing the same
TW483105B (en) A semiconductor integrated circuit device and a method of manufacturing the same
TWI324811B (en) Barrier structure for semiconductor devices
TWI247563B (en) Interposer and method of making same
CN104576518B (zh) 用于后段制程金属化的混合型锰和氮化锰阻障物及其制法
US20070085213A1 (en) Selective electroless-plated copper metallization
US8551879B2 (en) Semiconductor device and method for manufacturing semiconductor device
JP2005340808A (ja) 半導体装置のバリア構造
TWI413212B (zh) 半導體裝置及其製造方法
TW200924055A (en) Silicon carbide doped oxide hardmask for single and dual damascene integration
KR20010089242A (ko) 반도체 장치 및 그 제조 방법
JP2006216809A (ja) 半導体装置及びその製造方法
TW201431019A (zh) 具有矽貫穿電極的晶片以及其形成方法
KR100632115B1 (ko) 반도체 소자의 금속 배선 형성 방법
US10453794B2 (en) Interconnect structure for semiconductor devices
JP2006351732A (ja) 半導体装置の製造方法
TW473922B (en) Semiconductor device and method of manufacturing the same
TW201816898A (zh) 矽通孔上方的後零通孔層禁入區域減少beol泵效應
KR20110075390A (ko) 반도체 소자의 제조 방법
US20190229063A1 (en) Semiconductor structure with substantially straight contact profile
JP2004172337A (ja) 半導体装置およびその製造方法
US20230178379A1 (en) Film deposition for patterning process
JP2008098424A (ja) 半導体装置および半導体装置の製造方法
US20010054558A1 (en) Method for producing a semiconductor device
US20050196916A1 (en) Semiconductor device and manufacturing process therefor

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees