TW555988B - Testing vias and contacts in integrated circuit fabrication - Google Patents

Testing vias and contacts in integrated circuit fabrication Download PDF

Info

Publication number
TW555988B
TW555988B TW091116551A TW91116551A TW555988B TW 555988 B TW555988 B TW 555988B TW 091116551 A TW091116551 A TW 091116551A TW 91116551 A TW91116551 A TW 91116551A TW 555988 B TW555988 B TW 555988B
Authority
TW
Taiwan
Prior art keywords
decoder
resistance
link
patent application
scope
Prior art date
Application number
TW091116551A
Other languages
English (en)
Inventor
Tai-An Chao
Zicheng Gary Ling
Shihcheng Hsueh
Original Assignee
Xilinx Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xilinx Inc filed Critical Xilinx Inc
Application granted granted Critical
Publication of TW555988B publication Critical patent/TW555988B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Automation & Control Theory (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

555988 A7 ____;_B7_____ 五、發明說明(/ ) 發明之領域 本發明係有關於積體電路(1C)製程,尤其係有關用於 積體電路製程期間確認並找出不良之通孔及接點的方法及 測試電路。 發明之背景 積體電路(1C)裝置一般均包含許多的電性及/或電子元 件,例如,這些元件均建構於矽晶圓上以執行特定功能。 1C裝置之製程步驟依照順序可分成兩個階段:(1)設計階段 ,以及(2)製造階段。 設計階段一開始主要是決定1C裝置所需的功能及必要 的工作規格。1C裝置的設計架構是「由上而下」,也就是 說,先確定大功能區塊,再選擇子區塊,最後選定施行該 等子區塊所須之邏輯閘。每一種邏輯閘設計均透過適當連 接,例如電晶體及電阻。再將邏輯閘及其他的電路組件結 合在一起’以形成電路簡圖。當各層級的設計完成後’再 做各設計層級之檢查工作,以確保達到功能之正確性,再 由簡圖產生測試向量。接下來,再處理電路佈局工作。電 路佈局是由數組將被轉移至矽晶圓的圖案所組成。舉例而 言,這些圖案均對應至電晶體以及互連結構之形成。電路 佈局是「由下而上」加以設計的,例如,先佈局基本的組 件(如電晶體),再將適當的基本組件互相連接來產生邏輯 閘,將邏輯閘建構成爲子區塊,最後再連接該適當的子區 塊以形成功能區塊。 在佈局期間,還要加上電源匯流排、時脈線、以及輸 _____ 3____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 555988 A7 _B7_ 五、發明說明(义) 入輸出墊,以符合電路設計之所需。佈局完成後,應針對 一組設計法則作檢查,並且作傳播延遲模擬,以便確認電 路設計是否正確實施。在此檢查程序完畢後,利用佈局電 路產生一組光罩,該等光罩均用於製造階段,以便將電路 圖案指明在矽晶圓上。 特別的是,製造階段包含一連串的製程步驟,在此期 間,利用該組光罩,藉由光刻及薄膜形成製程,將佈局圖 案轉移至矽晶圓上。在剛開始的開發階段,基本上,與製 程步驟相關的製程參數(如溫度、壓力、沉澱率及次數、蝕 刻率及次數)係被發展且改進。這些改進後的製程參數被使 用來產生最終的製造程序,於1C製造進行期間使用。 製程中可能有一些瑕疵。測試結構建立於晶圓上以確 認是否有因非最佳的製程參數而造成的一些瑕疵之明確的 結構上之本質。硏究這些測試結構即可改善製程。該測試 結構均爲必要的,因爲無法由1C的輸出資料觀察到這些瑕 疵的物理性質。明確地說,1C內的瑕疵會使輸出資料產生 功能上的錯誤。這些功能上的錯誤對於確認造成瑕疵之物 理結構提供很少或沒有資訊。如下之詳述,即使有測試結 構,仍無法輕易得知確實的瑕疵位置及性質之資訊。因此 ,不良分析仍然是不容易而且費時的。 晶圓內之接點及通孔係需待測的一種結構。就目前而 言,藉由長鏈路(long chain)之電阻測量可測試接點及通孔 ,該長鏈路含有數千個連接的通孔/接點。基本上,是利用 一種具有電阻測量裝置的測試器作測量。測試系統的探針 4 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) A7 555988 ___B7_ 五、發明說明(5 ) 可接至測試器與受測鏈路之間。開路的通孔/接點是可以容 易識別出的,因爲鏈路的測量電阻遠高於一鏈路的標準通 孔/接點之預期的電阻。然而,很難於一長鏈路的通孔/接 點中識別是否有數百歐姆的高電阻之通孔/接點(相較於約 10 Ω的標準通孔)。這是因爲一鏈路的無瑕疵通孔/接點之 電阻爲一萬歐姆以上,並且具有5%至10%的電阻之標準變 化。因此該高電阻通孔/接點之電阻是在長鏈路電阻之「雜 訊」變化的範圍內。 有一種方法可提高電阻測量之正確性,即縮減鏈路之 通孔數目。例如,若鏈路含有約一百個通孔,那麼鏈路之 電阻約爲一千歐姆。因此,若鏈路中存在著高電阻通孔(比 方說,含有兩百歐姆的電阻),則可容易檢測到,因爲鏈路 之電阻提高20%,此即超出雜訊之範圍內。當鏈路越短, 則需要測試更多的鏈路,以涵蓋相同的通孔數目。此表示 ’需將探針以機械方式由一通孔鏈路移至另一通孔鏈路許 多次。此種方法的問題是可能會使測試程序變慢,因爲短 鏈路通孔測量造成需要增加緩慢的機械動作之次數。 另一項測試結構即所謂的「偶入(drop in)」結構。圖1 係一種習知半導體測試晶圓1〇〇之平面圖,該晶圓包含許 多的電路1C(如元件編號11〇所示),以及習知的偶入測試 結構(如元件編號112所示)。習知的測試結構112是用來 檢測與各種導電材料相關的瑕疵,該傳導材料是於各種製 程步驟期間所製造出的。 相對較大是偶入結構所面臨的一項問題。已知的是晶 -___ _ 5 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 χ 297公釐) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 555988 A7 __________B7 ___ 五、發明說明(p ) 圓的面積是非常珍貴的。因此,並不希望將監控接點及通 孔的大型偶入測試結構設置於生產的晶圓上。 所需的是改良的測試電路及方法,其可以輕易且可靠 地確認並隔離通孔及接點中之製造瑕疵,由此可加速製造 1C元件所需之製程步驟之開發與改善。 發明之槪述 本發明係針對一種方法及一種測試電路,其係提供製 程問題的快速確認,檢測小於每百萬分之數個的層級之瑕 疵’並確認任何瑕疵之正確位置,由此有助於快速的不良 分析。一種測試器含有一電阻測量裝置,而使用該測試器 來測量鏈路的許多通孔之電阻。在本發明中,一半導體晶 圓上有一或多種之電路配置。該配置含有複數個鏈路之連 接的通孔、接點及複數個解碼器。每一個解碼器均接至其 中之~通孔鏈路。每一個解碼器也有一組位址線。當位址 線存在一預定位址時,解碼器使其連接的通孔鏈路連接至 電阻測量裝置。爲了每次測量一通孔鏈路,則每一個解碼 器係具有一獨特的預定位址。將不同的預定位址相繼施加 於解碼器,所有通孔鏈路即可相繼接至電阻測量裝置,以 致可以個別測量所有鏈路的電阻。 在一項實施例中,一種凱氏(Kelvin)電阻測量裝置是用 來測量鏈路之電阻。其一優點是可以使得輔助電路元件、 探針卡、以及導線中的寄生電阻成爲可忽略的。 在另一項實施例中,解碼器均被設計只使用N通道電 晶體。大部分的CMOS製程都可製造這些電晶體,而不需 -------6_____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 555988 A7 _____B7___ 五、發明説明(J:) 修改設計的植入資料。因此,許多晶圓廠可使用本發明之 測試電路,以改善其製程。 本發明之上述槪要並非要說明本發明之每一項所揭露 之實施例。圖式及以下詳述的內容係提供本發明之額外的 實施例及觀點。 圖式之簡單說明 本發明係在詳細說明與以下的圖式中藉由舉例來加以 說明,而非藉以限制,其中相同的參考圖號係指類似的元 件。 圖1係顯示一種習知的半導體晶圓,該晶圓包含電路 1C及習知的測試電路。 圖2係顯示一種習知的半導體晶圓,該晶圓包含電路 1C及切割道(scribe lines),其中包含本發明之測試電路。 圖3係本發明的一種測試配置之簡圖。 圖4係說明一種可使用於本發明之凱氏電阻配置的簡 圖。 圖5係說明一種可使用於本發明的測試配置之例示解 碼器的簡圖。 圖6係本發明之一項作業之流程圖。 元件符號說明 1〇〇 半導體測試晶圓 110 電路1C 、 112 偶入測試結構 200 凱氏配置 7_—_ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 555988 A7 _B7__ 五、發明說明(6 ) 202 電流接收端 204、210、206 接線端 208 電阻器 130 半導體晶圓 132 1C區域 136、137、138、141、142、143、144 線道 150 測試配置 166、167、168、169 解碼器 161、162、163、164 通孔鏈路 156、157、158、159 測試電路 182 開關 154 切割道 178 匯流排 152 DC參數測試器 172 電流端 174 電壓感應(高電位)端 175 電壓感應(低電位)端 176 共用端 230 解碼器電路 238 上拉電晶體 231、232、233、234、235、236、237 開關電晶體 240 控制線 v 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) · ϋ ·κ ϋ n ϋ n I 一 0, I n n n ϋ_ι n i In 1 555988 A7 ___B7____ 五、發明說明(Γ| ) 本發明之詳細說明 本發明係有關於確認製程問題之方法及電路。在下列 敘述中’記述許多特定詳細資料以充分理解本發明。然而 ’對於熟習此項技術者明顯可知,本發明在沒有該些特定 詳細資料下亦可實踐。其他實例中之眾所皆知的特性即不 再詳述,目的是避免混淆本發明。 圖2係一種依據本發明之一實施例的1C及測試電路在 一半導體晶圓130上之配置。晶圓130包含數個1C區域 132 ’其係以行、列製作於該晶圓表面上。每一個1C區域 .132均可包含一個或一個以上的IC,諸如特定應用積體電 路(ASIC)、可程式邏輯裝置(PLD)、以及測試電路。晶圓 130還包含許多的切割道,諸如切割道136至138以及141 至144。雖然本發明之測試電路可施行於晶圓130上之任 何一處位置,但是更適合沿著切割道施行之。因此,並不 需要將珍貴的1C區域用於本發明之測試電路上。 本發明可應用於測量通孔鏈路與接點鏈路。在本揭露 內容中’重點是擺在通孔鏈路上,以便於簡化描述。相同 的方法及裝置是可以適用於接點鏈路。 圖3係一種依據本發明的測試配置150之簡圖。其顯 示一種標準的DC參數測試器152,該測試器152是連接 至一切割道154上所製作的許多測試電路156至159。參 數測試器152含有一種探針,該探針是利用一種具有許多 接腳之探針卡。該些接腳係提供參數測試器152之信號端 及晶圓上的測試電路之間的連接。每一個測試電路均含有 _____ 9 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------*5^^" (請先閱讀背面之注意事項再填寫本頁) 555988 B7 五、發明說明(没) 一鏈路之連接的通孔及一解碼器。 (請先閱讀背面之注意事項再填寫本頁) 例如,電路156至159分別含有通孔鏈路161至164 以及解碼器166至169。解碼器166至169是被用來選擇 性地將其個別的通孔鏈路連接至參數測試器152。在圖3, 通孔鏈路161至164的第一末端係經由解碼器166至169 所控制的許多開關,而選擇性地連接至參數測試器152的 電流端172及電壓感應(高電位)端174。通孔鏈路161至 164的第二末端係經由解碼器166至169所控制的另一組 開關,而選擇性地連接至參數測試器152的電壓感應(低電 位)端175。通孔鏈路161至164的第二末端也連接至參數 測試器152之共用端176。在圖3,只有其中之一的開關加 註參考圖號(182),因此不會使得圖式滿佈圖號。解碼器 166至169的位址線被耦接在一起以形成一匯流排178,該 匯流排178係連接至參數測試器152之一開關矩陣(未標示 出)。匯流排178中的位址線可個別設定爲邏輯高或邏輯低 之狀態(例如,藉由將參數測試器152之開關繼電器接至一 電壓或不接)。透過該匯流排,參數測試器152可啓動其中 之一的解碼器,以選擇性地連接至其中之一的通孔鏈路, 以測量電阻。 雖然圖3只有顯示四個測試電路,但是一切割道上可 以製作有許多的測試電路。通孔鏈路中的通孔數目最好小 於一百個,大約十至二十之間是最佳的。如果通孔數目爲 二十左右,在通孔無瑕疵之情況下,通孔鏈路之電阻約爲 數百歐姆。此容許具有大於五十歐姆之電阻的通孔可容易 10 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 555988 A7 _ B7___ 五、發明說明(7 ) 被檢測到。 本發明之一特點是可以有小型的測試電路。依據探針 卡上之接腳數目,使單一切割道模組上可以有128個以上 的測試電路。 在一項實施例中,一種自動參數測試器,諸如 Keithley銷售的S600機型,是用作測試器152。就吾人實 驗的安排,該測試器是用來控制七條位址線。因此,測試 器152與測試電路之間的連線最多可測試128個測試電路 。請注意的是,不同的晶圓廠可能使用不同類型的探針卡 ,每一種探針卡有著不同之接腳數,因而控制不同數目之 位址線。在許多情況下,位址線之數目是取決於參數測試 器所用的探針卡之接腳數目。該七條位址線是用來相繼使 128個解碼器的其中之一來閉合介於其連接的通孔鏈路與 測試器152之端點172、174及175之間的開關來用於電阻 測量。在測量一鏈路之電阻之後,將另一位址施加於位址 匯流排即可選擇下一個鏈路作測量。若每一個通孔鏈路含 有16個通孔,那麼該配置可使2,048個通孔於測試器152 與128個通孔鏈路之間完成測試。對於測試而言,並不需 探針的額外實體運動。 利用一種凱氏配置來測量電阻是較適宜的。其優點是 可以忽略輔助電路元件、探針卡以及導線中的寄生電阻。 圖4係一種凱氏配置200之簡圖,該配置可用來精準測量 電阻器208之電阻。其包含四個接線端:一電流接收端 202、一共用端205、以及測量電阻器208兩端電壓之兩個 ____π______ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 555988 A7 __^B7___ 五、發明說明(/。) 接線端204與210。將所測量的電壓除以供應的電流即得 到所要之電阻。在本實施例中,圖4之接線端202、204、 206與210對應於圖3的測試器152之接線端172、174、 176 與 175 〇 應注意的是,其他高精密電阻測量裝置是可以使用於 本發明中。這些電阻測量裝置的接線端之數目可以不同於 四個。既然如此,可適當修改測試電路與參數測試器之間 的接線。還應注意的是,即使使用市售的參數測試器是較 適宜的,但可以藉由所有可以產生位址並測量電阻的測試 器來進行本發明。 圖5係顯示一例示的解碼器電路230,該電路230可 使用於測試配置150中。其含有一上拉電晶體238以及許 多的開關電晶體231至237。每一個開關電晶體之閘極端 是連接至位址線A1至A7其中之一條。應注意的是,位址 線的數目是取決於程序監控(PCM)測試模組內的墊數目, 而且本發明可應用於任何數目的位址線。每一個開關電晶 體之一端爲接地,另一端則連接至一控制線240。該控制 線是用來控制測試電路156至159之開關。控制線240於 正吊情況下是處於相问電fil,即V c c (減去因上拉電晶體 238所產生的電壓降)。然而,當一預定的位址施加於位址 線A1至A7時,控制線240則轉換至接地位準。該信號是 用來閉合本身所連接之開關,以將本身連接的通孔鏈路連 接至凱氏結構。 在設計上,本發明之測試電路只使用N通道電晶體。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) --------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 555988 A7 ____B7_____ 五、發明說明(ll ) 該些電晶體可在大部分的CMOS製程下加以製作,而不需 修改設計的植入資料。因此,許多不同類型之晶圓廠可使 用本發明之測試電路來改善製程。 圖6係顯示本發明之作業260流程圖。在第262步驟 中,測試器將一位址施加於解碼器。選擇其中之一的解碼 器,而產生一控制信號(步驟264)。在步驟266中,閉合三 個接至所選的解碼器之開關以響應該控制信號。因此,一 關連的通孔鏈路是連接至該測試器的電阻測量裝置。在步 驟268中,電阻測量裝置是測量接至所選的解碼器之通孔 鏈路之電阻。在步驟270中,作業流程260是測定是否已 測量所有的通孔鏈路。若還未測量所有的鏈路,則將另一 位址施加於位址匯流排(步驟272)。上述步驟皆反覆執行。 如果所有鏈路已測量完畢,作業流程260則測定是否有另 外幾組的通孔鏈路需接受測試(步驟274)。若沒有任何鏈路 需接受測試,則終止作業流程260。若有另一組的通孔鏈 路需接受測試,則將探針移至對應的測試模組(步驟276)。 上述的電阻測量步驟均重複用於新的測試電路組。 在一項實施例中,通孔鏈路被配置成多路直線。該項 配置使通孔鏈路容易被橫切排列,以利不良分析。因此, 如果藉本發明測定一通孔鏈路爲含有瑕疵,則可以切斷該 鏈路來檢查不良原因。 本發明之一優點是可以使用市售的DC參數測試器及 探針,以作凱氏電阻測量並控制解碼器之位址線。但不需 要使用到專門的測試設備。因此,可將本發明之測試作業 一___13 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公爱)^—- (請先閱讀背面之注意事項再填寫本頁) -----I I I 訂—----I I-- 555988 A7 _____B7 __—------- 五、發明說明(IX ) 納入一般生產的PCM測試中。晶圖廠的晶圓製造則慣常地 進行PCM測試。因此,可改善製程的可靠度。 儘管本發明已參考其某些較佳實施例而相當詳細地被 描述,但是其它的實施例也是可行的。因此’所附的申請 專利範圍之精神與範疇不應限於內含於此的較佳實施例之 說明。 14 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)

Claims (1)

  1. 555988 as B8 C8 D8 六、申請專利範圍 (請先閱讀背面之注意事項再塡寫本頁) 1. 一種利用一電阻測量裝置測量通孔或接點的電阻之 方法,該些通孔或接點是建構於一半導體晶圓上,該方法 包含之步驟有: 將複數個測試電路建構於該晶圓之一切割道上,每一 個測試電路具有一可定址解碼器及一相關連的通孔鏈路; 並且 依據預定的次數,執行下列步驟: 相繼選擇該些可定址解碼器的其中之一, 將相關連至該所選的可定址解碼器之通孔鏈路連接至 該電阻測量裝置,並且 測量該相關連的鏈路之電阻。 2. 如申請專利範圍第1項之方法,其中該複數個測試 電路被分爲數組,且該電阻測量裝置是透過一探針連接至 該複數個測試電路,該方法更包含一步驟,該步驟是將探 針由一組測試電路移至另一組測試電路。 3. 如申請專利範圍第1項之方法,其中每一個解碼器 均被設計僅使用N通道電晶體,並且均建構於CMOS製程 中。 4. 如申請專利範圍第1項之方法,其中每一個解碼器 均包含複數個開關電晶體,當一預定的邏輯信號被施加於 開關電晶體之閘極端時,該些開關電晶體皆處於一第一狀 態,反之,則處於一第二狀態。 ' 5. 如申請專利範圍第1項之方法,其中該電阻測量裝 置係一種具有四個接線端之裝置。 __1- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 058825 ABCD 555988 六、申請專利範圍 6. 如申請專利範圍第5項之方法,其中該電阻測量裝 置係一凱氏裝置。 7. 如申請專利範圍第5項之方法,其中每一個測試電 路均包含第一、第二、及第三開關/該第一及第二開關均 具有一第一末端連接至一相關連的通孔鏈路的一端,該第 一開關之第二末端是連接至該電阻測量裝置之第一端,該 第二開關之第二末端是連接至該電阻測量裝置之第二端, 該第三開關具有一第一末端及一第二末端,而該第一末端 是連接至該相關連的通孔鏈路之另一端,第二末端是連接 至該電阻測量裝置之第三端,其中,當選擇一相關連的解 碼器時,該執行步驟更包含閉合該第一、第二及第三開關 之步驟。 8. 如申請專利範圍第1項之方法,其中每一個通孔鏈 路係具有不超過一百個通孔。 9. 一種建構於一半導體晶圓上的電路配置,其係用於 識別出半導體晶圓的製造期間所執行之程序步驟相關的瑕 疵,該電路配置是透過複數個墊連接至一電阻測量裝置, 該電路配置係包含複數個測試電路,每一個測試電路係包 含: 一鏈路的連接的通孔或接點; 一可定址的解碼器,該解碼器是相關於該連接的通孔 或接點之鏈路,且該解碼器具有一組可接茧該些墊的位址 線,以及 一第一開關,其係由該解碼器控制以選擇性地將該連 (請先閲讀背面之注意事項再塡寫本頁) 、1τί % 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A8B8C8D8 555988 六、申請專利範圍 接的通孔或接點之鏈路連接至該電阻測量裝置之第一端。 (請先閲讀背面之注意事項再塡寫本頁) 10. 如申請專利範圍第9項之電路配置,其中該解碼器 是建構於CMOS製程上。 11. 如申請專利範圍第10項之電路配置,其中該解碼 器係包含複數個開關電晶體,當一預定的邏輯信號被施加 於開關電晶體之閘極端時,該開關電晶體係處於一第一狀 態,反之,則處於一第二狀態。 12. 如申請專利範圍第11項之電路配置,其中該解碼 器中的每一個電晶體均建構於CMOS製程上。 13. 如申請專利範圍第9項之電路配置,其中該電阻測 量裝置係一種具有四個接線端之裝置。 14. 如申請專利範圍第13項之電路配置,其中每一個 測試電路更包含由該解碼器所控制之第二及第三開關,以 選擇性地將該連接的通孔或接點之鏈路分別連接至該電阻 測量裝置之第二及第三端。 15. 如申請專利範圍第13項之配置,其中該電阻測量 裝置係一種凱氏裝置。 3_ 本J氏張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW091116551A 2001-07-31 2002-07-25 Testing vias and contacts in integrated circuit fabrication TW555988B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/920,237 US6503765B1 (en) 2001-07-31 2001-07-31 Testing vias and contacts in integrated circuit fabrication

Publications (1)

Publication Number Publication Date
TW555988B true TW555988B (en) 2003-10-01

Family

ID=25443402

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091116551A TW555988B (en) 2001-07-31 2002-07-25 Testing vias and contacts in integrated circuit fabrication

Country Status (6)

Country Link
US (3) US6503765B1 (zh)
EP (1) EP1412975A1 (zh)
JP (1) JP4531394B2 (zh)
CA (1) CA2455818C (zh)
TW (1) TW555988B (zh)
WO (1) WO2003012857A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103134990A (zh) * 2013-02-20 2013-06-05 上海华力微电子有限公司 一种电阻测试方法
TWI604583B (zh) * 2016-10-05 2017-11-01 矽品精密工業股份有限公司 線路結構及疊層組合
CN114167259A (zh) * 2021-12-07 2022-03-11 华东光电集成器件研究所 一种编程测试多连片基板通孔通断的方法

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0030346D0 (en) * 2000-12-13 2001-01-24 Mitel Semiconductor Ltd Integrated circuit test structure
US6503765B1 (en) * 2001-07-31 2003-01-07 Xilinx, Inc. Testing vias and contacts in integrated circuit fabrication
DE10204125A1 (de) * 2002-02-01 2003-08-07 Bosch Gmbh Robert Verfahren zur Programmierung und/oder Funktionsprüfung von einer elektronischen Schaltung
KR100459701B1 (ko) * 2002-02-18 2004-12-04 삼성전자주식회사 접점 개폐 장치 제어 회로 및 이를 이용한 반도체 칩테스트 시스템 및 테스트 방법
US6727710B1 (en) * 2002-03-28 2004-04-27 Xilinx, Inc. Structures and methods for determining the effects of high stress currents on conducting layers and contacts in integrated circuits
TW578345B (en) * 2002-12-04 2004-03-01 C Media Electronics Inc Structure for detecting plug/unplug status of phone-jacks by single bit generated by a resistor network
EP1480271A1 (en) * 2003-05-23 2004-11-24 STMicroelectronics S.r.l. Method of analysis of the quality of contacts and vias in multi-level metallisation fabrication processes of semiconductor devices, and corresponding test chip architecture
US20040249585A1 (en) * 2003-06-04 2004-12-09 Barr Andrew H. Apparatus and method for detecting high impedance failures in system interconnect
US6977512B2 (en) * 2003-12-04 2005-12-20 Lsi Logic Corporation Method and apparatus for characterizing shared contacts in high-density SRAM cell design
US7508051B2 (en) * 2003-12-23 2009-03-24 Nxp B.V. Wafer with optical control modules in dicing paths
US7365556B2 (en) * 2004-09-02 2008-04-29 Texas Instruments Incorporated Semiconductor device testing
US7342406B2 (en) * 2005-12-08 2008-03-11 International Business Machines Corporation Methods and apparatus for inline variability measurement of integrated circuit components
JP2007165365A (ja) * 2005-12-09 2007-06-28 Toshiba Corp 半導体装置及びそのテスト方法
KR100741882B1 (ko) * 2005-12-29 2007-07-23 동부일렉트로닉스 주식회사 고전압 소자 및 그 제조방법
US7603598B2 (en) * 2007-04-03 2009-10-13 Faraday Technology Corp. Semiconductor device for testing semiconductor process and method thereof
JP2008294423A (ja) * 2007-04-24 2008-12-04 Nec Electronics Corp 半導体装置
US7919973B2 (en) * 2007-06-22 2011-04-05 Microchip Technology Incorporated Method and apparatus for monitoring via's in a semiconductor fab
US7977962B2 (en) * 2008-07-15 2011-07-12 Micron Technology, Inc. Apparatus and methods for through substrate via test
TWI441270B (zh) * 2008-12-17 2014-06-11 Ind Tech Res Inst 三維積體電路之直通矽晶穿孔製程監控方法及裝置
US7868608B2 (en) * 2009-04-08 2011-01-11 International Business Machines Corporation Detecting open ground connections in surface mount connectors
US8436635B2 (en) * 2009-09-01 2013-05-07 Texas Instruments Incorporated Semiconductor wafer having test modules including pin matrix selectable test devices
US8232115B2 (en) 2009-09-25 2012-07-31 International Business Machines Corporation Test structure for determination of TSV depth
KR101094916B1 (ko) * 2009-10-29 2011-12-15 주식회사 하이닉스반도체 반도체 장치의 테스트 회로 및 방법
TWI498574B (zh) * 2011-05-05 2015-09-01 Mstar Semiconductor Inc 積體電路晶片及其測試方法
CN102778628B (zh) * 2011-05-13 2015-07-08 晨星软件研发(深圳)有限公司 集成电路芯片及其测试方法
EP2541415B1 (en) * 2011-06-30 2014-01-01 Imec Fault mode circuits
US8773157B2 (en) 2011-06-30 2014-07-08 Imec Test circuit for testing through-silicon-vias in 3D integrated circuits
US8890557B2 (en) 2012-04-10 2014-11-18 International Business Machines Corporation Built-in self-test method and structure
TWI469286B (zh) * 2012-11-28 2015-01-11 Ind Tech Res Inst 半導體裝置之矽穿孔修補電路
US8806400B1 (en) 2013-01-21 2014-08-12 Qualcomm Incorporated System and method of testing through-silicon vias of a semiconductor die
KR102118887B1 (ko) * 2013-12-12 2020-06-04 주식회사 실리콘웍스 온저항 측정 장치
US9508618B2 (en) * 2014-04-11 2016-11-29 Globalfoundries Inc. Staggered electrical frame structures for frame area reduction
KR102252687B1 (ko) 2014-08-18 2021-05-18 삼성전자주식회사 복수의 테스트 유닛들을 동시에 단락 테스트하는 테스트 시스템 및 복수의 테스트 유닛들을 동시에 개방 테스트하는 테스트 시스템
CN105842604B (zh) * 2015-01-13 2019-02-26 复旦大学 集成电路后端工艺波动检测电路以及检测方法
JP6472298B2 (ja) 2015-03-30 2019-02-20 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の測定方法
US9831139B2 (en) 2016-01-18 2017-11-28 Samsung Electronics Co., Ltd. Test structure and method of manufacturing structure including the same
US11650249B1 (en) 2020-07-28 2023-05-16 Xilinx, Inc. Wafer testing and structures for wafer testing
CN117233436B (zh) * 2023-11-15 2024-06-25 青岛泰睿思微电子有限公司 分立器件的开尔文测试切换装置及其测试切换方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4486705A (en) * 1981-01-16 1984-12-04 Burroughs Corporation Method of testing networks on a wafer having grounding points on its periphery
US4725773A (en) * 1986-06-27 1988-02-16 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Cross-contact chain
NL8902964A (nl) * 1989-12-01 1991-07-01 Philips Nv Op substraat geintegreerd teststelsel.
US5442282A (en) * 1992-07-02 1995-08-15 Lsi Logic Corporation Testing and exercising individual, unsingulated dies on a wafer
US5648661A (en) * 1992-07-02 1997-07-15 Lsi Logic Corporation Integrated circuit wafer comprising unsingulated dies, and decoder arrangement for individually testing the dies
JP2551340B2 (ja) * 1993-06-30 1996-11-06 日本電気株式会社 コンタクト抵抗測定用半導体集積回路装置およびその測定方法
JPH07211759A (ja) * 1994-01-25 1995-08-11 Fujitsu Ltd 半導体装置の試験方法
JPH0829493A (ja) * 1994-07-14 1996-02-02 Fujitsu Ltd 半導体集積回路装置
JPH0927529A (ja) * 1995-07-12 1997-01-28 Sony Corp 位置合わせ検出用半導体装置
US5712571A (en) * 1995-11-03 1998-01-27 Analog Devices, Inc. Apparatus and method for detecting defects arising as a result of integrated circuit processing
US5838161A (en) * 1996-05-01 1998-11-17 Micron Technology, Inc. Semiconductor interconnect having test structures for evaluating electrical characteristics of the interconnect
JP2830845B2 (ja) * 1996-06-26 1998-12-02 日本電気株式会社 半導体記憶装置
JPH10135412A (ja) * 1996-10-31 1998-05-22 Oki Electric Ind Co Ltd スルーホールチェーン抵抗の測定回路および方法
JPH1139898A (ja) * 1997-07-14 1999-02-12 Mitsubishi Electric Corp 半導体装置
US6057171A (en) * 1997-09-25 2000-05-02 Frequency Technology, Inc. Methods for determining on-chip interconnect process parameters
US6181144B1 (en) * 1998-02-25 2001-01-30 Micron Technology, Inc. Semiconductor probe card having resistance measuring circuitry and method fabrication
US6281696B1 (en) * 1998-08-24 2001-08-28 Xilinx, Inc. Method and test circuit for developing integrated circuit fabrication processes
JP3248506B2 (ja) * 1999-02-12 2002-01-21 日本電気株式会社 半導体装置及びそのコンタクト抵抗検査方法
US6175125B1 (en) * 1999-05-10 2001-01-16 Taiwan Semiconductor Manufacturing Company Semiconductor structure for testing vias interconnecting layers of the structure
US6362638B1 (en) * 1999-09-01 2002-03-26 Agere Systems Guardian Corp. Stacked via Kelvin resistance test structure for measuring contact anomalies in multi-level metal integrated circuit technologies
US6503765B1 (en) * 2001-07-31 2003-01-07 Xilinx, Inc. Testing vias and contacts in integrated circuit fabrication

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103134990A (zh) * 2013-02-20 2013-06-05 上海华力微电子有限公司 一种电阻测试方法
CN103134990B (zh) * 2013-02-20 2015-09-30 上海华力微电子有限公司 一种电阻测试方法
TWI604583B (zh) * 2016-10-05 2017-11-01 矽品精密工業股份有限公司 線路結構及疊層組合
CN114167259A (zh) * 2021-12-07 2022-03-11 华东光电集成器件研究所 一种编程测试多连片基板通孔通断的方法

Also Published As

Publication number Publication date
WO2003012857A1 (en) 2003-02-13
CA2455818C (en) 2008-08-05
US20040257105A1 (en) 2004-12-23
JP2004537859A (ja) 2004-12-16
CA2455818A1 (en) 2003-02-13
US7046026B2 (en) 2006-05-16
EP1412975A1 (en) 2004-04-28
JP4531394B2 (ja) 2010-08-25
US6784685B2 (en) 2004-08-31
US20030025516A1 (en) 2003-02-06
US6503765B1 (en) 2003-01-07

Similar Documents

Publication Publication Date Title
TW555988B (en) Testing vias and contacts in integrated circuit fabrication
KR100466984B1 (ko) 테스트 소자 그룹 회로를 포함하는 집적 회로 칩 및 그것의 테스트 방법
US6801049B2 (en) Method and apparatus for defect analysis of semiconductor integrated circuit
US5475695A (en) Automatic failure analysis system
US7622942B2 (en) Method and apparatus for measuring device mismatches
US7479793B2 (en) Apparatus for testing semiconductor test system and method thereof
WO2006123281A1 (en) Test structure for combined electrical testing and voltage-contrast inspection
JP2000206176A (ja) バ―イン装置
WO2007113968A1 (ja) 半導体集積回路の検査方法および情報記録媒体
US20050088195A1 (en) Daisy chain gang testing
US6530074B1 (en) Apparatus for verification of IC mask sets
US6563335B2 (en) Semiconductor device and test method therefor
US9859177B2 (en) Test method and structure for integrated circuits before complete metalization
Bruls Variable supply voltage testing for analogue CMOS and bipolar circuits
JP4136805B2 (ja) 半導体装置の評価装置及びそれを用いた半導体装置の評価方法
JPH01318245A (ja) プローブカード検査用治具
JP2954076B2 (ja) 半導体集積回路ウェハ及びその試験方法
JP3114655B2 (ja) 半導体集積回路のテストボード不良検出用集積回路
JPH04213849A (ja) 半導体装置及びその初期不良検出方法
JP3236072B2 (ja) テスト回路およびテスト方法
JP2007064645A (ja) 半導体検査方法
JPH0572296A (ja) 半導体集積回路
JPH05249193A (ja) 半導体集積回路
JP2000124273A (ja) 半導体集積回路及びその電気的特性検査方法
JPH11312720A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent