TW498550B - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- TW498550B TW498550B TW90115789A TW90115789A TW498550B TW 498550 B TW498550 B TW 498550B TW 90115789 A TW90115789 A TW 90115789A TW 90115789 A TW90115789 A TW 90115789A TW 498550 B TW498550 B TW 498550B
- Authority
- TW
- Taiwan
- Prior art keywords
- power terminal
- semiconductor device
- power terminals
- patent application
- power
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/071—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
- H01L2224/48139—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1301—Thyristor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1301—Thyristor
- H01L2924/13034—Silicon Controlled Rectifier [SCR]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Inverter Devices (AREA)
- Power Conversion In General (AREA)
- Lead Frames For Integrated Circuits (AREA)
Description
498550 A7 B7 五、發明説明(1 ) 【發明之詳細說明】 【發明所屬之技術領域】 (請先閱讀背面之注意事項存填寫本頁) 本發明係關於例如IGBT模組等的大電力用半導體裝朦 ,尤其係一種適用於必須降低電力損耗之半導體裝置的構 造。 【習知技術】 有關習知IGBT模組之構造,有一種例如第9圖所示的大 電力用半導體裝置廣爲人知。 在銅導體(DBC: Direct Bond Copper)夾住氧化鋁等之 絕緣基板67的DBC基板之表面Cu圖案63上,分別銲接有 IGBT晶片65之集極側及二極體晶片66之η層側,並且從晶片 上透過例如200至5 00 // m 0的Α1搭接引線64,使IGBT晶片65 之射極側及二極體晶片66之p層側與外部電力端子6 1連接。 表面Cu圖案63係與外部電力端子62連接。此構造係放置於 散熱板69上。此外,第9圖(a)中,省略了閘極端子70之圖示 經濟部智慧財產局員工消費合作社印製 【發明所欲解決之課題】 然而,在第9圖所示之習知模組構造中,由於係透過搭 接引線64來連接外部電力端子61與晶片65、66 ’因此有搭 接引線64所引起的配線電阻及自感增加的問題存在。 所以,本發明係鑒於前述習知構造的問題點而硏創者 ,其目的在於提供一種將搭接引線等之配線金屬所引起的 -4- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 498550 A7 ___ B7 ____ 五、發明説明(2 ) 配線電阻及自感降低,而且具有良好熱發散效果之例如 IGBT模組等的大電力用半導體裝置。 (請先閲讀背面之注意事項再填寫本頁) 【解決課題之手段】 本發明係具有至少3個以上相互重疊之電力端子’並且 以在前述電力端子當中的預定2個電力端子間,可夾住至少 一個半導體晶片的形式而電性連接的半導體裝置。 而且係使前述相互重疊之電力端子當中位於一端的電 力端子,與前述相互重疊之電力端子當中位於另一端的電 力端子朝同一方向延伸的半導體裝置,又係使前述相互重 疊之電力端子當中位於中間的電力端子與位於前述一端或 前述另一端之電力端子,朝相反方向或具有90°差之方向 延伸的半導體裝置。 而且係夾在前述兩個電力端子間的前述至少一個半導 體晶片乃利用銲接或壓接使一面與前述兩個電力端子之一 方電力端子連接,並且利用銲接或壓接使另一面隔著緩衝 板與另一方電力端子連接的半導體裝置。 經濟部智慧財產局員工消費合作社印製 而且係以在前述相互重疊之電力端子當中位於一端的 電力端子與位於另一端的電力端子流動的電流朝相反方向 流動的方式,使前述至少一個半導體晶片動作的半導體裝 置。 而且係使夾在前述電力端子間的至少一個半導體晶片 由複數個半導體晶片構成,並且在前述複數個半導體晶片 間設有絕緣層的半導體裝置,又係在前述複數個半導體晶 ^紙張尺度適用中國國家標準(CNS ) A4規格(21〇><297公釐) ^ 498550 A7 _ B7 __ 五、發明説明(3 ) (請先閲讀背面之注意事項再填寫本頁) 片中包含至少一個電晶體及至少一個二極體,並且於前述 電晶體連接有控制電極的半導體裝置’而且係前述控制電 極與前述電晶體之控制電極墊乃利用搭接引線而連接’或 隔著緩衝板而直接連接的半導體裝置,而且係前述控制電 極相對於位在前述電力端子之一端或前述電力端子之另一 端的電力端子,乃朝相反方向或具有90°之差的方向延伸 的半導體裝置。 而且係位於前述電力端子之一端的電力端子與位於另 一端的電力端子在前述相互重疊之電力端子的任意兩個電 力端子間,具有可用來壓接連接半導體晶片之螺絲固定構 造的半導體裝置。 【圖面之簡單說明】 第1圖顯示本發明之第1實施形態,(a)係半電橋構成的 IGBT模組電路圖,(b)係半電橋構成的IGBT模組剖視圖,(c) 係半電橋構成的IGBT模組內部俯視圖。 經濟部智慧財產局員工消費合作社印製 第2圖顯示第2實施形態之6inl構造的IGBT模組,(a)係 6inl構造的IGBT模組電路圖,(b)係6inl構造的IGBT模組內部 俯視圖。 第3圖係第3實施形態之變更過控制端子之配置後的內 部俯視圖。 第4圖係第4實施形態之變更過晶片配置後的內部俯視 圖。 第5圖顯示第5實施形態,係變更過第1實施形態之中繼 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公酱) * 498550 A7 __ B7 五、發明説明(4 ) 電力端子之配置後的內部俯視圖。 第6圖顯示第6實施形態,係將第2實施形態之外部電力 端子分割化後的內部俯視圖。 第7圖顯示第7實施形態,(a)係將第1實施形態之晶片的 兩面與各電力端子加以壓接連接後的圖,(b)係將第1實施形 態之晶片的一面壓接連接於電力端子,將另一面銲錫連接 於電力端子後的圖,(c)係上述壓接連接後的內部俯視圖。 第8圖顯示第8實施形態,(a)係將第1實施形態之IGBT的 一方IGBT之極性反轉後的電路圖,(b)係(a)的剖面構造圖。 第9圖係習知IGBT的構造圖(a)及電路圖(b)。 【符號之說明】 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1 IGBT模組 2 IGBT元件 3 第1外部電力端子 4 第2外部電力端子 5 二極體 6 射極 7 集極 8 第3外部電力端子(中繼電力端子) 9 閘極 10 控制端子 11 第1IGBT晶片 12 第1 >極體晶片 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公餐) 498550 A7 B7 五、發明説明(5 ) 13 射極 14 聞極 (請先閲讀背面之注意事項再填寫本頁) 15 緩衝板 16 絕緣層 17 樹脂保持具 18 第2IGBT晶片 19 第2二極體晶片 2 0 閘極表面 2 1 控制端子 22 絕緣體層 23 射極 24 p層侧電極 25 6inl構造的IGBT模組
26 上側IGBT 27 上側二極體
28 下側IGBT 29 下側二極體 30 第1外部電力端子 經濟部智慧財產局員工消費合作社印製 31 第2外部電力端子 32 第3外部電力端子(中繼電力端子) 33 上側控制端子 34 下側控制端子 3 5 絕緣層 36 樹脂保持具 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -8 - 498550 A7 B7 五、發明説明(6 ) 經濟部智慧財產局員工消費合作社印製 37 IGBT晶片 38 控制端子 39 搭接引線 40 模組 41 信號系射極端子 42 銲錫連接 43 二極體晶片 44 外部電力端子 45 外部電力端子 46 外部電力端子 47 壓接連接 48 螺絲固定孔 49 第4電力端子 50 第5電力端子 51 共通電力端子. 52、 53 IGBT 54 晶片連接領域 55 延伸領.域 61、 62 外部電力端 63 Cu圖案 64 搭接引線 65 IGBT晶片 66 二極體晶片 67 絕緣基板 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 9 - 498550 A7 B7 五、發明説明(7) 68 Cu板 69 散熱板 70 閘極端子 71 P層表面 72 貫穿孔 73 二極體 (請先閱讀背面之注意事項再填寫本頁) 【發明之實施形態】 第9圖所示的習知IGBT模組係從IGBT晶片及Cu圖案透 過搭接引線而連接於外部電力端子。在此種情況下,需要 大電流的模組係藉由增加搭接引線的數目來取得大電流, 但由於係使用具有某程度之長度的搭接引線,因此會使電 阻及該長度所引起的自感增加。 因此,本發明爲了解決這種搭接引線之電阻及電感增 加的問題,提案一種如第1圖(b)所示,藉由直接連接IGBT 晶片與外部電力端子,以將使用搭接引線所產生的電阻及 自感減少的構造。 經濟部智慧財產局員工消費合作社印製 在此種情況下,配置於上部及下部的外部電力端子係 採用電流相互逆行的構造,不僅可利用相互電感效應來謀 求電感的降低,還可形成亦可使用外部電力端子作爲散熱 板的構造,藉此不使用其他構件的散熱板,以利用熱電阻 的降低及構件的減少來實現低成本化。 亦即,本發明係在例如IGBT模組中,將外部電力端子 直接連接於IGBT晶片的上面電極及下面電極,藉此謀求電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -10 - 498550 Α7 Β7 五、發明説明(8 ) 力配線部分的低電阻化及低電感化,並且謀求低成本化。 以下,根據添附圖面所示的具體例詳細說明本發明。 以下的說明係關於本發明之一實施形態,其目的在於對本 發明之一般原理加以圖解,並不將本發明僅限定於此實施 形態所具體記載之構成。除了本說明書中詳細說明的IGBT 模組以外,亦可適用於例如可控矽模組或電力用電晶體及 功率1C等。以下的詳細說明及圖面之記載中,同樣的要件 係以同樣的參照符號來表示。 (第1實施形態) 第1圖係本發明之第1實施形態,顯示具有半電橋構成 的IGBT模組1。此IGBT模組1的電路圖顯示於第1圖(a) ’ IGBT模組的槪略剖視圖顯示於第1圖(b),而模組內部的槪 略俯視圖顯示於第1圖(c)。 第1圖(a)所示的IGBT半電橋電路係將兩個IGBT元件2串 聯連接,並且將一方IGBT元件的集極7及另一方IGBT元件的 射極分別連接於第1及第2外部電力端子3、4。而且在各 IGBT元件的射極6及集極7分別並列連接有二極體5。此外’ 在兩個IGBT元件之間連接有第3外部電力端子的中繼電力端 子8。在兩個IGBT元件2的閘極9則分別連接有控制端子10、 21。 IGBT模組1之構造顯示於第1圖(b)及第1圖(c)。第1圖(b) 中,在下部的第1外部電力端子3,以例如銲接等方法連接 有第1IGBT晶片1 1的集極側電極與第1二極體晶片12的η層側 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公羞1 :11- 一 (請先閱讀背面之注意事項再填寫本頁) 裝· -項再填寫太 訂 經濟部智慧財產局員工消費合作社印製 498550 A7 B7 五、發明説明(9 ) (請先閱讀背面之注意事項再填寫本頁) 電極。於各電極則形成有用來使連接較爲容易的金屬膜。 亦可使用導電性樹脂來黏接。此外,在IGBT晶片1 1及二極 體晶片12的周圍,爲了確保IGBT晶片1 1與二極體機片12相 互之間的絕緣性,配置有例如聚 亞胺樹脂及環氧樹脂等 所構成的絕緣體層22。外部電力端子3、4及中繼電力端子8 一般係使用熱傳導性及電傳導性良好的銅或銅合金,若有 必要,亦可使用D B C基板。這些端子具有熱發散構件的功 能,可使各晶片所產生的熱發散。 在上述IGBT晶片11之射極表面13與二極體晶片12的p層 表面7 1形成有用來使電性連接變得容易的金屬膜,爲了使 應力得到緩衝’可隔著例如_薄板等之緩衝板1 5,以銲接 等方法來連接中繼電力端子8。中繼電力端子8亦可與第1外 部電力端子同樣地,使用銅或銅合金,或是有必要可使用 DBC基板。 經濟部智慧財產局員工消費合作社印製 在IGBT晶片1 1的閘極表面14亦可同樣隔著緩衝板丨5連 接控制端子10。此控制端子最好事先形成於用來構成川3丁 模組1之外殼,且經過鑄模之後的樹脂保持具丨7。可視需要 ’於中繼電力端子8與控制端子10之間設置絕緣層16。亦可 利用引線f合接來連接控制端子1 〇與闊極表面1 4,來作爲其 他構造(參照第3圖之控制端子38、搭接引線39)。 利用與外部電力端子3之情形相同的方法,於中繼電力 端子8上再以銲接等方法連接第2IGBT晶片18與第2二極體晶 片1 9。再於第2的各晶片1 8、1 9表面,利用銲接等方法,隔 著緩衝板1 5連接第2外部電力端子4。外部電力端子4同樣地 本紙張尺度適财關家縣(CNS )八4規格(21()><297公麓) ΤγΓΙ---- 498550 A7 _B7 五、發明説明(10) 亦可使用銅或銅合金或D B C基板。在此實施形態中,外部 電力端子3、4及中繼電力端子8具有細長的薄板形狀,且具 有與半導體晶片連接的領域54及朝向外部的延伸領域55, 而且具有可將熱良好地發散至外部的足夠厚度。 該配置當中,至少外部電力端子3與外部電力端子4係 相對向而並行排列,並且配置成流動於各個外部電力端子3 、4之電流的方向20、21朝反方向流動。 此外,在第2IGBT晶片18的閘極表面20同樣地亦可以銲 接或搭接等方法來連接控制端子21。第1圖(b)顯示利用銲接 來連接控制端子21之例,但與第1IGBT晶片1 1之控制端子10 同樣地,亦可利用引線搭接來連接。可視需要,在第2外部 電力端子4與控制端子2 1之間設置絕緣層1 6。此控制端子2 1 也是可藉由事先形成於樹脂保持具1 7,而使組裝作業變得 容易。 此外,最好在IGBT晶片11、18及二極體晶片12、19的 周圍配置例如聚酰亞胺樹脂及矽酮樹脂等構成的絕緣體層 22,使晶片間及電極相互之間的絕緣效果更爲確實。 第1圖(c)係模組內部的俯視圖。第2外部電力端子4係完 全地覆蓋第2IGBT晶片18之射極23及第2二極體晶片19的p層 側電極24。在外部電方端子4及中繼電力端子8形成有用來 與使用此IGBT模組之電力裝置的電力端子連接的貫穿孔72 。未圖示之外部電力端子3也是相同的情形。 藉由採用這種構成,IGBT晶片1 1、18的電極與外部電 力端子3、4、8之間的連接距離較短,而且係以面連接,因 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) —:13- ~ (請先閱讀背面之注意事項再填寫本頁) 一裝. 經濟部智慧財產局員工消費合作社印製 498550 A7 _ B7 __ 五、發明説明(11) (請先閲讀背面之注意事項再填寫本頁) 此可大幅減少內部配線所導致的電壓下降情形。而且,係 使外部電力端子3及4之排列形成電流相互朝逆向流動的排 列,以降低配線所致之電感成分,因此可謀求相互電感的 降低。 再者,除了外部電力端子3、4以外,亦可使中繼電力 端子8具有散熱板的功能,因此不需要另外連接散熱板,而 可謀求模組組裝時或使用時之步驟數的降低以及成本降低 〇 此外,由於不再需要配線配置用的絕緣基板,因此亦 可不使用熱傳導度比金屬還差的絕緣基板,而可實現低熱 電阻化。 (第2實施形態) 第2圖顯示本發明第2實施形態之6inl構造的IGBT模組25 。此IGBT模組的電路圖顯示於第2圖(a),模組內部俯視圖 顯示於第2圖(b)。 經濟部智慧財產局員工消費合作社印製 第2實施形態係並聯連接3個第1實施形態之IGBT模組的 電路,而成爲一個模組者。在3個下側IG B T 2 8上方配置有3 個上側IGBT26,而且使各個上下的IGBT26、27各自串聯連 接而形成3相構造。此外,在3個下側二極體2 9上方配置有3
個上側二極體27,各二極體係並聯連接於各自對應的IGBT 〇 各相係使3相形成一體化而各自結合於第1外部電力端 子3 0及第2外部電力端子3 1。在各相之上側及下側元件的連 本紙張尺度適财關家縣(CNS ) A4規格(210X297公釐)-14 - ' 498550 A7 ____ B7 五、發明説明(12) 接點形成有中繼電力端子32,而且形成有與各IGBT26、27 之閘極連接的控制端子33、34。關於內部構造則與第1圖(b) 及第1圖(c)所示之第1實施形態相同,但是爲了確保各相之 間的絕緣性,設有絕緣層35。樹脂保持具36係形成模組25 之外殼。 由於第2實施形態具有上述構成,因此除了第1實施形 態所敘述的效果之外,還可在用來作爲3相模組之情況下, 實現構造的簡化及裝置之小型化。 (第3實施形態) 第3圖係將第1實施形態之控制端子2 1、1 0及第2外部電 力端子4之構造加以變形後的第3實施形態的內部俯視圖。 與第1實施形態的不同點在於:其採用一種以搭接引線3 9 ( 或銲接)連接IGBT晶片37與控制端子38,並且從模組40之中 心部抽出控制端子3 8的構造。而且,在必要的情況下,係 形成使信號系射極端子4 1靠近控制端子3 8,而從外部電力 端子4直接輸出的構成。藉由形成這種構成,在將IGBT模組 使用於電力控制裝置等的情況下,可使控制裝置與控制系 統電路之結合,尤其係配線之捲繞變得容易。 (第4實施形態) 第4圖係將第1實施形態之晶片配置加以變形後的第4實 施形態的內部俯視圖。與第1實施形態的不同點在於:其改 變了 IGBT晶片3 7與二極體晶片43之位置。而控制端子38之 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐Γ ~ (請先閲讀背面之注意事項再填寫本頁) —0 項再填」 裝· 經濟部智慧財產局員工消費合作社印製 498550 A7 B7 五、發明説明(13) 配置可適用第1實施形態及第3實施形態的構造。 藉由採用這種構成,可更爲縮短IGBT晶片37與第2外部 電力端子4之外部連接位置的距離’因此會形成可實現更低 電阻化及更低電感化的構造。在必要的情況下,可使信號 系射極端子4 1靠近控制端子3 8而配置。 (第5實施形態) 第5實施形態係如第5圖所示,係改變第1實施形態之中 繼電力端子8的配置者。將第5實施形態之內部俯視圖顯示 於第5圖。與第1實施形態之不同點在於:其係使中繼電力 端子8之延伸方向相對於第2外部電力端子4之延伸方向具有 90°之角度。 藉由採用這種構成,可縮短中繼電力端子8與外部電力 端子45之間的距離,因而可謀求外部電力端子45與中繼電 力端子8間之電阻的降低。 (第6實施形態) 第6圖顯示第6實施形態之構造。第6實施形態係將第2 圖所示之第2實施形態中的第2外部電力端子31及未圖示之 第1外部電力端子分別分割化成3相者,第6圖係其內部俯視 圖。與實施例的不同點在於:其係如上所述,將第2圖之第 2外部電力端子3 1 (第1外部電力端子亦同)依各相分割成外部 電力端子44至46三部分。 藉由採用這種構成,可在只是將3個第1實施形態之 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) :16 (請先閱讀背面之注意事項再填寫本頁) ▼裝- 訂 經濟部智慧財產局員工消費合作社印製 498550 A7 ____ B7 五、發明説明(14) IGBT模組1並列配置來使用的應用中,謀求模組部分之小型 化以及安裝工數的降低化,還可謀求模組部分的低成本化 〇 (請先閲讀背面之注意事項再填寫本頁) (第7實施形態) 第7圖顯示一種取代實施例1中各半導體晶片及各電力 端子之銲錫連接,而採用壓接連接的實施形態。第7圖(a)係 IGBT晶片及二極體晶片的上下兩面皆採用壓接連接47的情 況,第7圖(b)係只有各晶片的一面(下面)採用壓接連接47, 另一面則採用銲錫連接42的情況。第7圖(c)係採用壓接連接 之情況的內部俯視圖。 經濟部智慧財產局員工消費合作社印製 第7實施形態係從外部電力端子4隔著緩衝板15,依序 積層:利用蒸鍍等方法形成有鋁電極以作爲例如壓接面的 IGBT或二極體等之半導體晶片18、19、中繼電力端子8、例 如由鉬板所構成的緩衝板1 5、半導體晶片1 1、1 2、外部電 力端子3,並且分別將半導體晶片的兩方電極面加以壓接連 接47的構造(a),或是將各半導體晶片之一側電極面加以壓 接連接47,將另一側電極面加以銲錫連接42的構造(b)。採 用壓接方式的情況下係如第7圖(c)所示,於外部電力端子設 置螺絲固定孔48以用來壓接,並且將上下之外部電力端子3 、4推壓而固定。藉由採用這種構成,可謀求接觸電阻的降 低。 (第8實施形態) 本紙張尺度適用中國國家標準(CNS ) A4規格(210><297公釐) -17 - 498550 A7 B7 五、發明説明(15) (請先閲讀背面之注意事項再填寫本頁) 第8圖係將第1實施形態中兩個IGBT元件當中一側的 IGBT52(第8圖中爲上側)之極性加以反轉後的構成。隨著此 反轉,也會使相對應的一側二極體73反轉。然後將一方 IGBT52之射極連接於第4電力端子,將另一方IGBT53之射極 連接於第5電力端子,並且使雙方之集極7相互連接而與共 通電力端子51連接。 第8圖(a)係其電路圖,第8圖(b)係剖面構造圖。 在此構成中,藉由連接第4電力端子49與第5電力端子 50,具有兩個IGBT元件52、53之並列連接容易,且由於該 連接而可取得更多電力的優點。 【發明之效果】 藉由採用本發明,可縮短半導體晶片與電力端子之連 接距離,並且以面連接,因此可大幅降低內部配線所導致 的電壓下降情形,除此之外,由於係形成電流相互朝逆向 流動的排列,以降低外部電力端子之電感成分,因此可謀 求相互電感的降低。 經濟部智慧財產局員工消費合作社印製 再者,上下兩端的電力端子及中繼電力端子皆具有散 熱板的功能,因此不需要再另外追加連接其他的散熱板, 而可謀求步驟負荷的降低及成本刪減。此外,也不需要配 線配置用的絕緣基板,因此亦可不使用熱傳導度比金屬還 差的絕緣基板,所以係可實現低熱電阻化的構造。 以上已對於本發明的幾個實施例加以圖示並且說明, 然而在此所記載的本發明之實施形態僅爲一例,當然可不 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) Γ18 - 498550 A7 __ B7 __ 五、發明説明(叫 脫離本發明之技術性範圍地作各種變形。此外,除了 IGBT 模組以外,亦可適用於可控矽、GT◦模組、功率1C等的大電 力半導體元件。 此外,本發明並不限定於上述實施形態,在實施階段 中,可在不脫離其主旨的範圍內作各種的變形。再者,上 述實施形態包含各種階段的發明,可藉由適當地將所揭示 之複數個構成要件加以組合而獲得各種發明。例如在即使 從實施形態中所示的所有構成要件刪除幾個構成要件,仍 可解決發明所欲解決之課題一欄所敘述的至少一個課題, 並且可獲得發明之效果一欄所敘述的至少一個的情況下, 可得到此構成要件刪除後的效果而成爲一個發明。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -19- 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
Claims (1)
- 498550 A8 B8 C8 D8 六、申請專利範圍 (請先閲讀背面之注意事項再填寫本頁) 1 . 一種半導體裝置,其特徵在於:具有至少3個以上相 互重疊之電力端子,並且以在前述電力端子當中的預定兩 個電力端子間,可至少夾住一個半導體晶片的形式而電性 連接。 2 .如申請專利範圍第1項之半導體裝置,其中,前述相 互重疊之電力端子當中位於一端的電力端子,與前述相互 重疊之電力端子當中位於另一端的電力端子係朝同一方向 延伸。 3.如申請專利範圍第2項之半導體裝置,其中,前述相 互重疊之電力端子當中位於中間的電力端子與位於前述一 端或前述另一端的電力端子,係朝相反方向或具有9 0 °差 的方向延伸。 4 .如申請專利範圍第1項之半導體裝置’其中’夾在 述兩個電力端子間的前述至少一個半導體晶片係利用銲接 或壓接使一面與前述兩個電力端子之一方電力端子連接, 並且利用銲接或壓接使另一面隔著緩衝板與另一方電力端 子連接。 經濟部智慧財產局員工消賣合作社印製 5 .如申請專利範圍第1項之半導體裝置,其中,以在前 述相互重疊之電力端子當中位於一端的電力端子與位於另 一端的電力端子流動的電流朝相反方向流動的方式’使前 述至少一個半導體晶片動作。 6.如申請專利範圍第1項之半導體裝置,其中’夾在前 述電力端子間的至少一個半導體晶片係由複數個半導體晶 片構成,並且在前述複數個半導體晶片間設有絕緣層。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -2〇 _ 498550 A8 Βδ C8 D8^、申請專利乾圍 7.如申請專利範圍第6項之半導體裝置,其中,在前述 複數個半導體晶片中包含至少一個電晶體及至少一個二極 體,而且於前述電晶體連接有控制電極。 8 .如申請專利範圍第6項之半導體裝置,其中,前述控 制電極與前述電晶體之控制電極墊係利用搭接引線而連接 ,或隔著緩衝板而直接連接。 9. 如申請專利範圍第6項之半導體裝置,其中,前述控 制電極相對於位在前述電力端子之一端或前述電力端子之 另一端的電力端子,係朝相反方向或具有90°差的方向延 伸。 10. 如申請專利範圍第4項之半導體裝置,其中’位於 前述電力端子之一端的電力端子與位於另一端的電力端子 在前述相互重疊之電力端子的任意兩個電力端子間’具有 可用來壓接連接半導體晶片的螺絲固定構造。 ---------Φ------1T------«0— (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -21 -
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000210475A JP2002026251A (ja) | 2000-07-11 | 2000-07-11 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW498550B true TW498550B (en) | 2002-08-11 |
Family
ID=18706739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW90115789A TW498550B (en) | 2000-07-11 | 2001-06-28 | Semiconductor device |
Country Status (6)
Country | Link |
---|---|
US (1) | US6885096B2 (zh) |
EP (1) | EP1172850A3 (zh) |
JP (1) | JP2002026251A (zh) |
KR (1) | KR100430772B1 (zh) |
CN (1) | CN1204623C (zh) |
TW (1) | TW498550B (zh) |
Families Citing this family (73)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1148547B8 (en) | 2000-04-19 | 2016-01-06 | Denso Corporation | Coolant cooled type semiconductor device |
JP3847676B2 (ja) * | 2002-07-15 | 2006-11-22 | 三菱電機株式会社 | パワー半導体装置 |
US7042086B2 (en) * | 2002-10-16 | 2006-05-09 | Nissan Motor Co., Ltd. | Stacked semiconductor module and assembling method of the same |
DE102004015654A1 (de) * | 2003-04-02 | 2004-10-21 | Luk Lamellen Und Kupplungsbau Beteiligungs Kg | Endstufe zum Ansteuern einer elektrischen Maschine |
FR2855912B1 (fr) | 2003-06-04 | 2006-04-14 | Alstom | Cellule de commutation de puissance, et procede de fabrication de la cellule |
EP1657750B1 (en) * | 2003-08-18 | 2018-12-05 | Sanken Electric Co., Ltd. | Semiconductor device |
JP4323299B2 (ja) * | 2003-12-03 | 2009-09-02 | 三菱電機株式会社 | 半導体装置 |
DE102004027185B4 (de) * | 2004-06-03 | 2008-08-28 | Infineon Technologies Ag | Niederinduktives Halbleiterbauelement mit Halbbrückenkonfiguration |
JP4743396B2 (ja) * | 2004-07-29 | 2011-08-10 | ヤマハ発動機株式会社 | パワーモジュール、モータコントロールユニット、電動輸送機器およびパワーモジュールの製造方法 |
JP2006229180A (ja) | 2005-01-24 | 2006-08-31 | Toyota Motor Corp | 半導体モジュールおよび半導体装置 |
JP4478049B2 (ja) * | 2005-03-15 | 2010-06-09 | 三菱電機株式会社 | 半導体装置 |
JP4552810B2 (ja) * | 2005-09-06 | 2010-09-29 | 株式会社デンソー | 半導体装置 |
TWI302813B (en) * | 2006-01-11 | 2008-11-01 | Via Tech Inc | Circuit board and electronic assembly |
JP4564937B2 (ja) | 2006-04-27 | 2010-10-20 | 日立オートモティブシステムズ株式会社 | 電気回路装置及び電気回路モジュール並びに電力変換装置 |
WO2007142038A1 (ja) | 2006-06-09 | 2007-12-13 | Honda Motor Co., Ltd. | 半導体装置 |
JP4829690B2 (ja) * | 2006-06-09 | 2011-12-07 | 本田技研工業株式会社 | 半導体装置 |
JP5232367B2 (ja) * | 2006-07-12 | 2013-07-10 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP4820233B2 (ja) * | 2006-08-09 | 2011-11-24 | 本田技研工業株式会社 | 半導体装置 |
US8045335B2 (en) | 2006-08-09 | 2011-10-25 | Honda Motor Co., Ltd. | Semiconductor device |
TWI315567B (en) * | 2006-11-10 | 2009-10-01 | Via Tech Inc | Electronic assembly and circuit board |
JP5227532B2 (ja) * | 2007-04-02 | 2013-07-03 | 日立オートモティブシステムズ株式会社 | インバータ回路用の半導体モジュール |
JP2009043820A (ja) | 2007-08-07 | 2009-02-26 | Rohm Co Ltd | 高効率モジュール |
US7773381B2 (en) | 2007-09-26 | 2010-08-10 | Rohm Co., Ltd. | Semiconductor device |
JP5092654B2 (ja) * | 2007-09-28 | 2012-12-05 | 株式会社デンソー | 電力変換装置 |
RU2462787C2 (ru) * | 2007-11-13 | 2012-09-27 | Сименс Акциенгезелльшафт | Модуль силовых полупроводниковых приборов |
ES2705170T3 (es) | 2007-11-13 | 2019-03-22 | Siemens Ag | Módulo de semiconductor de potencia |
JP4580997B2 (ja) * | 2008-03-11 | 2010-11-17 | 日立オートモティブシステムズ株式会社 | 電力変換装置 |
JP5067267B2 (ja) | 2008-06-05 | 2012-11-07 | 三菱電機株式会社 | 樹脂封止型半導体装置とその製造方法 |
JP5253430B2 (ja) * | 2009-03-23 | 2013-07-31 | 株式会社豊田中央研究所 | パワーモジュール |
US8441800B2 (en) * | 2009-03-26 | 2013-05-14 | Panasonic Corporation | Vehicle-mounted electronic device |
EP3633723B1 (en) | 2009-05-14 | 2023-02-22 | Rohm Co., Ltd. | Semiconductor device |
JP5481148B2 (ja) * | 2009-10-02 | 2014-04-23 | 日立オートモティブシステムズ株式会社 | 半導体装置、およびパワー半導体モジュール、およびパワー半導体モジュールを備えた電力変換装置 |
FR2951019B1 (fr) * | 2009-10-07 | 2012-06-08 | Valeo Etudes Electroniques | Module de puissance pour vehicule automobile |
JP5581724B2 (ja) * | 2010-02-22 | 2014-09-03 | ダイキン工業株式会社 | 電力変換装置 |
US8513784B2 (en) * | 2010-03-18 | 2013-08-20 | Alpha & Omega Semiconductor Incorporated | Multi-layer lead frame package and method of fabrication |
JP5494147B2 (ja) * | 2010-04-06 | 2014-05-14 | 富士電機株式会社 | パワー半導体モジュール及びそれを用いた電力変換装置 |
JP5440335B2 (ja) | 2010-04-06 | 2014-03-12 | 富士電機株式会社 | パワー半導体モジュール及びそれを用いた電力変換装置 |
JP5242629B2 (ja) * | 2010-05-10 | 2013-07-24 | 株式会社東芝 | 電力用半導体素子 |
JP5259016B2 (ja) | 2010-05-21 | 2013-08-07 | 三菱電機株式会社 | パワー半導体モジュール |
JP2010258485A (ja) * | 2010-08-24 | 2010-11-11 | Renesas Electronics Corp | 半導体装置 |
WO2012073306A1 (ja) | 2010-11-29 | 2012-06-07 | トヨタ自動車株式会社 | パワーモジュール |
US8963338B2 (en) * | 2011-03-02 | 2015-02-24 | International Rectifier Corporation | III-nitride transistor stacked with diode in a package |
JP5387620B2 (ja) * | 2011-05-31 | 2014-01-15 | 株式会社安川電機 | 電力変換装置、半導体装置および電力変換装置の製造方法 |
US8987777B2 (en) * | 2011-07-11 | 2015-03-24 | International Rectifier Corporation | Stacked half-bridge power module |
JP2012074730A (ja) * | 2011-12-07 | 2012-04-12 | Mitsubishi Electric Corp | 電力用半導体モジュール |
CN102857078A (zh) * | 2012-01-05 | 2013-01-02 | 中国电力科学研究院 | 一种基于焊接型igbt与压接型二极管反并联结构的换流单元 |
US9076752B2 (en) * | 2012-02-14 | 2015-07-07 | Panasonic Intellectual Property Management Co., Ltd. | Semiconductor device and method for manufacturing the same |
ITMI20120711A1 (it) * | 2012-04-27 | 2013-10-28 | St Microelectronics Srl | Dispositivo di potenza |
ITMI20120713A1 (it) | 2012-04-27 | 2013-10-28 | St Microelectronics Srl | Sistema elettronico a montaggio attraverso fori passanti con elementi di dissipazione serrati tra loro contro corpo isolante |
JP5444486B2 (ja) * | 2013-02-15 | 2014-03-19 | 株式会社東芝 | インバータ装置 |
WO2015005181A1 (ja) * | 2013-07-08 | 2015-01-15 | 株式会社 村田製作所 | 電力変換部品 |
CN103367305A (zh) * | 2013-07-31 | 2013-10-23 | 西安永电电气有限责任公司 | 一种用于igbt器件的电连接结构 |
DE102013219192A1 (de) * | 2013-09-24 | 2015-03-26 | Conti Temic Microelectronic Gmbh | Leistungsmodul, Stromrichter und Antriebsanordnung mit einem Leistungsmodul |
CN106663676B (zh) * | 2014-08-29 | 2019-05-28 | 三菱电机株式会社 | 半导体装置以及多相用半导体装置 |
JP6417947B2 (ja) * | 2015-01-09 | 2018-11-07 | 株式会社デンソー | 三相インバータ回路の実装構造 |
WO2016174697A1 (ja) * | 2015-04-28 | 2016-11-03 | 新電元工業株式会社 | 半導体モジュール及び半導体モジュールの製造方法 |
EP3298626B1 (en) * | 2015-05-22 | 2019-07-03 | ABB Schweiz AG | Power semiconductor module |
KR101629470B1 (ko) * | 2015-06-29 | 2016-06-14 | 주식회사 에코세미텍 | 전력용 반도체 모듈의 조립방법 및 이를 이용하여 제조된 전력용 반도체 모듈 |
JP6497286B2 (ja) * | 2015-09-18 | 2019-04-10 | 株式会社デンソー | 半導体モジュール |
JP6690280B2 (ja) * | 2016-02-12 | 2020-04-28 | 株式会社豊田自動織機 | 半導体モジュール |
CN105789293A (zh) * | 2016-05-05 | 2016-07-20 | 湖南大学 | 一种单芯片双向igbt模块的封装结构 |
CN105789292A (zh) * | 2016-05-05 | 2016-07-20 | 湖南大学 | 一种单芯片双向igbt单管的封装结构 |
CN105914196A (zh) * | 2016-05-05 | 2016-08-31 | 江西中能电气科技股份有限公司 | 一种单芯片双向igbt单管的封装结构 |
DE102016120778B4 (de) * | 2016-10-31 | 2024-01-25 | Infineon Technologies Ag | Baugruppe mit vertikal beabstandeten, teilweise verkapselten Kontaktstrukturen |
FR3060243B1 (fr) * | 2016-12-12 | 2019-08-23 | Institut Vedecom | Module de commutation de puissance, convertisseur integrant celui-ci et procede de fabrication |
WO2018150449A1 (ja) * | 2017-02-14 | 2018-08-23 | 日本精工株式会社 | 半導体モジュールおよびその製造方法と、これを備えた駆動装置、電動パワーステアリング装置 |
JP6786416B2 (ja) * | 2017-02-20 | 2020-11-18 | 株式会社東芝 | 半導体装置 |
DE102017109515B4 (de) | 2017-05-04 | 2024-10-02 | Schaeffler Technologies AG & Co. KG | Halbleiteranordnung und Verfahren zu deren Herstellung |
DE102017213759A1 (de) * | 2017-08-08 | 2019-02-14 | Schweizer Electronic Ag | Leiterplattenelement und Verfahren zum Herstellen eines Leiterplattenelements |
JP2019046899A (ja) * | 2017-08-31 | 2019-03-22 | ルネサスエレクトロニクス株式会社 | 電子装置 |
DE102017217352A1 (de) * | 2017-09-28 | 2019-03-28 | Danfoss Silicon Power Gmbh | Stromschiene und leistungsmodul |
JP7438071B2 (ja) * | 2020-09-15 | 2024-02-26 | 株式会社東芝 | 半導体装置 |
EP4010926A4 (en) * | 2020-11-02 | 2023-02-22 | Dynex Semiconductor Limited | HIGH POWER DENSITY 3D SEMICONDUCTOR MODULE PACKAGING |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4426689A (en) * | 1979-03-12 | 1984-01-17 | International Business Machines Corporation | Vertical semiconductor integrated circuit chip packaging |
US4454529A (en) * | 1981-01-12 | 1984-06-12 | Avx Corporation | Integrated circuit device having internal dampening for a plurality of power supplies |
JP3053298B2 (ja) * | 1992-08-19 | 2000-06-19 | 株式会社東芝 | 半導体装置 |
JPH06151685A (ja) | 1992-11-04 | 1994-05-31 | Mitsubishi Electric Corp | Mcp半導体装置 |
JPH06188335A (ja) * | 1992-12-22 | 1994-07-08 | Fuji Electric Co Ltd | 樹脂封止形半導体装置 |
US5644161A (en) * | 1993-03-29 | 1997-07-01 | Staktek Corporation | Ultra-high density warp-resistant memory module |
US5408128A (en) * | 1993-09-15 | 1995-04-18 | International Rectifier Corporation | High power semiconductor device module with low thermal resistance and simplified manufacturing |
JP2606116B2 (ja) * | 1993-12-28 | 1997-04-30 | 日本電気株式会社 | 半導体装置 |
US5532512A (en) * | 1994-10-03 | 1996-07-02 | General Electric Company | Direct stacked and flip chip power semiconductor device structures |
US5872403A (en) * | 1997-01-02 | 1999-02-16 | Lucent Technologies, Inc. | Package for a power semiconductor die and power supply employing the same |
US6208521B1 (en) * | 1997-05-19 | 2001-03-27 | Nitto Denko Corporation | Film carrier and laminate type mounting structure using same |
JP3220900B2 (ja) * | 1997-06-24 | 2001-10-22 | 三菱電機株式会社 | パワー半導体モジュール |
JP3533317B2 (ja) * | 1997-08-28 | 2004-05-31 | 株式会社東芝 | 圧接型半導体装置 |
JPH11163045A (ja) | 1997-11-26 | 1999-06-18 | Toshiba Corp | 半導体装置及びその製造方法 |
US6060795A (en) * | 1998-03-18 | 2000-05-09 | Intersil Corporation | Semiconductor power pack |
FR2786655B1 (fr) * | 1998-11-27 | 2001-11-23 | Alstom Technology | Dispositif electronique de puissance |
-
2000
- 2000-07-11 JP JP2000210475A patent/JP2002026251A/ja not_active Abandoned
-
2001
- 2001-06-28 TW TW90115789A patent/TW498550B/zh not_active IP Right Cessation
- 2001-07-10 US US09/900,946 patent/US6885096B2/en not_active Expired - Fee Related
- 2001-07-10 KR KR10-2001-0041156A patent/KR100430772B1/ko not_active IP Right Cessation
- 2001-07-11 CN CNB011223839A patent/CN1204623C/zh not_active Expired - Fee Related
- 2001-07-11 EP EP20010115799 patent/EP1172850A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP1172850A3 (en) | 2006-04-26 |
JP2002026251A (ja) | 2002-01-25 |
US20020024129A1 (en) | 2002-02-28 |
KR100430772B1 (ko) | 2004-05-10 |
US6885096B2 (en) | 2005-04-26 |
CN1333566A (zh) | 2002-01-30 |
EP1172850A2 (en) | 2002-01-16 |
KR20020006453A (ko) | 2002-01-19 |
CN1204623C (zh) | 2005-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW498550B (en) | Semiconductor device | |
CN106158839B (zh) | 半导体器件 | |
US9865529B2 (en) | Semiconductor module with conductive pin | |
JP5259016B2 (ja) | パワー半導体モジュール | |
JP6641161B2 (ja) | 半導体装置、およびそれを用いたオルタネータ | |
KR900000206B1 (ko) | 전력용 반도체 모듈의 배선구조 | |
US9468087B1 (en) | Power module with improved cooling and method for making | |
JP2007234690A (ja) | パワー半導体モジュール | |
KR20010041692A (ko) | 전자 반도체 모듈 | |
US11915999B2 (en) | Semiconductor device having a carrier, semiconductor chip packages mounted on the carrier and a cooling element | |
EP2871676A1 (en) | Semiconductor device | |
WO2005119896A1 (ja) | インバータ装置 | |
US20210050320A1 (en) | Package structure for power device | |
JP2021141222A (ja) | 半導体モジュール | |
WO2022056679A1 (zh) | 功率模组及其制造方法、转换器和电子设备 | |
JP2022133480A (ja) | 半導体装置 | |
US10755999B2 (en) | Multi-package top-side-cooling | |
WO2020229114A1 (en) | Semiconductor module | |
JP3673776B2 (ja) | 半導体モジュール及び電力変換装置 | |
WO2022059272A1 (ja) | 半導体装置 | |
WO2018007062A1 (en) | Low-inductance power module design | |
US10804189B2 (en) | Power device package structure | |
JPS622587A (ja) | ハイパワ−用混成集積回路 | |
JP6952824B2 (ja) | パワーモジュール及びこれを用いた電力用半導体装置 | |
US20220020703A1 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |