TW413785B - Signal processor having feedback loop control for decision feedback equalizer - Google Patents

Signal processor having feedback loop control for decision feedback equalizer Download PDF

Info

Publication number
TW413785B
TW413785B TW088104263A TW88104263A TW413785B TW 413785 B TW413785 B TW 413785B TW 088104263 A TW088104263 A TW 088104263A TW 88104263 A TW88104263 A TW 88104263A TW 413785 B TW413785 B TW 413785B
Authority
TW
Taiwan
Prior art keywords
signal
mentioned
feedback
read
data
Prior art date
Application number
TW088104263A
Other languages
English (en)
Inventor
Masaru Sawada
Takeshi Tomita
Yoshitaka Nakada
Tsunehiko Moriuchi
Kenichi Yamagura
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP10472998A external-priority patent/JP3934248B2/ja
Priority claimed from JP14420498A external-priority patent/JP3987203B2/ja
Priority claimed from JP10354462A external-priority patent/JP2000181635A/ja
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW413785B publication Critical patent/TW413785B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/04Direct recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs

Description

413785 A7 B7 五、發明説明(!) 本發明之背景 (請先閲讀背面之注意事項再填寫本頁) 本發明係論及一種可處理一讀取信號之信號處理器, 詳言之,其係論及在一硬碟裝置和快速資料通訊裝置所需 —讀取通道ic中、和讀取資料内之錯誤修正所需電路中, 所用決定回授等化器有關之回授回路控制上面的改良體- 一硬碟裝置内之讀取通道1C,可接收一讀取頭自一硬 碟所讀取出之類比信號。該讀取通道1C内之一波形等化器 ,可將該類比信號轉換成一數位信號,該讀取通道1C可解 碼該數位信號,以及可將其解碼之數位信號,轉換成一並 列信號。 在此有兩種類型之波形等化器:一 PRML (部份嚮應 及最大可能性解碼)型之波形等化器,和一決定回授等化 器(DFE)。上述之PRML型波形等化器,需要高精密度之 數位濾波器和等化濾波器,其將會有礙其處理速率之增加 及電路之縮小化。上述之DFE則具有一相當簡單之電路結 構,此將使得其成為可提昇所寫錄資料之讀取速率及降低 其等化器之尺寸的良好侯選品。 經濟部智慧財產局員工消費合作社印製 第1圖係一第一傳統式決定回授等化器(DEF) 11之示 意方塊圖。KDEF 11具有:一預濾波器(前向饋送濾波 器)12、一加法器13、一決定單元14、一移位暫存器15、 和一回授濾波器16 »其預濾波器12,可提供一濾波過之類 比信號給其加法器13。其加法器13可使上述濾波過之類比 信號’與其回授渡波器16之輸出信號相加,以及可將其加 成之輸出’傳送給其決定單元14。其決定單元14可使其加 本紙張尺度逍用中國國家標準(CNS ) A4規格(210X297公釐) 4 413785 經濟部智慧財產局員工消贫合作社印製 A7 __;____B7_五、發明説明(2 ) 法器13之輸出電壓,與一預定之參考電壓做比較以及可 將一 "1"或”〇”之決定信號si,傳送給其移位暫存器15。亦 即,其決定單元14,可將其加法器13之輸出信號’轉換成 一數位信號。 其移位暫存器15包含一些暫存器15a,彼等之量係與 其FB渡波器16之接頭數目相對應(在此情況中為八個) 。彼等各自之暫存器15a,可與一時鐘信號CLK同步地, 將上述來自其決定單元14之決定信號S1,—個接一個地 加以儲存。因此,彼等舊有之取樣資料,係儲存在其移位 暫存器15内》 其回授濾波器16,最好為一 FIR (有限脈衝嚮應)濾 波器,其包含:彼等在數目上與該等接頭相對應之乘法器 Π、一加法器18、和一數位類比轉接器(DAC) 19。其乘 法器17可接收上述來自其移位暫存器15之8位元資料以 及可使用預定之濾波器係數ω 7至ω 〇,來對上述之8_位元 資料,執行相乘之動作。其加法器18,可使彼等來自其乘 法器17之運作結果相加。其DAC丨9,可將上述來自其加 法器18之相加結果,轉換成一類比信號,以及可將此類比 信號,提供給其加法器13。在此一方式下,其回授濾波器 16,可使用其移位暫存器15内所儲存之資料,來計算上述 之回授嚮應(上述要提供給其加法器13之信號的類比量( 回授量))。上述由彼等加法器13、決定單元14、移位暫 存器15、和回授濾波器16所形成之回授回路,將可消除— 數位信號内所包含之碼(符號)間的干擾。上述在此刻無 本紙張财關 (請先閲讀背面之注意事項再填寫本頁) w (n Tf/t I— m E nrf m —-i · 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(3 ) 碼干擾之數位彳§號(重現信號),係自其移位暫存器15内 之一暫存器15a輸出》 其DEF 11内之乘法器17和加法器18,計算回授嚮應 所需之時間,將會限制上述讀取運作之速率。換言之,其 DEF 11之速率,係受限於彼等乘法器17和加法器“之速 率。 第2圖係一第二傳統式決定回授等化器(DEF) 21之示 意方塊圖。在第2圖中,彼等與第1圖中所定de.f 11之元 件相同的參考數字,係用以表示對應之元件。該DEF 21 包含‘ 一預遽波器12、一加法器13、一決定單元14、一移 位暫存器15、和一回授濾波器22。其回授濾波器22包含: 一位址解碼器23、一記憶體(RAM) 24和一 DAC 25。上述 使用該RAM 24之DEF 21,係稱做RAM-DFE。 其RAM 24具有多數可用以儲存回授嚮應資料之區域 24a,其係藉著使用其移位暫存器15所輸出之8-位元樣式 資料來產生。上述之回授嚮應資料,係使用彼等預定之濾 波器係數ω7至ωΟ,在上述8-位元樣式資料上面執行一運 作來取得* 其解碼器23,可接收上述來自其移位暫存器15之8-位 元樣式資料,以及可將一可用以選擇上述儲存有與所接收 樣式資料相對應之回授嚮應資料之區域24a的位址信號, 提供給其RAM 24。上述之回授嚮應資料,係自上述依據 該位址信號所選定之區域24a讀取出。其DAC 25,可將上 述之回授嚮應資料,轉換成一類比信號*以及可將此類比 本紙張尺度適用中國國家標準(CNS ) A4規格(210X2.97公釐) !| I —^ 、i m. 訂 線' (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消费合作社印製 413785 A7 ---- B7 五、發明説明(V~i ~~~~~~--— 信號,傳送給其加法器13。 其回授渡波器22之運作所需的時間,係其解瑪器此 解碼時間,加上上述回授嚮應資料之讀取時間。此一時間 係短於第1圖中之回授濾波器16的運作時間。所以,使^ 其DEF 21,將會具有一提昇之讀取速率。 一硬碟裝置所讀取、在一磁性變動點處之一讀取信號 (勞倫斯脈波)的位準,可能會依據一寫錄媒體或其磁頭 之狀態而下降。此外,一具有一用以做決定所必需之位準 的讀取信號,可能會因雜訊而無法被得到。在此一情況下 ,其決定單元14,將會使得一決定有錯誤,而造成一錯誤 資料被儲存進其移位暫存器15内。此錯誤資料將會供應至 其加法器13 ’而招致其回授回路之發散。此時,其DEF 2j ’將會連續輸出一狀態("0”或之重現信號。亦即, 其回授回路係暫時穩定在一固定之狀態中,以及僅會在一 段相當時間過後,方可返回其正常之狀態。正當其Dej? 21 輸出一錯誤之重現信號,其硬碟裝置則會在該磁碟之同一 區域上面,重複其讀取之運作。此將會延長其資料讀取之 時間《 當其讀取信號之頻率,依據該磁碟上面之讀取資料的 位置而做改變時,其RAM 24内所儲存之回授嚮應資料, 便必需依據其頻率做迅速之改變。然而,重新寫入所有之 回授嚮應資料是很費時的。其重新寫入之時間,將會干擾 到其讀取運作速率之提昇。詳言之,一硬碟裝置係依據一 磁碟上面所形成同心圓之磁軌,和彼等身為其寫錄表面之 本紙張尺度逋用中國國家標準(CNS ) A4規格(210X 297公釐) I— In m a (請先閲讀背面之注意事項再填寫本頁} -訂 線! 經濟部智慧財產局員工消費合作社印製 413785 A7 _________B7 五、發明説明(5 ) 徑向卽段之區段,來管理資料。彼等各自之區段上面,係 寫錄相同量之資料。所以,一區段所在之位置,愈接近其 磁碟之中〜,其寫錄之密度便愈大。當此種磁碟在一固定 速度下轉動肖’-料自其磁碟之信號的符號帛(每單位 時間之位元數),將會隨著其讀取區段之接近其磁碟中心 而增加。所以,其讀取信號之頻率,將會依據其讀取區段 之位置而改變。 第3圖係一傳統式信號處理器213之示意方域圖。其一 類似MR (磁阻式)磁頭之磁頭單元212,可讀取一磁碟211 上面所寫錄之資料,以及可將一具有一依據其讀取資料之 狀態(1或0)之電壓波形(來自上述磁碟之重現波形)的 讀取信號RD,傳送給其信號處理器213。其一可變增益放 大器(VGA) 214 ’可將該讀取信號rd加以放大,以及可將 其所成具有一預定波幅之信號,傳送給其決定回授等化器 (DFE)215 。 誠如第4圖中所示,其DFE 215包含:一預濾波器216 、一加法器217、一決定單元218、一移位暫存器219、和 一回授濾波器220。其一時序時鐘信號重現pll電路221内 之一 A/D轉接器(ADC) 222,可接收其加法器217之輸出信 號,以及可將此一信號轉換成一數位信號。其一時序恢復 PLL電路(TR-PLL) 223,可接收上述來自其ADC 222之數 位信號,以及可完成其相位之比較動作,以產生一可與上 述讀取信號RD同步之時鐘信號CLK。其ADC 222可依據 其TR-PLL 223所產生之時鐘信號CLK,自上述之讀取信 本紙張尺度適用中國國家標準(CNS ) A4規格{ 210X297公釐) ---------^--'------tT------ (锖先閎讀背面之注意事項再填寫本頁) A7 B7 413785 五、發明説明(6 ) 號’產生一數位信號。其〇?£ 215内之移位暫存器219, 可依據上述之時鐘信號CLK (上述讀取信號RD之位元傳 輸率)’來對其決定單元218之輸出信號做取樣,以及可 暫時儲存一對應於上述寫錄資料之決定信號》 回顧第3圖,其一串列並列轉換器(S/P) 224,可接收 上述來自其DFE 215之重現數位信號,以及可將此一信號 轉換成一並列信號。其一解碼器225,可依據一預定之演 算法,將該並列信號解碼,以及可將此解碼資料,提供給 一解擾碼器226。其解擾碼器226,可重新排列該解碼資料 之位元,而產生一重現之信號。此重現信號將會經由一界 面電路227,傳送給一硬碟控制器(HDC) 231。 其一同步位元組(SB)偵測器228,可接收上述來自其 S/P 224之並列信號,以及可偵測出此並列信號内之一同 步位元組(SB)。其SB偵測器228,可使一暫存器228a内所 儲存之資料,與上述之重現資料做比較,以及可在兩資料 相符合時,提供一同步位元組偵測信號SB2,給其HDC 231 。在其信號處理器213之讀取運作開始後,其HDC 231, 可依據上述之同步位元組偵測信號SB2,將彼等跟隨在上 述同步位元組後面之重現資料,當做上述寫錄之資料來對 待。 第5圖係顯示上述磁碟(寫錄媒體)211之寫錄格式》 其磁碟211上面之每一區段235包含:一前序位元列(PR碼) 區域235a、一同步位元組(SB)區域235b、和一資料區235c 〇 本紙張尺度遴用中國國家標準(CNS ) Α4規格(210Χ297公釐) ------:---Μ--V -------訂------線--Τ (請先聞讀背面之注$項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產居員工消費合作社印製 A7 ______B7_ 五、發明説明(7 ) 其一前序位元列碼(PR碼),係寫錄在其Pr區域235a 内。此PR碼係彼等可用來設定其VGA 214之放大因數及 產生上述與其TR,PLL 223内之讀取信號RD同步之時鐘信 號CLK的控制資料《該pr碼舉例而言,可為位元資料 "1 1 1000'、該PR碼之讀取信號RD,具有一正弦狀波形。 其寫錄在SB區域235b内的’是一同步位元組(sb)碼,其 主要是用來偵測上述資料區235c之起始點。 當彼等重現信號内由於自其磁碟211讀取資訊之速率 增加所致,而使其位元錯誤發生之頻率增加時,在其SB 區段内’將很有可能發生一位元之錯誤。在此一情況下, 其暫存器228a内所儲存之資料,並不會與其SB資料相_ 致’以致其SB偵測器228,將不會輸出一偵測信號。當其 HDC 231自其讀取運作開始起,將有一段預定時間不會接 收上述之偵測信號時,其HDC 231將會決定上述同步位元 組之偵測動作失敗,以及會將一表示讀取失敗之信號,傳 送給一微處理器(MPU)。嚮應此一信號,其ΜΡϋ將會重新 開始其讀取之運作。因此,其MPU需要一再重新開始其 讀取之運作,直至上述之同步位元组被偵測到為止。此將 會增加其MPU上面之負荷,以及將會增加傳輸資料給其 MPU所需之時間》亦即,上述自其磁碟211讀取資訊所需 之時間,將會增加。 增加一磁碟之寫錄密度,將可縮短其讀取前序位元列 資料有關之周期》當上述讀取信號RD之相位,與上述時 鐘信號CLK之相位有顯著之不同時,其TR_pLL 223將沒 本紙張种賴家樣率(CNS > A4規格7"2敝297公4 ) --------Μ--'------訂------線 (請先鬩讀背面之注意事項再填寫本頁) 10 五、 發明説明( 413785 A7 B7 經濟部智慧財產局貝工消費合作社印製 有充份之時間來產生上述與其讀取信號RD同步之時鐘信 號CLK>此將會使得其DFE 215之回授回路的運作,呈現 不穩定。亦即,當上述之時鐘信號CLK不與其讀取信號尺〇 同步時’其移位暫存器219,將會取樣到錯誤之資料,此 一錯誤資料,將會招致其!;)!^ 215之決定錯誤,或其回授 回路之發散。 上述錯誤修正之程序,將會影嚮到其資料讀取之速率 。一傳統式錯誤修正裝置,可使用一資料儲存控制裝置所 產生之數位讀取資料内的一個錯誤修正碼(ECC),來執行 其錯誤修正之動作,以及可經由一外部界面,將其錯誤修 正過之資料,提供給一外部裝置。當彼等自一類似光碟等 寫錄媒體讀取出之資料,有許多錯誤時,上述錯誤修正裝 置之處理時間將會變長。結果’彼等讀取錯誤修正前之資 料’將依然是未受到修正。反之,當上述讀取資料内之錯 誤量很少時’上述錯誤修正裝置之處理時間將會變得較短 。結果’彼⑽誤修正過之資料,將要做等待以傳送 外部裝置。 ' 所以,上述之資料儲存控制裝置,係具有—擁有第— 和第二f料區之緩_存記憶。上述錯誤修正前之資料, 係暫時儲存在其第一資料區内。上述之錯誤修正裝置,可 自其第一資料區讀取資料’可對該資料實現其錯誤修正之 動作以及可將其錯誤修正過之資料,儲存進其第二資料 區内。上述之外部界面,可自其第二資料區讀取資料, 及可將其乂供給上述之外部裝置。 請 先 聞 背 項 再 填 頁 訂 以 本纸織 11 413785
五、發明説明(9 上述緩衝健存記憶之第一資料區的容量,係基於在錯 誤修正前其資料内之錯誤量為最大(最長之錯誤修正時間 )的假$下被決定。上述第二資料區之容量,係基於彼等 之錯誤量為最小(最短之錯誤修正時間)的假設下被決定 。在此一方式下設定其記憶體容量,不僅會增加上述緩衝 儲存記憶體之面積,而且會冗長而費時。所以,人們希望 縮小上述緩衝儲存記憶體之面積。然而,其溢載發生之頻 率,則會依據上述緩衝儲存記憶體之面積的縮小而增加。 當彼等第一或第二資料區内發生溢載時,其中所儲存之資 料,將會被新資料重新寫過。該資料便有必要再次自其寫 錄媒體讀取出。在此一情況下,其便必需去控制上述寫錄 媒趙之驅動系統,而使得其讀取時間加長。 因此,本發明之第一目地,旨在提供一種可提昇其資 料讀取之速率的信號處理器。 本發明之第一目地,旨在提供一種具有一提昇之資料 讀取速率和縮小之緩衝儲存記憶體面積的錯誤修正裝置。 本發明之概要 在本發明之第一特徵中,所提供為一種可控制一決定 回授等化器的方法《首先,一運作信號係使用一輸入信號 和一回授信號來產生’以及此運作信號係依據一預定準則 來分析,以產生一決定信號β此決定信號係儲存在一移位 暫存器内。該回授信號係使用此決定信號來產生。接著, 上述移位暫存器之一包括上述決定信號之内容,將會受到 監控》 私紙張尺度適用中國國家楼準(匚奶)戍4規格(210'乂297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 線, 絰濟部智慧財產局員工消費合作社印製 12 413785 Α7 Β7 五、發明説明(10) (請先閲讀背面之注意事項再填寫本頁) 在本發明之第二特徵中,所提供為一種可控制一決定 回授等化器的方法。首先,一運作信號係使用一輸入信號 和一回授信號來產生,以及此運作信號係依據一預定準則 來做分析’以產生一決定信號。此決定信號係儲存在一移 位暫存器内。該回授信號係使用此決定信號來產生。接著 ’上述回授信號之一初始值,將會使用該輸入信號來被計 算,以及上述之移位暫存器,將會使用此初始值來預先被 設定。 % 經濟部智慧財產局員工消費合作社印製 在本發明之第三特徵中,所提供係一種決定回授等化 器’其包含:一預濾波器,其可接收一輸入信號,以及可 對此輸入彳§號進行遽波,以產生一遽波過之輸入信號;一 加法器,其可接收一回授信號和上述濾波過之輸入信號, 以及可使彼等濾波過之輸入信號與回授信號相加,以產生 一相加成之信號;一決定單元,其可接收上述相加成之信 號,以及可依據預定之準則,來分析此相加成之信號,以 產生一決定信號;一移位暫存器,其可儲存上述之決定信 號;一回授信號產生器,其可使用上述之決定信號,來產 生上述之回授信號;和一監控器電路,其可監控其移位暫 存器包含上述決定信號之一内容β 在本發明之第四特徵中*所提供係一種信號處理器, 其包含一決定回授等化器,其可用以使一讀取自一寫錄媒 體之讀取信號做波形等化,以及可產生一波形等化之讀取 信號,此決定回授等化器包含:一預濾波器,其可對上述 之讀取信號進行濾波’以及可產生一濾波過之讀取信號; 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公着) 13 經濟部智慧財產局員工消費合作社印製 413785 A? B7 五、發明説明(11 ) —加法器,其可用以使一回授信號與上述濾波過之讀取信 號相加’以及可產生一相加之信號;一決定單元,其可用 以接收上述相加之信號,可依據預定之準則,來分析此相 加之信號’以及可產生一決定信號;一移位暫存器,其可 用以依據一參考時鐘信號,來取樣上述之決定信號,以及 可儲存此取樣信號,其中,上述波形等化之讀取信號,係 自此移位暫存器輸出;一回授濾波器,其可用以接收上述 移位暫存器内所儲存之取樣信號,以及可使用此取樣信號 ’來產生上述之回授信號;一換向開關,其可用以接收彼 等濾波過之讀取信號和相法之信號,以及可選擇彼等濾波 過之讀取信號和相法之信號中的一個信號;一 A/D轉換器 ’其可用以依據上述之參考時鐘信號,使彼等濾波過之讀 取信號和相法之信號中的一個選定信號,轉換成一數位信 號;和一數位運作電路,其可用以接收上述來自其A/D轉 換器之數位信號,可使用此數位信號,來產生初始之取樣 信號’以及可將此初始取樣信號,預先儲存進上述之移位 暫存器内。 在本發明之第五特徵中,所提供係一種決定回授等化 器’其包含:一預濾波器,其可對一輸入信號進行濾波, 以及可產生一濾波過之輸入信號;一加法器,其可用以使 一回授信號與上述濾波過之輸入信號相加,以及可產生一 相加之信號;一決定單元,其可依據預定之準則,來分析 上述相加成之信號,以及可產生一決定信號;一移位暫存 器’其可用以依據一參考時鐘信號,來取樣上述之決定信 本紙張尺度適用中國國家標準(CNS ) Μ規格(210X297公釐} ---------:—------1------年, (請先閎讀背面之注意事項再填寫本頁) 413785 A7 B7 五、發明説明(12 (請先聞讀背面之注意事項再填寫本頁) 號,以及可儲存此取樣信號;一回授濾波器,其可用以接 收上述移位暫存器内所儲存之取樣信號,以及可使用此取 樣信號,來產生上述之回授信號;一異常現象偵測器,其 可用以偵測上述輸入信號内之一異常現象,以及可將一異 常現象偵測信號,提供給其回授濾波器,其回授濾波器, 可嚮應此異常現象摘測信號,而停止產生其回授信號。 經濟部智慧財產局員工消資合作社印製 在本發明之第六特徵中,所提供係一種信號處理器, 其包含:一可變增益放大器,其可將一來自一寫錄媒體而 包含一前序位元列信號之讀取信號加以放大,以及可產生 一放大之讀取信號;一決定回授等化器,其可用以依據一 參考時鐘信號,使上述放大之讀取信號做波形等化,以及 可產生一波形等化之讀取信號,該決定回授等化器,可使 上述放大之讀取信號,與一回授信號相加在—起,以產生 —相加之信號’可依據預定之準則,來分析此相加之信號 ,以產生一決定信號,以及可使用此決定信號,來產生上 述之回授信號;一錯誤計算電路,其可用以計算彼等相加 之信號與決定信號間之一錯誤,以及可產生一錯誤信號; 一自動增益控制器,其可用以接收上述來自其錯誤計算電 路之錯誤信號’以及可基於此錯誤信號,來產生一增益控 制信號’該增益控制信號,將可控制其VGA之增益:一 PLL 電路’其可用以接收上述來自其錯誤計算電路之錯誤信號 ,以及可使用此錯誤信號,來產生一參考時鐘信號;和一 異常現象偵測器,其可用以接收上述來自其VGA之放大 讀取信號,可偵測出此放大讀取信號内之一異常現象,以 本紙張尺度適用中國國家標準(CNS ) A4規格(2!0X297公釐} 15 413785 A7 _____ B7 五、發明説明(13 ) 及可基於一偵測之結果,來控制彼等決定回授等化器、 AGC、和PLL電路。 在本發明之第七特徵中,所提供係一種信號處理器, 其包含:一決定回授等化器,其可用以接收一讀取自一寫 錄媒體之讀取信號,可依據一參考時鐘信號,使該讀取信 號做波形等化’以及可產生一波形等化之讀取信號,該決 定回授等化器係包含:一預濾波器,其可對上述之讀取信 號進行濾波,以及可產生一濾波過之讀取信號;一加法器 ,其係與上述之預濾波器相連接,可用以使一回授信號與 上述濾波過之讀取信號相加,以及可產生一相加之信號; 一決定單元,其可用以依據預定之準則,來分析此相加成 之信號,以及可產生一決定信號;一移位暫存器,其可用 以依據一參考時鐘信號,來取樣上述之決定信號,以及可 儲存此取樣信號’上述波形等化之讀取信號,係自此移位 暫存器輪出;一回授濾波器,其可用以接收上述移位暫存 器内所儲存之取樣信號,以及可使用此取樣信號,來產生 上述之回授信號;和一控制器,其可用以在預定之時間間 隔下,預先設定其回授濾波器内之預定取樣資料。 在本發明之第八特徵中,所提供係一種決定回授等化 器’其包含:一預濾波器,其可對一輸入信號進行濾波, 以及可產生一濾波過之輸入信號;一加法器,其可用以使 一回授信號與上述濾波過之輸入信號相加,以及可產生一 相加之信號;一決定單元,其可用以接收上述相加成之信 號’可依據預定之準則,來分析此相加成之信號,以及可 本紙張尺度遑用中國國家檁準(CNS ) Α4規格(210X297公釐) (請先閲讀背面之注意ί項再填寫本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 16 A7 B7 經濟部智慧財產局员工消費合作社印製 413785 五、發明説明( —決定信號卜移位暫存器,其可用以依據—參考時 里㈣,來取樣上述之決定信號,以及可儲存此取樣信號 ,—记憶鍾電路,其可用以儲存多數件之取樣資料,該 等多數件之取樣資料令’與上述移位暫存器内所儲存之取 樣資料相對應的-個,係自此記憶體電路讀取出;一電路 ,其可使用上述之讀取取樣資料,來產生上述之回授信號 ;和-重新寫入電路’其可重新寫入其記憶趙電路内所错 存之多數件取樣資料。 在本發明之第九特徵中,所提供係一種可用以讀取資 料之方法。首先包含-前序位元列信號和_同步位元 組信號之讀取信號,係自一寫錄媒體讀取出。一時鐘信號 係使用其前序位元列信號來產生,而與其前序位元列信號 同步,以及上述之讀取信號,係使用上述時鐘信號來做取 樣以產生一重現信號。接者,其同步位元組信號,將會 與上述時鐘信號做比較,以產生一與其同步位元組信號同 步之新的時鐘信號。 在本發明之第十特徵中,所提供係一種資料讀取裝置 ,其包含:一波形等化器’其可用以依據一時鐘信號,來 取樣一讀取自一寫錄媒體之讀取信號,此讀取信號係包含 一前序位元列信號和一同步位元組信號;和一 PLL電路, 其可使用上述之前序位元列信號,來產生一與其同步位元 組信號同步之時鐘信號,該PLL電路可使彼等同步位元組 信號和時鐘信號做比較,以產生一基於一同步位元組比較 信號而與其同步位元組信號同步之新的時鐘信號。 本紙張尺度逋用中國國家榡準(CNS ) A4規格(210X297公着)
17 413785 A7 _____B7 五、發明説明(15 ) 在本發明之第十一特徵中,所提供係一種可用以控制 (請先閲讀背面之注意事項再填寫本頁) •錯誤修正裝置之方法n資料係、在_預定之處理速 率下做修正。接著,在錯誤修正期間,偵測上述錯誤修正 裝置之負荷,以及依據所偵測之負荷,來改變上述預定之 處理速率。 在本發明之第十二特徵中,所提供係一種可用以控制 -錯誤修正裝置之方法。首先,自一第一記憶體裝置,讀 取未經修正之資料,以及此未經修正之資料,係在一預定 之處理速率下做修正。上述修正過之資料,係儲存在彼等 第一記憶體裝置和第二記憶體裝置中之一内。接著,上述 錯誤修正裝置之負荷,在錯誤修正期間將會受到偵測以 及其預定之處理速率,係依據所偵測之負荷來改變。 經濟部智慧財產局員工消費合作社印製 在本發明之第十三特徵中,所提供係一種可用以控制 一錯誤修正裝置之方法《首先,未經修正之資料,係自一 第一記憶體裝置讀取出,以及此未經修正之資料將會受 到修正。此修正過之資料,將會儲存進上述之第一記憶體 裝置和一第二記憶體裝置中之—内。上述經修正過之資料 ,將會在一預定之處理速率下,自彼等第—記憶體裝置和 一第二記憶體裝置中之一讀取出。接著’上述錯誤修正裝 置之負荷,在錯誤修正期間,將會受到偵測,以及其預定 之處理速率’將會依據所偵測之負荷來做改變。 在本發明之第十四特徵中,所提供係一種錯誤修正裝 置,其包含:一錯誤修正電路,其可在—預定之處理速率 下,執行上述未經修正之資料上面的錯誤修正動作,以及 本紙張尤1適用中固國家標準(〇叫八4規格(21〇\297公瘦) 18 413785 A7 --------— —__B7 五、發明説明(16 ) (請先閲讀背面之注意事項再填寫本頁) 可將經修正過之資料,儲存進彼等第-記憶艘裝置和-第 二記憶體裝置中之-内;和-控制器,其可用以偵測上述 錯誤修正電路之一負荷,以及可依據所偵測之負荷,來產 生一可控制上述預定處理速率之控制信號。 纟本發明之第十五紐t,賴供係ϋ錯誤修 正裝置’其包含:-錯誤修正電路,其可用以接收上述讀 取自第-5£憶想裝置之未經修正的資料,可對此未經修 正之資料,執行錯誤修正之動作,以及可將其修正過之資 料,儲存進上述之第一記憶體裝置和一第二記憶體裝置中 之一内;一界面電路,其可用以在一預定處理速率下,自 彼等第-和第二記憶體裝置中之一,讀取出上述經修正過 之資料;和一控制器,其可用以偵測其錯誤修正電路之一 負荷,以及可依據所偵測之負荷,產生一可控制上述預定 讀取速率之控制信號。 線 經濟部智慧財產局員工消費合作社印製 在本發明之第十六特徵中,所提供係一種控制電路, 其可用以控制一錯誤修正裝置,在一預定處理逮率下執 行錯誤修正動作時之錯誤修正性能’此控制電路包含:一 負荷偵測器,其係與上述之錯誤修正電路相連接,可用以 偵測上述錯誤修正電路在錯誤修正動作期間之一負荷;和 一性能控制器’其可用以依據所偵測之負荷,來產生一可 控制上述預定處理速率之控制信號。 -I - -1 在本發明之第十七特徵中’所提供係一種控制電路, 其可用以對一錯誤修正裝置,接收上述讀取自一第一記憶 體裝置之未經修正的資料,修正此未經修正之資料,及將 本紙張尺度適用中國國家標準(CNS ) A4規格(2I0X297公釐) 19 經濟部智慧財產局員工消費合作社印製 413785五、發明説明(π ) 其修正過之資料,儲存進上述之第一記憶體裝置和一第二 記憶體裝置中之一内等的錯誤修正性能加以控制,上述儲 存在彼等第一和第二記憶體裝置中之一内經修正過之資料 ’係在一預定之讀取速率下被讀取,該控制電路包含:_ 負荷伯測器’其係與上述之錯誤修正電路相連接,可用以 偵測上述錯誤修正電路在錯誤修正期間之一負荷;和一性 能控制器,其可用以依據所偵測之負荷,產生一可控制上 述預定讀取速率之控制信號。 本發明之其他特徵和優點,將可由下文配合所附諸圖 ,藉範例對本發明之原理做圖示說明所做之詳細說明,而 更臻明確。 圖示之簡要說明 本發明,與其目地和優點,將可由下文參照所附諸圖 配合當前之較佳實施例所做之說明,而得到最佳之瞭解, 其中: 第1圖係一第一傳統式決定回授等化器(DEF)之示意 方塊圖; 第2圖係一第二傳統式DEF之示意方塊圖; 第3圖係一傳統式信號處理器之示意方塊圖; 第4圖係第3圖之信號處理器之一DEF和一PLL電路的 示意方塊圖; 第5圖係顯示一寫錄媒體上面彼等區段之一傳統寫錄 格式; 第6圖係一硬碟裝置之示意方塊圖; A7 B7 本紙張尺度逍用中國國家標準(CNS ) A4規格(210X291?公釐) (¾先閎讀背面之注意事項再填寫本頁) 訂 線 20 413785 A7 經濟部智慧財產局員工消費合作杜印製 B7五、發明説明(18 ) 第7圖係第6圖之硬碟裝置的信號處理器的一個示意方 塊圖; 第8圖係一依本發明之第一實施例所製而設置在第7圖 之信號處理器内之DFE的一個示意方塊圊; 第9圖係一可解釋第8圖之DFE之回授回路之發散性的 •-個信號波形圖; 第10圖係一可顯示第8圖之DFE之狀態遷移的第一簡 圖; 第11圖係一可解釋第8圖之DFE之運作的第一信號波 形圖; 第12圖係一可顯示第8圖之DFE之狀態遷移的第二簡 圖; 第13圖係一可解釋第8圖之DFE之運作的第二信號波 形圖; 第14圖係一可顯示第8圖之DFE之狀態遷移的第三簡 圖; 第15圖係一可解釋第8圖之DFE之運作的第三信號波 形圖; 第16圖係一依本發明之第二實施例所製之DFE的一個 示意方塊圖; 第17圖係一依本發明之第三實施例所製之DFE的一個 示意方塊圖; 第18圖係一可顯示第17圖之DFE之一狀態機之狀態遷 移的一個簡圖; (請先閲讀背面之注意事項再填寫本頁) 訂 •線 本紙浪尺度適用中國國家標隼(CNS ) A4規格(210X29?公釐) 21 413785 atB7五、發明説明(19 ) 經濟部智慧財產局員工消費合作杜印製 第19圖係第17圖之DFE之一解碼器的電路圖; 第20圖係一可描繪第17圖之DFE之一錯誤偵測器之輸 入/輸出資料的第一簡圖; 第21圖係一可描繪第17圖之DFE之一錯誤偵測器之輸 入/輸出資料的第二簡圖; 第22圖係一可描繪第17囷之DFE之一錯誤偵測器之輸 入/輸出資料的第三簡圖; 第23圖係一可描繪第17圖之DFE之一錯誤镇測器之輸 入/輸出資料的第四簡圖; 第24圖係一可解釋第17圖之DFE之運作的第一信號波 形圖; 第25圊係一可解釋第17圖之DFE之運作的第二信號波 形圖; 第26圖係一依本發明之第四實施例所製之信號處理器 的一個示意方塊圊; 第27圖係一可例示一讀取信號之資料格式的簡圊; 第28圖係一依本發明之第五實施例所製之信號處理器 的一個示意方塊圊; 第29圖係一依本發明之第六實施例所製之信號處理器 的一個示意方塊圖; 第30圖係一可顯示一依本發明第四至第六實施例之第 一修飾形式所製之信號處理器的一個示意方塊圖; 第31圖係一可顯示一依本發明第四至第六實施例之第 二修飾形式所製之信號處理器的一個示意方塊圖; 請 先 聞 讀. 背 面 之 注 意 事 項 再 貪 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(2!0X297公董) 22 經濟部智慧財產局員工消費合作社印製 413785 at —_______B7 五、發明説明(2〇 ) 第32圖係一依本發明之第七實施例所製之信號處理器 的一個示意方塊圊; 第33A圖係第32圖之信號處理器之零相位重新開始電 路的一個示意方塊圊; 第33B圖係第33A圖之零相位重新開始電路之相位差 偵測器的一個示意方塊圖; 第33C圖係第33A圖之零相位重新開始電路之樣式鐘 別器的一個示意方塊圖; 第33D圖係第33A圊之零相位重新開始電路之斜度計 算器的一個示意方塊圖; 第34圖係第33A圖之零相位重新開始電路之一 VCO所 產生時鐘信號的一個信號波形圖; 第35圖係一可解釋第33A圊之零相位重新開始電路之 運作的一個信號波形圖; 第36圊係一可解釋第32囷之信號處理器之TR-PLL和 零相位重新開始電路之控制時序的一個第一信號波形圖; 第37圖係一可解釋第32圖之信號處理器之TR-PLL和 零相位重新開始電路之控制時序的一個第二信號波形圖; 第3 8圖係一依本發明之第八實施例所製之信號處理器 的一個示意方塊圖; 第39A圖係第38圖之信號處理器之一運作電路和一解 碼器的一個示意方塊圖; 第39B圖係第39A圖之運作電路和解瑪器的一個示意 方塊圖; 本紙張尺度適用中國國家標準(CNS ) A4規格(2〗0Χ297公釐) -----:---:--r.------訂------線 ' (請先閎讀背面之注$項再填寫本頁) 23 413785 $ 五、發明説明(21 ) 第39C圖係上述解碼器之一示意方塊圖; (請先閲讀背面之注意事項再填寫本頁) 第40圖係一可例示第39A圖之運作電路所產生之關聯 函數值與其時鐘信號之相位歧離間之關係的特性曲線圖; 第41圖係一可解釋第39A圊之運作電路之加法器的一 個簡圖; 第42圖係一可例示一前序位元列信號與一系統時鐘信 號間之相位差,與其比較位準間之關係的曲線圖; 第43圖係一可解釋第39A圚之比較器之運作情形的一 個簡圖; 第44囷係一可例示第38圖之信號處理器之零相位重新 開始電路之運作情形的信號波形圖; 第45圖係第38圖之信號處理器之一FE和一 ADC的一 個示意方塊圖; 第46圖係一可顯示其系統時鐘信號和一供應至第45圖 之ADC之分頻時鐘信號的信號波形圖; .線 第47圊係一可例示第45圖之ADC之運作情形的信號 波形圖; 經濟部智慧財產局員工消費合作社印製 第48圖係一可解釋第45圖之ADC之一主ADC和一些 子ADC之運作範圍的簡圖; 第49圖係一依本發明之第九實施例所製之DFE的一個 示意方塊圖; 第50圖係一可例示第49圖之DFE之運作情形的信號波 形圖; 第51圖係一依本發明之第十實施例所製之DFE的一 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) 24 413785 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(22 ) 個示意方塊圖; 第52圖係一可例示第51圖之DFE之運作情形的信號波 形圖; 第53圖係一依本發明之第十一實施例所製之信號處理 器的一個示意方塊圖; 第54 A和54B囷係兩可顯示第53圖之信號處理器之時 序控制器之運作情形的信號波形圖; 第55圖係一依本發明之第十三實施例所製之信號處理 器的一個示意方塊圖; 第56A和56B囷係兩可顯示第55圖之信號處理器之時 序控制器之運作情形的信號波形圖; 第57圖係一依本發明之第十三實施例所製之dfe的一 個示意方塊圖; 第58圖係一依本發明之第十四實施例所製之信號處理 器的一個示意方塊圊; 第59圖係第58圖之信號處理器之一 j)FE、一 TR-PLL 和一 SB偵測器的一個示意方塊圖; 第60圖係一可描繪第58圖之信號處理器所用同步位元 組之樣式的簡圖; 第61圖係一可解釋第58圖之信號處理器之運作情形的 信號波形圖; 第62圖係一依本發明第十四實施例之修飾形式所製之 DFE和SB偵測器的一個示意方塊圖; 第63圖係一依本發明之第十五實施例所製之光碟控制 (請先閲讀背面之注意事項再填寫本頁)
A 訂 線 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) 25 A7 B7 413785 五、發明説明(23 裝置的一個示意方塊圖; (請先闖讀背面之注_項苒填寫本頁) 第64圈係第63圖之光碟控制裝置之光碟控制器的一個 示意方塊圖; 第65圖係第64圖之光碟控制器之錯誤修正電路區段的 一個示意方塊圖; 第66圖係第64圖之光碟控制器之修正性能控制器區段 的一個示意方塊圖; 第67圖係一可顯示第64圖之光碟控制器之記.憶體緩衝 器之記憶逋區域的一個簡圖: 第68圖係一可顯示一區段光碟資料之資料配置的簡圖 :而 第69囷則係一依本發明第十五實施例之修飾形式所製 修正性能控制器區段的一個示意方塊圖。 較佳實施例之詳細說明 在諸圖中,相同之參考數字從頭至尾係用以表示相同 線 之元件。 第一實施例 經濟部智慧財產局負工消费合作社印製 第6圖係一硬碟裝置之示意方塊圖。其硬碟裝置31, 可接收彼等來自一主電腦32之資料,以及可依其主電腦32 之寫入請求,將上述資料寫錄至—磁碟33上面。其硬碟裝 置31 ’可讀取彼等來自上述磁碟33之資料,以及可依一來 自其主電腦32之讀取請求’而供應其上述之資料。 其硬碟裝置31係包含:上述之磁碟33、第一和第二馬 達Ml和M2、一磁頭單元34、一信號處理器35、一伺服電 本紙張尺度逋用中國國家標率(CNS ) A4規格(210X 297公釐) 26 經濟部智慧財產局員工消費合作社印製 413785 at -------_B7__ 五、發明説明(24 ) 路36、一微處理器單元(Mpu) 37、一記憶體(RAM) 38 硬碟控制器(HDC) 39、和一界面電路4〇,彼等係全部連 接至一匯流排41。 其磁碟33,係藉其第—馬達1^1做定速度之轉動。其 磁頭單凡34,係藉其第二馬達]^2,而可沿其磁碟33之半 fe方向做移動。其磁頭單元34,可讀取其磁碟33上面所記 錄之資訊,以及可將一類比讀取信號尺〇,提供給其信號 處理器35。 其信號處理器(讀取/寫入通道1(:) 35,可透過一與 該讀取信號RD同步之取樣信號,將該讀取信號RD,轉換 成一數位信號。其信號處理器35,可將此數位信號解碼, 而產生彼等之解碼資料。 其伺服電路36 ,可控制其第一馬達M卜以使其磁碟33 ’可在一定速度下做轉動。其伺服電路36,可接收上述來 自其信號處理器3 5之解碼資料,以及可依據此解碼資料内 所包含之伺服資訊,來控制其第二馬達M2,以便能追蹤 一目標磁軌。 其MPU 37,可依據其ram 38内所儲存之一程式,分 析一來自其主電腦32而與一寫入/讀取程序有關之命令, 以及可輸出一控制信號。其HDC 39,可接收上述來自其 MPU 37之控制信號’以及可控制彼等信號處理器35和伺 服電路36。其HDC 39,亦可接收上述來自其信號處理器35 之數位彳§號’以及可產生彼等具有一預定位元組數目之區 段資料。其HDC 39’最好尚能基於逐區段之錯誤修正動 本纸張尺度適用中國國家楼準(CNS ) A4規格(210X297公釐) -----.---:--,..--;----訂------線. (請先閲讀背面之注$項再填寫本頁) 27 413785
五、 發明説明( 25 經濟部智慧財產局員工消費合作社印製 46 入 作,來執行ECC (錯誤修正碼),以及將彼等經錯誤修正 過之資料,經由其匯流排41,供應給其界面電路4〇。其界 面電路40,可將其HDC 39之輸出資料,轉換成彼等符合 一預定通訊協定之資料,以及可將上述之讀取資料,供應 給其主電腦32。 其HDC 39,可經由其界面電路4〇,接收彼等來自其 主電腦32之寫入資料,以及可將上述經錯誤修正過之資料 ,附加至該寫入資料上面。其信號處理器35,可經由其磁 頭單元34,將其HDC 39之輸出資料,寫入至其磁碟33上 面。 第7圖係其信號處理器35之一示意方塊圖。 寫入運作 其一擾碼器43 ’可經由一界面電路42,接收上述來自 其MPU 37之寫入資料,以及可依據一預定之通訊協定, 來改變上述寫入資料之位元次序《其一編碼器44,最好可 依一RLL碼(跑動長度限制碼:特言之,RLL (1,7)瑪), 使上述之擾碼資料解碼,以及附加上彼等包含上述可用以 控制其寫碼資料之讀取運作之前序位元列資料的控制資料 。其一寫入預補償器45 *可對其磁碟33上面之寫入資料有 關的時序做補償’以及可依據一 NRZI系統,將此補償之 資料’提供給一寫入正反器(F/F) 46。上述時序之補償動 作’在執行上係為了防止寫入資訊,不致因彼等鄰接磁極 (彼等係相當於"0”或"1")之影嚮而有變化。其寫入F/F ,可將彼等來自其寫入預補償器45之寫入寫碼資料(寫 本紙張尺度適用中囷國家標準(CNS } A4規格(210X297公釐) I---:---:--ί------IT------.^ (請先閲讀背面之注意事項再填寫本頁) 28 經濟部智慧財產局員工消骨合作社印製 413785 A7 B7 五、發明説明(26 ) 信號WD),提供給其磁頭單元34之一寫入磁頭34a。亦 即,其寫入F/F 46,可將一對應於上述寫入資料之電流, 供應至上述之寫入磁頭34a,後者係一線圈。該寫入磁頭34a ,可依據上述之電流,在其磁碟33上面形成磁極,藉以將 上述包含資料、一前序位元列、和一同步位元組之寫入資 料,寫錄至其磁碟33上面。 讀取運作 其磁頭單元34之一寫入磁頭34b,最好係一 MR (磁阻 式)磁頭。此寫入磁頭34b,可將一具有一依據其磁碟33 之磁極中之變化而成之位準的讀取信號RD,提供給其可 變增益放大器(VGA) 47。其VGA 47,可將該讀取信號RD 放大,以及可將此放大之讀取信號,供應至一決定回授等 化器(DFE) 48。其VGA 47之一自動增益控制器(AGC) 47a ,可依據該讀取信號之頻率,來控制其VGA 47之增益, 其方式係使其VGA 47之輸出讀取信號的波幅,能保持為 一預定之波幅,彼等VGA 47和AGC 47a,可形成一用以 控制上述類比信號之波幅的控制回路。 其一PLL電路49,可接收一來自其DFE 48之類比輸出 信號,以及可產生一與上述讀取信號RD同步之時鐘信號 SCK。其DFE 48,可依據該時鐘信號SCK,使上述來自其 VGA 47之放大讀取信號做波形等化,藉以產生一數位信 號。其一解碼器50,可依據上述之RLL碼,將上述來自其 DFE 48之數位信號解碼,以及可將此解碼資料,提供給 一解擾碼器51。此解擾碼器51,可依據一預定之通訊協定 本紙張尺度適用中國國家標準(CMS ) A4規格(210X297公釐) I . 7 4 訂 矣 (請先閱讀背面之注意事項再填寫本頁) 29 經濟部智慧财產局員工消资合作社印製 413785 A7 B7 五、發明説明(27 ) ’恢復該解碼資料之諸位元,而產生—讀取資料。此一讀 取資料,將會經由一界面電路52,供應至其Μρυ 37。 其一控制資料彳貞測器53 ’可接收上述來自其dfe 48 之數位信號’以及可偵測出此數位信號内所包含之一讀取 控制信號(前序位元列和同步位元組)和伺服資訊(何服 標記)。其偵測器53,可將一與上述測得之信號和資訊相 對應的彳貞測彳§號’傳送給一順序控制器54和其mpu 37。 其順序控制器54 ’可接收上述來自其偵測器53和一來自其 MJPU 37之寫入/讀取控制信號’以及可依據—預定之寫 入/讀取順序’來控制彼等個別之電路42至53 其MPU 37 ’可指示其信號處理器3 5開始一讀取之運作。其後,當谓 測到上述之同步位元組偵測信號時,其MPU 37,便可操 作彼等跟隨該同步位元組後面之讀取資料,使成為所寫錄 之資料,以及處理此一寫錄資料。 第8圖係上述依本發明之第一實施例所製DFE48的一 個示意方塊囷。其DFE 48係包含:一預濾波器12、一加 法器13 ' —決定單元14、一移位暫存器61、和一回授(FB) ί慮波器6 5。彼等之加法器13、決定單元加法器14、移位暫 存器61 '和回授(FB)濾波器65,將形成一決定電路。 其預濾波器12’可接收上述來自其VGA 47 (第7圖) 之放大讀取信號,以及可對此讀取信號進行濾波,以使此 讀取信號之S/N比率為最大。其加法器13,可使上述來自 其預濾波器12之濾波讀取信號S1,與一來自其FB濾波器 65之回授信號S2相加,以及可將一所成之信號S3,傳送 -----^---^—f------訂------線 (請先閱讀背面之注意事項再填寫本頁) 30 經濟部智慧財產局員工消費合作杜印製 413785 A7 ________— B7 五、發明説明(28 ) 給其決定單元14。 其决疋單凡14,可使上述來自其加法器13之信號S3 的電壓’與一參考電壓Ref進行比較以及可將一 "1"或,,『 之決定信號S4,提供給其移位暫存器61。在此一方式下 ,其決定單7L 14’可將其加法器13之輸出信號S3,轉換 成一數位信號。 其移位暫存器61,包含第一和第二暫存器區段62和63 ,彼等各具有多數可用以儲存取樣資料之暫存器64。其 移位暫存器61内所儲存資料之個數(亦即,彼等暫存器64 之總數),係基於彼等編碼器44和解碼器5〇内所用之一轉 移碼規則來加以決定。詳言之,其第—暫存器區段62内之 暫存器64的數目,係與其fb濾波器65之接頭數目相對應 (在此情況中為八個)。其第二暫存器區段63内之暫存器 64的數目為四個。因此,彼等十二個暫存器料内,係儲存 有12位元之取樣數位資料。 其FB濾波器65係包含··一位址轉換單元66、一記憶 體(RAM) 24、一數位類比轉接器(DAC) 25、一發散性監 控器電路67、一選擇器68、和一信號位準產生器仍。其 位址轉換單元66,可使一來自其第一暫存器區段62之8_位 元資料解碼,以及可將其解碼之結果,做為一位址信號, 傳送給其RAM 24。其位址轉換單元66,可將上述來自彼 等第一和第二暫存器區段62和63之12-位元資料,提供給 其發散性監控器電路67。 其RAM 24 ’係與第2圖之RAM 24具有同相之結構。 本紙張尺度通用中國國家捸準(CNS ) A4規格(210X297公釐) -----:---.--气----------訂------線' (請先聞讀背面之注意事項再填寫本頁) 31 經濟部智慧財產局員工消资合作社印製 413785 at _____B7 五、發明説明(29 ) 依據上述來自其位址轉換單元66之位址信號,彼等回授嚮 應資料’係自其RAM 24之一區域24a (第2圖)被讀取。 其DAC 25’可將上述之回授嚮應資料,轉換成一類比信 號,以及可將此類比信號,做為其回授信號S2,傳送給 其加法器13。彼等加法器13、決定單元14、移位暫存器61 、位址轉換單元66、RAM 24、和DAC 25 ,將形成一回 授(FB)回路。 其發散性監控器電路67’可依據上述來自其位址轉換 單元66之12-位元資料,決定上述之FB回路是否發散。詳 言之’其發散性監控器電路67,可藉著檢核上述之12-位 元資料’是否包含一未與上述之轉移碼規則相匹配之位元 序列,來決定上述FB回路之發散性。其編碼器44,基於RLL (1,7)碼所編碼成之資料’可採用(101)至(100000001)之任 一值。亦即’上述編碼成之資料’係具有一個,,〇,,至七個”〇|, 之串列。當其移位暫存器6 1内所儲存係一八個或以上之„ 的序列時’該資料因而係包含有一錯誤。 當其發散性監控器電路67,決定上述之FB回路並未 發散時’其發散性監控器電路67,便提供一具有"〇,,值之 選擇信號SEL,給其選擇器68。當其發散性監控器電路67 ,決定上述之FB回路係發散,以及上述來自其決定單元14 之決定信號S4,係固定在一"丨”值時,其發散性監控器電 路67,便會輸出一具有值之選擇信號SEt。當其發散 性監控器電路67,決定上述之路係發散’以及上述 來自其決疋單元14之決定信號S4,係固定在一 值時’ -----:---.--挺.------訂------線 I 1 (請先聞讀背面之注意事項再填寫本頁)
32 經濟部智慧財產局員工消費合作社印製 413785 at -------------^_________ 五、發明説明(30 ) 其發散性監控器電路67,便輪出—具有"2,,值之選擇信號 SEL。 ° 其選擇器68,可自其信號位準產生器69,接收多數之 不同參考電壓Refl、Ref2、和Ref3。由於其決定單元14, 係使用一參考電壓,其信號位準產生器69 ,將會產生多數 之參考電壓。若其決定單元14,改為使用一參考電流,其 信號位準產生器69,則將會產生多數之參考電流。其第一 參考電壓Refl,係一至其決定單元μ之輸入信號的中間電 壓((最大電壓+最小電壓)/2)。其第二參考電壓Ref2 ,係高於其第一參考電壓Refl,以及其第三參考電壓Ref3 ,係低於其第一參考電壓Refl。 依據上述具有一 "〇"值之選擇信號SEL,其選擇器68 ’可選擇上述之第一參考電壓Refl ,以及可將此第一參 考電壓Refl,提供給其決定單元14。依據上述具有一"Γ 值之選擇信號SEL,其選擇器68,可選擇上述之第二參考 電壓Ref2。依據上述具有一 值之選擇信號SEL,其選 擇器68,可選擇上述之第三參考電壓Ref3。 其決定單元14,可使上述之參考電壓Ref,與其輸入 信號S3之電壓做比較’以及可基於其比較結果,輸出,,〇,, 或”1"之決定信號S4。上述之參考電壓Ref (亦即,其決定 單元14之準則),係基於其fb濾波器65之FB回路的監控 結果做變化β
第9圖係一可例示上述fb回路之發散狀態的一個波形 圖。此一波形圊係顯示一寫入電流、上述之讀取信號RD 本纸張尺度適用中国國家標準(CNS ) A4規格(210X297公釐) 1 . Μ------ir----- (請先闖讀背面之注意事項再填寫本頁) 33 413785 A7 B7 五、發明説明(31 ) 、和其加法器13之輸出信號S3的波形。上述之讀取信號 ,係一在上述寫入信號之遷移點(在取樣點&(1^1)與&(匕) 間之點)具有最大值之勞倫斯脈波,係供應給其預濾波器 12»其決定單元14,可使其加法器13在各個取樣點a(k_3) 至a(k+2)處之輸出信號S3,與上述之參考電壓做比較。 上述FB回路内一錯誤之傳送,將會如第9圖之交替長 短線所指,造成其加法器13之輸出信號S3的下降,以致 該輸出信號S3 ’將會在彼等取樣點a(k+l)和a(k+2)處,變 得穩定在一低於上述參考電壓Ref之值下。結果,其決定 單元I4,將會在彼等取樣點a(k+l)和a(k+2)處,輸出一 之決定信號S4,而造成上述FB回路之發散《 茲將參考第10至15圖,說明其DFE 48之運作〇 第10至12圖係一些可顯示其DFE 48之狀態遷移的簡 圖》 其DFE 48 ’可依據其加法器13之輸出信號S3的值, 來使其狀態自狀態1改變至狀態6。第10圖中所示之"+q,·、 "+r”、”-r" '和”-q",係表示上述輸出信號幻之邏輯值。 此外,彼等”0”和"Γ,係上述遵從NRZI系統之DFE 48的 輸出。換言之,彼等,,〇,,和”1”,係其FB濾波器65内,,1+D" 運作之結果,相對於上述來自其決定單元14之決定信號S4 ,進行專OR運作所得之值。上述之"1+D,i運作,係當前之 決定結果與次一決定結果的相加動作。 當上述之輸出信號S3為最低值(Ref-q或在其附近) 時,其DFE 48係在狀態4中。此時,其決定單元ι4,將會 ^張尺度適用中國國家標準(CNS )八4規格(2[〇><297公釐) ---- -34 - -----;---:--r —----IT------0 (請先聞讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 413785 A7 B7 五、發明説明(32 ) 輸出"〇1’之決定信號S4。當上述之輸出信號S3增加至(Ref-r )時’其DFE 48,將會自狀態4改變至狀態5。此時,其 決定單元14,將會輸出狀態4之,·〇'·的決定信號S4。所以, 其DFE 48 ’將會輸出"〇·,,其係狀態4之,,〇"的決定信號S4 ’與狀態5之"〇"的決定信號S4上面之EOR運作的結果。 當該輪出信號S3高於上述之參考電壓Ref(Ref+r)時 ’其DFE 48,將會如第11圖中所示,自狀態5改變至狀態 6°此時,其決定單元14,將會輸出”丨"之決定信號S4,以 及其DFE 48 ’將會輸出,,1",或狀態5之_,〇"的決定信號S4 ’與狀態6之”1_'的決定信號S4上面之EOR運作的結果。 當上述之輸出信號S3增加(Ref+q)時,其DFE 48, 將會自狀態6改變至狀態1。此時,其決定單元14,將會輸 出"1"之決定信號S4,以及其DFE 48,將會輸出"0”,或狀 態6之”1”的決定信號S4,與狀態1之”丨"的決定信號S4上面 之EOR運作的結果。當上述之輸出信號§3,降至(Ref+r )時’其DFE 48,將會自狀態1改變至狀態2。此時,其 決定單元14,將會輸出"1"之決定信號S4,以及其DFE 48 ,將會輸出”0" ’或狀態1之”1"的決定信號S4,與狀態2之 "1"的決定信號S4上面之EOR運作的結果。 當該輪出信號S3,低於上述之參考電壓Ref ( Ref_r ) 時’其DFE 48,將會自狀態2改變至狀態3 (見第11圖) 。此時’其決定單元14 ’將會輪出"〇"之決定信號S4,以 及其DFE 48 ’將會輸出”Γ,或狀態2之"1"的決定信號S4 ,與狀態3之”0"的決定信號S4上面之EOR運作的結果。當 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) (請先閩讀背面之注意事項再填寫本育) 訂 經濟部智慧財產局員工消費合作社印製 35 經濟部智慧財產局員工消費合作社印製 413785 A7 _____B7 五、發明説明(33 ) 上述之輸出信號S3,降低至(Ref-r)時,其DFE 48,將 會自狀態3改變至狀態4 »此時,其決定單元14,將會輸出 "〇”之決定信號S4 ’以及其DFE 48,將會輸出"〇”,或狀態 3之1'Γ的決定信號S4,與狀態4之的決定信號S4上面之 EOR運作的結果。 當上述之輸出信號S3,保持在(Ref+r ),而非在狀 態6之(Ref+q )時,其DFE 48,將會自狀態6改變至狀態 2。當上述之輪出信號S3,保持在(Refr),而非在狀態3 之(Ref-q j時’其DFE 48 ’將會自狀態3改變至狀態5。 當有錯誤傳輸發生時,上述輸出信號S3内之變化, 將會較小。在此一情況下’其自狀態2至狀態3之遷移動 作,將會被禁能’以及上述之輸出信號S3,將會保持在 狀態1中。此時’其決定單元14,將會連續地輸出之決 定信號S4。此外’其自狀態5至狀態6之遷移動作,將會 被禁能’以及上述之輸出信號S3,將會保持在狀態4中。 此時’其決定單元14,將會連續地輸出之決定信號S4 ▲其發散性監控器電路67,偵測到"1"之決定信號S4 的連續輸出時,其發散性監控器電路67 ,便可決定上述 之FB回路係發散,以及可輪出上述具有,,丨,_值之選擇信號 SEL。其選擇器68,便可依據上述具有值之選擇信號SEL ’將上述之第二參考電壓Ref2,提供給其決定單元14。結 果’其準則將會變得高於一般之值,以及其狀態遷移之臨 界值’將會如第丨2囷中所示,朝狀態2偏移。因此,其決 本紙張Mit财關家縣(CNS ) A4%;fM 2獻297公着) (請先閱讀背面之注意事項再填寫本頁) 、11 經濟部智慧財產局員工消費合作社印製 413785 A7 __B7 五、發明説明(34 ) 定單元14’將會決定上述等於或低於該第二參考電壓Ref2 之讀取信號RD為負值’即使該讀取信號rd為正值亦然, 以及將會輸出"0"之決定信號S4。結果,其自狀態3至狀態 2之轉移的可能性 ,將會如第13圖中所示地增加。此將可防止上述fb回路 源自該決定信號S4之值的固定的發散性。換言之,其發 散性監控器電路67,將可增進其決定單元14相對於一負值 信號的靈敏度。 當其自狀態6至狀態5之轉移被禁能時,以另一範例而 言,由於錯誤傳輸之發生所致,彼等狀態5、3和4之循環 將會發生’其決定單元14,將會連續輸出,,〇,,之決定信號S4 。當其發散性監控器電路67,偵測到"〇"之決定信號84的 連續輸出時’其發散性監控器電路67,便可決定上述之FB 回路係 處於發散狀態,以及可輸出上述具有"2"值之選擇信號Sel 。其選擇器68便可依據上述具有"2”值之選擇信號SEL, 將上述之第三參考電壓Ref3,提供給其決定單元14。結果 1其準則將變得低於一般之值,以及其狀態遷移之臨界值 ’將會如第14圚中所示,朝狀態5移位。因此,其決定單 元丨4,將會決定上述等於或大於該第三參考電壓Ref3之讀 取信號RD為正值,即使該讀取信號rd為負值亦然,以及 將會輸出” 1”之決定信號S4。此將可防止上述fb回路源自 該決定彳§號84之值之固定的發散性。亦即,其發傲性監 控器電路67 ,將可增進其決定單元14相對於一正值信號 -----:---:--f --------訂------線' (請先閲讀背面之注意事項再填寫本頁) 37 經濟部智慧財產局員工消費合作社印製 __413785 ;; 五、發明説明(35 ) 的靈敏度。 第二實施例 第16圖係一依本發明之第二實施例所製之決定回授等 化器(DFE) 70的一個示意方塊囷。其DFE 7〇包含:一預濾 波器12 ' —決定單元14、一移位暫存器61、和一回授(FB) 遽波為71。其FBi慮波器71包含:一位址轉換單元6 6、一 記憶體(RAM) 24、一數位類比轉接器(Dac) 25 ' —發散 性監控器電路67、一選擇器68、一信號位準產生器72、和 一加法器7 3。 其信號位準產生器72,可產生彼等分別具有預定電壓 之第一至第三抵補信號Offl ' 〇ff2、和〇ff3。當其決定單 元14,使用一電流位準作為一參考位準時,其信號位準產 生器72,便可產生彼等具有預定電流之信號。在此第二實 施例中’該第一抵補信號Offl,係具有一_,〇"之值。該第 三抵補信號0ff3,係具有一大於該第一抵補信號〇ffl之值 。該第一抵補信號〇ff2,係具有一小於該第一抵補信號 Offl之值(負值)=> 彼等第二和第三抵補信號〇打2和〇ff3 ,最好係具有相同之絕對值。 其選擇器68’可依據一具有"〇"值之選擇信號SEL, 來選擇上述之第一抵補信號OfH。此外,其選擇器68,可 依據一具有"Γ值之選擇信號SEL,來選擇上述之第二抵 補信號0ff2,以及可依據一具有”2"值之選擇信號SEL ’來 選擇上述之第三抵補信號0ff3。 其加法器73,可接收彼等來自其ram 24之輸出信號 本紙浪尺度適用中围國家標準(CNS ) A4規格(2丨0><297公釐) • « ^ J 訂·~ n n 線· (請先閱讀背面之注^h項再填寫本頁〕 38 經濟部智慧財產局員工消費合作社印製 413785 A7 ____ _B7 五、發明説明(36 ) (回授嚮應資料)’和來自其選擇器68之抵補信號〇ff, 以及可使此兩信號加在一起》結果,彼等第一至第三抵補 信號Offl - 0ff3業已加入之回授嚮應資料(回授信號S2) ,將會供應至其加法器13 » 當上述之FB回路並未發散時,其發散性監控器電路67 ,便會將上述"0"值之選擇信號SEL,提供給其選擇器68 。其選擇器68’將會選擇上述之第一抵補信號〇ffl,以及 其加法器73,會將此”〇”值之第一抵補信號〇ff丨,加至上 述來自其RAM 24之回授嚮應資料。所以,上述來自其ram 24之回授嚮應資料,係直接回授至其加法器13。 當上述之FB回路,固定在一”1"時,其發散性監控器 電路67,便會將上述”1"值之選擇信號SEL,提供給其選 擇器68。其選擇器68,將會選擇上述之第二抵補信號〇订2 ’以及其加法器73’會將此一具有負值之第二抵補信號 0ff2 ’加至上述來自其RAM 24之回授嚮應資料。所以, 上述小於該第二抵補信號〇ff2之回授嚮應資料,將會回授 至其加法器13。亦即’上述回授嚮應資料之類比信號,將 會朝其負值方向得到補偾。此一補償作用,係等於上述第 一實施例中其決定單元14之參考電壓的增加。此將可使得 上述來自其決定單元14之"0"值決定信號S4的輸出能夠容 易進行。換言之’其發散性監控器電路67,將可增進其決 定單元14相對於一負值信號的靈敏度。此將可防止上述fB 回路源自該決定信號S4之值之固走的發散性。 當上述之FB回路,固定在一 "ο"時,其發散性監控器 本紙張尺皮通用中國國家標準(CNS > A4说格(210X297公釐) ------;---:--症------訂------線-1 (請先閎讀背面之注意事項再填寫本頁) 39 413785 經濟部智慧財產局員工消費合作社印奴 A7 B7五、發明説明(37 ) 電路67,便會將上述"2"值之選擇信號,提供給其選 擇器68。其選擇器,將會選擇上述之第三抵補信號〇ff3 ,以及其加法器73,會將此一具有正值之第三抵補信號 Off3,加至上述來自其RAM 24之回授嚮應資料。所以, 上述大於該第三抵補信號〇ff3之回授嚮應資料,將會回授 至其加法器13。亦即,上述回授嚮應資料之類比信號,將 會朝其正值方向得到補償。此一補償作用,係等於上述第 一實施例中其決定單元14之參考電壓的增加。此將可使得 上述來自其決定單元14之,,1"值決定信號S4的輸出能夠容 易進行。換言之,其發散性監控器電路67,將可增進其決 定單元14相對於一正值信號的靈敏度。此將可防止上述FB 回路源自該決定信號S4之值的固定的發散性。 在此第二實施例中’由於其回授嚮應資料,係使用其 加法器73做補償,其決定單元準則之改變有關的結構,將 會十分簡單。 在此第二實施例中,其DAC 25,可接收上述來自其 發散性監控器電路67之監控結果,以及可基於此一監控結 果,將彼等具有一即定值之回授嚮應資料,提供給其加法 器13»其回授嚮應資料之此種供應方式,將可降低其決定 結果内所包含之錯誤,以及可使其FB回路之發散狀態, 恢復成先前之正常狀態。 在此第二實施例中,當其決定單元14決定有錯誤資料 ’局部出現在其移位暫存器61内所儲存之取樣資料中時, 其發散性監控器電路67,便可依據上述之轉移碼規則,# 本紙張尺度適用中國國家標率(CNS ) A4規格(210X297公釐)
ί - I _ ------------珐、! (請先聞讀背面之注意事項再填寫本I) 訂 線| 40 413785 at ___B7 五、發明説明(3δΊ ' '— 正上述之錯誤資料。在此一情況下,上述對應於其發散性 監控器電路67所修正之取樣資料的回授嚮應資料,係自其 -111 n Ί—--^-- (請先閲讀背面之注意事項再填寫本頁} RAM24内之一相關聯之區域被讀取。此讀取之回授嚮廡 Μ料,將會供應至其DAC 25。其取樣資料内局部出現2 錯誤資料的此一修正作用,將可防止上述]?]8回路之發散 〇 第三實施例 第17圖係一依本發明之第三實施例所製之決定回授等 化器(DFE) 201的一個示意方塊圖。其dfe 201包含:一預 濾波器12、一加法器π、一決定單元14、一移位暫存器61 、和一回授(FB)濾波器202。 其移位暫存器61具有:一第一暫存器區段62,其包含 六個數目與其FB濾波器202之接頭相對應的暫存器64 ;和 一包含三個暫存器64之第二暫存器區段63。所以,其移位 暫存器61,可儲存9-位元之取樣數位資料d〇至d8。 線 經濟部智慧財產局員工消費合作社印製 其FB濾波器202包含:一記憶體(RAM) 24、一數位類 比轉接器(DAC) 25、一位址轉換單元66、一發散性監控 器電路67、第一和第二選擇器68和203、第一和第二信號 位準產生器(第一和第二產生器)69和204、一解碼器205 、一錯誤偵測器206、一狀態機(STM) 207、和一些邏輯閂 208a至208c。 其位址轉換單元66,可自其第一位址轉換單元66,接 收一 6-位元之資料d〇-d5,以及可將此一6-位元資料轉換 成一位址信號。其回授嚮應資料,係自其RAM 24内一依 本紙張尺度逋用中國國家揉準(CNS ) A4規格(210X297公釐) 41 A7 _________B7_ 五、發明説明(39 ) 據上述位址信號所選定之區域被讀取。此讀取之回授嚮應 資料’將會經由其邏輯閂208a,供應至其DAC 25。 其發散性監控器電路67,將會接收彼等儲存在其移位 暫存器61内之9-位元資料d〇-d8,以及可藉著檢核上述之9-位元資料d0-d8 ’是否包含一未與上述之轉移碼規則相匹 配之位元序列,來決定上述FB回路是否發散。其發散性 監控器電路67,可經由其邏輯閂2〇8c,將一表示其決定結 果之信號S71,提供給其STM 207 »當上述之FB.回路並未 發散時,其所輪出將為一具有"〇"值之信號S71。當上述之 FB回路係發散,以及上述之決定信號S4係具有一 "1"值時 ’其所輸出將為一具有"1,,值之信號871。當上述之㈤回 路係發散,以及上述之決定信號S4係具有一 "〇"值時,其 所輸出將為一具有"〇"值之信號S71。 其解碼器205,最好如第19圖中所示,包含八個專〇R (EOR)邏輯閘2〇5a,以及可對其移位暫存器61内所错存之 9-位元資料d0_d8,執行一"丨+j)"之運作。彼等每一E〇R邏 輯閘205a,可接收連續之2-位元資料,可對此2_位元資料 執行一專OR之運作,以及可將其運作之結果(彼等信號 Ad0-Ad7之一相關聯者),傳送給其錯誤偵測器2〇6。其 錯誤偵測器206,可如第20至23圖所示,依據上述iRLL (跑動長度限制)碼,特言之,即RLL (1,7)碼,使上述 之輪入資料Ad0-Ad7解碼。其錯誤解碼器2〇6 ’尚可偵測 出彼·#輸入資料Ad0-Ad7内,是否.有一邏輯錯誤或是否有 錯誤傳輸,以及可經由其邏輯閂2〇8b,將一表示其偵測結 本紙張U適用中國國家標準(CNS ) Α4·⑺〇><297公董)~~- ---- -42 - (請先閲讀背面之注意事項再填寫本頁) ,1Τ 經濟部智慧財產局員工消費合作社印製 A7 413785 ----- B7 五、發明説明(4〇 ) — ' § ""S72表:供給其§tm 2〇7。當有一錯誤傳輸被偵 d至丨時,其所輪出將為一具有"3"(二進位符號中之"11" )值之信號S72。 當彼等k號Ad〇-Ad7内’有兩個或以上之,_ 1 ”時,便 會發生冑輯錯誤。亦即,由於其決定單it 14,在上述輸 出信號S3之位準’超過上述之參考電壓尺^時,將會輸出"厂 之決疋信號S4 ’則此"丨,,之決定信號討,在其dFE 201之 運作正常時,應不會連續被輸出。 當彼等信號Ad0-Ad7全為"〇,,或”厂時’便會發生一錯 誤傳輸。亦即’由於其移位暫存器61内之資料d0-d8,係 101至’’1〇〇〇〇〇〇01"中的一個,在其〇1?£ 2〇1之運作正常 時’其將不會有全為"〇”或”i"之資#d〇_d8。 其STM 207,可接收上述來自其移位暫存器61之信號 d〇 ’與彼等信號S71和信號S72,以及可基於此等信號, 來改變其自身之運作狀態。該信號d〇係其DFE 201之輸出 信號。誠如第18圖中所示,其STM 207 ,可採用Z1至Z4之 任一狀態。當上述之FB回路並未固定,以及其DFE 201運 作正常時’其STM207係具有狀態Z1,以及可分別提供"〇” 之第一和第二選擇信號SEL1和SEL2,給彼等第一和第二 選擇器68和203。 回顧第17圖,其第一產生器69,可產生彼等第一至第 二參考電壓Refl、Ref2、和Ref3。其第一參考電壓Refi, 係一至其決定單元14之輸入信號的中間電壓((最大電塵 +最小電壓)/2 )。其第二參考電壓Ref2,係高於其第一 本紙張尺度逋用中國國家標準(CNS ) A4規格(210X297公釐) (锖先聞讀背面之注意事項再填寫本頁) -訂 線 經濟部智恶財產局具工消費合作杜印製 43 413785 A7 經濟部智慧財產局員工消費合作社印製 B7 五、發明説明(41 ) 參考電壓Refl,以及其第三參考電壓Ref3,係低於其第一 參考電壓Refl。依據上述具有一 ”0”值之選擇信號SEL, 其第一選擇器68,可選擇上述之第一參考電壓Refl。依據 上述具有一 "1”值之選擇信號SEL,其選擇器68,可選擇 上述之第二參考電壓Ref2。依據上述具有一”2"值之選擇 信號SEL,其選擇器68,可選擇上述之第三參考電壓Ref3 〇 其第二產生器204,可產生彼等第一和第二回授(FB) 信號Feedl和Feed2。其第一 FB信號Feedl,係具有一高於 上述第一參考電壓Refl之電壓(Refl+r),以及其第二FB信 號Feed2,係具有一低於上述第一參考電壓Refl之電壓 (Refl-r) ( Feedl>Feed2>Refl )。上述之值,'r”係如第 10 圖 中所示,為上述信號S3所能採用之一邏輯值。 其第二選擇器203,可依據上述具有一 值之選擇信 號SEL2,來選擇上述來自其RAM24之回授嚮應資料。其 第二選擇器203,可依據上述具有一 "1"值之選擇信號SEL2 ,來選擇上述之第一 FB信號Feedl,以及可依據上述具有 一 "2"值之選擇信號SEL2,來選擇上述之第二FB信號Feed2 。其DAC 25,可將上述來自其第二選擇器203之選擇信號 ,轉換成一類比信號(回授嚮應資料)S2,以及可將此 類比信號S2,傳送給其加法器13。 詳言之,當上述之FB回路並未發散時,其STM 207, 可輸出一具有值之第二選擇信號SEL2,以致上述來自 其RAM24之回授嚮應資料,將會提供給其加法器13。 (請先閲讀背面之注意事項再填寫本頁) 訂 本紙悵尺度適用中國國家標準(CNS ) A4規格(2!〇X2?7公着) 44 經濟部智慧財產局員工消費合作杜印製 413785 A7 __B7五、發明説明(42 ) 當上述之決定信號S4’係固定在某一定值時,其stm 207 ’可嚮應上述來自其發散性監控器電路67之信號S71 ,而自狀態Z2改變至狀態Z1,以及可將該信號S71,做為 上述之第二選擇信號SEL2 ’傳送給其第二選擇器203。在 狀態Z2中,其STM 207在運作上,可改變上述FB回路之 回授量。 當上述之決定信號S4被設定為"1”時,舉例而言,其 所輸出將為一具有"1"值之第二選擇信號SEL2,而使得其 第二選擇器203,選擇上述之第一 FB信號Feedl »結果, 上述之第一 FB信號Feedl,將會做為其回授嚮應信號,而 傳送給其加法器13。此一回授嚮應信號之位準,係較上述 之決定信號S4被設定為"r時,自其RAM 24,經由其DAC 25,提供給其加法器13之回授嚮應信號的位準為小。因此 ,其回授量係較小,而迫使其DFE 201。自狀態2改變至 狀態1(見第丨0圖)》此係等於上述第一實施例中,其決 定單元14之參考電壓的增加,以及等於上述第二實施例中 ,其回授量朝其負值方向之補償β結果,其決定單元14相 對於一負值信號的靈敏度,將可得到提高。因此,其DFE 201,將可輕易地行至狀態3,以及其決定單元14,將會輪 出”0”之決定信號S4。 當上述之決定信號S4被設定為"〇”時,其所輸出將為 一具有"2"值之第二選擇信號SEL2,而使得其第二選擇器 203,選擇上述之第二FB信號Feed2。結果,上述之第二Fb 信號Feed2,將會做為其回授嚮應信號,而傳送給其加法 I -I, I 「 1111 訂 I11 線 * (請先閲讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家標準(CNS ) A4規格(2丨0X2.97公釐〉 45 經濟部智慧財產局員工消費合作社印製 A7 _____B7五、發明説明(43 ) 器13。此一回授嚮應信號之位準,係較上述之決定信號S4 被設定為〇時’自其RAM 24,經由其DAC 25,提供給 其加法器13之回授嚮應信號的位準為大β因此,其回授量 將會變得較大,而迫使其DFE 201,自狀態5改變至狀態4 。此係等於上述第一實施例中,其決定單元14之參考電壓 的降低,以及等於上述第二實施例中,其回授量朝其正值 方向之補償。結果,其決定單元14相對於一正值信號的靈 敏度,將可得到提高。因此,其DFE 201,將可輕易地行 至狀態6,以及其決定單元14,將會輸出”1"之決定信號S4 〇 在完成其回授量之變更後,其STM 207,將會自狀態 Z3行至狀態Z2。在狀態Z3中,其STM 207 I將會改變其 決定單元14之準則。當上述之決定信號54被固定時,其 STM 207,會將上述之信號S71,做為其第一選擇信號SELl ,傳送給其第一選擇器68 當上述之決定信號S4被設定為"Γ時,舉例而言,其 所輪出將為一具有”1”值之第一選擇信號SEL1,而使得其 第一選擇器68 ’將第二參考電壓Ref2,提供給其決定單元 14。誠如第24圖中所示,此第二參考電壓Ref2之位準,係 高於其第一參考電壓Refl之位準。所以,其決定單元14之 準則’將會變得較高,而使得其決定單元14相對於一負值 信號的靈敏度得到提高《因此,其DFE 201將可輕易地行 至狀態3 ’以及其決定單元14,將會輸出"0"之決定信號s4 〇 本紙張级適用tg园家;^準(CNS ) Α4· (2獻297公董^ ~~ -46 - (讀先Μ讀背面之注意事項再填窝本頁) 訂 413785 at --- 一 ___ B7 __ 五、發明綱(4/) 一 ~~' 當上述之決定信號S4被固定為T時,其所輸出將為 一具有”2”值之第一選擇信號SEU。其第一選擇器⑼,可 依據上述”2”值之第一選擇信號SEU,將上述之第三選擇 信號SEL3,提供給其決定單元14。誠如第25圏中所示, 上述第三參考電壓Ref3之位準,係低於上述第一參考電壓 Refl之位準。所以,其決定單元14之準則,將會變得較低 ,而使得其決定單元14相對於一正值信號的靈敏度得到提 高。此將使得其DFE 201,能夠輕易地行至狀態6,而容 許其決定單元14 ’輸出"丨”之決定信號S4。 在完成其回授量之變更後,其Stm 207,將會停留在 狀態Z3。當偵測到上述來自其移位暫存器6 i之信號d〇的 脈波時’其STM 207,將會自狀態Z4改變至狀態Z3。上述 脈波之偵測,係表示該決定信號S4業已改變,諸如自〇至 1或自1至0 »所以,在狀態Z4中,其STM 207,將會恢復 其原有之準則,以及會將"〇"之第一選擇信號死匕丨,提供 給其第一選擇器68。此外,其STM 207,會將之第二 選擇信號SEL2,提供給其第二選擇器203。上述來自其RAM 24之回授嚮應信號,係供應至其加法器13 ,在狀態Z4中 經歷一段預定時間(例如,10 ms)過後,其STM 2〇7, 將會自狀態Z4行至狀態Z1。 由以上之說明顯然可見,上述依第三實施例所製之 DFE 201,可依據上述決定信號S4之值,來改變其準則和 回授之量,以致其DFE 201能夠迅速地恢復其正常之狀態 本紙張尺度適用中囷國家揉準(CNS ) A4規格(210X297公釐) •—^1 ^ · (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 47 413785 A7 ___B7_ 五、發明説明(45 ) 此外,其錯誤偵測器206,可偵測出其移位暫存器61 中之取樣資料内所含之一邏輯錯誤。所以,其DFE 201, 可相對於該錯誤來改變其準則和回授之量,以及恢復至其 正常之狀態6 在此第三實施例中,其STM 207在運作上,可在狀態 Z2處改變其準則,以及可在狀態Z3處改變其回授之量。 第四實施例 第26圖係一依本發明之第四實施例所製之信號處理器 81的一個示意方塊圖。此信號處理器81包含:一 dfe 82 、一 A/D轉換器(ADC) 83、一時序恢復PLL電路(TR-PLL) 84、和一數位運作電路85。彼等ADC 83和(TR-PLL) 84, 係形成第7圖中所示之時序時鐘信號重現PLL電路49。其 DFE 82係包含一換向開關(第一開關)86、和一斷開/ 閉合開關(第二開關)87 。 其第一開關86’可依據一來自第7圖中之順序控制器54 而具有一Η位準之控制信號SG1,將其預濾波器12之輸出 信號S1,提供給其ADC 83,以及可依據上述具有一 L位準 之控制信號SG1,將其加法器13之輸出信號S3,提供給其 ADC 83。 其連接在彼等回授(FB)濾波器22與加法器13之間的第 二開關87,可嚮應上述來自其順序控制器54而具有一 Η位 準之控制信號SG2,而被斷開(OFF),以及可嚮應上述具 有一L位準之控制信號SG2,而被閉合(ON)。其第二開關87 之斷開/閉合動作,可使其DFE 82之FB回路斷開或閉合 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先聞讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 48 413785 A7 B7 五、發明説明(46 ) 。彼等控制信號SG1和SG2,係基於上述讀取自其磁碟33 之讀取信號RD内所含之資訊,由其順序控制器54來產生 〇 當一讀取運作啟始時,彼等Η位準之第—和第二控制 信號SG1和SG2,將會分別供應至彼等第一和第二開關86 和87。結果,其預濾波器12之輸出信號S1,將會經由其 第一開關86 ’供應至其ADC 83’因而使上述之fb回路斷 開。 其ADC 83,可執行上述輸出信號si之a/D轉換動作 ’以及可將一數位信號S11,提供給其數位運作電路85。 其數位運作電路85 ’可接收上述來自其ADC 83之數位信 號S 11 ’可產生其fb濾波器22之勒始值,以及可偵測彼等 之前序位元列資料。在偵測彼等之前序位元列資料時,其 數位運作電路85,可將其初始值儲存進一移位暫存器15。 其FB濾波器22,可使用此移位暫存器15内所儲存之初始 值,來產生上述之回授嚮應資料。因此,其移位暫存器15 之内容值,係被其數位運作電路85所產生之初始值,加以 預先設定。在進一步偵測彼等之前序位元列資料時,其數 位運作電路85 ’可將其偵測信號,提供給其順序控制器54 。嚮應上述偵測之信號,其順序控制器54,可將彼等具有 L位準之控制信號SG1和SG2,提供給彼等第一和第二開 關86和87。結果,其加法器13之輸出信號S3,將會經由 其第一開關86,供應至其ADC 83,以及上述之FB回路將 會閉合。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 49 413785 五、發明説明(47 ) (請先閎讀背面之注^^項再填寫本页) 其ADC 83,將會實現其加法器13之輸出信號幻的八① 轉換動作,以及可將其所成之數位信號,提供給其TR_pLL 84 ^其TR-PLL 84,可接收上述來自其ADc 83之數位信號 S11,以及可產生一與上述前序位元列信號同步之參考時 鐘k iSCK。其FB濾波器22,可使用其移位暫存器15内 所儲存之初始值,經由其第二開關87,將彼等回授嚮應資 料,提供給其加法器13。在此一方式下,其回授動作,將 會自上述使用該初始值所產生之回授嚮應資料來開始。 在此第四實施例中,當一讀取運作開始時,其卩8回 路係斷開狀,以及其數位運作電路85所產生之初始值,係 健存在其移位暫存器15内》接著,其^^回路將會閉合, 線 以及其回授動作將會自上述使用該初始值所產生之回授嚮 應資料開始。所以,在一讀取運作開始之初,其回授動作 將可避免使用到彼等依據上述未能充份與其讀取信號RD 同步之參考時鐘信號SCK所取樣出之資料,因而可防止其 FB回路之發散β此外,在其移位暫存器〗5内’預先設定 其FB濾波器22之初始值,將可縮短其?3回路之穩定運作 所需要之時間。 經濟部智慧財產局員工消費合作社印製 誠如第27圖中所示,在上述讀取運作開始之初,彼等 為一周期樣式之前序位元列資料和一同步信號位元組,係 在其資料前被讀取。然而,其TR-PLL 84,可能會無法產 生出上述與其前序位元列資料之讀取信號尺〇同步的參考 時鐘信號SCK ^在此一情況下,彼等必須要跟隨其前序位 元列資料後面被讀取之同步位元組(SB)和取樣資料,可舍t 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) 50 413785 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(48 ) 會無法被正確地取樣。亦即,其移位暫存器15,可能無法 依據上述之參考時鐘信號SCK,正確地取樣上述之決定信 號S4»結果,在其移位暫存器15内,將會儲存進錯誤之 資料*此一錯誤資料,將會造成上述FB回路之發散。依 據此第四實施例’誠如前文所述,其回授動作係使用其讀 取運作起初之初始值開始,因而可防止其FB回路之發散 〇 第五實施例 第28囷係一依本發明之第五實施例所製之信號處理器 81a的一個示意方塊圖。其信號處理器81 a具有:一DFE 82 '一 ADC 83、和一數位運作電路88 其數位運作電路88 包含:一數位濾波器89、一時序恢復PLL電路(TR-PLL) 90 、和一暫存器91 » 其數位濾波器89,可基於上述來自其ADC 83之前序 位元列信號’來執行上述之最佳波形等化作用,以及可將 一濾波過之信號,傳送給其TR-PLL 90。其TR-PLL 90, 可接收上述來自其數位濾波器89之濾波信號,以及可產生 一頻率和相位大致與此濾波信號(或前序位元列信號)者 相匹配之參考時鐘信號SCK。 一與其前序位元列相對應之周期樣式(例如,"111000" ),係事先儲存在其TR-PLL 90内之一暫存器(未示出) 中。當上述濾波信號S12之樣式為”111"或"〇〇〇”時,其TR-PLL 90,將會偵測出其前序位元列。亦即,一 6Τ樣式之 前序位元列,將會交替地具有"m"和"〇〇〇”,以及將會循 (請先閲讀背面之注意事項再填寫本頁) 線 本紙張尺度適用中國國家標準(CNS ) A4洗格(210X297公釐) 51 413785
環出現。 在摘測到其前序位元列後,其TR-PLL 90,將會執行 一頻率之匹配動作。在此頻率匹配之動作完成後’ 一相位 之匹配動作將會被實行。因此,上述頻率和相位大致與其 前序位元列者相匹配之參考時鐘信號SCK,將可被產生出 。此一參考時鐘信號SCK,將會供應至彼等之ADC 83和 移位暫存器15。其TR-PLL 90,會將一代表上述參考時鐘 信號SCK之頻率和相位匹配動作之結束的信號,提供給其 暫存器91 »
其暫存器91内所儲存的,係其FB濾波器22先前基於 其前序位元列計算出之初始值。嚮應上述來自其TR_pLL 90之結束信號,其暫存器91内所儲存之初始值,將會被傳 遞給其移位暫存器15。 在此一第五實施例中,其移位暫存器15,係使用其F]B 濾波器22事先儲存在其暫存器91内之初始值’加以預先設 定。此將可消除其經由一算術運作產生一初始值之需要^ 由於其最佳波形等化作用,係使用其數位濾波器89,基於 其則序位元列來加以執行,上述頻率和相位大致與其前序 位7G列者相匹配之參考時鐘信號SCK,將可輕易地被產生 出。 第六實施例 第29圖係一依本發明之第六實施例所製之信號處理器 81b的一個示意方塊圓。此信號處理器81!?包含:一 dFE 82 數位信號處理器(DSP) 92、和一電壓控 本紙張尺度適用中國國家標隼(CNS ) A4現格(2ΐ〇χ297公廣 (請先閲讀背面之注$項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 ADC 83 ' - 52 經濟部智慧財產局員工消費合作社印製 ^13785 A7 _ B7 五、發明説明(5〇 ) 制振盪器(VCO) 93。 其DSP 92,可基於上述來自其ADC 83之前序位元列 信號’來執行上述之最佳波形等化作用,以及可楨測出一 濾波過之信號與上述自其VCO 93輸出之參考時鐘信號 SCK間的頻率差和相位差。其VCO 93,可自其DSP92接收 彼等頻率差和相位差上面之偵測信號,以及可產生一頻率 和相位與彼等偵測信號相對應之參考時鐘信號SCK。 其DSP 92,亦可產生其一 FB慮波器22之初始值,以 及可將此初始值,儲存進其DFE 82内之一移位暫存器中 °其卩丑濾波器22,可使用其移位暫存器15内所儲存之初 始值,來產生上述FB回路之回授嚮應資料。 在此一第六實施例中,使用上述可預先設定其移位暫 存器15及可偵測出彼等用以產生上述回授嚮應資料所需之 頻率差和相位差的DSP 92,將可使其信號處理器8lb得到 簡化,以及可減少其信號處理器81b之面積。 第30圖係一可顯示一依本發明第四至第六實施例之一 修飾形式所製之信號處理器的一個示意方塊圖》其一信號 處理器81c,可執行上述包含在其ADC 83之輸出信號S11 内之伺服資訊上面的最佳波形等化作用,以及可將上述遽 波過之信號,提供給其伺服電路36。其伺服電路36,可依 據上述之濾波信號(伺服資訊),來控制其第二馬達M2 ’而允許其磁頭單元34之ON追縱。所以,彼等信號處理 器81c和伺服電路36,兩者均有可能安裝在一單片半導體 基質上面。此將可使其硬碟裝置31得到簡化。 本紙張尺度適用中國國家標準(CNS ) A4规格(210X29?公釐) '~~ -53 - H 1 j ^ II 訂—— II 線 (請先閲讀背面之注意事項再填寫本頁) A7 B7 413785 五、發明説明(u) 本發明可被具現成一如第31圖中所示包含一相位控制 器95之信號處理器81d »在此一情況下,其基於數位處理 之相位控制將成為可能。 第七實施例 第32圖係一依本發明之第七實施例所製之信號處理器 101的一個示意方塊圖。此信號處理器101具有:一 DFE 82 '一 ADC 83、一數位濾波器102、一零相位重新開始電路 103、和一時序恢復PLL電路(TR-PLL) 104。 其數位濾波器102,可基於上述來自其ADC 83之前序 位元列信號’執行上述之最佳波形等化作用,以及可將一 濾波過之信號S21,傳送給其零相位重新開始電路1 〇3。 其零相位重新開始電路103 ’可使用此濾波過之信號S21 ’來產生一頻率和相位大致可與上述之讀取信號RD (或 前序位元列信號)者相匹配之參考時鐘信號SCK,以及可 將其初始時鐘信號CLK,提供給其TR-PLL 104。其TR-PLL 104’可產生上述頻率和相位大致可與該初始時鐘信號clk 者相匹配之參考時鐘信號SCK,以及可將此參考時鐘信號 SCK,提供給彼等ADC 83和移位暫存器15 〇 上述之初始時鐘信號CLK,藉其零相位重新開始電路 1〇3來產生,將可縮短其TR_pLL 1〇4產生上述參考時鐘信 號SCK所需之時間。亦即,其自上述初始時鐘信號來 產生參考時鐘彳3號SCK所需之時間,係較自其adc 83之 輸出信號(讀取信號RD)來產生參考時鐘信號sck所需 之時間為短。換言之,彼等參考時鐘錢似與初始時鐘 - - H' Ϊ ,, I I n (請先«讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作杜印製 54 413785 A7 B7 五、發明説明(52) 信號CLK間之相位差,係較彼等讀取信號111)與系統時鐘 信號間之相位差為小。當彼等參考時鐘信號SCK與讀取信 號RD間之相位差很大時,其相位之匹配將會費去較長之 時間,其將會增加其資料之讀取時間。此外,可能有之一 種情況是,其參考時鐘信號SCK將無法與上述之讀取信號 RD造成同相》在此一情況下’其讀取資料將無法被正確 取樣,以及其讀取程序將會一再進行。 在產生上述初始時鐘信號CLK之時刻,其重新開始電 路103 ,將會取樣其ADC 83之輸出信號S11 ’以及儲存多 數件之資料》其重新開始電路1〇3,可使用此等儲存資料 ,抽取出其前序位元列信號之特性,以及可基於此抽取之 特性,產生上述之參考時鐘信號SCK>在上述初始時鐘信 號CLK產生過後,其重新開始電路丨〇3,將會使用該等儲 存資料,預先設定其移位暫存器15。依據此第七實施例, 由以上之說明顯然可見’其DFE 82,係在上述初始時鐘 信號CLK產生之時刻,被預先設定β此將可防止其FB回 路之發散。 第33A圖係其重新開始電路1〇3之一示意方塊圖。其 重新開始電路103 ’將會依據一 4T樣式之前序位元列,來 產生上述之初始時鐘信號CLK,其數位濾波器102,在第 33A圖中已被省略。 其重新開始電路103包含:第一至第三移位暫存器ι〇5 、107和110、一斜度計算器1 、一相位差偵測器1 〇8、一 樣式辨別器109、一暫存器111、一相位控制解碼器丨〗2、 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先Μ讀背面之注項再填寫本頁)
•IT 線 經濟部智慧財產局員工消費合作社印製 55 413785 A7 —____B7 ____ 五、發明説明(53 ) 一序列器113、一相位保存暫存器114、一時鐘信號切換電 路115、和一電壓控制振盪器(vc〇) Π6。 (請先閲讀背面之注意事項再填寫本頁) 其第一移位暫存器105,係包含第一和第二暫存器l〇5a 和105b ’彼等各可用以依據其時鐘信號CLK1,儲存多數 之位元(其ADC 83之輸出信號的位元數目)^其時鐘信 號CLK1 ’係使用上述之參考時鐘信號sck,由一未示出 之時鐘信號電路來產生。 其斜度計算器106 ’可自其第一移位暫存器1〇5,接收 兩個資料’可計算一連接此兩資料之坐標之線的斜度,以 及可如第33 A和33D圖中所示,將此斜度資料,提供給其 第二移位暫存器107 〇 -線 經濟部智慧財產局員工消費合作社印製 其第二移位暫存器107’係包含三個暫存器1〇7&至1〇乃 ,彼等可依據上述之時鐘信號CLK1,分別閂定三件斜度 資料。彼等三件斜度資料,係其斜度計算器1〇6所提供之 當前斜度資料和兩個在當前斜度資料前所提供之斜度資料 。每一斜度資料,各具有兩連續取樣點間之斜度值。因此 其第一移位暫存器1 〇7 ,可閂定三件具有四個連續取樣 點間之三個斜度值的斜度資料。 其樣式辨別器109,如第33 A和33C圖中所示,可接收 彼等包含第一和第二決定位準之預定分段位準’和上述來 自其暫存器105a之問定資料,以及可使上述閃定資料之位 準,與彼等第一和第二決定位準做比較,以決定出上述閃 定資料之位準。其第一決定位準係大於其第二決定位準。 舉例而言,其第一決定位準係設定為+ α(ν),以及其第二
A7 B7 413785 五、發明説明(54 且楚一準係言入疋為·α(ν)。當上述問定資料之位準,大於 其第一決定位準時,便會有— 之決定位準s22產生當 上述閂定資料之位準,位於彼等第一決定位準與第二決定 位:間時’便會有-”0”之決定位準S22產生,以及當上述 M疋資料之位準,小於其第二決定位準時,便會有一".1" 之決定位準S22產生。 其第一移位暫存器1丨〇,係包含四個暫存器l〇ia和丨〇id 彼等可依據其時鐘信號CLK j,分別閃定四個決定信號 S22此四個決定信號322,為一自其樣式辨別器109所提 供之當則決定k號S22,和三個在當前決定信號S22前所 提供之決定信號S22。所以,其第三移位暫存器11〇 ’可 閂疋四個在四個連續取樣點處之決定信號S22。每一決定 信號S22,可顯示其八〇(: 83之輸出信號sn的四個取樣點 所形成之樣式》 其相位差偵測器1 〇8,可接收三個來自其第二移位暫 存器107之斜度資料,和四個來自其第三移位暫存器11〇之 決定信號’以及可如第33 A和3 3B圖中所示,基於上述之 四個決定信號’來選擇一斜度資料。此一選擇動作,可使 得其ADC83之輪入信號(讀取信號RD),與該參考時鐘 信號SCK間之相位差,能夠被偵測出。詳言之,其第三移 位暫存器110内所閂定之四個決定信號,係其前序位元列 信號之四個取樣點的資料。其ADC 83之輸出信號S11的相 位,與上述參考時鐘信號SCK (取樣時鐘信號CLK1)之 相位間的差異,將呈現為彼等取樣點之斜度。亦即,當兩 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) (請先閲讀背面之注意事項再填寫本頁) H —^1 · 線 經濟部智慧財產局員工消費合作杜印製 57 413785 A7 _________B7 五、發明説明(55 ) 信號同相時’其斜度係0 (零)。隨著上述相位差之增加 ’彼等取樣點之斜度將會變得較大。上述四個決定信號所 指示之樣式’係相當於一 4ΊΓ樣式之前序位元列信號"i丨〇〇" 。所以’彼等前序位元列信號與參考時鐘信號SCK間之相 位差’將可藉檢核” U"或"〇〇”處之兩取樣點的斜度,來加 以偵測。因此,其相位差偵測器1〇8,可接收其第三移位 暫存器110内所閂定之四個連續取樣點的樣式,和其第二 移位暫存器107内所儲存在》n"或"〇〇"處之斜度(相位差 其第一暫存器1 1 1,可接收上述來自其相位差偵測器 108之選定斜度資料(相位差),以及可依據上述之時鐘 信號CLK1,將該斜度資料閂定住。其第二暫存器(相位 保存暫存器)114,可將其相位控制解碼器112所產生、基 於倒數第二新之取樣資料的控制資料閃定住》 其相位控制解碼器112,可接收其第一暫存器111内所 閂定之斜度資料,和其第二暫存器114内所閂定之控制資 料’以及可在其序列器113之控制下,使兩資料解碼,藉 以產生控制資料。亦即,其相位控制解碼器112,可使用 其第一暫存器111内所閂定之當前斜度資料,和此當前斜 度資料前業已產生出之控制資料,來產生其控制資料。 其時鐘信號切換電路115,可接收其第二暫存器114内 所閂定之控制資料,和其VCO 116所產生多數(在此一情 況下為六個)之時鐘信號CK1至CK6,以及可基於上述之 控制信號’選定一時鐘信號,做為其參考時鐘信號SCK。該 本紙張从獅t®國家標準 (〇15)八4规格(210'乂297公釐) (請先聞讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 58 413785 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(56 ) 等時鐘信號CK1至CK6,如第34圊中所示,係具有相同之 頻率和不同之相位。其VCO 116,可使其第一時鐘信號CK1 之一周期做等分(成六段),以及可產生五個時鐘信號 CK2-CK6 ’彼等之相位係彼此偏移上述周期之一等分段 。其第二至第四時鐘信號CK2-CK4之相位,係超前其第 一時鐘信號CK1者’而其第五和第六時鐘信號CK5和CK6 ‘ 之相位,則係落後其第一時鐘信號CK1者。彼等時鐘信號 CK1-CK6中,其第四時鐘信號CK4之相位係最超前,而其 第五時鐘信號CK5之相位係最落後。 茲將參考第35圈’解釋其零相位重新開始電路ι〇3之 運作情形。假定上述之參考時鐘信號SCK為其第一時鐘信 號CK1,以及上述之取樣時鐘信號CLK1,係由其第一時 鐘信號CK1所產生。其重新開始電路1〇3,將會依據上述 之取樣時鐘信號CLK1 ’來取樣上述之讀取信號311 ,上述 之取樣程序,將可基於彼等之取樣點^至料,得到彼等 點P1和P2、P2和P3 '及P3和P4間之斜度資料,以及此等 斜度資料,將會儲存在其第二移位暫存器1〇7内。其樣式 辨別器109所執行之辨別動作所獲得之樣式"丨丨〇〇",將會 儲存在其第三移位暫存器n〇内。 其相位差偵測器108,將會基於其第三移位暫存器1工〇 内所儲存之樣式,選擇在"U"處之點P1*P2間之斜度資料 。其相位差偵測器108 ,可能會選擇在"〇〇"處之點p3*p4 間之斜度資料。其相位控制解碼器U2,將會基於其斜度 資料和上述倒數第二新之控制資#,來決定其相位為超前
: :--ί-- (請先W讀背面之注意事項再填寫本頁) 、1Τ 線 59 A7 413785 B7 五、發明説明(57 ) ' ’以及可產生一用以使上述參考時鐘信號SCK之相位延遲 的控制資料。此控制資料將會經由其第二暫存器114,提 供給其時鐘信號切換電路115,後者將會選擇上述相位落 後其第一時鐘信號CK1者之第六時鐘信號CK6,做為其參 考時鐘信號SCK。 接著’其重新開始電路103,將會依據上述之取樣時 鐘信號CLK1(第六時鐘信號CK6),來取樣上述之讀取 信號S11,以及基於所取得之取樣點P5-P8,來計算彼等點 P5至P6、P6和P7、及P7和P8間之斜度資料。此時,其第 三移位暫存器110内,將會儲存一樣式"0110"。 其相位差偵測器108 ’將會選擇在"〇〇"處之點%和P7 間之斜度資料。其相位控制解碼器112,將會基於其斜度 資料,來決定其相位為超前,以及可產生一用以使上述參 考時鐘信號SCK之相位延遲的控制資料《基於此控制資料 ,其時鐘信號切換電路1〖5,將會選擇上述相位落後其第 六時鐘信號CK6者之第五時鐘信號CK5,做為其參考時鐘 信號SCK » 接著,其重新開始電路103,將會依據上述之取樣時 鐘信號CLK1(第五時鐘信號CK5),來取樣上述之讀取 信號S11,以及基於所取得之取樣點P9-P12,來計算彼等 點P9至P10、P10和P11、及P11和P12間之斜度資料》此時 ,其第三移位暫存器110内,將會儲存一樣式"0011"。 其相位差偵測器108,將會選擇在"11"處之點Ρ11和Ρ12 間之斜度資料。其相位控制解碼器112,將會基於此斜度 本紙張尺度適用中國國家標準(CNS ) Α4规格(210X297公釐} ;---,--Μ.-------訂------線- (請先聞讀背面之注$項再填寫本X ) 經濟部智慧財產局員工消費合作社印製 60 經濟部智慧財產局員工消費合作社印製 413785 5 五、發明説明(58) 資料,來決定此兩相位相匹配,以及可將其決定結果,提 供給其序列器113。嚮應此決定結果,其序列器ι13,將會 使其相位控制解瑪器112停止動作。此時,上述用以選定 第五時鐘信號CK5之控制資料,將會被閂定在其相位保存 暫存器114内。所以’其重新開始電路1〇3,將會連續輸出 其第五時鐘信號CK5,做為其參考時鐘信號SCK。 第36圖係一可解釋上述被用來控制彼等重新開始電路 103和TR-PLL 104之順序控制器54的控制時序,的一個第 一信號波形圖。當開始其前序位元列之讀取時,其順序控 制器54,可自其MPU 37’接收一具有L位準之開始信號xRG *嚮應此一開始信號XRG ’其順序控制器54,可提供一 具有Η位準之相位控制信號CNZ,給其重新開始電路1〇3 ,以及可將彼等第一和第二控制信號SG1和SG2,提供給 其DFE 82,以使其DFE 82之FB回路斷開。嚮應上述之相 位控制信號CNZ,其重新開始電路103,將會接收上述來 自其數位濾波器102之濾波信號S21 ,以及可開始上述初 始時鐘信號CLK之相位匹配動作。 在上述之相位匹配完成後,其重新開始電路1〇3,將 會預先設定其DFE 82内之移位暫存器is ^當確認此一預 先設定之動作完成後,其順序控制器54,會將上述L位準 之相位控制信號CNZ ’提供給其重新開始電路,以及 可將Η位準之頻率控制信號CT2,提供給其tr-PLL 104。 其順序控制器54 ’亦可將彼等第一和第二控制信號SG丨和 SG2 ’提供給其DFE 82 ’以使其DFE 82之FB回路閉合。 本紙張尺度適用中國國家橾準(CNS ) Α4規格(210X297公釐) I 1 IIJ.JU:. — I ~~ ~~ 訂 I ~~ ~~ 線 (請先鬩讀背面之注意事項再填寫本頁) 61 經濟部智慧財產局®ί工涓費合作社印製
413785 A7 ___B7_五、發明説明(59 ) 嚮應上述Η位準之控制信號CT2,其TR-PLL104,將會接 收上述源自其加法器13之輸出信號S3的初始時鐘信號CLK ’以及可開始上述參考時鐘信號SCK之頻率匹配動作。 當確認其前序位元列之讀取結束時,其順序控制器54 ,將會提供上述L位準之頻率控制信號CT2,給其TR-PLL104 «所以’在偵測到其同步位元組之際,其控制資 料偵測器53,會將其同步位元組偵測信號SB,傳送給其 MPU 37 »其MPU 37,可依據上述之同步信號位元組偵測 信號SB,處理彼等跟隨在其同步位元組後面之資料。 其順序控制器54’可以依據兩種如第37圖中所示之前 序位元列信號’來控制彼等重新開始電路1 〇3和TR-PLL 104。此兩種前序位元列信號,係跟隨在前一前序位元列 後面之4T樣式之前序位元列和6T樣式之前序位元列β嚮 應上述之開始信號XRG,其順序控制器54,可提供上述Η 位準之相位控制信號CNZ,給其重新開始電路1 〇3。嚮應 此一相位控制信號CNZ ’其重新開始電路1〇3,將會使用 上述4Τ樣式之前序位元列,開始相位匹配之動作β當减 認此一相位匹配動作結束時’其順序控制器54,將會提供 上述L位準之相位控制信號CNZ,給其重新開始電路1〇3 。當上述6T樣式之前序位元列被讀取時,其順序控制器54 ’會將上述Η位準之頻率控制信號CT2,傳送給其TR_pLL 104 »嚮應此一Η位準之頻率控制信號CT2,其tr_PLIj 1〇4 ’將會使用上述6T樣式之前序位元列,開始ym ιζ‘ 1頻率 匹配之動作B (請先聞讀背面之注意事項再填寫本頁) • · 訂 線 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐> 62 413785 at _B7___ 五、發明説明(60 ) 第八實施例 第38圖係一依本發明之第八實施例所製之信號處理器 121的一個部份示意方塊圖。此信號處理器121具有:—dFE 82、一ADC 122、一零相位重新開始電路123、和一時序 恢復PLL電路(TR-PLL) 124。在第38圖中,其省略了一 FB 濾波器22和一第二開關87。 其ADC 122,可依據一藉其分頻器129做過頻率分割 之系統時鐘信號CKa,將其加法器13之輸出信號S3,轉換 成一具有一預定位元數目(6位元)之數位信號,以及可 將此數位信號,提供給其重新開始電路123。 其重新開始電路123,係與上述具有6T樣式之前序位 元列資料相聯結’後者係一周期性樣式(111〇00111〇〇〇 ) ,其中相同值之資料,將會每六個周期之參考時鐘信號 SCK出現一次。 其重新開始電路123包含:一前序位元列偵測器〖25、 一運作電路126、一解碼電路127、一選擇器128、和一分 頻器129。其前序位元列偵測器125,可接收其一移位暫存 器15内所儲存之資料,以及可在偵測到上述讀取信號][1]〇 之則序位元列資料時,將一偵測信號S25,傳送給其運作 電路126。當偵測到其前序位元列資料時,其前序位元列 偵測器125,亦可預先設定其移位暫存器15。此可預先設 疋其DFE 82之回授嚮應,因而可防止其FB回路之發散。 嚮應上述來自其前序位元列偵測器丨25之偵測信號 S25,其運作電路丨20,將會使用一來自其ADc 122之輸出 本紙張Μϋ财關 ( CNS ) A4ALIS- ( 210X297^ ) (請先閲讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 63 413785 at _______B7 ______ 五、發明説明(61 ) 信號S26 ’開始上述參考時鐘信號sck之相位匹配的動作 。特言之’嚮應上述之偵測信號S25,其運作電路126 ’ 將會計算出其前序位元列信號之取樣資料的相互關聯函數 ’以及可使用此相互關聯函數,來計算彼等前序位元列信 號與參考時鐘信號SCK間之相位差。其運作電路126,接 著便會將一相位差信號,提供給其解瑪電路127。 其解碼電路127 ’將會偵測上述來自其運作電路126之 相位差信號’以產生一選擇信號S27。其選擇器128,將 會接收上述來自其解碼電路127之選擇信號S27,以及可 依據此一選擇信號S27,選擇彼等多數時鐘信號CK1-CK6 中之一,做為其參考時鐘信號SCK。該等由其TR_PLL 124 所產生之時鐘信號CK1-CK6,係具有彼此不同之相位。 在此一方式下’所產生之參考時鐘信號SCK,其相位大致 可與上述前序位元列信號者相匹配。其TR_pLL 124,可 接收上述來自其ADC 122之前序位元列信號,以及可執行 上述參考時鐘信號SCK之相位匹配的微調動作。此將可縮 短上述參考時鐘信號SCK之相位匹配所需之時間s 兹將說明其重新開始電路123之運作。上述前序位元 列信號之函數,係以fc( Γ )來表示。其運作電路126 ’可 度生兩相位不同於上述參考時鐘信號SCK之第一和第二參 考信號。其第一 一參考輻號之相位,係較上述參考時鐘信 號SCK之相位超前一個符號率(一周期之參考時鐘信號 SCK) ^其第二參考信號之相位,係較上述參考時鐘信號 SCK之相位落後一個符號率。 (請先閲讀背面之注意事項再填寫本頁) -! 經濟部智慧財產局員工消費合作社印製
A7 B7 五、發明説明(62) 其運作電路126,接著將會計算上述前序位元列信號 和彼等第一和第二參考信號有關之相互關聯函數ff( τ )和 fd( r ),以及計算此兩相互關聯函數ff( r )與fd( r )間之差 dcn( τ ) (I ff( r )_fd( r)|)。誠如第 4〇 圖中所示,此差 dcn( r)之值(第40圖中垂直刻度上面之值),係正比於彼等 前序位元列信號與參考時鐘信號SCK間之相位差(相位歧 離)。所以’使用此差值dcn( r),將可自彼等來自其TR-PLL 124之時鐘信號CJU-CK6中,選出一相位與.上述前序 位元列信號之相位最接近者。其重新開始電路123,可在 在此一方式下,具現上述參考時鐘信號SCK之相位匹配》 第39A圊係彼等運作電路126和解碼電路127之一示意 方塊圖。其運作電路126内之一第一暫存器131,可依據上 述之時鐘信號CK,閂定其ADC 122之輸出信號S26,以及 可將此一閂定信號提供給彼等第一和第二加法器132&和 132b。 其一控制電路133,如第39A和39B圖中所示,可接收 上述來自其前序位元列備測器125之摘測器信號S25和上 述之時鐘信號CK,以及可依據上述之時鐘信號CK,產生 彼等偵測信號CNTL1和CNTL0。 其第一加法器132a可接收:彼等來自其控制電路133 之偵測信號CNTL1和CNTL0、上述來自其第一暫存器131 之閂定信號S26、和一來自一第二暫存器134a之輸出信號 S32a,以及可依據彼等偵測信號CNTL1和CNTLO,使彼 等閂定信號S26和輸出信號S32a相加在一起。其第二暫存 本紙張尺度適用中國國家標準(CMS > A4規格(210X297公釐) (請先»讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產局負工消費合作社印製 65 413785 A7 B7 五、發明説明(63 ) 器U4a,可依據上述之時鐘信號〇〖,閂定其第一加法器 132a之輸出信號S31a。 誠如第41圊中所示,當彼等偵測信號CNTL1和CNTLO 為"〇〇"時’舉例而言’其第一加法器132a,將會輸出其輸 入a (閂定信號S26)和其輸入b (輸出信號S32a)相加之 結果X。當彼等偵測信號CNTU和CNTL0為"01"時’其第 一加法器132a ,將會輸出_(a)(上述閂定信號S26之反相 信號)加上輸入b (輸出信號S32a)之和。所以,彼等第 加法器132a和第一暫存器134a ’將可形成一第一關聯單 元,其可產生一相位與上述前序位元列信號者相差一個符 號率之參考信號,以及可計算彼等參考信號和前序位元列 信號有關之相互關聯函數。 其第一加法器132b可接收:彼等來自其控制電路133 之偵測信號CNTL1和CNTL0、上述來自其第—暫存器 之閂定信號S26、和一來自一第三暫存器134b之輸出信號 S32b ’以及可依據彼等偵測信號CNTL1和CNTLO,使彼 等閂定信號S26和輸出信號S32b相加在一起。其第三暫存 器134b’可依據上述之時鐘信號CK,閂定其第二加法器 132b之輸出信號S3 lb。所以’彼等第二加法器i32b和第 三暫存器134b,將可形成一第二關聯單元,其可產生一相 位與上述前序位元列信號者相差_個符號率之參考信號, 以及可計算彼等參考信號和前序位元列信號有關之相互關 聯函數。 其第一減法器135a,可接收彼等第二和第三暫存器
Mi氏張尺度適用t國國家標準(CNS )八4規格(2!0X297公釐) -----1----;--Μ — (請先閲讀背面之注意事項再填寫本頁) 訂_ 經濟部智慧財產局員工消費合作社印製 66 經濟部智慧財產局員工消費合作社印焚 413785 at ______B7____ 五、發明説明(64 ) 134a和134b之輸出信號S32a和S32b,以及可自其輸出信號 S32a減去其輸出信號S32b »其一第四暫存器136a,可依據 上述之時鐘信號CK’閂定上述來自其第一減法器135a之 相減结果。其一閂定信號S33a,係供應至一選擇器137, 以及上述閂定信號S33a之一碼位元Fia,係提供給其解碼 電路127内之一解碼器139。 其第二減法器135b,可接收彼等第二和第三暫存器 134a和134b之輸出信號S32a和S32b ,以及可自其輸出信 號S32b減去其輸出信號S32a。其一第五暫存器136b,可 依據上述之時鐘信號CK,閂定上述來自其第二減法器π 5b 之相減結果。其一閂定信號S33,係供應至周期選擇器137 ’以及上述閂定信號S33b之一碼位元Fib,係提供給其解 碼器139。 其解碼器139,如第39A和39C圖中所示,可基於彼等 來自第四和第五136a和136b之碼位元Fla和Fib,產生一對 應於一正值碼位元的選擇信號SL1,以及可將此選擇信號 SL1 ’傳送給其選擇器137。其選擇器137,可自彼等來自 第四和第五暫存器136a和136b之閂定信號S33a和S33b,選 擇一依據上述選擇信號SL1而具有一正值者,以及可將其 選定信號S34,傳送給彼等第一至第三比較器138a至138c 。其選擇器137所做之選擇動作,可使彼等第一和第二關 聯單元之輸出信號的絕對值,供應至彼等第一至第三比較 器 138a-138c。 彼等第一至第三比較器138a-138c,可接收上述來自 本紙張尺度適用中囷國家梯準(CNS ) A4規格(210X297公釐) -----J------枯------、訂------0, (請先聞讀背面之注意事項再填寫本頁) 67 經濟部智慧財產局員工消費合作社印製 413785 五、發明説明(65 ) 其選擇器137之選定信號S34,和彼等第一至第三比較信 號R1至R3 ’以及可使其選定信號S34,與彼等第一至第三 比較信號R1至R3做比較。彼等第一至第三比較信號R1_R3 ’分別具有彼等依據第42圖中所示相位ρι_ρ3、z、和N1-N3所設定之第一至第三比較位準低(Low)、中(Mid)、和 高(High)。此等第一至第三比較位準low、Mid、和High ,係對應於上述之時鐘信號CK與彼等來自其TR-PLL 124 之時鐘信號CK1-CK6間的相位差。 特言之’其TR-PLL 124,可使其第一時鐘信號CK1之 一周期做等分(成六段),以及可產生第二至第六時鐘信 號CK2-CK6 ’彼等之相位係彼此偏移上述周期之一等分 段(見第34圖)。其第四時鐘信號CK4之相位,係較其第 一時鐘信號CK1超前3/6周期。亦即,其第四時鐘信號CK4 之相位’係較其第一時鐘信號CK1落後3/6周期。 上述之第一比較位準Low,係與上述之第一時鐘信號 CK1,與彼等第二和第六時鐘信號CK2和CK6間的相位差 相對應。上述之第二比較位準Mid,係與上述之第一時鐘 信號CK1 ’與彼等第三和第五時鐘信號CK3和CK5間的相 位差相對應。上述之第三比較位準High,係與彼等第一時 鐘信號CK1 ’與第四時鐘信號CK4間之相位差相對應。 彼等第一至第三比較器138a-138c,可在上述前序位 元列信號(輸出信號S34)之位準,大於彼等第一至第三 比較信號R1-R3時’產生彼等具有η位準(1)之相位差信號 S35a至S35c’可在上述前序位元列信號(輸出信號S34) 本紙張尺度適用中國國家揉準(CMS ) A4規格(210X297公釐) -----,---«--社------訂------線 (請先聞讀背面之注$項再填寫本頁) -68 - 經濟部智慧財產局員工消費合作社印製 413785 ^ 五、發明説明(66 ) 之位準’小於彼等第一至第三比較信號R1-R3時,產生彼 等具有乙位準(〇)之相位差信號3353至335(:。 當彼等前序位元列信號系統時鐘信號(第一時鐘信號 )CK1間之相位差,位於丨/6周期之範圍内(第43圖中之 相位Z)時,舉例而言,彼等第一至第三比較器i38a-138c ’將會產生彼等全為”0"之相位差信號S35a至S35c。當彼 等前序位元列信號系統時鐘信號(第一時鐘信號)CK1間 之相位差,等於或大於1/6周期而位於2/6周期之範圍内( 第43圖中之相位pi)時,其第一比較器1383,將會產生一 ”1"之相位差信號S35a,以及其第二和第三比較器138b和 138c ’將會產生”〇"之相位差信號S35b和S3 5c。 其解碼器139,可接收彼等來自第一至第三比較器 13 8a-138c之相位差信號S35a至S35c和上述來自其第四暫 存器136a之閂定信號S33a的碼位元fla,以及可產生一相 位選擇信號S36 »上述"〇"之碼位元fia,係表示上述時鐘 信號CK1之相位’後上述前序位元列信號之相位。上述"Γ 之碼位元fla,係表示其相反之狀態》所以,其解瑪器139 ,可依據上述"0"之碼位元fla’產生彼等第二至第四時鐘 信號CK2-CK4有關之相位選擇信號S36,以及可依據上述 "Γ之碼位元fl a ’產生彼等第二至第四時鐘信號CK2-CK4 有關之相位選擇信號S36。其解碼器139,尚可依據上述 之碼位元fla ’產生彼等第六至第四時鐘信號ck6-Ck4有 關之相位選擇信號S36。當彼等輸出信號S3 5a至S3 5c全為 "〇"時_’其解碼器139 ’將會產生上述第一時鐘信號cki有 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公着) -----:---M.--t------訂------線 (請先閲讀背面之注意事項再填寫本頁) 69 413785 at —___________B7__ 五、發明説明(67 ) 關之相位選擇信號S36»當彼等輸出信號535&至S35c為 100_’時’其解碼器139,可依據上述”〇f,之碼位元,產生 上述第二時鐘信號CK2有關之相位選擇信號S36,以及可 依據上述”1”之碼位元’產生上述第六時鐘信號CK6有關 之相位選擇信號S36。 其一第六暫存器140,可接收上述來自其解碼器! 39之 相位選擇信號S36,和上述來自其控制電路133之零相位 選擇信號SL0,可在上述零相位選擇信號sl〇之上昇緣處 ,^*1定上述之相位選擇信號S36,以及可將此閂定之相位 選擇信號S36’提供給其選擇器128。其選擇器128,可自 彼等來自其TR-PLL 124之時鐘信號CK1-CK6,選擇一個 做為上述之參考時鐘信號SCK。其分頻器129,可將其系 統時鐘信號除以2,以及可將其時鐘信號cKa,提供給其 ADC 122。 在此第八實施例中,誠如前文所述,其重新開始電路 123,可自上述如第44圖中所示,依據上述之參考時鐘信 號SCK,藉取樣上述6T樣式之前序位元列信號所得之取樣 點’得到上述前序位元列信號之一周期有關的相互關聯函 數。接著’其重新開始電路123,將會使用此等相互關聯 函數,來執行上述參考時鐘信號SCK相位匹配之粗調動作 。其TR-PLL 124,可接收上述來自其ADC 122之輸出信號 S26,以及可執行上述參考時鐘信號sck相位匹配之細調 動作。此將使得其能夠迅速得到上述相位與該前序位元列 信號者大致匹配之參考時鐘信號SCK。 本紙張尺度適用中國躅家揉準(CNS ) A4規格(210X 297公董) (請先閲讀背面之注意事項再填窝本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 70 經濟部智慧財產局員工消費合作社印製 413785 A7 A7 _B7_五、發明説明(68 ) 第45圖係彼等DFE 82和ADC 122之一示意方塊圖。其 ADC 122,係具有一主ADC 141和多數之子ADC 142a和 142b (在此一範例中為二)。 上述具有一信號輸入範圍在0伏左右之主ADC 141, 可依據上述來自其分頻器129之頻率分割時鐘信號CKa, 將其加法器13之輸出信號S3,轉換成一 6-位元之數位信號 。此一6-位元數位信號,將會供應至彼等之運作電路126 和 TR-PLL124。 彼等具有上述預定參考電壓附近之信號輸入範圍及一 較其主ADC 141之信號輸入範圍更窄的子ADC 142a和142b ,各可依據上述頻率分割時鐘信號CKa之反相時鐘信號 XCKa,將上述之輸出信號S3,轉換成一 3-位元之數位信 號。每一 3-位元之數位信號,將會供應至彼等之運作電路 126和TR-PLL 124。 誠如第46圖中所示,彼等反相時鐘信號XCKa和頻率 分割時鐘信號CKa之上昇緣,係交替地出現在上述參考時 鐘信號SCK之上昇緣處。彼等反相時鐘信號XCKa和頻率 分割時鐘信號CKa之上昇緣間的時間,大致係等於上述參 考時鐘信號SCK之鄰接上昇緣間的時間。所以,彼等主ADC 141與子ADC142a和142b,係與上述參考時鐘信號SCK之 上昇緣同步地,交替執行著A/D之轉換動作。 誠如第48圖中所示,其第一子ADC 142a之參考電壓 ,係一第一參考電壓+Ref,以及其第二子ADC 142a之參 考電壓,係一第二參考電壓-Ref。誠如第47圖中所示,上 (請先鬩讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(2!OX297公釐) 71 經濟部智慧財產局員工消费合作社印製
A7 B7五、發明説明(69 ) 述第一參考電壓+Ref,係對應於上述前序位元列信號之 一取樣點處的電壓RefL,以及上述第二參考電壓-Ref,係 對應於其另一取樣點處的電壓-RefL。當該前序位元列信 號,依據上述之參考時鐘信號SCK被取樣時,彼等取樣點 將具有一些接近電壓RefH、RefL、-RefL、和-RefH之電 壓。其TR-PLL 124,可偵測出上述前序位元列信號『自 正至負』和『自負至正』之遷移點,以及可基於此等遷移 點,使彼等時鐘信號CK1-CK67相位,能與上述前序位元 列信號之相位相匹配。其TR-PLL 124,因而需要一遷移 點附近之電壓。基於此一目地,彼等主ADC 141與子ADC 142a和142b,將會交替地運作,藉以容許其TR-PLL 124 ,得到所需要遷移點之電壓。此可容許其TR-PLL 124, 實現在一與依據上述之參考時鐘信號SCK取樣該前序位元 列信號之情況中所實行之相位匹配動作同等之相位匹配動 作。換言之,降低其取樣頻率,將可防止其TR-PLL 124 之相位比較增益中之降低。此將可避免其相位匹配之時間 變得過長。由於其主ADC 141在運作上係依據上述之時鐘 信號CKa,其係具有第八實施例中之參考時鐘信號SCK者 一半之頻率。其功率之消耗,將會減至約為使用上述參考 時鐘信號SCK時所需的一半。由於每一第一子ADC 142a 或142b之輸出信號的位元數目,係小於其主ADC 141者, 其電路面積將較其主ADC 141者為小。此將可使得一形成 其ADC 122之半導體裝置的面積不致增加。此外,彼等子 ADC 142a和142b,在運作上係依據上述具有與其主ADC (請先閎讀背面之注意事項再填寫本頁) 訂 本紙張尺度逋用中國國家標準(CNS ) A4規格(2丨0X297公釐) 72 413785 A7 B7 五、發明説明(70 ) 所需之時鐘信號相同之頻率的反相時鐘信號XCKa。此可 使知彼等子ADC 142a和142b之功率消耗,低於其主 ADC141之功率消耗。所以,在使用上述參考時鐘信號SCK 時,彼等子ADC 142a和142b之功率消耗,係低於其主 ADC141之功率消耗。 依據上述之第八實施例,誠如前文所述,其零相位重 新開始電路123 ’可自彼等相位分別落後及超前其adc 122 之輸出信號S26之相位的第一和第二參考信號,.計算出彼 等之相互關聯函數,以及可使用此等相互關聯函數取得彼 等之相位差β此將可導致彼等相位差之較快速取得,而造 成其系統時鐘信號較快速之相位匹配動作。 上述第八實施例之選擇器128,可用第七實施例中之 時鐘信號切換電路115和VCO 116來取代。在此一情況下 ,其TR-PLL 124應被使用,以代替其tr_pll 124。 第九實施例 第49圏係一依本發明之第九實施例所製之決定回授等 化器(DFE) 151的一個示意方塊圖。此DFE 151包含:一預 遽波器12、一加法器13、一決定單元I4、一移位暫存器15 、一回授(FB)濾波器152、一異常現象偵測器153、一選擇 器154、一遷移偵測器155、和一近似化電路156。 其異常現象偵測器153,可接收一來自一VGA 47之類 比讀取信號S41,以及可偵測此類比讀取信號是否正常。 其異常現象偵測器153,尚可偵測一熱嚴酷(TA)現象,其 會在一讀取信號中引發一異常現象。其異常現象偵測器153 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先聞讀背面之注^^項再填寫本頁) ,ΤΓ. 經濟部智慧財產局員工消费合作社印製 73 413785 A7 ___________B7 五、發明説明(7ι ) ’可在上述讀取信號S41正常時,產生一具有L位準之偵 測信號S42,以及可在上述讀取信號84〗異常時’產生一 具有預定位準(Η位準)之偵測信號S42。 詳言之,上述之讀取信號S41,係依據一編碼器料寫 碼所用之轉移碼規則(RLL (1,7)碼)來做變化。亦即, 上述位準等於或高於(等於或低於)一預定位準之讀取信 號S41 ’將會依據上述之轉移碼規則,繼續一段預定周期 。所以,其異常現象偵測器153,可測量上述位準等於或 高於(等於或低於)該預定位準之讀取信號S41供應期間 之一周期,以及可依據此測量周期,偵測出上述之讀取信 號S41是否正常。當上述讀取信號S41之位準,自一等於 或高於(等於或低於)該預定位準之位準,改變至一等於 或低於(等於或高於)該預定位準之位準時,上述之讀取 信號S41 ’將會被偵測為正常。當上述位準等於或高於( 等於或低於)該預定位準之讀取信號S41供應多於一周期 時,上述之讀取信號S41,將會被偵測為異常β 其選擇器154,可接收一來自其異常現象偵測器153之 偵測信號S42,和一來自一外部異常現象偵測器(未示出 )而可指示上述來自其VGA 47之錯誤信號中之異常現象 的外部偵測信號S43 ’可依據一HDC 39所提供之選擇信號 S44,來選擇上述之偵測信號S42或外部偵測信號S43,以 及產生一選擇信號(保持信號)S45。當上述之外部偵測 信號S43 ’未由該外部異常現象偵測器提供時,其選擇器 154可加以去除。在此一情況下,上述來自其常現象偵 本紙張尺度朝巾gg家料(CNS ) ( 21GX 297公釐丨 (請先聞讀背面之注項再填寫本頁) -訂 經濟部智慧財產局員工消費合作社印製 74 413785 Α7 Β7 五、發明説明(72) 測器153之偵測“號S42,將會做為上述之保持信號S45, 而提供給其FB濾波器152。 其FB濾波器152,可嚮應上述來自其選擇器154而具 有一 L位準之保持信號S45,來接收多數來自其移位暫存 器15之位το,可計算一回授嚮應,以及可將此一回授嚮應 資料S46,提供給其加法器13»亦即,當上述之讀取信號 正常時,其FB;慮波器152,將會執行其正常之運作。 嚮應上述來自其選擇器154而具有一 η位準之保持信 號S45,其FB濾波器152,可提供—預定回授嚮應給其加 法器13。當上述之讀取信號S41正常時,上述預定之回授 嚮應’最好係设疋為其FB渡波器152所產生之回授嚮應的 平均值。此一平均值係小於上述回授嚮應之最大值(或 大於上述回授嚮應之最小值)^亦即,當上述之讀取信號 S41異常時’其FB濾波器152,係將上述預定之回授嚮應 ,提供給其加法器13’以代替上述自該異常讀取信號產生 出之回授嚮應資料》 其遷移偵測器155,可接收彼等來自其選擇器154之保 持信號S45 ’和來自其決定單元14之決定信號S4,以及可 在該保持信號S45被提供後,偵測上述決定信號S4自〇至1 或自1至0之遷移點。在偵測到一遷移點時,其遷移偵測器 155 ’可提供一具有一 Η位準之第二偵測信號S47,給其近 似化電路156,而長達一段預定之期間。上述第二谓測信 號S47之Η位準脈波寬度,係與一直至上述來自其決定單 元14之正常決定信號S4,儲存進其移位暫存器15中之最 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (请先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局貝工消費合作社印製 75 - 413785 b7__ 五、發明説明(73 ) 後級暫存器内時的時間(時鐘信號之數目)相對應。 其近似化電路156,可接收上述來自其決定單元14之 決定信號S4,以及可嚮應上述η位準之第二偵測信號S47 ,將該決定信號S4,儲存進一暫存器157内《其近似化電 路156’可使用其暫存器157内所儲存之決定信號S4,產 生一近似之回授嚮應資料,以及可將此一近似之回授嚮應 資料S48,提供給其FB濾波器152。嚮應上述Η位準之第二 偵測信號S47,其FB濾波器152,可將上述近似之回授嚮 應資料S48 ’提供給其加法器丨3。所以,在上述第二偵測 信號S47之Η位準期間,上述近似之回授嚮應資料S48,係 提供至其加法器13。嚮應上述L位準之第二偵測信號S47 ’其FB濾波器152’可使用其暫存器157内所儲存之決定 信號S4’產生一回授嚮應資料。 茲參考第50圖,討論其DFE 151之運作情形。當其異 常現象偵測器153 ’偵測到上述讀取信號S41内之一異常 現象時,上述Η位準之第一偵測信號S42,將會供應至其 選擇器154»其選擇器154,可依據上述之選擇信號S44, 經濟部智慧財產局員工消費合作社印製 將上述Η位準之第一偵測信號S42 (保持信號S45),供應 至其FB濾波器152。嚮應此Η位準之保持信號S45,其FB 渡波器152,可將一預定之回授嚮應,提供給其加法器13 。此時’上述之回授嚮應,係小於上述基於該異常讀取信 號之回授嚮應。所以,將會有一接近上述基於該正常讀取 信號S41之回授嚮應,提供給其加法器此將可防止上 述基於該異常讀取信號之回授嚮應所造成之FB回路的發 本紙張尺度遥用中國國家標準(CNS ) Α4说格(21 Οχ 297公釐) 76 413785 經濟部智慧財產局W工消費合作社印裂 A7 - — _______ B7____五、發明説明(74 ) 散。在其異t時刻提供一預定之回授嚮冑,將可使上述之 FB回路,基於該讀取信號S41返回其正常狀態時,依據其 正常讀取信號所產生之回授嚮應,而返回其正常狀態所需 之時間縮短。亦即,當一回授嚮應在其異常時刻具有—平 均值時,上述之FB回路將可迅速返回其正常狀態β然而 ,由於一基於上述異常讀取信號之回授嚮應,係具有—最 大值(或最小值),上述之FB回路,在該讀取信號返回 其正常狀態後,要返回其正常狀態將會很費時。 當上述之讀取信號S41返回其正常狀態時,其異常現 象偵測器153 ’會將上述L位準之第一偵測信號S42,傳送 給其遷移偵測器155 »其遷移偵測器155,可偵測出其決定 單元14所輸出之決定信號S4的一個遷移點,以及可將上 述Η位準之第二偵測信號S47,提供給彼等近似化電路156 和FB濾波器1 52,而長達一段預定之期間。嚮應上述η位 準之第二偵測信號S47,其近似化電路156,可將上述之 決定信號S4,储存進其暫存器157内,以及可使用其所健 存之決定信號S4’產生一近似之回授嚮應。其1^濾波器152 ,可接收其近似之回授嚮應資料S48,以及可將此資料S48 ,提供給其加法器13。上述近似之回授嚮應,係一基於上 述正常決定信號S4之回授嚮應的近似值》亦即,上述之 近似回授嚮應,係較上述基於異常讀取信號之回授嚮應, 更接近其正常回授嚮應。嚮應上述L位準之第二偵測信號 S47,其FB濾波器152,可迅速形成上述基於正常回授嚮 應之FB回路。 本紙張尺度適用中國國家揉率(CNS ) Α4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 線 - 77 413785 五、發明説明(75 ) (請先閲讀背面之注項再填寫本頁) 在此一第九實施例中,其異常現象偵測器153,可以 設置在其DFE 151外之一信號處理器内,或者在其硬碟裝 置31内。此外,其異常現象偵測器153,可以設置在其Mpu 37或HDC 39内。 第十實施例 第51圖係一依本發明之第十實施例所製之信號處理器 159的一個部份示意方塊圖。彼等實際上包含在一 DFE 15la内之遷移偵測器155和近似化電路156,並未顯示在第 51圖中。一錯誤計算電路158’可接收彼等來自一加法器13 之輸出信號S3和來自一決定單元14之決定信號S4,可計 算兩信號間之錯誤,以及可將其計算結果,提供給一AGC 47a和 TR-PLL 49。 其AGC 47a ’可使用上述之計算結果,產生一控制信 號,以及可將此一控制信號,傳送給一 VGA 47。此VGA 47 ,可基於該控制信號’依據上述之增益,將上述之讀取信 號RD加以放大,以及可將此放大之讀取信號以1,傳送給 其預濾波器12。其TR-PLL 49 ’可依據上述之錯誤計算結 果,執行上述參考時鐘信號SCK之相位匹配動作。 經濟部智慧財產局員工消費合作社印製 其一異常現象偵測器153a’可接收上述來自其VGA 47 之放大讀取信號S41,和一外部偵測信號S43,可偵測出 上述之讀取信號S41是否正常’以及亦可偵測出一熱嚴酷 現象。誠如第52圖中所示’當上述讀取信號S41内之一異 常現象被偵測到,以及一熱嚴酷偵測旗標被設定時,其異 常現象偵測器153a’可將彼等具有Η位準之保持信號S45 本紙張又度適用中國國家揉準(CNS ) Α4規格(210X297公釐) 78 413785 五、發明説明(76 ) 、AH、和PH ’分別提供給一 FB濾波器152、其agc 47a 、和其 TR-PLL 49 s (請先聞讀背面之注項再填窝本頁) 嚮應上述Η位準之保持信號S45,其FB濾波器152,將 會停止上述至其加法器13之回授嚮應資料S46的供應。當 上述讀取信號異常時停止其回授之動作,將可防止上述FB 回,路之發散。 嚮應上述Η位準之保持信號ΑΗ,其AGC 47a *將會停 止上述至其VGA 47之控制信號的供應。此時,其VGA 47 ,可依據一預定之增益,將上述之讀取信號RD加以放大 。此將可防止上述讀取信號S41内,因熱嚴酷所致異常現 象之發生。換言之,彼等VGA 47和AGC 47a所形成之控 制回路,將可避免發散現象 嚮應上述Η位準之保持信號PH,其TR-PLL 49,將會 停止上述系統時鐘信號之相位匹配動作*以及可保持其當 前參考時鐘信號SCK之頻率和相位《此將可防止其TR-PLL 49之發散。 經濟部智慧財產局負工消費合作社印製 其遷移偵測器155,可自上述讀取信號業已返回其正 常狀態之第一脈波被偵測到起,在經歷一段預定時間後, 將一具有L位準之第二偵測信號S47,傳送給其FB濾波器 152。嚮應上述L位準之第二偵測信號S47,其FB濾波器152 ,可產生上述之回授嚮應資料,以及可將此資料提供給其 加法器13。在自上述第二偵測信號S47下降起,經歷一段 預定時間過後,其異常現象偵測器153a,可將彼等具有L 位準之保持信號AH、和PH,分別提供給其AGC 47a和其 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 79 413785 A7 B7 五、發明説明(77) TR-PLL 49。嚮應上述l位準之保持信號灿,其AGC 47a ’可將一控制信號,提供給其VGA 47。嚮應上述L位準之 保持信號PH,其TR-PLL 49,將可控制上述之參考時鐘信 號 SCK。 第十一實施例 第53圖係一依本發明之第--實施例所製之信號處理 器161的一個部份示意方塊圖。請見第7圚,第53圖並未顯 示上述信號處理器161之其他組件。其信號處理器161包含 :一編瑪器165、一控制器162、和一 DFE 166。其控制器 162,係包含一暫存器163和一時序控制器164。 一 MPU 3 7所提供之預定偵測資料(例如,DDh ), 係儲存在其暫存器163内。其暫存器163内之預定偵測資料 ’將會供應至其編碼器165和其DFE 166之一FB;慮波器167 〇 其時序控制器164可接收:_來自其MPU 37之時序值 、上述來自一PLL電路49之時鐘信號SCK、和上述來自一 控制資料偵測器53之同步位元組信號SB,以及可在依據 上述時鐘信號SCK之每一預定期間,將一基於上述時序值 之中斷信號S51 ’提供給彼等編碼器165和fb濾波器167。 上述之中斷信號S51 ’可在寫入資料之時刻,控制其編碣 器165,以及可在讀取資料之時刻,控制其DFE丨66。 資料寫入模態 其控制器162,可偵測上述來自其編碼器165之寫入資 料内所包含之同步位元組所需之輸出時序。在其同步位元 本纸張尺度適用中國國家揉芈(CNS ) A4規格(210X297公釐) (讀先聞讀背面之注意事項再填寫本頁) -訂 線 經濟部智慧財產局員工消费合作社印製 80 413,80 b7 88 1 042 6 3 五、發明説明(:、 ~ 組’依據上述偵測其同步位元組所需之輸出時序的結果, 而自其編碼器165輸出後’其時序控制器164,會將上述之 中斷信號S5卜傳送給其編瑪器165。依據此一中斷信號S51 ’其編碼器165,可如第54A圓所示,每隔一段預定期間 ’使上述資料之輸出中斷,以及可輸出上述來自其暫存器 163之彳貞測信號《此可每隔一段預定期間,使上述之彳貞測 信號,插進上述之寫入資料内》 資料讀取模態 其控制器162,可嚮應上述來自其控制資料偵測器53 之同步位元組信號SB,激勵其時序控制器164。依據上述 之同步位元組信號SB ’其MPU 37,可偵測出上述資料之 起始點,以建立上述資料之同步作用。誠如第54B圖所示 ’其時序控制器164,可在偵測到上述之同步位元組後( 亦即,在建立同步作用後),使用上述來自其MPU 37之 時序值’每隔一段預定期間,將上述之中斷信號S51,傳 送給其FB濾波器167。此外,上述儲存在其暫存器163内 之預定偵測信號,將會在上述中斷信號S51之同一時刻, 提供給其FB濾波器167。
嚮應上述之中斷信號S51,其FB濾波器167,可使用 上述來自其暫存器163之預定偵測信號,來計算一回授嚮 應,以及可將此回授嚮應資料,提供給其加法器此可 容許上述之FB回路,每隔一段預定期間,做一次預先設 定。上述在該中斷信號S51之同一時刻、自其暫存器163 供應至其FB濾波器167之預定偵測信號,係業已自其MPU 本紙柒尺度適用中國國家標準(CNS) Α4洗格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -------,-ιτ------- 經濟部智慧財產局员工消費合作社印製 81 413785_^_ 五、發明説明(79 ) 37提供出’以及將不會受到彼等磁碟33和磁頭單元34之狀 態的影嚮》因此,上述之預定偵測信號,將不會包含有錯 誤。其FB濾波器167 ’可使用上述無錯誤之偵測信號,來 a十算上述之回授嚮應β此將可在同步作用建立後,防止上 述FB回路之發散。亦即,當上述來自其決定單元14之決 定信號,在上述FB回路被預先設定後,在上述中斷信號S51 之同一時刻,經由其移位暫存器15,提供給其fb漶波器167 時*將可避免一錯誤傳輸至其基於上述決定信號之回授嚮 應。 第十二實施例 第55圖係一依本發明之第十二實施例所製之信號處理 器171的一個部份示意方塊圊》請見第7圖,第55圖並未顯 示上述信號處理器171之其他組件其信號處理器_ pi包含 :一編碼器175、一控制器172、和一DFE 166。其控制器 172’係包含一暫存器173和一時序控制器174。 其時序控制器174 ’可在依據上述時鐘信號SCk之每 一預定期間’將一基於上述來自其MPU 37之時序值的中 斷信號S51,提供給彼等編碼器175和FB濾波器167。其编 碼器175 ’可嚮應上述之中斷信號851,將其輸出資料提 供給其控制器172 »其控制器172,可將其編碼器175之輸 出資料,儲存進其暫存器173内,以及可將其儲存之輪出 資料’提供給其FB濾波器167。 資料寫入模態 在上述之同步位元組自其編碼器175輸出過後,其時 本紙張从適用中國國家揉準(CNS) M胁(2|〇χ297公廣) (請先聞讀背面之注意事項再填寫本頁) I I - · 經濟部智慧財產局員工消費合作社印製 82 413785 at ______B7_ 五、發明説明(8〇 ) 序控制器174,可將上述基於該中斷信號S51之時序值, 傳送給其編碼器175»依據上述之中斷信號S51,其編瑪 器Π5,亦可提供寫入資料給其控制器172。因此,其控制 器172,可如第56A圖t所示,每隔一段預定期間,將上 述來自其編碼器175之寫入資料,储存進其暫存器Π3内》 資料讀取模態 誠如第56B圖所示’在偵測到上述之同步位元組後, 其時序控制器174,可每隔一段預定期間,將上述基於該 中斷信號S51之時序值,傳送給其fB濾波器167,以及可 每隔一段預定期間’將其暫存器173内所儲存之寫入資料 ,做為一偵測信號,提供給其FB濾波器167。 嚮應上述之中斷信號S51,其FB濾波器167,可使用 上述來自其暫存器173之彳貞測信號,來計算一回授街應, 以及可將此回授嚮應資料,提供給其加法器13。此可容許 上述之FB回路,每隔一段預定期間,做一次預先設定。 由於其暫存器173所提供之债測信號,係一寫入資料,其 並未在讀取時刻’受到彼等磁碟33和磁頭單元34之狀態的 影嚮。上述來自其暫存器163之偵測信號,將不會包含有 错誤。所以,使用上述無錯誤之偵測信號,來建立回授嚮 應,將可在同步作用建立後,防止上述FB回路之發散a 亦即’其將可避免一錯誤傳輸至其基於上述讀取自其磁碟 33之決定資料的回授嚮應。 就一用以檢核一寫入至其磁碟33上面之資料是否被正 確讀取的寫入/讀取測試而言,此第十二實施例係特別有 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (諳先閎讀背面之注意事項再填寫本頁)
•II 經濟部智慧財產局員工消費合作社印製 83 413785 A7 - — 圓 _____ B7 五、發明説明(81 ) 效。當一寫入運作或讀取運作,在一區段或多數(二至十 左右)區段上面執行時,其準備儲存進其暫存器173内之 資料量係非常小《所以,其並不需要一大容量之暫存器t 因而可避免其信號處理器171之面積變得過大。 在此第十二實施例中,其DFE 166之FB回路,係使用 其暫存器173内所儲存之寫入資料,在一資料讀取模態中 被預先設定。所以,其不必在其暫存器173内儲存一預定 之偵測資料。此將可使其HDC 39之程序得以簡北,以及 可消除寫入上述偵測資料所需之一端子的需要。此將可縮 小其信號處理器171之面積,以及可使其電路結構簡化。 第十三實施例 第57圊係一依本發明之第十三實施例所製之dFE ι81 的一個不意方塊囷。此DFE 181包含:一預濾波器12、一 加法器13、一決定單元14、一移位暫存器15'一回授(FB) 濾波器182 、和一回授嚮應重新寫入電路183。 其預濾波器12,可接收一來自其一 VGA 47之讀取信 號’以及可將此讀取信號加以濾波,以產生一具有最大S/N 比之濾波讀取k號。其加法器13,可使上述來自其預濾波 器12之濾波讀取信號,與其(FB)濾波器182之輸出信號相 加在一起,以及可將一表示上述相加結果之信號,傳送給 其決定單元14。其決定單元14,可使上述來自其加法器13 之電歷’與一預定之參考電壓做比較,以及可將一 "1"或 之決定信號si,提供給其移位暫存器15。此將可確保其 加法器13之輸出信號’能轉換成一數位信號。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (請先聞讀背面之注意事項再填寫本頁) ,ιτ 經濟部智慧財產局員工消費合作社印製 84 A7 B7 413785 五、發明説明(82 ) (請先閲讀背面之注意事項再填寫本頁) 其移位暫存器15’係包含一些暫存器ua,彼等之數 目係與其(FB)濾波器182之接頭數目(在此一範例中為八 )相對應a彼等依據上述之時鐘信號,取樣上述來自其決 定單元14之決定信號所取得之取樣資料,係儲存在其暫存 器15a内。 其FB濾波器182包含:一位址轉換解碼器184、一記 憶體(RAM) 1 85、和一類比數位轉換器(Dac) 186。其位 址轉換解碼器184’可接收上述來自其移位暫存器15之取 樣資料,以及可將此取樣資料加以解碼。此解碼資料,係 做為一用以選擇其RAM 185内之多數區域中之一的讀取位 址RAD ’提供給其RAM 185。其自上述選定區域讀取出、 包含8位元之回授嚮應資料,係供應至其DAC 186 »其DAC 186,可將上述讀取自其R_AM 185之回授嚮應資料,轉換 成一類比信號,以及可將此類比信號,傳送給其加法器13 。彼等加法器13、決定單元14、移位暫存器15、位址轉 換解碼器184、RAM 185、和DAC 186,係形成一回授fb 回路。 經濟部智慧財產局員工消费合作社印製 其重新寫入電路183包含:一係數暫存器丨87、一可程 式化濾波器運作電路188、一界面(I/F)電路189、和一輸入 樣式產生狀態機190。其係數暫存器187,最好係一可讀取 及可重寫入式DRAM。其他型式之記憶趙,類似sraM或 EEPROM,可被用做其係數暫存器187。其係數暫存器丨87 ,具有多數可分別儲存濾波器係數ω 0、ω 1、ω 2、等等 之區域187a。此等各別之濾波器係數〇0、ωι、ω2、等 本紙張纽韻tSIS家料(CNS ) Α4驗Y21GX297公釐) ~ 85 五、發明説明(83 ) 等,係可被一 MPU 37重新寫入。基於彼等讀取自一磁碟33 之伺服資訊,其MPU 37,可將彼等濾波器係數ωΟ、ωΐ 、ω 2、等等中與一磁頭單元34所在區域相對應的一個, 儲存進其係數暫存器187内。 其運作電路188,可經由其I/F電路189,接收上述來 自其MPU 37之讀取區域資訊,以及可依據此區域資訊, 自其係數暫存器187,讀取彼等濾波器係數ω〇、ωΐ、ω2 、等等中之一相關聯者。上述之區域資訊,將包含上述區 域之位置資訊,和上述自一位於該區域内之區段所讀取出 之讀取信號RD的屬性(轉移路徑特性)資訊。 其狀態機190,可將一對應於其移位暫存器15内所儲 存取樣資料··〇〇〇〇〇〇〇〇"(全為〇)至"miiur (全為1) 中之一的狀態信號S61,提供給彼等運作電路188和位址 轉換解碼器184。 其運作電路188,可經由其I/F電路189,接收上述來 自其MPU 37之起始觸發信號S62,以及可依據一預定之順 序,執行一可將上述之回授嚮應資料重新寫入其RAM 185 内之重新寫入程序。特言之,首先,其運作電路188,可 將一起始信號S63,傳送給其狀態機190,以及可自其係 數暫存器187,讀取出上述相關聯之濾波器係數ω〇、ωΐ 、0)2、…。嚮應該起始信號S63,其狀態機190,可將上 述之狀態信號S61,傳送給彼等運作電路188和位址轉換 解碼器184。其運作電路188,可使用該狀態信號S61、上 述之濾波器係數ωΟ、ωΐ、ω2、…、和上述之區域資訊 本紙張尺度適用中國困家標準(CNS ) A4規格(2丨0X297公釐) (諳先聞讀背面之注項再填寫本頁) 訂 經濟部智慧財產局员工消资合作社印製 86 413785 五、發明説明(84 ) ,產生一與該狀態信號S61相對應之回授嚮應資料,以及 可將此回授嚮應資料,提供給其RAM 185。 其位址轉換解碼器184,可將上述來自其狀態機19〇之 狀態信號S61加以解碼,以及可將其解碼結果,做為一寫 入位址WAD,提供給其RAM 185。在此一方式下,其運 作電路188所供應之回授嚮應資料,係儲存在其ram 185 内由上述寫入位址WAD所指定之區域中,藉以將該回授 嚮應資料’重新寫入進其RAM 185内。由其運作電路188 重新寫入資料之時間,係較由其MPU 37直接重新寫入資 料之時間為短》在此第十三實施例中,其MPU 37,僅要 傳遞及重新寫入彼等濾波器係數,以及傳送出上述之起始 觸發信號S62。此一資料傳遞所需之時間,係較直接重新 寫入之時間為短。此外,由於其資料傳遞所需之量很小, 其外部I/F電路189之負荷很輕。因此,其外部ι/p電路189 之資料傳遞速率’將會很快》此等因素將可使得由其運作 電路188重新寫入資料之時間,要較短於由其mpu 37直接 重新寫入資料之時間^此將可縮短重新寫入資料進每一區 域内之時間,因而可加快上述讀取信號之讀取速率β 在其RAM 185之内容,係由其MPU 37直接重新寫入 之情況中,其MPU 37 ’將會以其RAM 185内所儲存資料 之數目’重複地輸出彼等寫入位址WAD和回授嚮應資料 。在此一情況下’其MPU 37輸出資料之量,係較在此第 十三實施例中’其MPU 37輸出資料之量(濾波器係數和 起始觸發信號S62)大甚多。當一讀取動作係在多數區域 本紙浪尺度適用中國圏家標率(CNS ) Α4坑格(210 X 297公釐) (請先聞讀背面之注意事項再填寫本頁) ,τ Γ 經濟部智慧財產局員工消費合作社印製 87 經濟部智慧財產局员工消費合作社印製 413780 at —_ __B7 ___ 五、發明説明(85 ) 上面進行時,其MPU 37,應逐區域地重新寫入其RAM 185 之所有内容。當其RAM 185之内容,係由其MPU 37直接 重新寫入時,其MPU 37輸出資料之量,將會變大甚多, 而招致一較長之資料傳遞時間。此外,其輸出資料量之增 加,將會在上述包含其匯流排41之外部界面上面,造成相 當大之負荷,而使其資料傳遞速率降低。此將會增加其重 新寫入之時間,而將會有礙其讀取程序之速率的加快。 第十四實施例 第58圖係一依本發明之第十四實施例所製之信號處理 器243的一個示意方塊圖。此信號處理器243具有:一可變 增益放大器(VGA) 214、一決定回授等化器(DFE) 215、一 串列並列轉換器(S/P) 224、一解碼器225、一解擾碼器226 、一界面(I/F)電路227、一時序恢復PLL電路(TR-PLL)221 、一同步位元組(SB)偵測器251、和一順序控制器252 » 第59圊係彼等DFE215、TR-PLL 221和SB偵測器251 的一個示意方塊圈。其DFE 215包含:一預濾波器216、 一加法器217、一決定單元218' —移位暫存器219、和一 回授(FB)濾波器220。其移位暫存器219,係包含n級之暫 存器Ral至Ran,彼等之數目係與其fB濾波器22〇之接頭數 目(η)相對應。 誠如第60圖中所示,其決定單元218,可使一來自其 加法器217之輸出電壓VI ’與一預定參考電壓Ref做比較 ,以及可產生一 "1”或之決定信號SD1 ^亦即,其決定 單元218,可依據上述之參考時鏜信號,取樣上述來自其 本紙張尺度逋用中國國家揉準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注$項再填寫本頁)
88 413785 A7 B7__ 五、發明説明(86 ) 加法器217之輸出電壓VI,藉以產生上述一位元之決定信 號SD1 (數位信號)。 (請先聞讀背面之注意事項再填寫本頁) 其決定單元218所提供之決定信號SD1,係依據一時 鐘信號CLK做取樣,以及此一取樣資料,係儲存在其第一 級暫存器Ral内。其第一級暫存器Ral内所儲存之取樣資 料,係與上述之時鐘信號CLK:同步地,依序移位至彼等後 級之暫存器内。此可容許(η)位元多數舊有之取樣資料, 可儲存在彼等暫存器Ral至Ran内。 經濟部智慧財產局員工消費合作社印製 其TR-PLL 223,可經由其ADC 222,接收上述來自其 加法器217之前序位元列的讀取信號,以及可產生一相位 大致與上述前序位元列讀取信號者相匹配之時鐘信號。當 其TR-PLL 223 ’經由其ADC 222,接收到其跟隨在上述來 自其加法器217之前序位元列後面之同步位元組的讀取信 號時,其TR-PLL 223 ’將會在上述同步位元組之讀取信 號的狀態有變化之每一點處’執行上述時鐘信號CLK之頻 率匹配動作。其TR-PLL 223,可在每一遷移點處,使上 述同步位元組之讀取信號的相位,與上述時鐘信號CLK者 相比較’以及可依據其比較結果,改變上述時鐘信號Clk 之頻率。在此第十四實施例中’上述之同步位元組樣式, 故可設計成包含該等遷移點。 特言之,誠如第60圖所示,上述之同步位元組包含彼 等自"1”至”0"和自,'0”至”1”之位元變化的點,如同在所舉12 位元"UUOOOllOOO”為例之位元序列樣式中一樣。上述之 同步位元組樣式,係由一具有長位元反轉期間之"丨丨丨丨0" 本紙浪尺度適用中國國家標準(CNS ) A4規格(210^^97公釐) —- -89 - 413785 at _____B7 五、發明説明(87 ) 與一具有短位元反轉期間之”0110"結合而成β此一位元反 轉期間,可依需要而做改變。亦即,上述之同步位元組樣 式,係由一具有長信號狀態遷移期間之疏樣式,與一具有 鈕信號狀態遷移期間之密樣式結合而成。理應注意的是, 其先行前序位元列之樣式係以”〇,,做結束β所以,一跟隨 在其前序位元列後面之長期間樣式,係"011110"。 其TR-PLL 223,亦可在其跟隨在前序位元列讀取周 期後面之同步位元組的讀取周期中,執行上述時鐘信號 CLK之頻率匹配動作。亦即,上述同步位元組之使用將 可加長其TR-PLL 223得以進行頻率匹配動作之周期。此 將可容許其TR-PLL 223,即使當一磁碟211之轉數增加時 ,在其前序位元列讀取周期變得較短之情況下,仍可使用 其同步位元組,來實現上述時鐘信號CLK之頻率匹配動作 。因此’其移位暫存器219,將可依據上述之時鐘信號, 精確地取樣上述之決定信號SD1。此將可降低其決定錯誤 之數目,因而可防止上述FB回路之發散》此外,以彼等 疏密樣式形成上述之同步位元組,將可使得彼等時鐘信號 與讀取信號間之相位差的偵測,要較在其前序位元列以同 樣樣式形成之情況下來得容易。此可使上述時鐘信號進行 有效之頻率匹配,成為可能。 其SB偵測器251,係包含一循環暫存器255和一匹配 偵測器253。其循環暫存器255,最好具有在數目上與上述 12-位元同步位元組之位元數目相對應之暫存sRbi至 Rb 12。上述與其同步位元組具有相同樣式之比較資料, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (请先聞讀背面之注意事項再填寫本頁) " 訂 經濟部智慧財產局員工消費合作社印製 -90 - 413785__J;__ 五、發明説明(88 ) 係儲存在彼等各別之暫存器Rbl至Rb 12内。其循環暫存巧 255,可接收一來自其順序控制器252之觸發信號Τίι<3,以 及可在上述觸發信號TRG之上昇緣處,依據上述之時鐘信 號CLK,執行一移位之運作,以使彼等暫存器汉“至扑以 内所儲存之比較資料的位元’可沿一預定之方向做循環。 在上述時鐘信號CLK之上昇緣處,彼等第一至第十一級暫 存器Rb 1至Rb 11内所儲存之比較資料的位元,將會移位至 彼等第二至最後一級暫存器Rb2至Rb 12内,以及.其最後一 級暫存器Rb 12内所健存之位元,將會移位至其第一級暫 存器Rb 1内。 依據上述之時鐘信號CLK,其順序控制器252,可將 上述Η位準之觸發信號TRG,提供給彼等循環暫存器25 5 和匹配偵測器253 ’而長達一段預定之期間(例如,上述 時鐘信號CLK之一周期)^其順序控制器252,可自上述 前序位元列之起頭位元業已被讀取起,計算上述之時鐘信 號CLK,以及可偵測出其同步位元组之起頭位元所需之讀 取時間。上述前序位元列之位元數目,係已事先設定成一 預定數目之位元,以及其一區段之起頭位元,係與上述前 序位元列之起頭位元相匹配。上述同步位元組之起頭位元 所需之讀取時間’故可在開始讀取上述前序位元列之同時 ’藉著計算上述之時鐘信號CLK,輕易地被偵測出。 在自上述觸發信號TRG之上昇緣起,經過一段預定之 周期(上述時鐘信號CLK之一周期)後,其順序控制器252 ’可將一具有Η位準之窗口信號WG,提供給其匹配偵測 i紙張尺度適财關家鮮(c叫A4_ f 21t)x297^^ j - {請先閲讀背面之注意Ϋ項再填寫本頁) I *---1--一 k-------訂 經濟部智慧財產局員工消費合作社印製 -91 - 413785 五、發明説明(89 ) 器253’而長達一段預定之期間(第61圖中之八個周期) 。其順序控制器252 ’可在自上述觸發信號trg之上昇緣 起’兩個或以上周期之時鐘信號CLK過去後,方輸出上述 具有Η位準之窗口信號WG。上述Η位準之窗口信號WG的 輸出期間’可以為七個或以下周期之時鐘信號CLK,或為 其九個或以上之周期。 其匹配偵測器253 ’可自其移位暫存器219内之第一級 暫存器Ral,接收一 1-位元資料,而做為一重現之位元信 號SR4’以及可自其移位暫存器219内之第一級暫存器Rbl ’接收一 1 -位元資料,而做為一比較位元信號SC3 ^誠如 第61圖中所示,嚮應上述觸發信號trG之上昇緣,其匹配 偵測器253,可在上述窗口信號WG保持Η位準之際,使上 述8-比較位元信號SC3,與上述8-重現位元信號SR4做比 較。在上述窗口信號WG保持Η位準之際,當上述之比較 位元信號SC3,全與上述之重現位元信號SR4相匹配時, 其匹配偵測器253,將會輸出一同步位元組偵測信號SB2 *其匹配偵測器253之此一運作,將可增加偵測出上述同 步位元組之可能性,因而可確保其位元組同步化作用能更 容易建立。 此外’彼等要由其匹配偵測器253做比較之位元數目 ,係較一 12-位元比較資料與12-位元偵測資料做比較之情 況者為少。所以,兩資料彼此相匹配之可能性將會很高。 若上述8-比較位元信號SC3 ’係與上述8-重現位元信號SR4 相匹配時’兩信號其餘四個位元將很有可能會匹配。因此 本紙張尺度逍用中國國家榇準(CNS ) A4規格(210X297公釐) (請先閎請背面之注意事項再填寫本頁) •ΤΓ 經濟部智慧財產局員工消費合作社印製 92 413785 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(90 ) · ’其匹配谓測器253,將可相當迅速及輕易地輸出上述之 同步位元组偵測信號SB2。 彼等比較位元信號SC3與重現位元信號SR4之比較動 作,最好是在自上述觸發信號丁 RGi上昇緣起之一段預定 周期過後。此係由於當上述時鐘信號CLK2同步化作用不 充份時,上述同步位元組之起頭位元或自其起頭位元起之 多數位元,誠如第61圖中所示,可能會含有錯誤的緣故。 所以,藉著在上述同步位元組之起頭位元或自其起頭位元 起之多數位元過去後,使彼等比較位元信號SC3與重現位 元信號SR4做比較,其匹配偵測器253,將可精確及迅速 地偵測出上述之同步位元組。其HDC 23 1,可自其匹配偵 測器253,接收上述之同步位元組偵測信號,以及可處理 彼等跟隨在上述同步位元組後面之使用者資料。自讀取動 作業已開始起,其HDC 231接收使用者資料所需之時間, 故將變得相當短。 當上述之比較位元信號SC3,並未與上述之重現位元 信號SR4相匹配時’其匹配暫存器253,會將上述之比較 位元信號SC3 ’儲存進其移位暫存器219之第一級暫存器 Ral内。此將會使上述之重現位元信號SR4,重新被上述 之比較位元信號SC3寫入。此一重新寫入之動作,係因上 述重現位元信號SR4之同步位元組,能與上述之比較位元 信號SC3之同步位元組同步,而成為可能。亦即,嚮應上 述來自其順序控制器252之觸發信_號TRG,其匹配貞測器 253),將會同時接收彼等同步位元组(重現位元信號SR4 本紙張尺度通用中國國家標準(CNS ) A4規格(210X297公釐) {請先閱讀背面之注意事項再填寫本頁)
93 413785 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(91 ) )之起頭位元和比較資料(比較位元信號SC3)之起頭位 元。當有一錯誤發生時,將正確之比較位元信號SC3寫入 其暫存器Ral内,將可避免其DFE 215之FB回路,在上述 同步位元組之讀取周期期間,因錯誤傳輸而起之發散。 第62圖係一依本發明第十四實施例之修飾形式所製之 DFE 215和SB ·ί貞測器251的一個示意方塊圖。當上述之重 現位元信號SR4 ’並未與上述之比較位元信號SC3相一致 時,其匹配暫存器253 ’會將上述之比較位元信號SC3, 直接提供給其FB濾波器220。其FB濾波器220,將會使用 此比較位元信號SC3,和上述來自其移位暫存器219之其 餘取樣資料,產生彼等回授嚮應資料》 第十五實施例 第63圈係一依本發明之第十五實施例所製之光碟控制 裝置301的一個示意方塊圖。此光碟控制裝置3〇1,係連接 在一處理機或電腦302與一光碟驅動器303中間,可處理彼 等讀取自一藉上述光碟驅動器303以一預定速率轉動之光 碟304上面的信號,以及可將此等讀取信號,傳送給其電 腦302。其光碟控制裝置3〇1具有:一微處理器31ι、一光 碟控制器312' —緩衝儲存記憶體313、一外部界面電路314 、和一輸入/輸出驅動器315。其光碟控制器312,係經由 其外部界面電路314,連接至上述之電腦3〇2 ^其光碟控制 器312,另外係經由其輸入//輸出驅動器315,連接至其光 碟驅動器303。其微處理器311,可控制彼等光碟控制器312 、缓衝儲存記憶體313、外部界面電路3 14、和輸入/輸出 本紙圏家梯準(CNS ) Α4_胁(210><297公釐) (請先Μ讀背面之注意事項再填寫本頁) 訂 ,J·I J—-» 94 A7 B7 413785 五、發明説明(92 堪動器315 ’以便將其光碟崩上面所寫錄之資料提供給 其電腦302。 黎應-來自其微處理器311之命令,其光碟控制器312 ,將會經由其輸入/輪出驅動器3 15,傳送一命令給其光 碟驅動器303 ’以及可自其接收—些狀態,藉以控制其光 碟驅動器303。其光確控制器312,可經由其輸入/輸出驅 動器315,接收其光碟驅動器3〇3自一預定區段讀取出之資 料信號(類比信號)^特言之,上述在一預定區段内、自 其光碟驅動器303輸出之讀取資料信號(類比信號),將 會被其輸入/輸出驅動器315,轉換成一數位信號。當其 輸入/輸出驅動器315,自其光碟驅動器303,接收一因其 光碟304之快轉動所致,或其光碟304之轉動擾動所致的異 常類比信號時,其輸入/輸出驅動器315,將會傳送—表 示此一狀態之讀取資訊’給其光碟控制器312。其光碟驅 動器303,則會將上述表示資料讀取有關之一搜尋運作正 在進行的讀取資訊,提供給其光碟控制器312, 其光碟控制器312,可自一區段之讀取資料,移除其 區段位址和同步樣式,以及可將其餘之使用者資料,解調 成一預定之格式。其光碟控制器312,可將上述解調之使 用者資料,暫時儲存在其緩衝儲存記憶體313内之一預$ 區域中。 彼等依據交錯方式以一 Reed Solomon碼寫碼成之資料 ,係寫錄在此第十五實施例之光碟304上面。第68囷係顯 示一區段之光碟資料。其一區段係包含I至η稱做交錯列、 卜紙張尺度適用中國國家楯準(〇泌)八4洗格(210父297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局貞工消費合作杜印製 95 經濟部智慧財產局員工消費合作社印製 413785_ 五、發明説明(93 ) 各由一錯誤修正碼(ECC攔位)和資訊碼(資料欄位)所 構成之(η)多數列。其錯誤修正之動作,係就每一 1至^交 錯列來加以執行。每一交錯列i—n,係具有120位元組之碼 長度’其中之最低16位元組(亦即,位置〇至位置15 ), 係其£CC糊位’而其最高1〇4位元組(位置16至位置119) ’係其資訊碼(資料攔位)。每一交錯列!至丨内之位置〇 至119 ’係其資訊踢(資料爛位)’以及每一交錯列1至(丨十1) 内之位置0至119,係其相對於資訊碼(資料攔位)之錯誤 修正碼(ECC攔位)。 其光碟控制器312,可讀取一區段來自其緩衝儲存記 憶體313之資料,以及可逐交錯列地執行錯誤修正之動作 。其錯誤修正之動作包括:(1)使用上述之錯誤修正碼 ECC,自一區段資料產生一錯誤症候群的步輝;(2)使用 此錯誤症候群,依據歐氏演算法,來產生錯誤位置/值多 項式的步驟;(3)藉著執行連續搜尋,來取得彼等錯誤位 置/值多項式之解的步驟;(4)基於彼等解,來計算彼等 錯誤位置和錯誤值的步驟;和(5)基於彼等錯誤位置和錯 誤值’來修正錯誤的步驟。 當其中有一具有許多錯誤而無法修正之交錯列時,其 光碟控制器312,將會停止對該交錯列進行錯誤修正,以 及將會修正其次一之交錯列。當彼等1至n交錯列内之位 置0至15處的錯誤修正完成時,其將會決定其_是否有一 無法修正之交錯列。當其中有一無法修正之交錯列時,其 將會使用彼等交錯列(i+Ι)至η内之位置〇至Π9處的錯誤修 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公董) n n n —1 n : 1 n L I-----,-----丁 (請先閲讀背面之注意Ϋ項再填寫本頁) 96 經濟部智慧財產局貝工消費合作社印製 413785 A7 _ 0*7 ! ________________^ ___— 五、發明説明(94 ) 正修正碼(ECC欄位),來進行彼等交錯列(丨+1)至11内之 位置0至119處的錯誤修正動作。亦即,其錯誤修正動作, 係依序在彼等交錯列1至η内之位置0至119處的值上面加以 具現。每一無法修正之交錯列内的錯誤,係在此一方式下 加以修正》當其中並沒有無法修正之交錯列時,其錯誤修 正動作將會立刻中止’以及其次一、新區段之資料上面的 錯誤修正動作將會被具現。若其中仍有一無法修正之交錯 列’則相同之錯誤修正動作將會再次被執行。若錯誤修正 動作多次(例如,三次)被執行後,其中仍有—無法修正 之交錯列’則該區段上面之錯誤修正動作將會中止,以及 其緩衝儲存記憶體内之資料,將會被標記為具有錯誤。所 以,其緩衝儲存記憶體313内所儲存上述區段資料中的錯 誤值,將會依據每一交錯列之錯誤位置,以彼等之正確值 來加以重寫。嚮應一來自其微處理器311之命令,其光碟 控制器312,可將上述暫時儲存在其緩衝儲存記憶體313内 、經過修正之資料,經由其外部界面電路314,提供給其 電腦302。 第64圖係其光碟控制器312之一示意方塊圖。其光碟 控制器312包含:一内部處理器321 、一解碼器322、一錯 誤修正電路區段324、一錯誤修正性能控制器區段325、和 一外部界面電路314。 其内部處理器321 ’可與其微處理器311做命令之交換 ’以控制彼等解瑪器322、錯誤修正電路區段324、錯誤修 正性能控制器區段325、和外部界面電路314。其内部處理 本紙張尺度通用中國國家樓準(CNS ) Α4規格(210Χ 297公釐) (請先閲請背面之注$項再填寫本頁)
97 413785 a? ------B7 五、發明説明(95 ) 器321,亦可嚮應一來自其微處理器311之命令,經由其輸 入/輸出驅動器315,來控制其光碟驅動器3〇3。嚮應—來 自其微處理器311之命令,其内部處理器321,可經由其外 部界面電路3 14,將其缓衝儲存記憶體313内所儲存之修正 資料,提供給其電腦302。 其解碼器322,可接收上述來自其輸入/輸出驅動器 315之區段資料,以及可將此區段資料之樣式加以解碼, 以除去其ID資料,諸如區段位址和同步位元組樣式,和 其來自該區段資料之使用者資料内的同步位元組樣式。其 解碼器322,可將其餘之使用者資料,解調成一預定之格 式,以及可將此一預定格式之資料,暫時儲存進其緩衝儲 存記憶體313内。 第65圖係其錯誤修正電路區段324之一示意方塊圖。 其錯誤修正電路區段324包含:一錯誤症候群產生器331、 一錯誤位置/值多項式產生器(後文稱做多項式產生器) 332、一錯誤位置/值偵測器(後文稱做偵測器)333、一 重新寫入電路334、一修正結果暫存器335、和一指標器336 〇 其錯誤症候群產生器331,可使用其缓衝儲存記憶體 313内所儲存之區段資料,逐交錯列地(120位元組)取得 一錯誤症候群交錯列。其錯誤症候群產生器331,可依據 上述之時鐘信號CLK ’將一交錯列(120位元組)之最低 位置或一最高位置處的位元組,加至上述錯誤症候群多項 式内之各項中。其錯誤症候群產生器331,尚可依據上述 本紙張尺度適用中國國家榡準(CNS ) Α4規格(210X297公釐) (請先W讀背面之注意事項再填寫本頁)
,1T 經濟部智慧財產局員工消费合作社印製 98 413785 A7 ------J1 五、發明説明(90 ) 之時鐘信號,使用上述之錯誤修正碼,取得上述所產生之 多項式的解’以及可取代上述錯誤症候群多項式内之各項 中之諸變數的解’藉以產生一錯誤症候群。當其中沒有錯 誤時,上述之錯誤症候群將為零。 其錯誤症候群產生器331 ’係包含多數正反器電路和 乘法1§。其乘法Is可使一交錯列之每一位元組,乘以上 述使用錯誤修正碼所產生之多項式的解,以及彼等相乘之 結果’將會依據上述之時鐘信號CLK,被閂定在彼等各個 正反器内。彼等閂定在各個正反器内之相乘結果,將會做 為一錯誤症候群,提供給其錯誤症候群產生器331 β所以 ,當上述之時鐘信號CLK,具有一很高之頻率時,其一錯 誤症候群之產生速率,將會相當快。 經濟部智慧財產局員工消費合作社印製 其多項式產生器332’可自其錯誤症候群產生器μι, 接收上述之錯誤症候群,以及可使用上述之錯誤症候群, 依據上述之時鐘信號CLK,藉著上述之歐氏演算法,計算 出上述錯誤位置多項式有關之係數,和上述錯誤值多項式 有關之係數。上述之錯誤位置多項式,係用來得到一交錯 列内之錯誤位置’而上述之錯誤值多項式,則係用來得到 一錯誤位置處之錯誤值。所以,當上述之時鐘信號Clk , 具有一很高之頻率時,其各別係數之計算速率,將會相當 快。 其偵測器333,可自其多項式產生器332,接收彼等錯 誤位置多項式和錯誤值多項式有關之係數,以及可使用該 等係數,藉著上述之連續搜尋’計算出彼等錯誤多項式和 中國國家標準(CNS ) Α4規格(210X297公釐) 99 413785 經濟部智慧財度局員工消費合作社印製 A7 B7五、發明説明(97 ) 值多項式之解。其偵測器333,可在上述時鐘信號CLK之 每一脈波過去後,檢核一交錯列内之一位元組(位置), 以及可在有錯誤值出現時,將其修正成一修正值。所以’ ▲上述之時鐘彳§號CLK,具有一很高之頻率時,其各別係 數之檢核速率,將會相當快。 其重新寫入電路334,可接收彼等來自其偵測器333之 錯誤位置(位元組)和修正值,以及可依據上述之時鐘信 號CLK,將彼等錯誤位置和修正值’暫時儲存進其修正結 果暫存器335内。依據上述之時鐘信號(:1^1!:,基於彼等儲 存在其暫存器335内之錯誤位置,其重新寫入電路334,可 用上述之修正值,將其緩衝儲存記憶體313内所儲存、準 備觉到錯誤修正之區段内之錯誤值加以重新寫入。所以, 當上述之時鐘信號CLK,具有一很高之頻率時,其重新寫 入之速率,將會相當快。 當其中有一無法修正之交錯列’以及其錯誤修正之動 作尚未執行過三次時,其重新寫入電路334,將會指令其 錯誤症候群產生器33卜重複執行其錯誤修正之動作1當 其錯誤修正之動作業已執行過三次後,其中仍有一無法 正之交錯列時,其重新寫入電路334,便會將—表示該目 標區段資料無法被修正之資訊,提供給其内部處理器切 。依據此一資訊,其内部處理器321,將會指令重新自其 光碟304讀取資料。 、 其指標器336,可儲存其緩衝儲存記憶體313内所儲存 之資料的位址。如第67圖所示,假定在其緩衝储存記憶體 (讀先閱讀背面之注意事項再填寫本頁) » >- -- 1 ft »^n. 訂------^ --------- • I I I , 本紙張从遥用t闕家揉準(CNS ) A4^ ( 210X297公着) 100 413785
五、 發明説明( 内,係界定一未修正資料區A、一修正中資料gB、一 已修正資料區c、和一空資料區D。其指標器336内所儲存 之資料位址係包含:其未修正資料區厶之第一或起頭位址 的次一位址(寫入起始位址MP)、其修正中資料區8之 最後位址(檢核起始位址ECP)、和其已修正資料區c之 最後位址(輸出起始位址ΟΡ) β 其解碼器322,可自其指標器336内之寫入起始位址Μρ 起,將上述未經修正之資料,儲存進將其緩衝儲存記憶體 313之空資料區〇内。其錯誤症候群產生器hi,可自其緩 衝儲存記憶體313,讀取出上述自其檢核起始位址Ecp起 之區段資料。其外部界面電路314 ’可依據上述之輪出 起始位址0Ρ,自其緩衝儲存記憶體313,讀取上述已修正 之資料,以及可將此已修正之資料,提供給其電戚3〇2。 經濟部智慧財產局員工消費合作社印製 上述之資料,係自一第一或起頭位址AS至一最後位 址AE,寫入至其缓衝儲存記憶體313内。當新的未經修正 之資料,自其解碼器322供應至上述已寫有未修正資料之 緩衝儲存記憶體313時,上述新的未修正資料,係自上述 之寫入起始位址MP開始寫入。當上述未修正資料之位址 ’已到達上述之最後位址AE時’上述之未修正資料,將 會自上述之起頭位址AS開始寫入。所以,上述之寫入起 始位址MP,係於每次寫入未修正資料時,被更新為最近 之寫入位址。 在錯誤修正起始之時刻’首先,一區段之資料,係自 上述之檢核起始位址ECP起,自其緩衝儲存記憶體313讀 本紙張尺度逋用中國固家標準(CNS ) A4規格(210X297公釐) 101 . A7 B7 413785 —---- 五、發明説明(99 ) 取出。亦即,上述首先寫入進其緩衝儲存記憶體313之未 修正-貝料,係首先被讀取出。當一區段之資料,在錯誤修 正後重新被寫入時,上述之檢核起始位址Ecp ,將會多 增加一區段有關之位址。因此,其自檢核起始位址ECp至 寫入起始位址MP之區域,即上述之未修正資料區A ^此 一未修正資料區A内,自寫入起始位址之區域,即 上述之修正中資料區域B。 上述已修正之資料,係自上述資料之輸出起始位址〇p 起被讀取出’以及係供應至其外部界面電路314。因此, 上述自輸出起始位址0P至檢核起始位址ECP之區域,即 上述之已修正資料區C»上述之輸出起始位址op,將會多 增加至上述最後資料之讀取位址的次一位址。上述已修正 之資料’在被讀取後將會被清除,因而將形成上述之空資 料區D。所以,上述自寫入起始位址MP至輸出起始位址〇p 之區域’即上述之空資料區 第66圖係其修正性能控制器區段(後文稱做控制器區 段)325之一示意方塊圖。此控制器區段325 ,係包含一負 荷偵測器337和一性能控制器338。其負荷偵測器337,可 偵測其錯誤修正電路區段324上面之一負荷β 其負荷偵測器337,可接收彼等來自其指標器336之寫 入起始位址ΜΡ、檢核起始位址ECP、和輸出起始位址〇ρ ,可偵測器出其錯誤修正電路區段324上面之一負荷,以 及可產生一控制量(調整信號)。當其負荷很重時,上述 增加其錯誤修正電路區段3 24之處理速率所需之控制量 本紙張尺度適用中國國家標準(CNS > Α4規格(2【0X297公釐) (請先聞讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 102 413785 五、發明説明(100)
Td,將會供應至其性能控制器338。當其負荷很輕時,上 述降低其錯誤修正電路區段324之處理速率所需之控制量 』Tu ’將會供應至其性能控制器338。其性能控制器338 ’可依據上述之控制量」Td,來縮短上述時鐘信號CLK 之周期T(或增加其頻率),可依據上述之控制量」Tll, 來加長上述時鐘信號CLK之周期T (或降低其頻率)。其 錯誤修正電路區段324之處理速率,因而可依據其負荷而 做調整。結果,其緩衝儲存記憶體313之未修正資料區A 和已修正資料區C内的資料量’在尺寸上將可保持相當固 定。此將可防止其缓衝儲存記憶體313之容量不致增加, 以及可防止其記憶體容量之降低所引發之溢載。
其負荷偵測器337,可進一步自其内部處理器321,接 收彼等包含一轉速信號VSG和一讀取禁能信號HSG之外部 負荷因素信號。上述之轉速信號VSG,係一與其光碟3〇4 藉其光碟集動器303而轉動之轉速有關的資訊。上述之讀 取禁能信號HSG’係一表示其輸入/輸出驅動器315基於 某種理由而無法讀取資料的資訊。當受有一高速之轉速 信號VSG時,其負荷摘測器337,可將上述時鐘信號CLK 之一最短周期(第一基本周期Ta),提供給其性能控制 器338。當受有一低速之轉速信號VSG時,其負荷偵測器337 ’可將上述時鐘信號CLK之一最長周期(第二基本周期几 ),提供給其性能控制器338。在此一方式下,上述時鐘 信號CLK之周期T (頻率),或其錯誤修正電路區段3 24 之處理速率’將可得到控制。結果’彼等未修正資料區A 本紙張尺度通用中國國家榇準(CNS ) A4規格(210X297公釐) (請先聞讀背面之注意事項再填寫本頁) -訂 經濟部智慧財產局員工消費合作社印製 103 413785 at :---——--__ 五、發明説明(101) 和已修正資料區c所佔有之尺寸,將可保持相當固定。 當受有上述之讀取禁能信號HSG時,其負荷偵測器337 ,可將一用以使上述時鐘信號CLK停止之停止信號STp ,提供給其性能控制器338»此將可防止上述時鐘信號clk 做不必要之產生,因而可降低其功率之消耗。當由於其光 碟304之快速轉動或其光碟3〇4之擾動所致,自其光碟驅動 器303輸出異常之讀取資料(類比資料)時,其錯誤修正 電路區段324’將會停止其之運作。 其負荷積測器337,可使用彼等各別之位址mp、ECP 、和OP ,來取得其緩衝儲存記憶體3丨3内之未修正資料區 A的佔有尺寸LI (MP-ECP),和已修正資料區C的佔有尺寸 L2 (ECP-OP),以及可使用該等佔有尺寸£1和£2,與彼等 預定之參考值Llk和L2k’來執行以下之算術運作。上述 之參考值Llk,係表示上述未修正資料區a之佔有尺寸的 極限’以及若其佔有尺寸L1 ’超過此參考值Lik時,上述 準備儲存進其緩衝儲存記憶體313内之已修正資料,便很 可能會受到影嚮。上述之參考值L2fc,係表示上述已修正 資料區c之佔有尺寸的極限,以及若其佔有尺寸L2,超過 此參考值L2k時,其準備儲存進其緩衝儲存記憶體313内 之未修正資料,便很可能會受到影嚮。 (1) LI > Llk > L2 < L2k 其負荷偵測器337 ’將會決定其中有許多件未修正之 資料,和其錯誤修正電路區段324上面之負荷很重。在此 一情況下’其錯誤修正之動作將會進行多次,以致其已修 本紙張尺度適用中國酉家標準(CNS ) A4規格(2I0X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 104 413785 at
五、發明説明(〗03) 413785 再次寫入。 (請先聞讀背面之注意事項再填寫本頁) 其性能控制器338,係包含-頻率分割比控制器(後 文稱做控制器)341和一時鐘信號控制器,頻率分割電路 (後文稱做頻率分割電路)342。其控制器341,可自其負 荷偵測器337,接收彼等第—基本周㈣(或第二基本周 期Tb)、停止信號STP、和控制量」Td、」Tu、或」τ〇 。當接收到上述之第一基本周期丁3時,其控制器34ι,可 使用此第一基本周期Ta和彼等控制量」丁d、」Tu、或」 TO,來計算一頻率分割比當接收到上述之第二基本周 期Tb時,其控制器341,可使用此第二基本周期几和彼等 控制量JTd、zTu、或JT0,來計算上述之頻率分割比κ 經濟部智慧財產局員工消費合作社印製 茲將特別說明上述計算之動作。當上述之第一基本周 期Ta被供應時,上述時鐘信號CLK之周期τ,首先會被設 定成此第一基本周期(最短周期)Ta。繼而,上述時鐘 信號CLK之周期T,將會依據彼等控制量』Td、』Tu、或 ZTO (T+ZTd、JTu、或」TO)來做調整。然而,理應 注意的是’由於上述時鐘信號CLK之周期T,最初係設定 成上述之第一基本周期’上述使其周期變短之控制量zTd (-τι)將不會被供應。當上述之第二基本周期Tb被供應 時,上述時鐘信號CLK之周期T,首先會被設定成此第二 基本周期Tb。繼而’上述時鐘信號CLK之周期T,將會 依據彼等控制量zl Td、』Tu、或TO ( T+ d Td、Z) Tu、 或」TO)來做調整。上述時鐘信號CLK之周期T,可在此 本紙張尺度適用中國國家揉準(CNS ) Α4規格(210X297公釐} 106 413785 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(1〇4) 一方式下,每次有上述之控制量』Td、』tu、或ζ τ〇供 應時’便做一次更新。其控制器341,可設定上述用以產 生其具有調整過之周期T的時鐘信號CLK的頻率分割比K ’以及可將此頻率分割比Κ,提供給其頻率分割電路342 。當受有上述之停止信號STP時,其控制器341,可將一 解激信號ST,傳送給其頻率分割電路342。 其頻率分割電路342,可接收上述來自其控制器341之 頻率分割比Κ,以及可產生上述周期τ與此頻率分割比尺相 關聯之時鐘信號CLK。上述之時鐘信號CLK,係供應至其 錯誤修正電路區段324之電路331至334。因此,其錯誤修 正電路區段324之錯誤修正速率,係由上述時鐘信號 之周期T來做調整。亦即,上述具有相當短周期τ之時鐘 信號CLK ,將可增加其錯誤修正之速率,以及上述具有相 當長周期T之時鐘信號CLK,將可降低其錯誤修正之速率 。當接收到上述之解激信號ST時,其頻率分割電路342, 將會停止產生上述之時鐘信號CLK〇所以,上述之時鐘信 號CLK,將不會供應至其錯誤修正電路區段324之電路m 至334。結果,其錯誤修正電路區段324,將會停止其錯誤 修正之運作。 茲將說明其光碟控制器312之運作情形。當上述之讀 取資料自其光碟304讀取出時,其解碼器322 ’可將未經修 正之資料,儲存進其緩衝儲存記憶體313内。其錯誤修: 電路區段324 ’可讀取上述未經修正之資料,可對此資料 執行錯誤修正之動作,以及可用其修正過之資料,來重寫
(請先閎讀背面之注意事項再填寫本頁)
-1T Λ 107 413785五、發明説明( A7 B7 105
(請先聞讀背面之注意事項再填寫本頁W 上述未經修正之資料,可對此資料執行錯誤修正,以及可 用其修正過之資料,來重寫上述未經修正之資料,其外部 界面電路3丨4,可讀取上述來自其緩衝健存記憶體313之修 正過的資料’以及可將此經修正過之資料,提供給其電腦 3〇2。此刻係假定其控制器區段325 ,業已將上述具有最短 周期τ(第—基本周期Ta)之時鐘信號clk,提供給其錯 誤修正電路區段324 «»因此,其錯誤修正之動作,係在最 南速下被執行。在此-情況中,當由於其快速之處理及报 '、a誤所致,而使其未經修正之資料減少,以及其經修 正過之資料增加時’上述L1 < Llk和L2 > L2k之狀態,便 會發生。 、負荷偵測器337 ,將會決定其錯誤修正電路區段324 . 實現其錯誤修正所需之時間’係相當短(亦即,上述之負 荷很輕),以及將會提供上述用以降低其錯誤修正速率j 使上述時鐘信號CLK之周期變長)之控制量」π,給其 控制器34卜其控制器34卜可使用此控制量」Tu,將上 ^ 述周期Τ,更新成_T+」Tu,以及可將上述對應於此冑 ·、 經濟部智慧財產局員工消費合作社印製 周期T+」Tu之頻率分割tbK,傳送給其頻率分割電路⑷ | 依據此頻率分割比K’其頻率分割電路342 ’可將上 |
述具有周期T+z!TU之時鐘信號CLK,提供給其錯誤修正 I 電路區段324〇此將可降低其錯誤修正電路區段似之錯誤 | 修正的速率。 j 田LI < Llk及L2 > L2k時,即使上述時鐘信號(:1:^之 j
周期變長’其負荷伯測器337,仍可提供上述用以降低其 I
108 A7 B7 _413785 五、發明説明(1()6) 性能控制器338之錯誤修正速率的控制量j Tu。所以,上 述之控制量」Tu將會一再供應,直至其狀態達到LI lk 及L2 S L2k時為止》此一程序將可防止其缓衝儲存記憶體 313内修正過之資料量’不致因其快速錯誤修正之動作而 增加》 s彼等錯誤數目增加’而導致錯誤修正動作較長時, 上述未修正資料區Α之佔有尺寸L1,將會逐漸增加,以及 上述已修正資料區C之佔有尺寸L2,將會逐漸降低。當L1 > Llk及L2 < L2k之情況發生時,其負荷偵測器337,將會決 定其錯誤修正電路區段324之負荷業已增加,以及其錯誤 修正之速率應該要增加,以及將會提供上述之控制量」Td ’給其控制器3 41 ’其控制器3 41,可使用此一控制量』Td ’將上述周期T更新成周期T+JTd,以及可將上述對應於 此新周期T+ z] Td之頻率分割比K,傳送給其頻率分割電路 342。依據此一頻率分割比κ,其頻率分割電路342,可將 上述具有周期T+ZTd之時鐘信號CLK,提供給其錯誤修 正電路區段324。此將可增加其錯誤修正電路區段324之錯 誤修正的速率《所以,上述之控制量」Td將會一再供應 ’直至其狀感達到LI SLlk及L2 SL2k時為止。此一程序 將可防止其缓衝儲存記憶體313内未經修正之資料量,不 致因彼等錯誤數目之增加所造成其錯誤修正之動作變得緩 慢所致而大幅增加。 當其内部處理器321,在錯誤修正期間’將上述低速 之轉速信號VSG,供應至其負荷偵測器337時,其負荷偵 本紙張尺度通用中國國参梯準(CNS ) A4規格(210X297公廣) (請先閲讀背面之注意事項再填寫本I ) 訂 經濟部智慧財產局員工消費合作社印製 109 413785 Α7 —--—____________ 五、發明説明(107) 測器337,可將上述之第二基本周期Tb,提供給其性能控 制器338。其性能控制器338,可取得上述與第二基本周期 Tb相對應之頻率分割比κ,以及可依據此一頻率分割比κ ,產生上述具有周期τ(第二基本周期Tb)之時鐘信號clk 此時鐘彳將具有一與上述低轉速相對應之相 當長周期。因此,上述錯誤修正之速率,將會與此一低轉 速相關聯,而變得較低。所以’彼等控制量」Td、」Tu 、或Zl TO,係使用彼等佔有尺寸L丨和l2,與彼等預定之 參考值Llk和L2k來做計算,以及可基於該控制量來調整 其周期τ (或上述之時鐘信號CLK)。即使在一低轉速下 ,上述錯誤修正之速率,仍可加以調整,以控制彼等將要 儲存進其緩衝儲存記憶體313内之未修正資料和已修正資 料的量》 i其内部處理器321,在錯誤修正期間,將上述之讀 取禁能信號HSG,傳送給其負荷偵測器337,以及發生L1>
Llk及L2 > L2k之狀態時,其負荷偵測器337,可將上述之 停止信號STP ,傳送給其性能控制器338。依據此一停止 信號stp,其性能控制器338,將可停止產生上述之時鐘 信號CLK。因此’上述錯誤修正之動作將會中止。 在此第十五實施例中,要偵測其負荷之尺寸,可使用 彼等資料區A和C之佔有尺寸L1和L2中的增加速率和減少 速率,與彼等預定之參考增加速率和減少速率,以代替彼 等佔有尺寸L1和L2與彼等預定參考值Llk和L2k。此外, 上述未修正資料區A之佔有尺寸[丨中發生連續增加或減少 本紙張尺度適用中國國家標準(CNS ) A4規格(加χ297公董)--— -110 - (請先閎讀背面之注意事項再填寫本頁) :ΤΓ 經濟部智慧財產局員工消费合作社印製 11---- A7 B7 413785 五、發明説明(108) 之次數’可加以計數’以致可在此計數值超過一預定數目 時,貞測出上述負荷之增加或降低.。 要偵測上述負荷之尺寸,可僅使用上述未修正資料區 Α之佔有尺寸L1,或已修正資料區c之佔有尺寸L2。在僅 使用上述之佔有尺寸L1的情況下,當該佔有尺+ L1小於 上述之預定參考值Llk時,其負荷將可被偵測為很輕。反 之,當該佔有尺寸L1大於上述之預定參考值Llk時,其負 荷將可被伯測為很重。其負荷之尺寸,可藉著計算彼等佔 有尺寸L1和L2中之一的增加速率和減少速率,或者藉著 計算彼等佔有尺寸L1和L2中之_發生連續增加或減少之 次數,來加以偵測》 其負荷之尺寸,可使用上述空資料區D之佔有尺寸, 來加以偵測。在此一情況下,當上述空資料區〇之佔有尺 寸,超過一參考值時,其將會決定其負荷很輕,以及上述 錯誤修正之動作,將會在一高速下進行,以致將會產生上 述具有相當長周期τ之時鐘信號CLK。當上述空資料區D 之佔有尺寸,等於或小於該參考值時,其將會決定其負荷 很重,以及上述錯誤修正之動作,將會被減速,以致將會 產生上述具有相當短周期τ之時鐘信號CLK。此外,其負 荷之尺寸,可藉著計算上述空資料區D之佔有尺寸中的增 加速率和減少速率’或者藉著計算上述空資料區D之佔有 尺寸發生連續增加或減少之次數,來加以偵測。 在其負荷之尺寸的侧上,可使用彼等類似一定時器 之時間測量器,以代替其指標器336。在此一情況下,上 (請先閏讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 111 413785 A7 B7 五、發明説明(丨09) 述之時間測量器,可測量其錯誤修正電路區段324,執行 -區段之錯誤修正所需之時Fa1,㈣其負狀尺寸,在摘 測上將可基於其處理之時間。亦即,當其處理時間長於」 預定之參考時間時,其負荷之尺寸將會被決定為报重。當 其處理時間短於上述預定之參考時間時,其負荷之尺寸則 會被決定為很輕。 其負荷之尺寸,在偵測上可使用一連接至其錯誤症候 群產生器331之錯誤數目計數器331a (第65圖中以—虛線 經濟部智慧財產局負工消費合作社印製 表示),以代替其指標器336 〇在此一情況下,其錯誤數 目計數器331a,可計數其錯誤症候群產生器331所產生之 錯誤症候群的數目’以及可將其計數值,提供給其負荷偵 測器337 »其負荷偵測器337,可基於此計數值,來偵測其 負荷之尺寸》當資料不含錯誤修正時,上述錯誤症候群有 關之計數值將為零。隨著彼等錯誤修正數目之增加,上述 錯誤症候群有關之計數值將會增加。所以,其計數值愈大 ,其錯誤修正電路區段324之負荷將會變得愈重。所以, 當其計數值大於一預定之計數值時,其負荷將會被決定為 很重。反之,當其計數值小於上述預定之計數值時,其負 荷將會被決定為很輕。甚至’其負荷之尺寸,可使用其指 標器336内之位址和其錯誤數目計數器33 1&之計數值,來 加以彳貞测。 上述具有不同周期T之時鐘信號CLK,可自其頻率分 割電路342,提供給其錯誤修正電路區段324之各別電路31 至34。在此一情況下,相同之控制量」Td4」Tu,可用 本紙張尺度通用t國國家標準(CNS > A4規格(2!OX297公瘦) 112 A7 ___B7 五、發明説明(110) 來控制所有之時鐘信號CLK,或者,不同之控制量」Td 或ZTu’可用來控制各自之時鐘信號CLK «此外,彼等 各別之電路31至34,可被分成多數之組,上述具有不同周 期T之時鐘信號CLK,可供應至對應之組。同樣在此一情 況下’相同之控制量JTd或」Tu,可用來控制所有之時 鐘信號CLK,或者,不同之控制量z Td或z Tu ,可用來 控制各自之時鐘信號CLK。 上述僅供應至彼等運作時間相當長之多項式產生器 332和偵測器333,可依據其負荷而改變,以及上述具有固 定周期T之時鐘信號Clk,無論其負荷之尺寸如何,可提 供給其他之電路31、33、和34。 當即使一區段資料上面之錯誤修正動作業已執行過三 次後,其中仍有一無法修正之交錯列時,其負荷將會被決 定為很重,以及其錯誤修正之動作將會很慢,以致上述時 鐘信號CLK之周期T,應該使其變短。當即使上述之錯誤 修正動作業已執行過三次後,其中仍有—無法修正之交錯 列時,上述目標區段上面之錯誤修正,將會暫時被中止, 以及相同之區段資料,將會再次自其光碟3〇4讀取出。所 以,要恢復其錯誤修正之延遲,上述時鐘信號(:1^反之周期 T將會被縮短。一區段資料上面之錯誤修正的次數,並非 限制為三次,而是可被設定為、3、4、或以上。 此外,彼等錯誤修jL之次S ,可由其内部處理器321來加 以變更。等錯誤修正之次數增加_,其肖誤修正時間 將會增加。因此,最好能依據彼等錯誤修正之次數,使彼 ^紙張尺度適用中國國家¥準(CNS ) A4規格(210X 297公g ) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 • 113 - 413785 A7 ___B7 五、發明説明(111) ~~ 等基本周期Ta和Tb設定成較短。 其負荷偵測器337,可依據上述重現時鐘信號之周期 ,來偵測其負荷之尺寸。上述重現之時鐘信號,係由其解 碼器322使用上述讀取資料之信號來加以產生,以及可表 示其資料讀取之速率。亦即,隨著上述重現時鐘信號之周 期的變短,上述未修正資料之量將會變大,以及其負荷將 會變大。隨著上述重現時鐘信號之周期的變長f彼等未修 正資料之量和其負荷均將變小β上述時鐘信號CLK之周期 T,係藉偵測上述重現時鐘信號之周期,來加以控制。當 一重現時鐘信號無法產生時,其意謂著其讀取資料基於某 種理由不被讀取,上述時鐘信號CLK之產生將會被停止。 甚至,其負荷偵測器337,可基於其光碟驅動器3〇3所 提供之一伺服錯誤信號,來偵測其負荷之尺寸。在此一情 況下,其將會決定上述未修正資料之量,會被上述之伺服 錯誤信號降低,而使得其負荷變輕。上述之伺服錯誤信號 ’係表示其光碟驅動器303之搜尋資訊。 其負荷偵測器337,可使用其光碟驅動器3〇3所提供之 讀取資料信號,來偵測其負荷之尺寸。在此一情況下,其 讀取資料之量愈大,其未修正資料之量將會愈大,以致其 負荷將會變得很重,隨著其讀取資料之變小,其未修正資 料之量將會變得較少,因而可使其負荷降低。 第69圖係一依本發明第十五實施例之修飾形式所製光 碟器的一個不意方塊圖。其性能控制器338,可依據上述 來自其負荷偵測器337之負荷偵測信號,來控制其外部界 本紙張尺度適用中國國家標準(CNS ) ( 21〇χ297^ΪΪ7 (請先聞讀背面之注意事項再填寫本頁) ,^τ 1 I. 經濟部智慧財產局員工消費合作社印製 114 413785 A7 ------ B7 五、發明説明(112) 面電路3 14之讀取速率。由於其外部界面電路314,可依據 上述之時鐘信號,自其緩衝儲存記憶體313 ,讀取彼等修 正過之資料,其性能控制器338,將可依據上述之負荷俄 測信號,來變更上述要提供至其外部界面電路314之時鐘 信號的周期。當其錯誤修正之動作很費時時,彼等修正過 之資料將很小。所以’由於其讀取速率需要降低,上述具 有一相當長周期之時鐘信號,將會提供給其外部界面電路 314。反之,當其錯誤修正之動作相當快時,上述修正過 之資料將會增加,以致上述具有一相當短周期之時鐘信號 ,將會提供給其外部界面電路314»其外部界面電路;314之 讀取速率,及其錯誤修正電路區段324之處理速率,可加 以控制。 彼等多數時鐘信號CLK之周期T,可事先依據其負荷 來加以設定,以及上述與所偵測負荷相對應之時鐘信號 CLK,可選择自此等時鐘信號CLK。 與其將彼等未修正之資料和修正過之資料,儲存進一 缓衝儲存记憶體313内,彼等未修正之資料和修正過之資 料,可分別儲存進兩個緩衝儲存記憶體内。此外,當使用 一單一緩衝儲存記憶體時,彼等未修正資料有關之記憶體 區域和修正過資料之記憶體區域,可預先做決定。 本發明並非僅限於上述寫錄在光碟304上面之資料的 錯誤修正’而係可適應於一可對彼等寫錄在磁碟或其他類 型寫錄媒體上面之資料做錯誤修正的錯誤修正裝置。 本發明並非僅限於上述使用錯誤症候群、依據歐氏演 本紙張尺度通用中國國家標準(CNS ) a4说格(21〇 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂_ 經濟部智慧財產局員工消費合作社印製 115 413785 a7 ________B7_ 五、發明説明(113) 算法,來取得彼等錯誤位置的錯誤修正程序,而係可適應 於其他類型之錯誤修正裝置。 彼等熟於本技藝之從業人員不難理解的是,在不違離 本發明之精神和範圍下,本發明可用許多特定之形式來加 以實現。所以,本發明之範例和實施例,當被視為例示說 明計,而非有限制之意,以及本發明並非僅限於本說明書 中所列之細節,而係可在所附申請專利範圍之範疇和等價 體的範圍内加以修飾》 ------4---;------訂------i —f (讀先閩讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作杜印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 116 413785 a? B7 五、發明説明(114) 元件編號對照 經濟部智慧財產局員工消費合作社印製 11決定回授等化器(DEF) i2預濾波器 13加法器 14決定單元 15移位暫存器 16回授遽波器 17乘法器 18加法器 19數位類比轉接器(DAC) 21 DEF 22回授(FB)濾波器 23位址解碼器 24記憶體(RAM) 25數位類比轉接器(DAC) 31硬碟裝置 32主電腦 33磁碟 34磁頭單元 35信號處理器 36伺服電路 37微處理器單元(MPU) 38記憶體(RAM) 39硬碟控制器(HDC) 40界面電路 41匯流排 42界面電路 43擾碼器 44編碼器 45寫入預補償器 46寫入正反器(F/F) 47可變增益放大器(VGA) 48決定回授等化器(DFE) 49 PLL電路 50解碼器 51解擾碼器 52界面電路 53控制資料偵測器 54順序控制器 61移位暫存器 62第一暫存器區段 63第二暫存器區段 Μ暫存器 65回授(FB)濾波器 66位址轉換單元 (請先聞讀背面之注意事項再填寫本頁) •1Τ 本紙張尺度逋用中國國家標準(CNS ) Α4規格(210Χ297公釐} 117 413785 經濟部智慧財產局員工消費合作社印製 五、發明説明(115) 67發散性監控器電路 68選擇器 69信號位準產生器 70決定回授等化器(DFJE) 71回授(FB)濾波器 72信號位準產生器 73加法器 81信號處理器 82 DFE 83 A/D轉換器(ADC) 84時序恢復PLL·電路(TR-PLL) 85數位運作電路 86換向開關(第一開關) 87斷開/閉合開關(第二開關) 88數位運作電路 89數位濾波器 90時序恢復PLL電路(TR-PLL) 90決定回授等化器(DFE) 91暫存器 92 數位信號處理器(DSP) 93 ί:壓控制振盪器(VCO) 95相位控制器 101信號處理器 101a-101d暫存器 102數位濾波器 103零相位重新開始電路 104時序恢復PLL電路(TR-PLL) 105第一移位暫存器 105a-105b暫存器 106斜度計算器 107第二移位暫存器 107a-107c暫存器 108相位差偵測器 109樣式辨別器 110第三移位暫存器 111暫存器 112相位控制解碼器 113序列器 114相位保存暫存器 115時鐘信號切換電路 116電壓控制振盪器(VCO) 121信號處理器 122 ADC 123零相位重新開始電路 124時序恢復PLL電路(TR,PLL) 125前序位元列偵測器 126運作電路 127解碼電路 (請先聞讀背面之注意事項再填寫本莧) 訂 Λ 本紙張尺度遑用中國國家榇準(CNS ) Α4規格(210Χ297公釐) 118 413785 五、發明説明(116) A7 B7 經濟部智慧財產局員工消費合作社印製 128選擇器 129分頻器 131第一暫存器 132a-132b第一和第二加法器 133控制電路 134a-134b第二和第三暫存器 135a-135b第一和第二減法器 136a-136b第四和第五暫存器 137選擇器 138a-138ca第一至第三比較器 139解碼器 140第六暫存器 141 主 ADC 142a 第一子ADC 142b 第二子ADC 151 DFE 151a決定回授等化器(DEF) 152回授(FB)濾波器 153異常現象偵測器 153a異常現象偵測器 154選擇器 155遷移偵測器 156近似化電路 157暫存器 158錯誤計算電路 159信號處理器 15a暫存器 161信號處理器 162控制器 163暫存器 164時序控制器 165編碼器 166 DFE 167 FB濾波器 171信號處理器 172控制器 173暫存器 174時序控制器 175編碼器 181 DFE 182回授(FB)濾波器 183重新寫入電路 184位址轉換解蜗器 185記憶體(RAM) 186類比數位轉換器(DAC) 187係數暫存器 188可程式化濾波器運作電路 189界面(I/F)電路 (請先聞讀背面之注意事項再填寫本頁) 訂 -V ! 本紙張尺度適用中國國家樣準(CNS ) A4規格(2丨0'〆297公釐} 119 413785 at __B7 五、發明説明(117) 經濟部智慧財產局員工消費合作社印製 190輸入樣式產生狀態機 201決定回授等化器(DFE) 202回授(FB)濾波器 203選擇器 204信號位準產生器 205解碼器 205a專OR (EOR)邏輯閘 206錯誤偵測器 207狀態機(STM) 208a-208c邏輯閂 211磁碟 212磁頭單元 213信號處理器 214可變增益放大器(VGA) 215決定回授等化器(DFE) 216預濾波器 217加法器 218決定單元 219移位暫存器 220回授(FB)遽波器 221時序時鐘信號重現PLL電路 221時序恢復PLL電路(TR-PLL) 222 A7D轉接器(ADC) 223時序恢復PLL電路(TR-PLL) 224串列並列轉換器(S/P) 225解碼器 226解擾碼器 227界面(I/F)電路 228同步位元組(SB)偵測器 228a暫存器 231硬碟控制器(HDC) 235區段235 235a前序位元列(PR瑪)區域 235b同步位元組(SB)區域 235c資料區 243信號處理器 24a區域 251同步位元組(SBM貞測器 252順序控制器 253匹配積測器 255循環暫存器 3〇1光碟控制裝置 302電腦 3〇3光碟驅動器 304光碟 311微處理器 312光碟控制器 313緩衝儲存記憶體 {諳先閲讀背面之注意事項再填寫本頁) -訂 本紙張尺度適用t國國家揉準(CNS ) A4規格(2i〇X297公釐) 120 A7 B7 413785 五、發明説明(118) 314外部界面電路 315輸入/輸出驅動器 321内部處理器 322解碼器 324錯誤修正電路區段 325錯誤修正性能控制器區段 331錯誤症候群產生器 331a錯誤數目計數器 332錯誤位置/值多項式產生器 333錯誤位置/值偵測器 334重新寫入電路 335修正結果暫存器 336指標器 337負荷偵測器 338性能控制器 341頻率分割比控制器 342時鐘信號控制器/頻率分割 電路 34a寫入磁頭 34b寫入磁頭 47a自動增益控制器(AGC) 81a信號處理器 81b信號處理器 81c信號處理器 81d信號處理器 Ml第一馬達 N12第一馬達 (請先閲讀背面之注項再填寫本頁) 訂 ·"·丨. 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準{ CNS ) A4規格U10X297公釐) 121

Claims (1)

  1. 413785 A8 B8 C8 D8 夂、申請專利範圍 .一種可控制-決定回授等化器的方法,其包含之步掃 有: 號; 使用一輸入信號和一回授信號,來產生一運作信 經濟部智慧財產局員工消費合作社印製 依據一預定準則來分析上述之運作信號,以產生 一決定信號; 將上述之決定信號,鍺存在一移位暫存器内; 使用該決定信號,來產生上述之回授信號;以及 監控上述移位暫存器之一包含該決定信號之内容 〇 2·如申請專利範圍第1項所申請之方渗,其尚包含—可基 於上述監控之結果,來改變其準則之步驟。 3.如申請專利範圍第2項所申請之亨法,其中之準則改變 步驟包括’基於上述可表示該決定信號已具有—固定 值之監控結果,來改變其準則,以使上述出自_輪入 信號而具有一不同於上述固定決定信號之記號的運作 信號,能夠容易做分析β/ 今·一種可控制一決定回授等化器的方法,其包含之步驟 有: 使用一輸入信號和一回授信號,來產生一運作作 t— ϋ I* ίν —VI'— n έ— 1 JOJ n I n n I It I (請先閱讀背面之注意事項再填寫本頁) 观, 依據一預定準則來分析上述之運作信號,以產生 一決定信號; 將上述之決定信號,儲存進一移位暫存器内; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 122 刈680808 413785 夂、申請專利範圍 c請先閲讀背面之注意事項存填寫本頁〕 使用該決定信號,來產生上述之回授信號; 使用上述之輸入信號,來計算上述回授信號之-初始值;以及 使用上述之初始值’來預先設定其移位暫存器^ < 一種決定回授等化器,其包含: 一預濾波器(12),其可接收一輸入信號,以及呀 對此輸入信號進行濾波,以產生一濾波過之輸入信號 , 一加法器(13),其係與上述之預濾波器相連接, 可用以接收一回授信號和上述濾波過之輸入信號,以 及可使彼等濾波過之輸入信號與回授信號相加,以產 生一相加之信號; 一決定單元(14) ’其係與上述之加法器相連接, 可接收其相加成之信號’以及可依據預定之準則,來 刀析此相加成之信號’以產生一決定信號; 一移位暫存器(61),其係與上述之決定單元相連 接’可用以儲存其決定信號; 經濟部智慧財產局員工消費合作社印制巩 一回授信號產生器(66 ' 24、25),其係與上述之 移位暫存器相連接,可使用上述之決定信號,來產生 上述之回授信號;和 -監控器電路(67),其係與上述之回授信號產生 器相連接,可用以監控上述移位暫存器包含該決定信 號之一内容〜 6.如申請專利範圍第5項”請之等化器,其尚 準 本紙中國國家標準(CNS)Aiii mo X 297公爱) 123 A8 B8 C8 D8 413785 六、申請專利範圍 則設定電路(68、69),其係連接在彼等監控器電路與 決定單元之間,可用以接收一來自上述監控器電路之 監控結果,可基於此監控結果,來改變上述之準則, 以及可將此改變之準則,提供給上述之決定單元v 7. 如申請專利範圍第6項所申請之等化器,其中之準則設 定電路,可基於一表示上述決定信號具有一固定值之 監控結果,來改變上述之準則,以使上述源自一輸入 信號而具有一不同於上述固定決定信號之記號的相加 信號,能夠容易做分析。 8. 如申請專利範圍第6項所申請之等化器,其中之準則設 定電路包含: 一可產生多數準則之準則產生器(69):和 一選擇器(68),其係連接在彼等準則設定電路與 決定單元之間,可用以接收上述來自其監控器電路之 監控結果’可基於此監控結果,來選擇上述多數準則 中的一個,以及可將此選定準則,提供給上述之決定 單7G β 如申請專利範圍第8項所申請之等化器,其中之移位暫 存器’具有一與上述輸入信號之傳輸碼規則相對應的 暫存器長度V 〇如申請專利範圍第8項所申請之等化器,其中之移位暫 存器包含: 一第一暫存器區段(62),其包含其回授信號產生 器要產生其回授信號所需之數目的暫存器;和 本紙張疋度適用中國國家標準(CNS)A4規格(21〇x 297公笼) <請先閱讀背面之注意事項再填寫本頁) 訂 - -------線, I '' 經濟部智慧財產局員工消費合作杜印製 124 ABCS 413785 六、申請專利範圍 一第二暫存器區段(63),其包含其監控器電路要 監控其暫存器之内容所需之數目的暫存器。 II.如申清專利範圍第5項所申請之等化器,其尚包含一回 授信號控制器(68、72),其係連接在彼等監控器電路 與回授k號產生器之間,可用以接收上述來自其監控 器電路之監控結果,以及可將一基於上述之監控結果 來改變其回授信號所需之信號,提供給其回授信號產 生器》 12·如申請專利範圍第丨丨項所申請之等化器其中之回授 信號控制器包含: 一可產生多數抵補信號之抵補信號產生器(72); 和 一選擇器(68),其係連接在彼等抵補信號產生器 與決定單元之間’可用以接收上述來自其監控器電路 之監控結果’可基於此監控結果,來選擇上述多數抵 補信號中的一個’以及可將此選定之抵補信號,提供 給上述之回授信號產生器;以及 其中之回授信號產生器,係包含一加法器(73), 其係與該選擇器相連接,可用以接收上述選定之抵補 信號’以及可使彼等回授信號與選定之抵補信號相加 ’以產生一抵補回授信號。 13.如申請專利範圍第12項所申請之等化器,其中之移位 暫存器’具有一等於或大於上述輸入信號所需之傳輸 碼規則的暫存器長度。 本紙張尺度適用中國國家標準(CNS)A4規格(210 χ 297公釐) (請先閲讀背面之注意事項再填寫本頁) -------訂---------線- I 經濟部智慧財產局員工消費合作社印製 125 Α8 Β8 C8 D8 413785 _Λ- 經濟部智慧財產局員工消費合作社印製 申請專利範圍 14. 如申請專利範圍第12項所申請之等仆 寸化為,其中之移位 暫存器包含: (諳先閲讀背面之注意事項再填寫本頁) 一第一暫存器區段(62),其句冬甘π 丹L含其回授信號產生 器要產生其回授信號所需之數目的暫存器;和 -第二暫存器區段(63),其包含其監控器電路要 監控其暫存器之内容所需之數目的暫存器& 15. 如申請專利範圍第6項所申請之等化器,其尚包含一回 授信號控制器(203、204),其係連接在彼等監控器電 路與回授信號產生器之間,可用以接收上述來自其監 控器電路之監控結果’以及可將一基於上述之監控結 果來改變其回授彳§號所需之信號,提供給其回授信號 產生器β 16. 如申請專利範圍第15項所申請之等化器,其中之回授 信號產生器包含: 一電路(66、24、208),其可使用上述之決定信號 ,來產生一第一數位回授信號;和 一可產生一類比回授信號之D/A轉接器(25);以及 其中之回授信號控制器包含: 一可產生多數第二數位回授信號之數位回授信號 產生器(204);和 一選擇器(203),其係連接在彼等數位回授信號產 生器與D/A轉接器之間1可用以接收上述來自其監控 器電路之監控結果,可基於此監控結果,來選擇上述 多數第二數位回授信號中的一個,以及可將此選定之 126 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) A8 B8 C8 D8 413785 、申請專利範圍 數位回授信號’提供給上述之D/A轉接器》 17.如申請專利範圍第15項所申請之等化器,其中尚包含 一可用以偵測其決定信號是否具有一本地偵測錯誤之 錯誤偵測器(206) ’其中之回授信號控制器,可基於一 來自其錯誤偵測器之偵測結果,將上述可用以改變其 回授信號之信號’提供給其回授信號產生器。 18·如申請專利範圍第15項所申請之等化器,其中之移位 暫存器,具有一與上述輸入信號所需之傳輸碼規則相 對應之暫存器長度。 19. 如申請專利範圍第15項所申請之等化器,其中之移位 暫存器包含: 一第一暫存器區段(62) ’其包含其回授信號產生 器要產生其回授信號所需之數目的暫存器;和 一第二暫存器區段(63),其包含其監控器電路要 監控其暫存器之内容所需之數目的暫存器。 20. —種信號處理器,其包含: 一決定回授等化器’其可用以使一讀取自一寫錄 媒體之讀取彳s號做波形等化,以及可產生一波形等化 之讀取信號,此決定回授等化器包含: 一預濾波器(12),其可對上述之讀取信號進行濾 波,以及可產生一濾波過之讀取信號; 一加法器(13) ’其係與上述之預濾波器相連接, 可用以使一回授信號與上述濾波過之讀取信號相加, 以及可產生一相加之信號; 衣紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ..^1 I— 14 n n I · n ϋ ϋ ^OJ I* I It I I i n hi (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員Η消費合作社印製 127 413785 I -------™___ 六、申請專利範圍 一決定單元(14),其係與上述之加法器相連接, 可用以接收其相加成之信號,可依據預定之準則,來 分析此相加成之信號,以及可產生一決定信號; 一移位暫存器(15),其係與上述之決定單元相連 接’可用以依據一參考時鐘信號,來取樣其決定信號 ’以及可儲存此取樣信號,其令,上述波形等化之讀 取信號’係自此移位暫存器輸出; 一回授濾波器(22),其係與上述之移位暫存器相 連接’可用以接收上述移位暫存器内所儲存之取樣信 號’以及可使用此取樣信號,來產生上述之回授信號 » 一換向開關(86),其係與彼等預濾波器和加法器 相連接’可用以接收彼等濾波過之讀取信號和相法之 信號’以及可選擇彼等濾波過之讀取信號和相法之信 號中的一個信號; 經濟部智慧財產局員工消費合作杜印製 (請先閲讀背面之注意事項再填寫本頁) I— n I f t— I 一 A/D轉換器(83),其係與上述之換向開關相連接 ’可用以依據上述之參考時鐘信號,使彼等濾波過之 讀取信號和相法之信號中的一個選定信號,轉換成一 數位信號;和 一數位運作電路(85),其係與彼等A/D轉換器和移 位暫存器相連接,可用以接收上述來自其A/D轉換器 之數位信號’可使用此數位信號,來產生初始之取樣 信號’以及可將此初始取樣信號,預先儲存進上述之 移位暫存器内V 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 128 經濟部智慧財產局員工消費合作社印製 413785 § D8 六、申請專利範圍 如申请專利範圍第2〇項所申請之信號處理器,其中之 數位運作電路包含: —數位濾波器(89),其係與上述之A/D轉換器相連 接’可用以接收其數位信號,以及可將此數位信號做 波形等化處理’以產生一波形等化之數位信號; 一 PLL電路(90),其係與上述之數位濾波器相連接 ’可用以接收其波形等化之數位信號,以及可產生上 述之參考時鐘信號’使其具有之相位,實質上與上述 波形等化數位信號之相位相匹配;和 一暫存器(91) ’其係與彼等PLL電路和移位暫存器 相連接’可用以儲存上述預定之初始取樣信號,其中 ’上述儲存在其暫存器内之初始取樣信號,係在上述 波形等化數位信號之相位,實質上與上述之參考時鐘 信號的相位相匹配時,預先儲存進上述之移位暫存器 内。 2义如申請專利範圍第20項所申請之信號處理器,其中之 數位運作電路包含: 一數位信號處理器(92),其係與上述之移位暫存 器相連接’可用以接收上述來自其A/D轉換器之數位 信號’可將此數位信號做波形等化處理,以及可產生 一波形等化之數位信號,此數位信號處理器,可使用 上述之數位信號’來產生上述要預先儲存在其移位暫 存器内之初始取樣資料,以及可使用彼等波形等化之 數位信號和參考時鐘信號,來產生一相位匹配之信號 本紙張乂度適財閱家標準(CNS)A4規格(½ X视·^ ) n n n It- --- u .n 1<· I r ^ * H ·1 一-OJ· I n iw n f Λ I (請先閱讀背面之注意事項再填寫本頁) 129 A8B8C8D8 413785 /'、申請專利範圍 ;和 —電壓控制振盪器(93),其係與上述之數位信號 處理器相連接’可用以接收上述之相位匹配信號,以 及可依據此相位匹配信號,來產生上述具有一相位實 質上與上述波形等化數位信號之相位相匹配的參考時 鐘信號。 23.如申請專利範圍第20項所申請之信號處理器,其中, 其數位信號係包含一前序位元列信號;以及其數位運 作電路包含: 一零相位重新開始電路(1〇3),其係與上述之a/D 轉換器相連接’可用以接收上述來自其A/d轉換器之 數位信號’可偵測出彼等前序位元列信號與參考時鐘 信號間之相位差’以及可基於此相位差,產生一初始 參考時鐘信號;和 —PLL電路(104),其係與上述之零相位重新開始 電路相連接’可用以接收上述之初始參考時鐘信號, 以及可使用此初始參考時鐘信號,來產生上述具有一 相位實質上與上述前序位元列信號之相位相匹配的參 考時鐘信號夂 如申請專利範圍第23項所申請之信號處理器,其中之 零相位重新開始電路,可使用上述之前序位元列信號 ’來產生上述之初始取樣資料’以及可在上述之初始 參考時鐘信號產生過後,將該初始取樣資料,預先儲 存進其移位暫存器内-<» > ------^----------------^ 1 (請先閲讀背面之注意事項再填寫本頁) 麵濟邹智慧财產局員X消費合作社印製
    • 130 - A8B8C8D8 413785 六、申請專利範圍 25_如申請專利範圍第23項所申請之信號處理器,其中之 零相位重新開始電路包含: 一相位差偵測器(108),其可偵測出彼等前序位元 列信號與參考時鐘信號間之相位差; 一時鐘信號產生器(116),其可產生多數之初始 參考時鐘信號; 一選擇器(115),其係與彼等相位差偵測器和時鐘 信號產生器相連接,可用以基於上述偵測之相位差, 來選擇彼等多數初始參考時鐘信號中的一個I 26_如申請專利範圍第25項所申請之信號處理器,其中之 零相位重新開始電路’係包含一抽取電路(1〇5、1〇7) ’其可用以柚取上述前序位元列信號之一特性值,以 及其中之相位差偵測器’可基於上述前序位元列信號 之此一特性值,來偵測彼等之相位差' 27. 如申請專利範圍第26項所申請之信號處理器,其中之 柚取電路’可取樣上述之前序位元列信號,以及可取 得兩連續取樣點之斜度’而其中之相位差積測器,可 自上述之斜度,偵測出彼等之相位差。 28. 如申請專利範圍第20項所申請之信號處理器,其中尚 包含: 一PLL電路(84)’其係與上述之a/D轉換器相連接 ’可用以接收上述來自其A/D轉換器之數位信號,以 及可依據此數位信號’來產生上述之參考時鐘信號和 一反相分頻之參考時鐘信號;和 本紙張又度適用中國國家標準(CNS)A4規格(210 ^ 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂------一—-線· I 經濟部智慧財產局員工消費合作社印製 131 413785 AS B8 C8 D8 -------— --- 、申請專利範圍 一分頻器(129),其係與上述之PLIj電路(84)相連 接,可用以接收上述之參考時鐘信號,以及可將此參 考時鐘信號做頻率分割,以產生一分頻之參考時鐘信 號;以及 其A/D轉換器包含: 一主A/D轉換器(141),其係與上述之分頻器相連 接,以及可依據上述分頻之參考時鐘信號來運作;和 多數之子A/D轉換器(142a、142b),彼等係與上述 之分頻器相連接,以及可依據上述反相之參考時鐘信 號來運作。 29.如申請專利範圍第2〇項所申請之信號處理器,其中, 其數位信號係包含一前序位元列信號; 其信號處理器尚,包含一 PLL電路(124),其係與 上述之A/D轉換器相連接,可用以接收上述來自其A/D 轉換器之數位信號’以及可使用此數位信號,來產生 多數之參考時鐘信號;以及 其數位運作電路’係包含一零相位重新開始電路 (123) ’其係與彼等a/D轉換器和PLL電路相連接,可 用以接收上述來自其A/D轉換器之數位信號,和多數 來自其PLL電路之參考時鐘信號,以及可產生彼等相 位分別落後及超前上述前序位元列信號之相位的第一 和第二參考信號,該零相位重新開始電路,可使用此 等第一和第二參考信號,來計算一相互關聯函數,以 及可基於此相互關聯函數,來選擇彼等多數參考時鐘 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -------訂---------線-I 經濟部智慧財產局員工消費合作社印製 132 413785 AS B8 C8 D8 申請專利範圍 信號中的一個。 30‘如申請專利範圍第29項所申請之信號處理器,其中之 零相位重新開始電路,係包含一分頻器(129),其可將 上述選定之參考時鐘信號做頻率分割,以及可產生一 々頻之參考時鐘信號和—反相分頻之參考時鐘信號; 以及 其A/D轉換器包含: 主A/D轉換器(141),其係與上述之分頻器相連 接’以及可依據上述分頻之參考時鐘信號來運作;和 多數之子A/D轉換器(142a、142b),彼等係與上述 之分頻器相連接,以及可依據上述反相之參考時鐘信 號來運作。 31,一種決定回授等化器,其包含: 一預濾波器(12),其可對一輸入信號進行濾波, 以及可產生一濾波過之輸入信號; 一加法器(13) ’其係與上述之預濾波器相連接, 可用以使一回授信號與上述濾波過之輸入信號相加, 以及可產生一相加之信號; 一決定單元(14),其係與上述之加法器相連接, 可用以接收其相加成之信號,可依據預定之準則,來 分析此相加成之信號,以及可產生一決定信號; 一移位暫存器(15),其係與上述之決定單元相連 接,可用以依據一參考時鐘信號,來取樣其決定信號 ,以及可儲存此取樣信號; 本紙張尺度適用中國國家標準(CNS)A4規格mo X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ,----—訂--- ------線— I . 經濟部智慧財產局員工消費合作社印製 133 413785 § D8 六、申請專利範圍 -回《波器(152),其係與上述之移位暫存器相 連接,可U接收上述移㈣存器内所料之取樣信 號,以及可使用此取樣信號,來產生上述之回授信號 I -異常現㈣測器(153),其係與上述之回授滅波 器相連接,可用以偵測上述輸入信號内之—異常現象 ,以及可將一異常現象偵測信號,提供給其回授濾波 器,其回授濾波器,可嚮應此異常現象偵測信號,而 停止產生其回授信號。 32.如申請專利範圍第31項所申請之決定回授等化器,其 中尚包含一遷移偵測器(155),其係與彼等決定單元和 回授濾波器相連接’可用以偵測上述之決定信號,以 及可偵測出上述決定信號之一遷移動作,其回授濾波 器,可嚮應一遷移偵測信號,而重新開始產生其回授 信號。 33·如申請專利範圍第32項所申請之決定回授等化器,其 中尚包含一近似化電路(156),其係與彼等遷移偵測器 和回授濾波器相連接,可嚮應上述之遷移偵測信號, 而產生一近似回授信號,以及其中之回授濾波器,可 自上述回授信號重新開始產生起,將上述來自其近似 化電路之近似回授信號,提供給其加法器,而長達一 段預定之期間。 34.如申請專利範圍第33項所申請之決定回授等化器,其 中尚包含一選擇器(154),其係與彼等異常現象偵測器 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之汪意事項再填寫本頁) --------訂---------線, I 經濟部智慧財產局員Η消費合作社印製 134 800 008 AKaD 413785 六、申請專利範圍 和回授濾波器相連接,可接收上述之異常現象偵測信 號和一外部異常現象偵測信號,以及可嚮應一選擇信 號,將上述異常現象偵測信號和一外部異常現象偵測 信號中的一個,提供給其FB濾波器。 35_ —種信號處理器,其包含: 一可變增益放大器(VGA) (47),其可將一來自一 寫錄媒體而包含一前序位元列信號之讀取信號加以放 大,以及可產生一放大之讀取信號; 一決定回授等化器(151a),其係與上述之VGA相 連接,可用以接收其放大之讀取信號,可依據一參考 時鐘信號’使上述放大之讀取信號做波形等化,以及 可產生一波形等化之讀取信號,該決定回授等化器, 可使上述放大之讀取信號,與一回授信號相加在一起 ,以產生一相加之信號,可依據預定之準則,來分析 此相加之信號’以產生一決定信號,以及可使用此決 定信號,來產生上述之回授信號; 一錯誤計算電路(158),其係與上述之決定回授等 化器相連接’可用以計算彼等相加之信號與決定信號 間之一錯誤,以及可產生一錯誤信號; 一自動增益控制器(AGC) (47a),其係連接於彼等 錯誤計算電路與VGA之間,可用以接收上述來自其錯 誤計算電路之錯誤信號,以及可基於此錯誤信號,來 產生一增益控制信號,其中,該增益控制信號,可控 制其VGA之增益; 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂---------線-f 經濟部智慧財產局員工消費合作社印製 135 413785 § --------^______ 六、申請專利範圍 一PLL電路(49),其係連接於彼等錯誤計算電路與 決定回授等化器之間,可用以接收上述來自其錯誤計 算電路之錯誤信號,以及可使用此錯誤信號,來產生 一參考時鐘信號;和 一異常現象偵測器(I53a),其係與彼等vga、決 疋回授等化器、AGC、和PLL電路相連接,可用以接 收上述來自其VGA之放大讀取信號,可偵測出此放大 讀取信號内之一異常現象,以及可基於一偵測之結果 ’來控制彼等決定回授等化器、AGC、和PLL電路。 36. —種信號處理器,其包含: 一決定回授等化器(166),其可用以接收一讀取自 一寫錄媒體之讀取信號’可依據一參考時鐘信號,使 該讀取信號做波形等化,以及可產生一波形等化之讀 取信號,該決定回授等化器係包含: 一預濾波器(12),其可對上述之讀取信號進行遽 波*以及可產生一濾波過之讀取信號; 一加法器(13),其係與上述之預濾波器相連接, 可用以使一回授信號與上述濾波過之讀取信號相加, 以及可產生一相加之信號; 一決定單元(14),其係與上述之加法器相連接, 可用以接收其相加成之信號,可依據預定之準則,來 分析此相加成之信號,以及可產生一決定信號; 一移位暫存器(15),其係與上述之決定單元相連 接’可用以依據一參考時鐘信號,來取樣其決定信號 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) <請先閱锖背面之iit事項再填寫本頁) -t n J··I I i 言 線丨 經濟部智慧財產局員工消費合作社印製 136 0Λ88 8 ^BCD 413785 六、申請專利範圍 ,以及可儲存此取樣信號,其中,上述波形等化之讀 取信號’係自此移位暫存器輸出; 一回授濾波器(22) ’其係與上述之移位暫存器相 連接,可用以接收上述移位暫存器内所儲存之取樣信 號’以及可使用此取樣信號’來產生上述之回授信號 ;和 一控制器(162) ’其係與上述之回授濾波器相連接, 可用以在預定之時間間隔下,預先設定其回授濾波器内之 預定取樣資料。 37·如申請專利範圍第36項所申請之信藏處理器’其中尚 包含一編碼器(165),其可依據一預定之編碼規則,來 將寫入資料做編碼,以及可在將資料寫錄至上述寫錄 媒想上面所需之寫入運作中,產生其編碼之資料;以 及 其中之控制器包含: —暫存器(163),其係與彼等編碼器和回授濾波器 相連接,可用以儲存上述預定之取樣資料;和 —時序控制器(164)’其係與彼等编碼器和回授濾 波器相連接’可用以每隔一段預定之時間間隔,將一 其暫存器内所儲存預定之取樣資料,插進上述編碼之 資料内所需之一時序控制信號,提供給其編碼器,以 及其中之時序控制器,可每隔一段預定之時間間隔, 將其時序控制信號,提供給其回授濾波器,以便在一 讀取運作中’預先設定其回授濾波器内之預定取樣資 本紙張尺度適用中國國家襟準(CNS〉A4規格(210 X 297公爱) (請先閲讀背面之>i意事項再填寫本頁) ij ---------線- 經濟部智慧財產局員工消費合作社印*1在 137 A8 B8 C8 D8 413785 六、申請專利範圍 料。 38. 如申凊專利範圍第37項所申請之信號處理器,其中之 讀取信號,係包含一同步位元組; 其信號處理器,尚包含一偵測器(53),其可偵測 上述之同步位元組,以及可產生一同步位元組偵測信 號;以及 其時序控制器,可在接收到上述來自其偵測器之 同步位元組偵測信號時,每隔一段預定之時間間隔, 將其時序控制信號,提供給其回授濾波器。 39. 如申請專利範圍第36項所申請之信號處理器,其中尚 包含一編碼器(175),其可依據一預定之編碼規則,來 將寫入資料做編碼,以及可在將資料寫錄至上述寫錄 媒體上面所需之寫入運作中,產生編碼之資料;以及 其中之控制器包含: 一暫存器(163),其係與彼等編碼器和回授濾波器 相連接,可用以儲存一部份做為上述預定取樣資料之 編瑪資料;和 一時序控制器(164) ’其係與彼等編碼器和回授濾 波器相連接,可用以將上述儲存一部份做為預定取樣 資料之編碼資料所需之一控制信號,提供給其編碼器 ,以及可每隔一段預定之時間間隔,將上述在一讀取 運作中,預先設定其回授濾波器内之預定取樣資料所 需之時序控制信號’提供給其回授濾波器。 40. 如申請專利範圍第39項所申請之信號處理器,其之讀 本紙張尺度適用中國國家標準(CNS)A4現格(210 X 297公餐〉 <請先閲讀背面之注意事項再填寫本頁) 訂--------- 經濟部智慧財產局員工消费合作社印製 138 A8§D8 413785 -----_ 六、申請專利範圍 信號,係包含一同步位元組; 其信號處理器,尚包含一偵測器(53),其可偵測 (請先閲讀背面之注意事項再填寫本頁) 上述之同步位元組,以及可產生一同步位元組偵測信 號;以及 其時序控制器,可在接收到上述來自其偵測器之 同步位元組偵測信號時,每隔一段預定之時間間隔’ 將其時序控制信號,提供給其回授濾波器。 41. 一種決定回授等化器,其包含: 一預渡波器(12) ’其可對一輸入信號進行濾波, 以及可產生一濾波過之輸入信號; 一加法器(13),其係與上述之預濾波器相連接, 可用以使一回授信號與上述濾波過之輸入信號相加, 以及可產生一相加之信號; 一決定單元(14),其係與上述之加法器相連接, 可用以接收其相加成之信號,可依據預定之準則,來 分析此相加成之信號,以及可產生一決定信號; 經濟部智慧財產局員工消費合作社印*1^ 一移位暫存器(15),其係與上述之決定單元相連 接,可用以依據一參考時鐘信號,來取樣其決定信號 ’以及可儲存此取樣信號; 一記憶體電路(185),其係與上述之移位暫存器相 連接,可用以儲存多數件之取樣資料,該等多數件之 取樣資料中,與上述移位暫存器内所儲存之取樣資料 相對應的一個,係自此記憶體電路讀取出: 一電路(186),其係與彼等記憶體電路和加法器相 本紙張尺度適用令國國家標準(CNS)A4規格(210 X 297公釐) 139 經濟部智慧財產局員工消費合作社印製 413785 頜 ____§__ 六、申請專利範圍 連接可使用上述之讀取取樣資料,來產生上述之回 授信號;和 一重新窝入電路(183),其係與上述之記憶體電路 相連接,可重新寫入其記憶體電路内所儲存多數件之 取樣資料。 42. 如申請專利範圍第41項所申請之決定回授等化器’其 中尚包含一位址轉換解碼器(184),其係連接於彼等移 位暫存器與記憶體電路之間,可用以將上述來自其移 位暫存器之取樣資料加以解碼,以及可產生一位址信 號。 43. 如申請專利範圍第42項所申請之決定回授等化器,其 中之重新寫入電路包含: 一係數暫存器(187),其可用以儲存多數之濾波器 係數; 一狀態產生器(190),其可用以產生彼等對應於其 移位暫存器内所儲存取樣資料之所有樣式的狀態信號 :和 一處理器單元(188),其係連接於彼等狀態產生器 與係數暫存器之間,可用以接收一來自其狀態產生器 之狀態信號,可使用其係數暫存器内所儲存之遽波器 係數,依據其所接收之狀態信號,來產生多數件之取 樣資料’以及可將此等多數件之取樣資料,提供給其 記憶體電路。 44.如申請專利範圍第43項所申請之決定回授等化器,其 I紙張尺度適用t國國家標準(CNSM4規格⑵公爱) ----- -140 - ----it— —--r— I 1 I -------—訂----線 (請先閲讀背面之注意事項再填寫本頁) 413785 申請專利範圍 t之位址轉換解碼器,可接收一來自其狀態產生器之 狀態信號,以及可依據其所接收之狀態信號,來產生 一可用以將彼等多數件之取樣資料,儲存進其記憶體 電路内之位址信號。 45.—種可用以讀取資料之方法,其包括之步驟有·· 自一寫錄媒體,讀取一包含一前序位元列信號和 一同步位元組信號之讀取信號; 使用其前序位元列信豸,來產生一與其前序位元 列信號同步之時鐘信號; 使用上述時鐘信號,來取樣上述之讀取信號,以 及產生一重現信號;以及 使彼等同步位元組信號與時鐘信號做比較,以產 生一與其同步位元組信號同步之新的時鐘信號。 46. 如申請專利範圍第45項所申請之方法,其中之同步位 元組信號,係使用一疏樣式和密樣式組合而成之同步 位元組樣式被讀取〇 其中’彼等同 係在其同步位 其中尚包含之 打開一窗口長 47. 如申清專利範圍第46項所申請之方法 步位元組信號與時鐘信號之比較動作 元組信號之狀態遷移點處被執行。.. 48. 如申請專利範圍第45項所申請之方法 步驟有: 自讀取其同步位元組信號開始起 達一段預定之時間; 元 在該窗口打開之際,使其重現信號之一同步位 本紙張尺度適用中國困家標準(CNS)A4規格(210 X 297公楚) 141 經濟部智慧財產局員工消費合作社印4,1农 413785 六、申請專利範圍 組,與一同步位元組比較信號做比較;以及 虽其重現信號之同步位元組,與上述同步位元組 比較仏號,彼此實質上一致時,決定偵測其同步位元 組。 49.如申請專利範圍第48項所申請之方法,其中之窗口打 開時間,係較讀取其同步位元組信號之時間為短。 50·如申請專利範圍第48項所申請之方法,其中之窗口, 係在讀取其同步位元組信號業已開始後,一段預定之 時間過去時,方被打開。 51·如申請專利範圍第48項所申請之方法,其中尚包含之 步驟有- 當其同步位元组重現信號,並未與上述同步位元 組比較信號相一致時,使用該同步位元組比較信號, 來產生回授信號;以及 使該回授信號與其讀取信號相結合。 52·—種資料讀取裝置,其包含: 一波形等化器(215),其可用以依據一時鐘信號, 來取樣一讀取自一寫錄媒體之讀取信號,此讀取信號 係包含一前序位元列信號和一同步位元組信號;和 一PLL電路(223) ’其係與該波形等化器相連接, 可使用其前序位元列信號’來產生一與其同步位元组 信號同步之時鐘信號,以及其中之PLL電路*可使彼 等同步位元組信號和時鐘信號做比較,以產生一基於 一同步位元組比較信號而與其同步位元組信號同步之 本纸張尺度適用中國國家標準(CNSM4規格(210 X 297公釐) ----- y----/--------訂------ —線 (請先閱讀背面之注意事項再填寫本頁) 88θ8 ABaD 經濟部智慧財產局員工消費合作杜印製 /、、申請專利範圍 新的時鐘信號。. 如申請專利範圍第52項所申請之裝置,其中之同步位 元主信號,係使用—疏樣式和密樣式組合而成之同步 位元組樣式被讀取。 54. 如申請專利範圍第53項所申請之裝置,丨中之ριχ電 路’係在其同步位元組信號之狀態遷移點處,使彼等 同步位元組信號和時鐘信號做比較。 55. 如申請專利範圍第52項所申請之裝置,其争尚包含: 一暫存器(252)’其可用以儲存上述之同步位元組 比較信號; 一匹配偵測器(253),其係與彼等暫存器和波形等 化13相連接,可用以接收其暫存器内所儲存之同步位 70組比較信號,和其波形等化器所產生之一同步位元 組重現信號,以及可使彼等同步位元組重現信號和同 步位元組比較信號做比較,此匹配偵測器,可自讀取 上述之同步位元組信號開始起,使一窗口打開長達一 段預定之時間,以及可在該窗口打開之際,當彼等同 步位元組重現信號與同步位元組比較信號,彼此實質 上相一致時,輸出一同步位元組偵測信號。 56. 如申請專利範圍第55項所申請之裝置,其中之暫存器 係一循環暫存器,其可使上述之同步位元組比較信號 做循環移位。 57. 如申請專利範圍第55項所申請之裝置,其中之窗口打 開周期,係較讀取其所有同步位元組信號之時間為短。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) > 1 ^--------訂---------線' f請先閱讀背面之注意事項再填寫本頁) 143 3 1 4 5 8 8 0088 a25cd 六、申請專利範圍 58. 如申請專利範圍第55項所申請之裝置,其中之波形等 化器,係一包含一可用以儲存一重現信號之移位暫存 器(219)的決定回授等化器,其匹配偵測器,在上述之 同步位元組重現信號,並未與上述同步位元組比較信 號相一致時,係儲存其移位暫存器内之同步位元組比 較b號,而非上述之同步位元組重現信號,以及其決 疋回授等化器,係使用上述之同步位元組比較信號, 來產生上述之重現信號。 59. 如申請專利範圍第55項所申請之裝置,其中之波形等 化器’係一包含一可用以產生一回授信號之回授濾波 器(220)的決定回授等化器,其匹配偵測器,在上述之 同步位元組重現信號’並未與上述同步位元組比較信 號相一致時’係將上述之同步位元組比較信號,提供 給其回授濾波器,而非上述之同步位元組重現信號, 其決定回授等化器,係使用上述之同步位元組比較信 號,來產生上述之重現信號,以及其決定回授等化器 ’係使彼等回授信號與讀取信號相結合,而產生一重 現信號》 60. —種可用以控制一錯誤修正裝置之方法,其包含之步 驟有: 在一預定之處理速率下修正資料: 在錯誤修正期間,偵測上述錯誤修正裝置之負荷 :以及 依據所偵測之負荷,來改變上述預定之處理速率 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公g〉 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -He n n i· ^-3, ^^1 n ^1- I - n- .^1 tl·— .^1 n _ 144 413785 A8 B8 C8 D8 申請專利範圍 61·—種可用以控制一錯誤修正裝置之方法,其包含之步 驟有: 自一第一記憶體裝置,讀取未經修正之資料; 在一預定之處理速率下’修正上述未經修正之資 料: 將上述修正過之資料,儲存進上述之第一記憶體 裝置和一第二記憶體裝置中之一内; 在錯誤修正期間,偵測上述錯誤修正裝置之負荷 ;以及 依據所偵測之負荷,來改變上述預定之處理速率 62. 如申請專利範圍第61項所申請之方法,其中之預定處 理速率’係由其錯誤修正裝置之—運作時鐘信號的周 期,來加以決定’以及其預定處理速率改變之步驟, 係包含依據所偵測之負荷,來改變其運作時鐘信號的 周期。 63. 如申請專利範圍第μ項所申請之方法,其中偵測—負 荷之步驟,係包含使用上述第一記憶體裝置内所儲存 未經修正之資料的佔有量,與彼等第一和第二記憶體 裝置中之一内所儲存經修正過之資料的佔有量中,至 少兩者中之一,來偵測其負荷β 64‘如申請專利範圍第62項所申請之方法,其中偵測一負 荷之步驟,係包含使用上述未經修正之資料的運作資 本紙張尺度適用中國國家標準(CNS)A4規格χ 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂---------線 經濟部智慧財產局員工消費合作社印製 145 8 0588 ASSCD 資 413785 申請專利範圍 訊0 认如申請專利範圍第64項所申請之方法,其中之運作資 訊,係包含其錯誤修正所需之時間資訊。 队如申請專利範圍第64項所申請之方法其令之運作資 訊’係包含其錯誤修正裝置所計算之錯誤修正次數上 面的資訊》 67. 如申請專利範圍第64項所申請之方法其中,其未經 修正之資料,係一區段之資料,以及其運作資訊,伟 包含其錯誤修正裝置所執行一區段資料之錯誤修正次 數上面的資訊。 68. 如申請專利範圍第61項所申請之方法,其中尚包含取 得一碟片裝置自-碟片所讀取出之讀取資料内所包含 之讀取資訊的步驟,以及 其中摘測一負荷之步驟係包含,其錯誤修正裝置 ’使用上述之讀取資訊,來偵測—負荷。 69. 如申請專利範圍第68項所申請之方法,其中之讀取 訊,係包含其碟片裝置之讀取速率上面之資訊。 70_如申請專利範圍第68項所申請之方法,其中之讀取資 訊’係包含其碟片裝置之搜尋資訊。 71.如申請專利範圍第61項所申請之方法,其中尚包含取 得一碟片裝置自-碟片所績取出之讀取資料的步觸, 以及 其中偵測一負荷之步驟係包含,其錯誤修正襞 ,使用上述之讀取資訊,來偵測一負荷的步驟。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) fl[ill— -------訂----------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 置 146 經濟部智慧財產局員工消費合作社印製 413785 § D8 六、申請專利範圍 72. —種可用以控制一錯誤修正裝置之方法,其包含之步 驟有: 自一第一記憶體裝置,讀取未經修正之資料; 修正上述未經修正之資料; 將上述修正過之資料,儲存進上述之第一記憶體 裝置和一第二記憶體裝置中之一内; 在一預定之處理速率下,自彼等第一記憶體裝置 和一第二記憶體裝置中之一,讀取上述經修正過之資 料; 在錯誤修正期間,偵測上述錯誤修正裝置之負荷 ;以及 依據所偵測之負荷,來改變上述預定之處理速率 〇 73. 如申請專利範圍第72項所申請之方法,其中之預定處 理速率,係由一界面電路之運作時鐘信號的周期,來 加以決定,以及其預定處理速率改變之步驟係包含, 依據所偵測之負荷,來改變其運作時鐘信號的周期。 74. —種錯誤修正裝置,其包含: 一錯誤修正電路(324),其可自一第一記憶體裝置 ,接收未經修正之資料,可在—預定之處理速率下, 執行上述未經修正之資料上面的錯誤修正動作,以及 可將經修正過之資#,儲存進彼等第一記憶體裝置和 一第二記憶體裝置中之一内;和 一控制器(325),其係與上述之錯誤修正電路相連 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) f請先閱讀背面之注意事項再填寫本頁) -1------訂---------線 I 147 A8 B8 C3 D8 六 經濟部智慧財產局員工消費合作社印製 413785 申請專利範圍 接,可用以偵測上述錯誤修正電路之一負荷,以及可 依據所偵測之負荷,產生一可控制上述預定處理速率 之控制信號。 75_如申請專利範圍第74項所申請之裝置,其中之控制器 包含: 一負何偵測器(337) ’其係與上述之錯誤修正電路 相連接,可用以偵測上述錯誤修正電路之一負荷;和 一控制信號產生器(338),其係與上述之負荷偵測 器相連接,可用以依據所偵測之負荷,產生—可控制 上述預定處理速率之控制信號a 76.如申請專利範圍第75項所申請之裝置,其中之預定處 理速率,係由一運作時鐘信號的周期來加以決定,以 及其控制信號產生器,可用以產生一運作時鐘信號, 做為上述之控制信號,其周期係業已依據所偵測之負 荷做過改變。 77_如申請專利範圍第76項所申請之裝置,其中之控制信 號產生器所產生之運作時鐘信號,可在上述之負荷相 當大時,具有相當短之周期,以及可在上述之負荷相 當小時,具有相當長之周期。 78,如申請專利範圍第75項所申請之裝置,其中之錯誤修 正電路,係包含一指標器(336) ’其可用以將上述之第 一記憶體裝置内所儲存未經修正之資料的資料量,和 彼等第一和第二記憶體裝置中之一内所儲存經修正過 之資料的資料量中,至少兩者中之一,加以儲存;以 本紙張尺㈣”國國家標準(CNS)A4規格⑽χ挪公爱) (請先閱讀背面之注意事項再填寫本頁) ------- - .— - ---II 1 148 413785'中請專利範圍 A3B8C8D8
    經濟部智慧財產局員工消費合作社印製 /SL 其負何Μ器,可接從上述來自其指標器之資料 量,以及可基於所接收之資科量m負荷/ 79,如申請專利範圍第75項所申請之裝置,其中之錯誤修 正電路,係包含-錯誤數目計數器(33U)’其可用以 計數彼等錯誤修正動作之次數;以及 其負荷僅測器’可接收上述來自其計數器之信號 值,以及可基於所接收之㈣值,來仙—負荷。 8〇.如申請專利範圍第75項”請之裝置,其中之負荷偵 測器,可用以接收上述來自碟片驅動器之讀取資料内 所包含之讀取資訊’以及可基於此讀取資訊,來谓測 一負荷。 扎如申請專利範圍第80項所申請之裝置,其中之讀取資 訊’係包含上述碟片驅動器之讀取速率上面的資訊。 忆如申請專利範圍第8〇項所申請之裝置,其中之讀取資 訊,係包含上述碟片驅動器之搜尋資訊。 83,如申請專利範圍第75項所中請之裝置,其中之負荷摘 測器,可用以接收上述讀取自一碟片駆動器之一碟片 的讀取資料,以及可基於此讀取資料’來偵測一負荷 84.—種錯誤修正裝置,其包含: 一錯誤修正電路(324),其可用以接收上述讀取 一第一記憶體裝置之未經修正的資料,可對此未經: 正之資料,執行錯誤修正之動作,以及可將其修正: 本紙張_ Wis)A4祕㈣χ撕公爱) -----.--------訂---------線 (請先閲讀背面之注意事項再填寫本頁) 149 A8 B8 C8 D8 413785 、申請專利範圍 之資料,儲存進上述之第一記憶體裝置和一第二記憶 體裝置中之一内; —界面電路(314)’其係與彼等第一和第二記憶趙 裝置中之一相連接,可用以在一預定處理速率下,自 彼等第一和第二記憶體裝置中之一,讀取上述經修正 過之資料;和 一控制器(325),其係與彼等錯誤修正電路和界面 電路相連接,可用以偵測其錯誤修正電路之一負荷, 以及可依據所偵測之負荷,產生一可控制上述預定讀 取速率之控制信號。 85. 如申請專利範圍第84項所申請之裝置,其中之控制器 包含: 一負荷偵測器(337) ’其係與上述之錯誤修正電路 相連接,可用以偵測上述錯誤修正電路之一負荷;和 一控制信號產生器(338),其係與上述之負荷偵測 器相連接,可用以依據所偵測之負荷,產生一可控制 上述預定讀取速率之控制信號。 86. 如申請專利範圍第85項所申請之裝置,其中之預定讀 取速率,係由一運作時鐘信號來加以決定,以及其控 制信號產生器,其可產生一運作時鐘信號,做為上述 之控制信號’其周期係業已依據所積測之負荷做過改 變。 87. 如申清專利範圍第86項所中請之裝置,其中之控制信 號產生器所產生之運作時鐘信號,可在上述之負荷相 公釐) -------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 150 經濟部智慧財產局員工消費合作社印製 A8 B8 ,_413785 g 夂、申請專利範圍 當大時’具有相當短之周期,以及可在上述之負荷相 當小時,具有相當長之周期。 88. —種控制電路’其可用以控制一錯誤修正裝置’在一 預定處理速率下,執行錯誤修正動作時之錯誤修正性 能’此控制電路包含: 一負荷偵測器(337),其係與上述之錯誤修正電路 相連接’可用以偵測上述錯誤修正電路在錯誤修正動 作期間之一負荷;和 一性能控制器(338) ’其係與上述之負荷偵測器相 連接’可用以依據所偵測之負荷,產生一可控制上述 預定處理速率之控制信號。 89. —種控制電路,其可用以就一錯誤修正裝置接收上 述讀取自一第一記憶體裝置之未經修正的資料,修正 此未經修正之資料,及將其修正過之資料,儲存進上 述之第一記憶體裝置和一第二記憶體裝置中之一内等 的錯誤修正性能加以控制,上述儲存在彼等第一和第 二記憶體裝置中之一内的修正過的資料,係在一預定 讀取速率下被讀取,該控制電路包含: 負%偵測器(33 7) ’其係與上述之錯誤修正電路 相連接,可用以偵測上述錯誤修正電路在錯誤修正期 間之一負荷;和 一性能控制器(338),其係與上述之負荷偵測器相 連接,可用以依據所偵測之負荷,產生一可控制上述 預定讀取速率之控制信號。 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) -1° ---------線, 151
TW088104263A 1998-04-15 1999-03-18 Signal processor having feedback loop control for decision feedback equalizer TW413785B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP10472998A JP3934248B2 (ja) 1998-04-15 1998-04-15 データ読み取り方法、データ読み取り装置、及び、ハードディスク装置
JP14420498A JP3987203B2 (ja) 1998-05-26 1998-05-26 判定帰還型等化器
JP10354462A JP2000181635A (ja) 1998-12-14 1998-12-14 エラー訂正処理装置の制御方法、エラー訂正処理装置及び訂正処理能力制御回路

Publications (1)

Publication Number Publication Date
TW413785B true TW413785B (en) 2000-12-01

Family

ID=27310307

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088104263A TW413785B (en) 1998-04-15 1999-03-18 Signal processor having feedback loop control for decision feedback equalizer

Country Status (3)

Country Link
US (3) US6600779B1 (zh)
KR (1) KR100307017B1 (zh)
TW (1) TW413785B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8817862B2 (en) 2011-03-16 2014-08-26 Realtek Semiconductor Corp. Equalizer and equalizing method

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3946882B2 (ja) * 1998-09-18 2007-07-18 富士通株式会社 信号処理回路及び信号処理回路の制御方法
TW512320B (en) * 1999-09-10 2002-12-01 Matsushita Electric Ind Co Ltd Signal processing device
KR100708070B1 (ko) * 2000-01-10 2007-04-17 삼성전자주식회사 데이터 검출기에서 사용되는 결정 레벨을 조정하여 검출성능을 높이는 데이터 재생 장치 및 방법
US7113556B1 (en) * 2000-08-18 2006-09-26 Texas Instruments Incorporated Reliable decision directed adaptation in a communication system employing forward error control
US6888776B2 (en) * 2000-09-06 2005-05-03 Renesas Technology Corp. Semiconductor memory device
JP2002099362A (ja) * 2000-09-26 2002-04-05 Alps Electric Co Ltd コンピュータ周辺機器
US7107499B1 (en) * 2001-12-07 2006-09-12 Applied Micro Circuits Corporation System and method for adjusting a non-return to zero data stream input threshold
JP3998960B2 (ja) * 2001-12-12 2007-10-31 株式会社ルネサステクノロジ センサレスモータ駆動制御システム
KR100509499B1 (ko) 2002-06-15 2005-08-22 삼성전자주식회사 칼라화상형성장치 및 그를 이용한 칼라화상형성방법
US6847602B2 (en) * 2002-09-18 2005-01-25 Zoran Corporation Data detection in optical disk drives using decision feedback equalization
JP4179884B2 (ja) * 2003-01-08 2008-11-12 株式会社東芝 動作テスト回路を含む半導体集積回路、および、その動作テスト方法
JP4098660B2 (ja) * 2003-04-23 2008-06-11 株式会社東芝 ディスク記憶装置及びシンクマーク検出方法
US7408981B2 (en) * 2003-05-20 2008-08-05 Rambus Inc. Methods and circuits for performing margining tests in the presence of a decision feedback equalizer
US7627029B2 (en) 2003-05-20 2009-12-01 Rambus Inc. Margin test methods and circuits
US7590175B2 (en) * 2003-05-20 2009-09-15 Rambus Inc. DFE margin test methods and circuits that decouple sample and feedback timing
US20040264562A1 (en) * 2003-06-25 2004-12-30 Song Wu Decision feedback equalization for high speed serial links
TWI240167B (en) * 2004-02-11 2005-09-21 Mediatek Inc Method of accessing memory
GB2412277B (en) * 2004-03-15 2006-11-15 Phyworks Ltd Equalizer architecture
JP4452136B2 (ja) * 2004-03-30 2010-04-21 株式会社日立製作所 データ同期再生装置及び端末装置
CN101023481A (zh) * 2004-09-17 2007-08-22 松下电器产业株式会社 盘装置
US20060088089A1 (en) * 2004-10-25 2006-04-27 Kawasaki Microelectronics America, Inc. Adaptive equalizer with dual loop adaptation mechanism
JPWO2006087806A1 (ja) * 2005-02-18 2008-07-03 富士通株式会社 クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム
JP4662448B2 (ja) * 2005-03-23 2011-03-30 大日本スクリーン製造株式会社 基板処理装置
US7542508B2 (en) * 2005-04-21 2009-06-02 Lsi Logic Corporation Continuous-time decision feedback equalizer
KR100754967B1 (ko) * 2006-01-23 2007-09-04 학교법인 포항공과대학교 신호간 간섭과 고주파 잡음 동시에 제거할 수 있는 적응형결정 궤환 등화기 기능을 갖는 적분 수신기와 이를구비하는 시스템
US20070208980A1 (en) * 2006-01-30 2007-09-06 Peter Gregorius Method of transmitting data between different clock domains
US20070201595A1 (en) * 2006-02-24 2007-08-30 Stimple James R Clock recovery system
KR100956755B1 (ko) * 2006-05-03 2010-05-12 삼성전자주식회사 광대역무선접속 시스템에서 신호구분을 위한 장치 및 방법
JP5103816B2 (ja) * 2006-07-27 2012-12-19 株式会社デンソー 信号処理装置
DE102006048379B4 (de) * 2006-10-12 2008-11-06 Infineon Technologies Ag Verfahren zur Durchsatzsteuerung einer elektronischen Schaltung sowie entsprechende Durchsatzsteuerung und zugehörige Halbleiterschaltung
GB0702597D0 (en) * 2007-02-09 2007-03-21 Texas Instruments Ltd A debug circuit and a method of debugging
US7768730B2 (en) * 2007-04-30 2010-08-03 Broadcom Corporation Base line control electronics architecture
JP5522893B2 (ja) * 2007-10-02 2014-06-18 キヤノン株式会社 画像処理装置、画像処理方法及びプログラム
US7894151B2 (en) * 2008-02-15 2011-02-22 Broadcom Corporation “Flat analog” AFE coupled with an all digital architecture compensation read channel
JP2009225141A (ja) * 2008-03-17 2009-10-01 Toshiba Corp 受信装置,送受信システム,および機器制御方法
US8625220B2 (en) 2009-10-01 2014-01-07 Stmicroelectronics, Inc. Constrained on-the-fly interleaver address generator circuits, systems, and methods
US20110150060A1 (en) * 2009-12-23 2011-06-23 Sun Microsystems, Inc. Voltage Margin Monitoring for an ADC-Based Serializer/Deserializer in Mission Mode
EP2410676A1 (en) * 2010-07-19 2012-01-25 Intune Networks Limited Dispersion measurement system and method in an optical communication network
US20120269305A1 (en) * 2011-04-21 2012-10-25 Stmicroelectronics (Canada) Inc. Bang-bang offset cancellation (autozero)
US9588994B2 (en) * 2012-03-02 2017-03-07 International Business Machines Corporation Transferring task execution in a distributed storage and task network
US8774325B2 (en) * 2012-07-31 2014-07-08 Fujitsu Limited Clock and data recovery circuits
US9106400B2 (en) * 2012-10-23 2015-08-11 Futurewei Technologies, Inc. Hybrid timing recovery for burst mode receiver in passive optical networks
US9389281B2 (en) * 2013-03-21 2016-07-12 Vale S.A. Magnetic compensation circuit and method for compensating the output of a magnetic sensor, responding to changes in a first magnetic field
US9436404B2 (en) 2013-12-06 2016-09-06 Concurrent Ventures, LLC System and method for dynamically load balancing across storage media devices having fast access rates
US9274722B2 (en) 2013-12-06 2016-03-01 Concurrent Ventures, LLP System, method and article of manufacture for monitoring, controlling and improving storage media system performance
US10048895B2 (en) 2013-12-06 2018-08-14 Concurrent Ventures, LLC System and method for dynamically load balancing storage media devices based on a mid-range performance level
US8943243B1 (en) * 2013-12-06 2015-01-27 Concurrent Ventures, LLC System, method and article of manufacture for monitoring, controlling and improving storage media system performance based on storage media device read rate
US10235096B2 (en) 2013-12-06 2019-03-19 Concurrent Ventures, LLC System and method for dynamically load balancing storage media devices based on an average or discounted average sustained performance level
KR102064038B1 (ko) * 2017-10-27 2020-01-08 울산대학교 산학협력단 다중 경로 페이딩 효과 제거를 위한 적응형 위상 조정 장치 및 방법
US11068341B2 (en) * 2019-09-05 2021-07-20 Microchip Technology Inc. Error tolerant memory array and method for performing error correction in a memory array
KR20210142336A (ko) * 2020-05-18 2021-11-25 삼성전자주식회사 클럭 및 데이터 복구 회로 및 이를 구비하는 수신 장치
US11899061B2 (en) 2021-06-14 2024-02-13 Apple Inc. Voltage monitoring circuit for interface
CN114048160A (zh) * 2021-11-08 2022-02-15 上海兆芯集成电路有限公司 链路均衡调节系统及链路均衡调节方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2214386A (en) * 1988-01-08 1989-08-31 Philips Electronic Associated Signal equaliser
JPH02189034A (ja) 1989-01-18 1990-07-25 Mitsubishi Electric Corp 等化器
JP3049919B2 (ja) * 1992-01-31 2000-06-05 ソニー株式会社 データ再生装置
US5388087A (en) * 1991-07-11 1995-02-07 Hitachi, Ltd. Recording and reproducing apparatus including changing a reproduction characteristic when an error has occurred in reproduced data
US5490169A (en) * 1993-06-16 1996-02-06 Universal Data Systems, Inc. Decision feedback equalizer method and apparatus
TW279228B (zh) * 1994-12-16 1996-06-21 Detutsche Thomson Brandt Gmbh
WO1997011544A1 (en) * 1995-09-18 1997-03-27 International Business Machines Corporation Apparatus and method for noise-predictive maximum-likelihood (npml) detection
KR0183543B1 (ko) * 1995-12-28 1999-05-15 이우복 램을 이용한 적응형 결정 궤환 등화기
KR100366698B1 (ko) * 1996-06-07 2003-03-10 삼성전자 주식회사 데이타 저장기기의 신호검출방법 및 장치
US5822143A (en) * 1996-06-11 1998-10-13 Western Digital Corporation Decision feedback equalization implementation of partial-response signaling in a magnetic recording channel
US5963520A (en) * 1996-07-10 1999-10-05 Teac Corporation Method and apparatus for high speed data recovery from CD-ROMS or like disks or varying qualities
KR100202944B1 (ko) * 1996-08-23 1999-06-15 전주범 에러 궤환을 이용한 결정 궤환 등화기
KR19980022846A (ko) * 1996-09-24 1998-07-06 김광호 등화량 조정 회로
JPH10106157A (ja) * 1996-09-25 1998-04-24 Hitachi Ltd ディジタル記録再生方法及びディジタル記録再生装置
KR100245789B1 (ko) * 1996-12-31 2000-03-02 김덕중 램을 이용한 결정 궤한 등화기를 갖는 부분 응답 신호 재생기
JPH10198913A (ja) * 1997-01-14 1998-07-31 Hitachi Ltd 判定帰還等化方法及び判定帰還等化器
WO1999039334A1 (fr) * 1998-01-28 1999-08-05 Fujitsu Limited Procede de suppression de propagation d'erreur dans une egalisation recursive et dispositif d'enregistrement / reproduction magnetique utilisant ce procede

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8817862B2 (en) 2011-03-16 2014-08-26 Realtek Semiconductor Corp. Equalizer and equalizing method

Also Published As

Publication number Publication date
US20030067975A1 (en) 2003-04-10
KR19990083212A (ko) 1999-11-25
US7023946B2 (en) 2006-04-04
US20030058930A1 (en) 2003-03-27
US6600779B1 (en) 2003-07-29
KR100307017B1 (ko) 2001-09-26

Similar Documents

Publication Publication Date Title
TW413785B (en) Signal processor having feedback loop control for decision feedback equalizer
JP4660353B2 (ja) 記憶媒体再生装置
TW406225B (en) Error correcting device and data reproducing device
JP2009277298A (ja) ディジタル信号再生装置及び方法並びにディジタル信号記録装置及び方法
US20110090773A1 (en) Apparatus for generating viterbi-processed data using an input signal obtained from reading an optical disc
TW201329966A (zh) 用於在磁性記錄系統中之軌道間干擾減輕之以硬體為基礎之方法及裝置
JPH09185874A (ja) 位相検出方法およびその実施装置
JPH01503342A (ja) デジタル位相ロツクループを備えたデータ入力装置
TWI324769B (en) Information recording device and related method
JP2010170651A (ja) 位相誤差検出装置、位相誤差検出方法、集積回路及び光ディスク装置
TWI284889B (en) Information processing apparatus
US20180197573A1 (en) Storage device, controller circuit, and writing and reading method
JP4355018B2 (ja) エラー訂正処理装置の制御方法
JP2009527066A (ja) 光ディスク読み取りのためのビット検出
JP3987203B2 (ja) 判定帰還型等化器
JP2005100555A (ja) 情報処理装置
JP2000149458A (ja) タイミングリカバリpllの制御方法及び信号処理回路
WO2006093119A1 (ja) 情報再生装置、情報再生方法及び情報再生用プログラム並びに情報記録媒体
JP3772178B2 (ja) 誤り訂正装置
JP3966342B2 (ja) ディジタル信号再生装置
JP2010055746A (ja) 記憶媒体再生装置、記憶媒体再生方法および記憶媒体再生プログラム
JP2012190538A (ja) 記憶装置、記憶媒体再生方法および記憶媒体再生プログラム
JP4746114B2 (ja) エラー訂正方法
JP4946632B2 (ja) データ再生装置
KR100739792B1 (ko) 비터비 디코더 및 비터비 디코딩 방법

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent