TW202427593A - 基板處理方法及基板處理裝置 - Google Patents

基板處理方法及基板處理裝置 Download PDF

Info

Publication number
TW202427593A
TW202427593A TW113108907A TW113108907A TW202427593A TW 202427593 A TW202427593 A TW 202427593A TW 113108907 A TW113108907 A TW 113108907A TW 113108907 A TW113108907 A TW 113108907A TW 202427593 A TW202427593 A TW 202427593A
Authority
TW
Taiwan
Prior art keywords
processing
etching
etching process
substrate
wafer
Prior art date
Application number
TW113108907A
Other languages
English (en)
Inventor
平山司
稲田尊士
百武宏展
髙山和也
河野央
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202427593A publication Critical patent/TW202427593A/zh

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B3/00Cleaning by methods involving the use or presence of liquid or steam
    • B08B3/04Cleaning involving contact with liquid
    • B08B3/08Cleaning involving contact with liquid the liquid having chemical or dissolving effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • H01L21/30608Anisotropic liquid etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32134Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67023Apparatus for fluid treatment for general liquid treatment, e.g. etching followed by cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67075Apparatus for fluid treatment for etching for wet etching
    • H01L21/67086Apparatus for fluid treatment for etching for wet etching with the semiconductor substrates being dipped in baths or vessels

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Weting (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

[課題]即便為矽氮化膜及矽氧化膜經高層積化而成之基板,亦可獲得矽氧化膜之良好的圖案形狀。 [解決手段]本揭示之一態樣的基板處理方法,係包含有:第1蝕刻工程;加工工程;及第2蝕刻工程。第1蝕刻工程,係藉由蝕刻液,對形成有矽氧化膜及矽氮化膜的基板進行蝕刻。加工工程,係在第1蝕刻工程後,藉由圖案形狀加工液,對基板中由矽氧化膜所形成的圖案進行加工。第2蝕刻工程,係在加工工程後,藉由蝕刻液,對基板進行蝕刻。

Description

基板處理方法及基板處理裝置
所揭示之實施形態,係關於基板處理方法及基板處理裝置。
以往,已知如下述:在基板處理裝置中,將含有矽之磷酸處理液浸泡於基板,藉此,對該基板進行蝕刻處理(參閱專利文獻1)。 [先前技術文獻] [專利文獻]
[專利文獻1]日本特開2016-143684號公報
[本發明所欲解決之課題]
本揭示,係提供下述技術:即便為矽氮化膜及矽氧化膜經高層積化而成之基板,亦可獲得矽氧化膜之良好的圖案形狀。 [用以解決課題之手段]
本揭示之一態樣的基板處理方法,係包含有:第1蝕刻工程;加工工程;及第2蝕刻工程。第1蝕刻工程,係藉由蝕刻液,對形成有矽氧化膜及矽氮化膜的基板進行蝕刻。加工工程,係在前述第1蝕刻工程後,藉由圖案形狀加工液,對前述基板中由前述矽氧化膜所形成的圖案進行加工。第2蝕刻工程,係在前述加工工程後,藉由蝕刻液,對前述基板進行蝕刻。 [發明之效果]
根據本揭示,即便為矽氮化膜及矽氧化膜經高層積化而成之基板,亦可獲得矽氧化膜之良好的圖案形狀。
以下,參閱添附圖面,詳細地說明本案所揭示之基板處理方法及基板處理裝置的實施形態。另外,本揭示並不受以下所示的實施形態所限定。又,圖面為示意圖,需要注意的是,各要素之尺寸的關係、各要素的比率等,係有時與實際不同。而且,在圖面相互之間,有時亦包含彼此之尺寸的關係或比率不同的部分。
以往,已知如下述:在基板處理裝置中,將含有矽之磷酸處理液浸泡於基板,藉此,對該基板進行蝕刻處理。
例如,將基板浸泡於該磷酸處理液,藉此,可選擇性地蝕刻被層積於基板上的矽氮化膜(SiN)及矽氧化膜(SiO 2)中之矽氮化膜。
然而,當在層積了(以下,亦稱為「經高層積化而成」)很多數量之矽氮化膜及矽氧化膜的基板中,選擇性地蝕刻矽氮化膜的情況下,將經蝕刻之矽氮化膜的成分排出至基板外之路徑會變長。
因此,滲入矽氧化膜間所形成之間隙的磷酸處理液之矽濃度會變高,從而有矽氧化物析出於矽氧化膜上之虞。因此,以多層的矽氧化膜所形成之圖案有因析出的矽氧化物而無法成為所期望的形狀之虞。
因此,期待即便為矽氮化膜及矽氧化膜經高層積化而成之基板,亦可獲得矽氧化膜之良好的圖案形狀。
<基板處理裝置之構成> 首先,參閱圖1,說明關於實施形態之基板處理裝置1的構成。圖1,係表示基板處理裝置1的概略平面圖。另外,在以下中,係為了明確位置關係而規定相互正交之X軸、Y軸及Z軸,並將Z軸正方向設成為垂直向上方向。
如圖1所示般,實施形態之基板處理裝置1,係具有:載體搬入搬出部2;批次形成部3;批次載置部4;批次搬送部5;批次處理部6;及控制部7。
載體搬入搬出部2,係進行載體9之搬入及搬出,該載體9,係以水平姿勢上下排列地收容複數個(例如25片)晶圓W。晶圓W,係基板之一例。
載體搬入搬出部2,係具有:載體平台10;載體搬送機構11;載體庫12、13;及載體載置台14。載體平台10,係載置從外部所搬送的複數個載體9。
載體搬送機構11,係在載體平台10與載體庫12、13與載體載置台14之間進行載體9的搬送。載體庫12、13,係暫時性地保管載體9。
批次形成部3,係具有基板搬送機構15,並形成批次。該批次,係將被收容於1個或複數個載體9之晶圓W加以組合且由同時處理的複數個(例如,50片)晶圓W所構成。
基板搬送機構15,係搬送複數個晶圓W。基板搬送機構15,係可在晶圓W之搬送途中,使晶圓W的姿勢從水平姿勢變更成垂直姿勢及從垂直姿勢變更成水平姿勢。
基板搬送機構15,係將晶圓W從載體載置台14所載置的載體9搬送至批次載置部4。又,基板搬送機構15,係將晶圓W從批次載置部4搬送至載體載置台14所載置的載體9。
批次載置部4,係具有批次搬送台16,使藉由批次搬送部5而在批次形成部3與批次處理部6之間所搬送的批次暫時性地載置(待機)。批次搬送台16,係具有:搬入側批次載置台16a;及搬出側批次載置台16b。
在搬入側批次載置台16a,係載置有由批次形成部3所形成之處理前的批次。在搬出側批次載置台16b,係載置有經批次處理部6處理過的批次。1批次量的複數個晶圓W以垂直姿勢而前後排列地被載置於該搬入側批次載置台16a及搬出側批次載置台16b。
批次搬送部5,係具有批次搬送機構17,在批次載置部4與批次處理部6之間或在批次處理部6的內部間進行批次之搬送。批次搬送部5,係搬送部之一例。批次搬送機構17,係具有:軌道17a;移動體17b;及基板保持體17c。
軌道17a,係橫跨批次載置部4及批次處理部6,沿著X軸方向而配置。移動體17b,係被構成為可一面保持複數個晶圓W,一面沿著軌道17a移動。基板保持體17c,係被設置於移動體17b,以垂直姿勢來保持前後排列的複數個晶圓W。
而且,批次搬送部5,係將被載置於搬入側批次載置台16a的批次搬送至批次處理部6。又,批次搬送部5,係將經批次處理部6處理過的批次搬送至搬出側批次載置台16b。而且,批次搬送部5,係在批次處理部6之內部搬送批次。
批次處理部6,係將以垂直姿勢且前後排列的複數個晶圓W作為1批次,進行蝕刻處理或洗淨處理、乾燥處理等。在批次處理部6,係例如沿著軌道17a,排列設置有2台處理槽18與各1台處理槽19~24。
處理槽18,係第1處理槽及第3處理槽之一例,進行批次的蝕刻處理。在處理槽18,係儲存蝕刻用之磷酸處理液(以下,亦稱為「蝕刻液」。)。關於處理槽18之詳細內容,係如後述。
處理槽19、22,係進行批次的沖洗處理。在處理槽19、22,係儲存沖洗用之處理液(例如純水等)。處理槽20,係第2處理槽之一例,進行批次的加工處理。在處理槽20,係儲存加工用之處理液(以下,亦稱為「圖案形狀加工液」。)。
處理槽21,係進行批次的洗淨處理。在處理槽21,係儲存洗淨用之處理液(例如,SC-1(氨、過氧化氫及水的混合液)等)。
處理槽23,係進行批次的乾燥處理。對處理槽23供給乾燥用之處理氣體(例如,IPA(異丙醇)等)。處理槽24,係進行基板保持體17c的洗淨處理。對處理槽24供給將基板保持體17c洗淨的處理液或乾燥氣體。
在該處理槽18~22,係分別設置有基板升降機構18a~22a。該基板升降機構18a~22a,係被構成為可升降,以垂直姿勢而前後排列地保持形成批次的複數個晶圓W。
而且,所保持之複數個晶圓W,係藉由基板升降機構18a~22a被浸泡於處理槽18~22內的處理液。又,所保持之複數個晶圓W,係藉由基板升降機構23a,在處理槽23內被曝露於乾燥用之處理氣體。而且,基板保持體17c,係在處理槽24內,被曝露於洗淨用之處理液或乾燥氣體。
關於使用了處理槽18~23之晶圓W的處理之詳細內容,係如後述。另外,處理槽18~24之台數,係不限於圖1的例子。
控制部7,係控制基板處理裝置1之各部(載體搬入搬出部2、批次形成部3、批次載置部4、批次搬送部5、批次處理部6等)的動作。控制部7,係基於來自開關或各種感測器的信號,控制基板處理裝置1之各部的動作。
該控制部7,係例如電腦,具有可藉由電腦讀取的記憶媒體8。在記憶媒體8,係儲存有控制基板處理裝置1中所執行之各種處理的程式。
控制部7,係藉由讀出並執行被記憶於記憶媒體8之程式的方式,控制基板處理裝置1的動作。另外,程式,係被記憶於可藉由電腦讀取的記憶媒體8者,且亦可為從該記憶媒體安裝於控制部7的記憶媒體8者。
作為可藉由電腦讀取之記憶媒體8,係例如有硬碟(HD)、軟碟片(FD)、光碟(CD)、磁光碟(MO)、記憶卡等。
<蝕刻用之處理槽的構成> 其次,參閱圖2,說明關於蝕刻用之處理槽18。圖2,係表示實施形態之蝕刻用之處理槽18之構成的概略方塊圖。
在處理槽18中,係使用預定之蝕刻液,選擇性地蝕刻被形成於晶圓W上的矽氮化膜(SiN)及矽氧化膜(SiO 2)中之矽氮化膜。
在該矽氮化膜之蝕刻處理中,係使用「將含矽(Si)化合物添加至磷酸(H 3PO 4)水溶液而調整了矽濃度」的磷酸處理液作為蝕刻液。
在該蝕刻液,係亦可進一步含有在蝕刻處理時抑制矽氧化物R(參閱圖4B)之再析出的添加劑。
作為調整蝕刻液之矽濃度的手法,係可利用使虛擬基板浸泡於磷酸水溶液而使矽溶解的方法(seasoning)或使膠體二氧化矽等的含矽化合物溶解於磷酸水溶液的方法。又,亦可將含矽化合物水溶液添加至磷酸水溶液來調整矽濃度。
蝕刻用之處理槽18,係具有:磷酸水溶液供給部30;矽供給部31;DIW供給部32;內槽34;外槽35;調溫槽36;及蝕刻液排出部37。
磷酸水溶液供給部30,係具有:磷酸水溶液供給源30a;磷酸水溶液供給管線30b;及流量調整器30c。
磷酸水溶液供給源30a,係供給磷酸濃度被濃縮成所期望之濃度的磷酸水溶液。磷酸水溶液供給管線30b,係連接磷酸水溶液供給源30a與調溫槽36,將磷酸水溶液從磷酸水溶液供給源30a供給至調溫槽36。
流量調整器30c,係被設置於磷酸水溶液供給管線30b,調整被供給至調溫槽36之磷酸水溶液的供給量。流量調整器30c,係由開關閥或流量控制閥、流量計等所構成。
矽供給部31,係具有:矽供給源31a;矽供給管線31b;及流量調整器31c。
矽供給源31a,係儲存含矽化合物水溶液的儲槽。矽供給管線31b,係連接矽供給源31a與調溫槽36,將含矽化合物水溶液從矽供給源31a供給至調溫槽36。
流量調整器31c,係被設置於矽供給管線31b,調整被供給至調溫槽36之含矽化合物水溶液的供給量。流量調整器31c,係由開關閥或流量控制閥、流量計等所構成。藉由流量調整器31c調整含矽化合物水溶液之供給量,藉此,調整蝕刻液的矽濃度。
另外,矽供給部31,係亦可被構成為可將含矽化合物水溶液供給至外槽35。藉此,矽供給部31,係在蝕刻液之矽濃度於蝕刻處理中下降的情況下,可直接調整該蝕刻液的矽濃度。
DIW供給部32,係具有:DIW供給源32a;DIW供給管線32b;及流量調整器32c。由於DIW供給部32,係補給藉由加熱蝕刻液而蒸發之水分,因此,將DIW(DeIonized Water:去離子水)供給至外槽35。
DIW供給管線32b,係連接DIW供給源32a與外槽35,將預定溫度的DIW從DIW供給源32a供給至外槽35。
流量調整器32c,係被設置於DIW供給管線32b,調整被供給至外槽35之DIW的供給量。流量調整器32c,係由開關閥或流量控制閥、流量計等所構成。藉由流量調整器32c調整DIW之供給量,藉此,調整蝕刻液的溫度、磷酸濃度及矽濃度。
內槽34,係上部被開放,蝕刻液被供給至上部附近。在該內槽34中,係藉由基板升降機構18a使複數個晶圓W浸泡於蝕刻液,對晶圓W進行蝕刻處理。
外槽35,係被設置於內槽34之上部周圍,並且上部被開放。從內槽34溢流之蝕刻液會流入外槽35。又,從調溫槽36對外槽35供給預備液,並從DIW供給部32供給DIW。
外槽35,係設置有溫度感測器35a與磷酸濃度感測器35b。溫度感測器35a,係檢測蝕刻液的溫度,磷酸濃度感測器35b,係檢測蝕刻液的磷酸濃度。由溫度感測器35a與磷酸濃度感測器35b所生成之信號,係被發送至控制部7(參閱圖1)。
外槽35與內槽34,係藉由循環管線40連接。循環管線40之一端,係被連接於外槽35,循環管線40之另一端,係與被設置於內槽34內的處理液供給噴嘴39連接。
在循環管線40,係從外槽35側依序設置有泵41、加熱器42、過濾器43及矽濃度感測器44。
泵41,係形成從外槽35經由循環管線40輸送至內槽34之蝕刻液的循環流。又,蝕刻液,係從內槽34溢流,藉此,再次向外槽35流出。如此一來,形成蝕刻液的循環路徑45。亦即,循環路徑45,係藉由外槽35、循環管線40及內槽34所形成。
加熱器42,係調整循環於循環管線40之蝕刻液的溫度。在循環路徑45中,係以內槽34為基準,在比加熱器42更上游側設置外槽35。
過濾器43,係過濾循環於循環管線40的蝕刻液。矽濃度感測器44,係檢測循環於循環管線40之蝕刻液的矽濃度。由矽濃度感測器44所生成之信號,係被發送至控制部7。
在調溫槽36中,係例如在內槽34及外槽35之蝕刻液全部更換的情況下,生成磷酸水溶液與含矽化合物水溶液混合而成的預備液並加以儲存。又,在調溫槽36中,係例如在蝕刻處理中更換一部分蝕刻液的情況下,磷酸水溶液被儲存作為預備液。
在調溫槽36,係連接有使調溫槽36內之預備液循環的循環管線50。在循環管線50,係設置有泵51及加熱器52。泵51,係形成從調溫槽36經由循環管線50返回到調溫槽36之預備液的循環流。加熱器52,係調整循環於循環管線50之預備液的溫度。
又,供給管線53之一端被連接於調溫槽36。供給管線53之另一端部,係被連接於外槽35。在供給管線53,係設置有泵54與流量調整器55。
泵54,係使預備液從調溫槽36往外槽35流動。流量調整器55,係調整被供給至外槽35之預備液的供給量。流量調整器55,係由開關閥或流量控制閥、流量計等所構成。藉由流量調整器55調整預備液之供給量,藉此,調整蝕刻液的溫度、磷酸濃度及矽濃度。
蝕刻液排出部37,係在更換蝕刻處理所使用之蝕刻液的全部或一部分時,排出蝕刻液。蝕刻液排出部37,係具有:排出管線37a;流量調整器37b;及冷卻槽37c。
排出管線37a,係被連接於循環管線40。流量調整器37b,係被設置於排出管線37a,調整所排出之蝕刻液的排出量。流量調整器37b,係由開關閥或流量控制閥、流量計等所構成。
冷卻槽37c,係暫時儲存並冷卻流動於排出管線37a的蝕刻液。在冷卻槽37c中,係藉由流量調整器37b,調整蝕刻液的排出量。
<蝕刻處理之概要> 接著,參閱圖3A~圖3D,說明關於實施形態的蝕刻處理。圖3A,係表示進行蝕刻處理之前的晶圓W之剖面的概略圖。圖3B,係表示進行了蝕刻處理之晶圓W之狀態的概略圖。圖3C,係表示進一步進行了蝕刻處理之晶圓W之狀態的概略圖。圖3D,係表示蝕刻處理結束之晶圓W之狀態的概略圖。
如圖3A所示般,在進行蝕刻處理之前的晶圓W,係交互地層積有複數層矽氮化膜SiN與矽氧化膜SiO 2。又,在晶圓W,係形成有複數個溝Wa,該溝Wa,係用於使蝕刻液浸入來對經層積矽氮化膜SiN進行蝕刻。
當將晶圓W浸泡於內槽34(參閱圖2)且開始進行蝕刻處理時,則如圖3B所示般,首先,溝Wa附近之矽氮化膜SiN被蝕刻。亦即,在蝕刻處理中,係從接近溝Wa的矽氮化膜SiN起依序被蝕刻。
藉由蝕刻而溶出於蝕刻液之矽氮化膜SiN的成分,係從藉由矽氮化膜SiN被蝕刻所形成之間隙Wb排出至溝Wa,並從溝Wa排出至晶圓W外。而且,溝Wa或間隙Wb之蝕刻液被置換成新的蝕刻液,藉此,進行矽氮化膜SiN之蝕刻。
因此,隨著蝕刻處理的進行,如圖3C所示般,從所蝕刻之部位起至溝Wa為止的距離變長。亦即,溶出於蝕刻液之矽氮化膜SiN的成分被排出至晶圓W外的距離變長。
因此,在矽氮化膜SiN之蝕刻率較大的情況下,係溝Wa或間隙Wb之蝕刻液所包含的矽濃度變高。特別是,在溝Wa的後側,亦即距晶圓W之表面的距離較長之部位所形成之溝Wa底部的間隙Wb中,係蝕刻液之矽濃度變高。
因此,在將包含被蝕刻而溶出之矽氮化膜SiN的成分之蝕刻液排出至晶圓W外的期間,矽氧化物R(參閱圖4B)有時會析出於矽氧化膜SiO 2的表面。另外,當進一步進行蝕刻處理時,則如圖3D所示般,兩側之間隙Wb連通。
<蝕刻處理之詳細內容> 接著,參閱圖4A~圖13,說明關於實施形態之蝕刻處理的詳細內容。圖4A,係放大了實施形態之蝕刻處理前的晶圓W之溝Wa附近的剖面圖。
如圖4A所示般,在進行蝕刻處理之前的晶圓W,係交互地層積有複數層矽氮化膜SiN與矽氧化膜SiO 2。又,在晶圓W,係形成有溝Wa。
而且,在矽氧化膜SiO 2,係記憶孔M被形成於預定部位,該記憶孔M被阻擋氧化膜填埋。該記憶孔M,係指為了3維地配置複數個記憶單元而設置的孔。
在實施形態之蝕刻處理中,係首先,執行由上述磷酸處理液所進行的第1蝕刻處理。圖4B,係放大了實施形態之第1蝕刻處理後的晶圓W之溝Wa附近的剖面圖。如圖4B所示般,在第1蝕刻處理中,係溝Wa附近之矽氮化膜SiN被蝕刻,在溝Wa的附近形成間隙Wb。
又,在第1蝕刻處理中,係上述矽氧化物R析出於矽氧化膜SiO 2之前端部E,該矽氧化膜SiO 2之前端部E,係露出於溝Wa或間隙Wb。而且,以多層的矽氧化膜SiO 2所形成之圖案有因該矽氧化物R而無法成為所期望的形狀之虞。
例如,由於藉由矽氧化物R堵塞間隙Wb之入口,從而無法將蝕刻液供給至間隙Wb的後側,因此,有無法進行位於間隙Wb的後側之矽氮化膜SiN的蝕刻之虞。
因此,在實施形態中,係設成為在第1蝕刻處理後,對晶圓W施予由圖案形狀加工液所進行的加工處理。圖4C,係放大了實施形態之加工處理後的晶圓W之溝Wa附近的剖面圖。如圖4C所示般,在加工處理中,係藉由圖案形狀加工液,對析出於矽氧化膜SiO 2之前端部E的矽氧化物R進行蝕刻。
實施形態之圖案形狀加工液,係可蝕刻矽氧化物R及矽氧化膜SiO 2,並且對於矽氮化膜SiN無蝕刻能力或蝕刻能力低的處理液。藉此,如圖4C所示般,在加工處理中,可維持矽氮化膜SiN的形狀。
圖案形狀加工液,係例如DHF(Diluted HydroFluoric acid:稀氫氟酸)或SC1(氨、過氧化氫及水的混合液)等。另外,圖案形狀加工液,係不限於DHF或SC1。
例如,在磷酸濃度高之磷酸處理液中,係由於矽氮化膜SiN與矽氧化膜SiO 2的蝕刻選擇比相反,因此,可使用該磷酸濃度高之磷酸處理液作為圖案形狀加工液。
而且,在實施形態中,係在加工處理後,執行由磷酸處理液所進行的第2蝕刻處理。圖4D,係放大了實施形態之第2蝕刻處理後的晶圓W之溝Wa附近的剖面圖。如圖4D所示般,在第2蝕刻處理中,係所有的矽氮化膜SiN被蝕刻。
另外,在實施形態之第2蝕刻處理中,係與上述第1蝕刻處理不同,如圖4D所示般,矽氧化物R幾乎不析出於矽氧化膜SiO 2的表面。在下述中,說明其理由。
圖5,係表示以矽濃度比較高之磷酸處理液進行了蝕刻時之矽氧化膜SiO 2的膜厚之推移之一例的圖。從該結果,可看到如下述般現象:在以矽濃度比較高之蝕刻液進行了蝕刻處理的情況下,於初期階段中,係矽氧化物R確實析出於矽氧化膜SiO 2之表面而矽氧化膜SiO 2的膜厚增加。
另一方面,可知當過了蝕刻處理之初期階段時,即便矽濃度為比較高的濃度,矽氧化膜SiO 2中之膜厚的增加現象亦緩解。亦即,可知矽氧化物R析出於矽氧化膜SiO 2之表面的現象,係當過了蝕刻處理之初期階段(亦即,第1蝕刻處理的實施階段)時則緩解。
其結果,係被認為因在晶圓W引起如以下般的現象之緣故。在蝕刻處理之初期階段中,係由於矽氮化膜SiN相對於溝Wa之體積的蝕刻量較多,因此,溝Wa之內部(特別是溝Wa之下側)的矽濃度容易增加。因此,在蝕刻處理之初期階段中,係發生矽氧化物R析出於矽氧化膜SiO 2之表面的現象。
另一方面,當過了蝕刻處理之初期階段時,由於除了溝Wa的體積因間隙Wb形成而增加以外,矽氮化膜SiN的蝕刻量與初期階段幾乎無差別,因此,溝Wa之內部的矽濃度相對地下降。因此,吾人認為當過了蝕刻處理之初期階段時,矽氧化物R析出於矽氧化膜SiO 2之表面的現象則緩解。
藉由目前為止所說明之蝕刻處理,在實施形態中,係即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
實施形態之第1蝕刻處理,係如圖4B所示般,以使被形成於矽氧化膜SiO 2之記憶孔M不從間隙Wb露出的方式加以實施為佳。例如,在實施形態中,係實施第1蝕刻處理直至矽氧化膜SiO 2之前端部E露出,並以加工處理來對所露出的前端部E進行加工為佳。
藉此,在第1蝕刻處理後之加工處理中,可抑制填埋記憶孔M之阻擋氧化膜被錯誤蝕刻的情形。
接著,說明關於實施形態中之蝕刻處理的各種變形例。圖6A,係放大了實施形態之變形例1之蝕刻處理前的晶圓W之溝Wa附近的剖面圖。如圖6A所示般,在進行蝕刻處理之前的晶圓W,係交互地層積有複數層矽氮化膜SiN與矽氧化膜SiO 2
而且,在變形例1中,係與上述實施形態相同地,首先,執行由磷酸處理液所進行的第1蝕刻處理。圖6B,係放大了實施形態之變形例1之第1蝕刻處理後的晶圓W之溝Wa附近的剖面圖。如圖6B所示般,在第1蝕刻處理中,係在溝Wa附近形成間隙Wb,並且矽氧化物R析出於矽氧化膜SiO 2之前端部E。
其次,在變形例1中,係執行由圖案形狀加工液所進行的加工處理。圖6C,係放大了實施形態之變形例1之加工處理後的晶圓W之溝Wa附近的剖面圖。
在此,在變形例1之加工處理中,係如圖6C所示般,除了析出於矽氧化膜SiO 2之前端部E的矽氧化物R以外,亦蝕刻矽氧化膜SiO 2之前端部E本身。藉此,由於間隙Wb之入口擴大,因此,在其後的第2蝕刻處理之際,可有效地抑制間隙Wb之入口被矽氧化物R堵塞的情形。
例如,在變形例1中,係將由圖案形狀加工液所進行的處理時間設成為比上述實施形態長為佳。又,在變形例1中,係亦可藉由蝕刻率高於實施形態的圖案形狀加工液來進行蝕刻。
其次,在變形例1中,係執行由磷酸處理液所進行的第2蝕刻處理。圖6D,係放大了實施形態之變形例1之第2蝕刻處理後的晶圓W之溝Wa附近的剖面圖。如圖6D所示般,在變形例1之第2蝕刻處理中,係所有的矽氮化膜SiN被蝕刻。
在圖6D,係進一步表示矽氧化物R再次析出於矽氧化膜SiO 2之前端部E之表面的狀態。例如,在使用矽濃度高之磷酸處理液作為蝕刻液的情況下,係即便為過了蝕刻之初期階段之第2蝕刻處理,亦存在有矽氧化物R析出於矽氧化膜SiO 2的情形。
因此,在變形例1中,係在第2蝕刻處理後,實施由圖案形狀加工液所進行的追加工工程。圖6E,係放大了實施形態之變形例1之追加工處理後的晶圓W之溝Wa附近的剖面圖。
如圖6E所示般,藉由該追加工處理,去除析出於矽氧化膜SiO 2之前端部E的表面之矽氧化物R的至少一部分。藉由目前為止所說明之蝕刻處理,在變形例1中,係即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
另外,在變形例1之追加工處理中,係使用蝕刻率低於加工處理的圖案形狀加工液為佳。藉此,在追加工處理之際,可抑制從間隙Wb露出的記憶孔M之阻擋氧化膜被錯誤蝕刻的情形。
又,在變形例1之追加工處理中,係設成為僅去除析出於矽氧化膜SiO 2之前端部E表面的矽氧化物R而不蝕刻矽氧化膜SiO 2本身為佳。
例如,將追加工處理之時間設定為與去除矽氧化物R所需的時間相同或比其短。藉此,可抑制矽氧化膜SiO 2之圖案形狀過度被蝕刻的情形。
又,在變形例1之追加工處理中,係亦可使用與加工處理相同種類的圖案形狀加工液,或亦可使用與加工處理不同種類的圖案形狀加工液。
圖7A,係放大了實施形態之變形例2之蝕刻處理前的晶圓W之溝Wa附近的剖面圖。如圖7A所示般,在進行蝕刻處理之前的晶圓W,係交互地層積有複數層矽氮化膜SiN與矽氧化膜SiO 2
而且,在變形例2中,係首先,執行由磷酸處理液所進行的第1蝕刻處理。圖7B,係放大了實施形態之變形例2之第1蝕刻處理後的晶圓W之溝Wa附近的剖面圖。
在此,變形例2之第1蝕刻處理,係如圖7B所示般,以藉由調整蝕刻液之成分等來使矽氧化物R不析出於矽氧化膜SiO 2之前端部E的方式加以實施。
例如,可以藉由使用矽濃度低之磷酸處理液作為蝕刻液來使矽氧化物R不析出於前端部E的方式,實施第1蝕刻處理。
其次,在變形例2中,係執行由圖案形狀加工液所進行的加工處理。圖7C,係放大了實施形態之變形例2之加工處理後的晶圓W之溝Wa附近的剖面圖。如圖7C所示般,在變形例2之加工處理中,係蝕刻矽氧化膜SiO 2之前端部E。
藉此,由於間隙Wb之入口擴大,因此,在其後的第2蝕刻處理之際,可有效地抑制間隙Wb之入口被矽氧化物R堵塞的情形。
其次,在變形例2中,係執行由磷酸處理液所進行的第2蝕刻處理。圖7D,係放大了實施形態之變形例2之第2蝕刻處理後的晶圓W之溝Wa附近的剖面圖。如圖7D所示般,在變形例2之第2蝕刻處理中,係所有的矽氮化膜SiN被蝕刻。
藉由目前為止所說明之蝕刻處理,在變形例2中,係即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
圖8,係表示了關於實施形態之變形例1及參考例的蝕刻處理後之矽氧化膜SiO 2之膜厚的圖。在此,參考例,係藉由相同之蝕刻液(溫度120℃、矽濃度0.1%)成批地進行了蝕刻處理後之矽氧化膜SiO 2的膜厚。
又,在變形例1中,係使用與參考例相同之蝕刻液,實施了第1蝕刻處理及第2蝕刻處理(第1蝕刻處理的處理時間:第2蝕刻處理的處理時間=5:95)。
又,在第1蝕刻處理與第2蝕刻處理之間實施加工處理,並在第2蝕刻處理後實施了追加工處理。另外,加工處理,係以由DHF0.2%來對矽氧化物R進行蝕刻5nm的方式加以實施,追加工處理,係以溫度65℃之SC1(氨:過氧化氫:水=1:2:50)實施了600秒。
如圖8所示般,在參考例中,係矽氧化膜SiO 2之膜厚較基準值增加(矽氧化膜SiO 2之膜厚的初始值)。特別是,已知矽氧化膜SiO 2之膜厚在溝Wa的中央部(Middle)及底部(Bottom)的前端部(Edge)大幅度增加,在參考例中,係無法獲得矽氧化膜SiO 2之良好的圖案形狀。
另一方面,在變形例1中,係表示了矽氧化膜SiO 2之膜厚在所有的區域中為處於基準值附近或低於基準值的值。因此,已知在變形例1中,係可獲得矽氧化膜SiO 2之良好的圖案形狀。
另外,在圖8中雖未表示,但已知即便在實施形態或變形例2中,亦與變形例1相同地可獲得矽氧化膜SiO 2之良好的圖案形狀。
圖9,係用以說明實施形態之基板處理裝置1之蝕刻處理的圖。如圖9(a)所示般,在實施形態中,係於基板處理裝置1各準備1個處理槽18及處理槽20。
在處理槽18,係儲存矽濃度及磷酸濃度被調整成預定濃度的磷酸處理液作為蝕刻液,在處理槽20,係儲存被調整成預定濃度的DHF作為圖案形狀加工液。
而且,控制部7,係如圖9(a)所示般,以批次搬送部5(參閱圖1)將晶圓W搬送至處理槽18,並在處理槽18對晶圓W施予第1蝕刻處理。其次,在圖9中雖省略圖示,但控制部7,係以批次搬送部5將施予了第1蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。
其次,控制部7,係如圖9(b)所示般,以批次搬送部5將施予了第1蝕刻處理及沖洗處理之晶圓W搬送至處理槽20,並在處理槽20對晶圓W施予加工處理。而且,控制部7,係如圖9(c)所示般,以批次搬送部5將施予了加工處理之晶圓W搬送至處理槽18,並在處理槽18對晶圓W施予第2蝕刻處理。
以後的處理雖省略圖示,但控制部7,係以批次搬送部5將施予了第2蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。而且,控制部7,係以批次搬送部5將施予了沖洗處理之晶圓W搬送至處理槽21,並在處理槽21對晶圓W施予洗淨處理。
最後,控制部7,係以批次搬送部5將施予了洗淨處理之晶圓W搬送至處理槽22,並在處理槽22對晶圓W施予沖洗處理,實施形態之蝕刻處理便結束。另外,蝕刻處理結束之晶圓W,係被搬送至處理槽23而施予乾燥處理,其後,被搬送至批次載置部4。
圖10,係用以說明實施形態之變形例1的基板處理裝置1之蝕刻處理的圖。如圖10(a)所示般,在變形例1中,係與實施形態相同地,於基板處理裝置1各準備1個處理槽18及處理槽20。
而且,在處理槽18,係儲存矽濃度及磷酸濃度被調整成預定濃度的磷酸處理液作為蝕刻液,在處理槽20,係儲存被調整成預定濃度的DHF作為圖案形狀加工液。
而且,控制部7,係如圖10(a)所示般,以批次搬送部5(參閱圖1)將晶圓W搬送至處理槽18,並在處理槽18對晶圓W施予第1蝕刻處理。其次,在圖10中雖省略圖示,但控制部7,係以批次搬送部5將施予了第1蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。
其次,控制部7,係如圖10(b)所示般,以批次搬送部5將施予了第1蝕刻處理及沖洗處理之晶圓W搬送至處理槽20,並在處理槽20對晶圓W施予加工處理。而且,控制部7,係如圖10(c)所示般,以批次搬送部5將施予了加工處理之晶圓W搬送至處理槽18,並在處理槽18對晶圓W施予第2蝕刻處理。
其次,在圖10中雖省略圖示,但控制部7,係以批次搬送部5將施予了第2蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。而且,控制部7,係如圖10(d)所示般,以批次搬送部5將施予了第2蝕刻處理及沖洗處理之晶圓W搬送至處理槽20,並在處理槽20對晶圓W施予追加工處理。
以後的處理雖省略圖示,但控制部7,係以批次搬送部5將施予了追加工處理之晶圓W搬送至處理槽21,並在處理槽21對晶圓W施予洗淨處理。最後,控制部7,係以批次搬送部5將施予了洗淨處理之晶圓W搬送至處理槽22,並在處理槽22對晶圓W施予沖洗處理,變形例1之蝕刻處理便結束。
圖11,係用以說明實施形態之變形例2的基板處理裝置1之蝕刻處理的圖。如圖11(a)所示般,在變形例2中,係於基板處理裝置1各準備2個處理槽18(以下,稱為處理槽18A、18B)及1個處理槽20。
而且,在處理槽18A,係儲存矽濃度低之磷酸處理液作為蝕刻液,在處理槽18B,係儲存矽濃度比處理槽18A高之磷酸處理液作為蝕刻液。處理槽18A,係第1處理槽之一例,處理槽18B,係第3處理槽之一例。又,在處理槽20,係儲存被調整成預定濃度的DHF作為圖案形狀加工液。
而且,控制部7,係如圖11(a)所示般,以批次搬送部5(參閱圖1)將晶圓W搬送至處理槽18A,並在處理槽18A對晶圓W施予第1蝕刻處理。其次,在圖11中雖省略圖示,但控制部7,係以批次搬送部5將施予了第1蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。
其次,控制部7,係如圖11(b)所示般,以批次搬送部5將施予了第1蝕刻處理及沖洗處理之晶圓W搬送至處理槽20,並在處理槽20對晶圓W施予加工處理。而且,控制部7,係如圖11(c)所示般,以批次搬送部5將施予了加工處理之晶圓W搬送至處理槽18B,並在處理槽18B對晶圓W施予第2蝕刻處理。
以後的處理雖省略圖示,但控制部7,係以批次搬送部5將施予了第2蝕刻處理之晶圓W搬送至處理槽19,並在處理槽19對晶圓W施予沖洗處理。而且,控制部7,係以批次搬送部5將施予了沖洗處理之晶圓W搬送至處理槽21,並在處理槽21對晶圓W施予洗淨處理。
最後,控制部7,係以批次搬送部5將施予了洗淨處理之晶圓W搬送至處理槽22,並在處理槽22對晶圓W施予沖洗處理,變形例2之蝕刻處理便結束。
在圖11之例子中,係如上述般,將第1蝕刻處理所使用之蝕刻液的矽濃度設定為低於第2蝕刻處理所使用之蝕刻液的矽濃度為佳。
藉此,在第1蝕刻處理之際,可抑制矽氧化物R析出於矽氧化膜SiO 2之表面的情形。
又,在圖11之例子中,係將第1蝕刻處理所使用之蝕刻液的溫度設成為低於第2蝕刻處理所使用之蝕刻液的溫度為佳。藉此,可降低SiN之蝕刻率而抑制局部性之矽濃度的上升,並可抑制容易在第1蝕刻處理的初期所發生之矽氧化物R的析出。
亦即,將第2蝕刻處理所使用之蝕刻液的溫度設成為高於第1蝕刻處理所使用之蝕刻液的溫度為佳。藉此,可提高相對於蝕刻液之矽的飽和濃度。因此,可將第2蝕刻處理中之蝕刻液的矽濃度設成為高於第1蝕刻處理中之蝕刻液的矽濃度。
又,由於在第2蝕刻處理之際,可提高矽氮化膜SiN的蝕刻率,因此,可縮短第2蝕刻處理之處理時間。
另外,在圖11之例子中,雖係表示了關於在變形例2之蝕刻處理中使用2個處理槽18的情形,但亦可與實施形態或變形例1相同地,使用1個處理槽18來進行變形例2的蝕刻處理。
在該情況下,在第2蝕刻處理之際,係使被儲存於1個處理槽18之蝕刻液的矽濃度比第1蝕刻處理之際增加為佳。又,在第2蝕刻處理之際,係使被儲存於1個處理槽18之蝕刻液的溫度比第1蝕刻處理之際上升為佳。
另外,不限於變形例2之情形,即便為實施形態或變形例1,在第2蝕刻處理之際,係亦可使被儲存於1個處理槽18之蝕刻液的矽濃度比第1蝕刻處理之際增加。又,在第2蝕刻處理之際,係亦使被儲存於1個處理槽18之蝕刻液的溫度比第1蝕刻處理之際上升。
而且,在圖11之例子中,雖係表示了關於使用2個處理槽18來進行蝕刻處理的情形,但亦可使用3個以上的處理槽18來進行蝕刻處理。圖12,係用以說明實施形態之變形例3的基板處理裝置1之蝕刻處理的圖。
如圖12(a)所示般,在變形例3中,係於基板處理裝置1準備1個處理槽18A、3個處理槽18B (18B1~18B3)及1個處理槽20。
在處理槽18A,係儲存矽濃度低之磷酸處理液作為蝕刻液,在處理槽18B1~18B3,係儲存矽濃度比處理槽18A高之磷酸處理液作為蝕刻液。又,在處理槽20,係儲存被調整成預定濃度的DHF作為圖案形狀加工液。
而且,控制部7,係如圖12(a)所示般,以批次搬送部5(參閱圖1)將晶圓W1搬送至處理槽18A,並在處理槽18A對晶圓W1施予第1蝕刻處理。
其次,控制部7,係將晶圓W1從處理槽18A搬送至處理槽19(未圖示),並在對晶圓W1施予沖洗處理後,如圖12(b)所示般,以批次搬送部5搬送至處理槽20,並在該處理槽20對晶圓W1施予加工處理。
此時,控制部7,係以批次搬送部5將另一批次之晶圓W2搬送至空的處理槽18A,並在處理槽18A對晶圓W2施予第1蝕刻處理。
其次,如圖12(c)所示般,控制部7,係以批次搬送部5將晶圓W1搬送至處理槽18B1,並在該處理槽18B1對晶圓W1施予第2蝕刻處理。
此時,控制部7,係以批次搬送部5將晶圓W2從處理槽18A搬送至處理槽19(未圖示),並在對晶圓W2施予沖洗處理後,以批次搬送部5將晶圓W2搬送至處理槽20,並在該處理槽20對晶圓W2施予加工處理。
而且,此時,控制部7,係以批次搬送部5將另一批次之晶圓W3搬送至空的處理槽18A,並在處理槽18A對晶圓W3施予第1蝕刻處理。
在此,第2蝕刻處理,係比第1蝕刻處理或其後之加工處理需要更長的時間(例如,第1蝕刻處理之數倍~數十倍的時間)。因此,在後來投入之晶圓W2的第1蝕刻處理及加工處理結束後之際,先投入之晶圓W1的第2蝕刻處理尚未結束。
因此,在變形例3中,係設成為如圖12(d)所示般,以批次搬送部5將第1蝕刻處理及加工處理結束之晶圓W2搬送至另一處理槽18B2而施予第2蝕刻處理。藉此,不需等待先投入之晶圓W1的第2蝕刻處理結束,即亦可對後來投入之晶圓W2施加第2蝕刻處理。
又,此時,控制部7,係以批次搬送部5將晶圓W3從處理槽18A搬送至處理槽19(未圖示),並在對晶圓W3施予沖洗處理後,以批次搬送部5將晶圓W3搬送至處理槽20,並在該處理槽20對晶圓W3施予加工處理。
其次,如圖12(e)所示般,控制部7,係以批次搬送部5將晶圓W3從處理槽20搬送至又另一處理槽18B3,並在該處理槽18B3對晶圓W3施予第2蝕刻處理。
藉此,不需等待先投入之晶圓W1、W2的第2蝕刻處理結束,即亦可對後來投入之晶圓W3施加第2蝕刻處理。由於以後的處理,係與圖9~圖11之例子相同,故省略說明。
如目前為止所說明般,在變形例3中,係將進行第2蝕刻處理之處理槽18(處理槽18B1~18B3)設置為比進行第1蝕刻處理之處理槽18(處理槽18A)多。
藉此,不需等待先投入之晶圓W的第2蝕刻處理結束,即亦可對後來投入之晶圓W施加第2蝕刻處理。因此,根據變形例3,可使蝕刻處理的生產率提升。
另外,在圖12之例子中,雖係表示了關於設置3個施加第2蝕刻處理之處理槽18B的例子,但施加第2蝕刻處理之處理槽18B並不限於3個。
在目前為止所示之實施形態及各種變形例中,雖係說明了關於以批次處理對晶圓W進行蝕刻處理的情形,但亦可以單片處理來實施實施形態及各種變形例的蝕刻處理。
圖13,係表示實施形態之變形例4的基板處理裝置1A之構成的概略方塊圖。另外,在圖13中,針對與圖2所示之實施形態相同的部位,係賦與相同符號而省略詳細的說明。
在圖13所示之基板處理裝置1A中,係在外槽35連接有上述磷酸水溶液供給部30、矽供給部31及DIW供給部32。又,在該外槽35,係連接有上述循環管線40。藉此,溫度、磷酸濃度及矽濃度經調整之蝕刻液被儲存於外槽35。
而且,在基板處理裝置1A中,係外槽35所儲存之蝕刻液經由供給管線60被供給至單片處理部61。供給管線60,係具有流量調整器60a。又,單片處理部61,係具有:基板保持部62;及旋轉機構63。
基板保持部62,係水平地保持晶圓W。旋轉機構63,係使基板保持部62與被保持於基板保持部62的晶圓W旋轉。而且,將蝕刻液從外槽35經由供給管線60吐出至被保持於基板保持部62之晶圓W的上面,藉此,可對晶圓W施予第1蝕刻處理及第2蝕刻處理。
又,在單片處理部61,係連接有:沖洗液供給部70;圖案形狀加工液供給部71;及洗淨液供給部72。
沖洗液供給部70,係具有:沖洗液供給源70a;沖洗液供給管線70b;及流量調整器70c。而且,使該沖洗液供給部70動作,對被保持於基板保持部62之晶圓W的上面吐出沖洗液,藉此,可對晶圓W施予沖洗處理。
圖案形狀加工液供給部71,係具有:圖案形狀加工液供給源71a;圖案形狀加工液供給管線71b;及流量調整器71c。而且,使該圖案形狀加工液供給部71動作,對被保持於基板保持部62之晶圓W的上面吐出圖案形狀加工液,藉此,可對晶圓W施予加工處理及追加工處理。
洗淨液供給部72,係具有:洗淨液供給源72a;洗淨液供給管線72b;及流量調整器72c。而且,使該洗淨液供給部72動作,對被保持於基板保持部62之晶圓W的上面吐出洗淨液,藉此,可對晶圓W施予洗淨處理。
而且,控制部7,係控制單片處理部61或流量調整器60a、70c~72c等,藉此,可對晶圓W施予上述實施形態及各種變形例的蝕刻處理。
實施形態之基板處理裝置1,係具備有:第1處理槽(處理槽18);第2處理槽(處理槽20);搬送部(批次搬送部5);及控制部7。第1處理槽(處理槽18),係將形成有矽氧化膜SiO 2及矽氮化膜SiN之基板(晶圓W)浸泡於蝕刻液,藉此,進行蝕刻處理。第2處理槽(處理槽20),係進行加工處理,該加工處理,係藉由圖案形狀加工液,對基板(晶圓W)中由矽氧化膜SiO 2所形成的圖案進行加工。搬送部(批次搬送部5),係將基板(晶圓W)搬送至第1處理槽(處理槽18)及第2處理槽(處理槽20)。控制部7,係控制第1處理槽(處理槽18)、第2處理槽(處理槽20)及搬送部(批次搬送部5)。又,控制部7,係以將基板(晶圓W)搬送至第1處理槽(處理槽18),將被搬送至第1處理槽之基板搬送至第2處理槽(處理槽20),將被搬送至第2處理槽(處理槽20)之基板搬送至第1處理槽的方式,控制搬送部(批次搬送部5)。藉此,即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
又,實施形態之基板處理裝置1,係具備有:第1處理槽(處理槽18A);第2處理槽(處理槽20);第3處理槽(處理槽18B);搬送部(批次搬送部5);及控制部7。第1處理槽(處理槽18A),係將形成有矽氧化膜SiO 2及矽氮化膜SiN之基板(晶圓W)浸泡於蝕刻液,藉此,進行蝕刻處理。第2處理槽(處理槽20),係進行加工處理,該加工處理,係藉由圖案形狀加工液,對基板(晶圓W)中由矽氧化膜SiO 2所形成的圖案進行加工。第3處理槽(處理槽18B),係將基板(晶圓W)浸泡於蝕刻液,藉此,進行蝕刻處理。搬送部(批次搬送部5),係將基板(晶圓W)搬送至第1處理槽(處理槽18A)、第2處理槽(處理槽20)及第3處理槽(處理槽18B)。控制部7,係控制第1處理槽(處理槽18A)、第2處理槽(處理槽20)、第3處理槽(處理槽18B)及搬送部(批次搬送部5)。又,控制部7,係以將基板(晶圓W)搬送至第1處理槽(處理槽18A),將被搬送至第1處理槽之基板搬送至第2處理槽(處理槽20),將被搬送至第2處理槽之基板搬送至第3處理槽(處理槽18B)的方式,控制搬送部(批次搬送部5)。藉此,即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
又,在實施形態之基板處理裝置1中,第3處理槽(處理槽18B)之數量,係被設置為比第1處理槽(處理槽18A)多。藉此,可圓滑地對晶圓W施予蝕刻處理,而不需使晶圓W在基板處理裝置1之內部進行等待處理。
<蝕刻處理之詳細內容> 接著,參閱圖14及圖15,說明關於實施形態之基板處理裝置1所執行之蝕刻處理的詳細內容。圖14,係表示實施形態之蝕刻處理之處理程序的流程圖。
首先,控制部7,係使用預定之蝕刻液,對晶圓W施予第1蝕刻處理(步驟S101)。其次,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S102)。而且,控制部7,係使用預定之圖案形狀加工液,對晶圓W施予加工處理(步驟S103)。
其次,控制部7,係使用預定之蝕刻液,對晶圓W施予第2蝕刻處理(步驟S104)。而且,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S105)。
其次,控制部7,係使用預定之洗淨液,對晶圓W施予洗淨處理(步驟S106)。最後,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S107)並結束處理。
圖15,係表示實施形態之變形例1之蝕刻處理之處理程序的流程圖。
首先,控制部7,係使用預定之蝕刻液,對晶圓W施予第1蝕刻處理(步驟S201)。其次,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S202)。而且,控制部7,係使用預定之圖案形狀加工液,對晶圓W施予加工處理(步驟S203)。
其次,控制部7,係使用預定之蝕刻液,對晶圓W施予第2蝕刻處理(步驟S204)。而且,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S205)。
其次,控制部7,係使用預定之圖案形狀加工液,對晶圓W施予追加工處理(步驟S206)。而且,控制部7,係使用預定之洗淨液,對晶圓W施予洗淨處理(步驟S207)。
最後,控制部7,係使用預定之沖洗液,對晶圓W施予沖洗處理(步驟S208)並結束處理。
實施形態之基板處理方法,係包含有:第1蝕刻工程;加工工程;及第2蝕刻工程。第1蝕刻工程,係藉由蝕刻液,對形成有矽氧化膜SiO 2及矽氮化膜SiN的基板(晶圓W)進行蝕刻。加工工程,係在第1蝕刻工程後,藉由圖案形狀加工液,對基板(晶圓W)中由矽氧化膜SiO 2所形成的圖案進行加工。第2蝕刻工程,係在加工工程後,藉由蝕刻液,對基板(晶圓W)進行蝕刻。藉此,即便為矽氮化膜SiN及矽氧化膜SiO 2經高層積化而成的晶圓W,亦可獲得矽氧化膜SiO 2之良好的圖案形狀。
又,在實施形態之基板處理方法中,圖案形狀加工液,係對於矽氮化膜SiN無蝕刻能力或蝕刻能力低。藉此,在加工處理中,可維持矽氮化膜SiN的形狀。
又,在實施形態之基板處理方法中,第1蝕刻工程,係實施直至由矽氧化膜SiO 2所形成之圖案的前端部E露出為止,加工工程,係對露出之前端部E進行加工。藉此,在第1蝕刻處理後之加工處理中,可抑制填埋記憶孔M之阻擋氧化膜被錯誤蝕刻的情形。
又,在實施形態之基板處理方法中,第1蝕刻工程中之蝕刻液的溫度,係被設置為低於第2蝕刻工程中之蝕刻液的溫度。藉此,藉由降低第1蝕刻工程之SiN之蝕刻率的方式,可在初期階段抑制局部性之矽濃度的上升,並可抑制矽氧化物R的析出。
又,在實施形態之基板處理方法中,第1蝕刻工程中之蝕刻液的矽濃度,係被設定為低於第2蝕刻工程中之蝕刻液的矽濃度。藉此,在第1蝕刻處理之際,可抑制矽氧化物R析出於矽氧化膜SiO 2之表面的情形。
又,在實施形態之基板處理方法中,係更包含有:追加工工程,在第2蝕刻工程後,藉由圖案形狀加工液,對由矽氧化膜SiO 2所形成的圖案進行加工。藉此,在第2蝕刻處理後,可去除析出於矽氧化膜SiO 2之前端部E表面的矽氧化物R。
又,在實施形態之基板處理方法中,蝕刻液,係含有磷酸與抑制矽氧化物R之再析出的添加劑。藉此,可相對於矽氧化膜SiO 2以高選擇比來蝕刻矽氮化膜SiN,並且可抑制矽氧化物R析出於矽氧化膜SiO 2
又,在實施形態之基板處理方法中,追加工工程中之處理時間,係被設定為僅對被形成於矽氧化膜SiO 2之表面的矽氧化物R進行加工之時間。藉此,可抑制矽氧化膜SiO 2之圖案形狀過度被蝕刻的情形。
另外,在追加工工程中,作為僅對被形成於矽氧化膜SiO 2之表面的矽氧化物R進行加工之方法,係亦可降低圖案形狀加工液的蝕刻率,或亦可以矽濃度高的圖案形狀加工液來進行追加工工程。
以上,雖說明了關於本揭示之實施形態,但本揭示,係不限定於上述實施形態,可在不脫離其意旨內進行各種變更。例如,在上述實施形態中,雖係表示了關於使用「將含矽化合物添加至磷酸水溶液而調整了矽濃度」的溶液作為蝕刻液之例子,但亦可進一步將SiO 2析出防止劑等添加至該蝕刻液。
吾人應理解本次所揭示之實施形態,係在所有方面皆為例示而非限制性者。實際上,上述之實施形態,係可藉由多種形態來實現。又,上述之實施形態,係亦可不脫離添附之申請專利範圍及其意旨,以各種形態進行省略、置換、變更。
1,1A:基板處理裝置 5:批次搬送部(搬送部之一例) 7:控制部 18,18A:處理槽(第1處理槽之一例) 18B,18B1~18B3:處理槽(第3處理槽之一例) 20:處理槽(第2處理槽之一例) W,W1~W3:晶圓(基板之一例) SiN:矽氮化膜 SiO 2:矽氧化膜
[圖1]圖1,係實施形態之基板處理裝置的概略平面圖。 [圖2]圖2,係表示實施形態之蝕刻用之處理槽之構成的概略方塊圖。 [圖3A]圖3A,係表示進行蝕刻處理之前的晶圓之剖面的概略圖。 [圖3B]圖3B,係表示進行了蝕刻處理之晶圓之狀態的概略圖。 [圖3C]圖3C,係表示進一步進行了蝕刻處理之晶圓之狀態的概略圖。 [圖3D]圖3D,係表示蝕刻處理結束之晶圓之狀態的概略圖。 [圖4A]圖4A,係放大了實施形態之蝕刻處理前的晶圓之溝附近的剖面圖。 [圖4B]圖4B,係放大了實施形態之第1蝕刻處理後的晶圓之溝附近的剖面圖。 [圖4C]圖4C,係放大了實施形態之加工處理後的晶圓之溝附近的剖面圖。 [圖4D]圖4D,係放大了實施形態之第2蝕刻處理後的晶圓之溝附近的剖面圖。 [圖5]圖5,係表示以矽濃度比較高之磷酸處理液進行了蝕刻時之矽氧化膜的膜厚之推移之一例的圖。 [圖6A]圖6A,係放大了實施形態之變形例1之蝕刻處理前的晶圓之溝附近的剖面圖。 [圖6B]圖6B,係放大了實施形態之變形例1之第1蝕刻處理後的晶圓之溝附近的剖面圖。 [圖6C]圖6C,係放大了實施形態之變形例1之加工處理後的晶圓之溝附近的剖面圖。 [圖6D]圖6D,係放大了實施形態之變形例1之第2蝕刻處理後的晶圓之溝附近的剖面圖。 [圖6E]圖6E,係放大了實施形態之變形例1之追加工處理後的晶圓之溝附近的剖面圖。 [圖7A]圖7A,係放大了實施形態之變形例2之蝕刻處理前的晶圓之溝附近的剖面圖。 [圖7B]圖7B,係放大了實施形態之變形例2之第1蝕刻處理後的晶圓之溝附近的剖面圖。 [圖7C]圖7C,係放大了實施形態之變形例2之加工處理後的晶圓之溝附近的剖面圖。 [圖7D]圖7D,係放大了實施形態之變形例2之第2蝕刻處理後的晶圓之溝附近的剖面圖。 [圖8]圖8,係表示了關於實施形態之變形例1及參考例的蝕刻處理後之矽氧化膜之膜厚的圖。 [圖9]圖9,係用以說明實施形態之基板處理裝置之蝕刻處理的圖。 [圖10]圖10,係用以說明實施形態之變形例1的基板處理裝置之蝕刻處理的圖。 [圖11]圖11,係用以說明實施形態之變形例2的基板處理裝置之蝕刻處理的圖。 [圖12]圖12,係用以說明實施形態之變形例3的基板處理裝置之蝕刻處理的圖。 [圖13]圖13,係表示實施形態之變形例4的基板處理裝置之構成的概略方塊圖。 [圖14]圖14,係表示實施形態之蝕刻處理之處理程序的流程圖。 [圖15]圖15,係表示實施形態之變形例1之蝕刻處理之處理程序的流程圖。

Claims (8)

  1. 一種基板處理方法,其特徵係,包含有: 第1蝕刻工程,藉由蝕刻液,對形成有矽氧化膜及矽氮化膜的基板進行蝕刻; 加工工程,在前述第1蝕刻工程後,藉由圖案形狀加工液,對前述基板中由前述矽氧化膜所形成的圖案進行加工;及 第2蝕刻工程,在前述加工工程後,藉由蝕刻液,對前述基板進行蝕刻, 前述第1蝕刻工程,係實施直至由前述矽氧化膜所形成之圖案的前端部露出為止, 前述加工工程,係對露出之前述前端部進行加工。
  2. 如請求項1之基板處理方法,其中, 經加工之前述前端部,係入口之開口與深度相比更被蝕刻成矩形(或梯形狀)而擴大的形狀。
  3. 如請求項1之基板處理方法,其中, 前述加工工程,係以磷酸濃度高的磷酸處理液來予以實施。
  4. 如請求項1之基板處理方法,其中, 前述第1蝕刻工程中之蝕刻液的溫度,係被設定為低於前述第2蝕刻工程中之蝕刻液的溫度。
  5. 如請求項1之基板處理方法,其中, 前述第1蝕刻工程中之蝕刻液的矽濃度,係被設定為低於前述第2蝕刻工程中之蝕刻液的矽濃度。
  6. 如請求項1之基板處理方法,其中, 前述蝕刻液,係含有磷酸與抑制矽氧化物之再析出的添加劑。
  7. 如請求項1之基板處理方法,其中, 前述第1蝕刻工程、加工工程及第2蝕刻工程,係在至少一槽以上中予以實施。
  8. 一種基板處理裝置,其特徵係,具備有: 第1處理槽、第2處理槽及第3處理槽,藉由將形成有矽氧化膜及矽氮化膜的基板浸泡於蝕刻液來進行蝕刻處理,抑或用以進行「藉由圖案形狀加工液,對前述基板中由前述矽氧化膜所形成之圖案進行加工」的加工處理; 搬送部,將前述基板搬送至前述第1處理槽、第2處理槽及第3處理槽;及 控制部,控制前述第1處理槽、第2處理槽、第3處理槽及前述搬送部, 前述控制部,係以將前述基板搬送至前述第1處理槽、第2處理槽及第3處理槽的方式,控制前述搬送部。
TW113108907A 2019-02-05 2020-01-22 基板處理方法及基板處理裝置 TW202427593A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019018684A JP7209556B2 (ja) 2019-02-05 2019-02-05 基板処理方法および基板処理装置
JP2019-018684 2019-02-05

Publications (1)

Publication Number Publication Date
TW202427593A true TW202427593A (zh) 2024-07-01

Family

ID=71836676

Family Applications (2)

Application Number Title Priority Date Filing Date
TW113108907A TW202427593A (zh) 2019-02-05 2020-01-22 基板處理方法及基板處理裝置
TW109102423A TWI839449B (zh) 2019-02-05 2020-01-22 基板處理方法及基板處理裝置

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW109102423A TWI839449B (zh) 2019-02-05 2020-01-22 基板處理方法及基板處理裝置

Country Status (5)

Country Link
US (2) US11087992B2 (zh)
JP (1) JP7209556B2 (zh)
KR (1) KR20200096739A (zh)
CN (2) CN111524808B (zh)
TW (2) TW202427593A (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102670179B1 (ko) * 2020-09-09 2024-05-28 가부시키가이샤 스크린 홀딩스 기판 처리 방법, 및 기판 처리 장치
JP7458965B2 (ja) 2020-09-09 2024-04-01 株式会社Screenホールディングス 基板処理方法、及び基板処理装置
WO2022133498A1 (en) 2020-12-17 2022-06-23 Ecoatm, Llc Systems and methods for vending and/or purchasing mobile phones and other electronic devices
JP2023045047A (ja) * 2021-09-21 2023-04-03 株式会社Screenホールディングス 基板処理装置
JP2024089558A (ja) * 2022-12-21 2024-07-03 株式会社Screenホールディングス 半導体装置の製造方法及び半導体製造装置
JP2024134431A (ja) * 2023-03-20 2024-10-03 株式会社Screenホールディングス 基板処理方法及び基板処理装置、並びに半導体装置の製造方法及び半導体製造装置

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4217182A (en) * 1978-06-07 1980-08-12 Litton Systems, Inc. Semi-additive process of manufacturing a printed circuit
JP3209443B2 (ja) * 1992-03-23 2001-09-17 ローム株式会社 バイポーラトランジスタの製造方法
JP2000058615A (ja) * 1998-07-31 2000-02-25 Promos Technol Inc 複数のウエハーの同時処理方法
JP2004214243A (ja) * 2002-12-27 2004-07-29 Toshiba Corp 半導体ウェーハのエッチング方法及びエッチング装置
KR100602115B1 (ko) * 2004-06-08 2006-07-19 동부일렉트로닉스 주식회사 습식 세정장치 및 세정방법
JP2006216815A (ja) * 2005-02-04 2006-08-17 Yamaha Corp フィールド酸化膜形成法
JP2007220739A (ja) * 2006-02-14 2007-08-30 Sony Corp 半導体装置及びその製造方法並びに酸窒化シリコン膜の形成方法
JP2007258405A (ja) * 2006-03-23 2007-10-04 Dainippon Screen Mfg Co Ltd 基板処理方法および基板処理装置
JP5466479B2 (ja) * 2009-10-27 2014-04-09 スタンレー電気株式会社 半導体素子の製造方法
WO2012043830A1 (ja) * 2010-10-01 2012-04-05 和光純薬工業株式会社 エッチング剤及びエッチング方法
CN110189995A (zh) * 2010-12-10 2019-08-30 东京毅力科创Fsi公司 用于从衬底选择性地移除氮化物的方法
JP5890198B2 (ja) * 2011-03-25 2016-03-22 株式会社Screenホールディングス 基板処理装置及び基板処理方法
JP6242057B2 (ja) * 2013-02-15 2017-12-06 株式会社Screenホールディングス 基板処理装置
US9460934B2 (en) * 2013-03-15 2016-10-04 Globalfoundries Inc. Wet strip process for an antireflective coating layer
JP2015070080A (ja) * 2013-09-27 2015-04-13 東京エレクトロン株式会社 エッチング方法、エッチング装置および記憶媒体
JP6221155B2 (ja) * 2013-12-11 2017-11-01 株式会社Screenホールディングス 基板処理方法および基板処理装置
CN103887151B (zh) * 2014-03-07 2017-02-01 京东方科技集团股份有限公司 一种构图装置和构图方法
JP6239417B2 (ja) * 2014-03-24 2017-11-29 株式会社荏原製作所 基板処理装置
JP6370233B2 (ja) 2015-01-30 2018-08-08 東京エレクトロン株式会社 基板液処理装置及び基板液処理方法並びに基板液処理プログラムを記憶したコンピュータ読み取り可能な記憶媒体
JP6294256B2 (ja) * 2015-03-26 2018-03-14 東京エレクトロン株式会社 基板液処理装置及び基板液処理方法並びに基板液処理プログラムを記憶したコンピュータ読み取り可能な記憶媒体
JP6434367B2 (ja) * 2015-05-14 2018-12-05 東京エレクトロン株式会社 基板液処理装置及び基板液処理方法並びに基板液処理プログラムを記憶したコンピュータ読み取り可能な記憶媒体
JP6446003B2 (ja) * 2015-08-27 2018-12-26 東芝メモリ株式会社 基板処理装置、基板処理方法およびエッチング液
US10541250B2 (en) * 2015-12-29 2020-01-21 Toshiba Memory Corporation Method for manufacturing semiconductor device
US10515820B2 (en) * 2016-03-30 2019-12-24 Tokyo Electron Limited Process and apparatus for processing a nitride structure without silica deposition
US11024507B2 (en) * 2016-03-31 2021-06-01 Tokyo Electron Limited Substrate liquid processing apparatus, substrate liquid processing method, and computer-redable storage medium having substrate liquid processing program stored therein
JP6820736B2 (ja) * 2016-12-27 2021-01-27 東京エレクトロン株式会社 基板処理方法および基板処理装置
US20180233383A1 (en) * 2017-02-15 2018-08-16 Toshiba Memory Corporation Substrate treatment apparatus and manufacturing method of semiconductor device
JP6860447B2 (ja) * 2017-02-15 2021-04-14 キオクシア株式会社 基板処理装置
US20180269226A1 (en) * 2017-03-16 2018-09-20 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing same
JP6796559B2 (ja) * 2017-07-06 2020-12-09 東京エレクトロン株式会社 エッチング方法および残渣除去方法

Also Published As

Publication number Publication date
KR20200096739A (ko) 2020-08-13
US11087992B2 (en) 2021-08-10
CN111524808B (zh) 2024-07-02
TWI839449B (zh) 2024-04-21
CN111524808A (zh) 2020-08-11
US20200251343A1 (en) 2020-08-06
CN118762990A (zh) 2024-10-11
JP7209556B2 (ja) 2023-01-20
TW202044383A (zh) 2020-12-01
US20210335621A1 (en) 2021-10-28
JP2020126934A (ja) 2020-08-20

Similar Documents

Publication Publication Date Title
TWI839449B (zh) 基板處理方法及基板處理裝置
TWI825205B (zh) 基板處理方法、基板處理裝置及記錄媒體
JP3319397B2 (ja) 半導体製造装置およびこれを用いたエピタキシャルウェーハの製造方法
JP7550589B2 (ja) 基板処理システム
JP5037241B2 (ja) 半導体装置の製造方法及び半導体装置の製造装置
JP2019079859A (ja) 基板処理装置、基板処理方法および記憶媒体
KR102565757B1 (ko) 기판 처리 장치, 기판 처리 방법 및 프로그램
JP7558020B2 (ja) 基板処理システム、および基板搬送方法
US11430675B2 (en) Substrate processing apparatus and processing liquid reuse method
JP7349876B2 (ja) 基板処理装置および装置洗浄方法
JP7321052B2 (ja) 基板処理装置および装置洗浄方法
KR102685704B1 (ko) 기판 처리 장치 및 기판 처리 방법
WO2023153203A1 (ja) 基板処理方法および基板処理装置
TW202435333A (zh) 基板處理裝置及基板處理方法
US20220359233A1 (en) Substrate processing apparatus and substrate processing method
TW202427609A (zh) 基板處理裝置及基板處理方法