TW201719614A - 光電裝置及電子機器 - Google Patents

光電裝置及電子機器 Download PDF

Info

Publication number
TW201719614A
TW201719614A TW106107858A TW106107858A TW201719614A TW 201719614 A TW201719614 A TW 201719614A TW 106107858 A TW106107858 A TW 106107858A TW 106107858 A TW106107858 A TW 106107858A TW 201719614 A TW201719614 A TW 201719614A
Authority
TW
Taiwan
Prior art keywords
transistor
potential
period
holding capacitor
circuit
Prior art date
Application number
TW106107858A
Other languages
English (en)
Other versions
TWI621115B (zh
Inventor
藤田伸
北谷一馬
Original Assignee
精工愛普生股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 精工愛普生股份有限公司 filed Critical 精工愛普生股份有限公司
Publication of TW201719614A publication Critical patent/TW201719614A/zh
Application granted granted Critical
Publication of TWI621115B publication Critical patent/TWI621115B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本發明之光電裝置包括:顯示部;資料線驅動電路;第1保持電容,其保持資料線之電位;驅動控制電路;及顯示控制電路,其對驅動控制電路供給亮度資訊,並且對資料線驅動電路供給圖像信號。資料線驅動電路包括:電位控制線,其供給電位控制信號;第3保持電容,其一端連接於資料線,並且另一端供給基於圖像信號之電位;及第1電晶體,其電性連接於第3保持電容之另一端及電位控制線之間;驅動控制電路根據亮度資訊控制電位控制信號之電位。

Description

光電裝置及電子機器
本發明係關於一種光電裝置及電子機器。
近年來,提出各種使用有機發光二極體(Organic Light Emitting Diode、以下稱為「OLED」)元件等發光元件之光電裝置。於該光電裝置中,通常為如下之構成:與掃描線與資料線之交叉相對應地,包含上述發光元件或電晶體等之像素電路對應於應顯示之圖像之像素而設置(例如參照專利文獻1)。於如上所述之構成中,當與像素之灰階位準相應之電位之資料信號施加於該電晶體之閘極時,該電晶體將與閘極、源極間之電壓相應之電流供給至發光元件。藉此,該發光元件以與灰階位準相應之亮度發光。[先前技術文獻][專利文獻][專利文獻1]日本專利特開2007-316462號公報
[發明所欲解決之問題]然而,為了於短時間內對資料線進行充電,而要求輸出資料信號之電路具有較高之驅動能力。另一方面,為了進行高品質之顯示,而要求以細微精度控制資料信號之電位,表現細微之灰階變化。然而,於具有較高之驅動能力之電路中,以細微精度控制資料信號之電位較為困難。本發明係鑒於上述情況而完成者,其目的之一在於提供一種無需細微精度之資料信號,另一方面,可實現高品質之顯示之光電裝置。[解決問題之技術手段]為了達成上述目的,本發明之光電裝置之特徵在於其包括:複數之掃描線;複數之資料線;顯示部,其包含對應於上述複數之掃描線與上述複數之資料線之交叉而設置之複數個像素電路;第1保持電容,其對應於上述複數之資料線之各者而設置,保持上述資料線之各者之電位;資料線驅動電路,其電性連接於上述複數之資料線;驅動控制電路,其對上述資料線驅動電路之動作進行控制;及顯示控制電路,其對上述驅動控制電路供給表示上述顯示部中應顯示之畫面整體之亮度的亮度資訊;上述複數之像素電路分別包括:發光元件;驅動電晶體,其對發光元件供給電流;寫入電晶體,其電性連接於上述驅動電晶體之閘極與上述資料線之間;及第2保持電容,其一端電性連接於上述驅動電晶體之閘極,保持上述驅動電晶體之閘極及源極間之電壓;上述顯示控制電路對上述資料線驅動電路供給規定上述發光元件之亮度之圖像信號,上述資料線驅動電路包括:電位控制線,其自上述驅動控制電路供給電位控制信號;及複數之位準移位電路,其對應於上述複數之資料線之各者而設置;上述複數之位準移位電路分別包括:第3保持電容,其一端連接於上述資料線,並且另一端供給基於上述圖像信號之電位;及第1電晶體,其電性連接於上述第3保持電容之另一端及上述電位控制線之間;上述驅動控制電路根據上述亮度資訊而控制上述電位控制信號之電位。根據該發明,資料線連接於第1保持電容與第3保持電容之一端,對第3保持電容之另一端供給基於規定發光元件之亮度之圖像信號之電位。因此,資料線之電位變動之大小成為根據第1保持電容及第3保持電容之電容比將基於圖像信號之電位之變動之大小壓縮所得的值。即,資料線之電位之變動範圍與基於圖像信號之電位之變動範圍相比變窄。藉此,即便不以細微精度細分資料信號,亦可以細微精度設定驅動電晶體之閘極節點之電位,可精度良好地對發光元件供給電流,而可實現高品質之顯示。又,由於可將資料線之電位變化幅度抑制為較小,故可防止發生由資料線之電位變動而引起之串擾或不均等。再者,根據第1保持電容及第3保持電容之電容比將基於圖像信號之電位之變動幅度壓縮的情形與不壓縮之情形相比,發光元件之亮度降低。然而,根據本實施形態,藉由根據亮度資訊而控制電位控制信號之電位,可增大驅動電晶體之閘極及源極間之電壓,因此,可對發光元件供給較大之電流。即,根據本發明,可同時實現精度良好地控制供給至發光元件之電流之大小與對發光元件供給較大之電流。藉此,本發明之光電裝置可實現高品質之顯示,並且可顯示明亮之圖像。再者,本發明之光電裝置係自第3保持電容之一端,經由資料線,對第1保持電容及第2保持電容供給電荷,藉此決定驅動電晶體之閘極節點之電位。具體而言,驅動電晶體之閘極節點之電位係由第1保持電容之電容值、第2保持電容之電容值、及第3保持電容對第1保持電容及第2保持電容供給之電荷量所決定。於假設光電裝置不包含第1保持電容之情形時,驅動電晶體之閘極節點之電位係由第2保持電容之電容值及第3保持電容供給之電荷所決定。由此,於第2保持電容之電容值因半導體製程之誤差而針對每一像素電路存在相對偏差之情形時,驅動電晶體之閘極節點之電位亦針對每一像素電路而產生偏差。於此情形時,發生顯示不均,而顯示品質降低。與此相對,本發明包含保持資料線之電位之第1保持電容。第1保持電容係對應於資料線之各者而設置,因此與設置於像素電路內之第2保持電容相比,可以包含大面積之電極之方式構成。因此,設置於各行之複數之第1保持電容係與第2保持電容相比,可將因半導體製程之誤差而產生之電容值之相對偏差抑制為較小。藉此,可針對每一像素電路防止驅動電晶體之閘極節點之電位偏差,而可實現顯示不均之發生得以防止之高品質之顯示。又,於上述光電裝置中,上述顯示控制電路較佳為包含將上述發光元件之亮度、上述圖像信號所示之電位及上述亮度資訊建立關聯而記憶之記憶部,根據上述亮度資訊而生成規定上述發光元件之亮度之上述圖像信號。於藉由根據亮度資訊變更電位控制信號之電位,而變更顯示部中應顯示之畫面整體之亮度的情形時,發光元件之亮度與供給至該發光元件之圖像信號所示之電位之關係亦發生變化。於此情形時,即便不考慮電位控制信號之電位變化而實施伽瑪校正,有時發光元件亦以與圖像信號規定之亮度不同之亮度發光。與此相對,本發明之光電裝置包含記憶部,該記憶部除關聯地記憶發光元件之亮度及圖像信號所示之電位以外,亦關聯地記憶亮度資訊。因此,即便於根據亮度資訊而變更顯示部中應顯示之畫面整體之亮度之情形時,發光元件亦可以圖像信號規定之正確之亮度發光。又,於上述光電裝置中,較佳為上述光電裝置包含對上述複數之像素電路之動作進行控制之掃描線驅動電路,上述資料線驅動電路包含進行初始電位饋電之第1饋電線,上述位準移位電路包含電性連接於上述第3保持電容之一端及上述第1饋電線之間之第2電晶體,於第1期間,上述驅動控制電路維持上述第2電晶體為接通狀態,於上述第1期間結束後開始之第2期間,上述掃描線驅動電路維持上述寫入電晶體為接通狀態,上述驅動控制電路維持上述第1電晶體為接通狀態,並且維持上述第2電晶體為斷開狀態,於上述第2期間結束後開始之第3期間,上述掃描線驅動電路維持上述寫入電晶體為接通狀態,上述驅動控制電路維持上述第1電晶體及上述第2電晶體為斷開狀態,對上述第3保持電容之另一端供給基於上述圖像信號之電位。根據該發明,於第1期間及第2期間,使資料線之電位初始化之後,於第3期間,對第3保持電容之另一端供給規定發光元件之亮度之電位之信號。因此,驅動電晶體之閘極節點之電位正確地設定為與規定發光元件之亮度之電位之信號相應之值,從而可實現高品質之顯示。又,於第3期間供給至第3保持電容之另一端之基於圖像信號之電位係根據第3保持電容及第1保持電容之電容比被壓縮之後,供給至驅動電晶體之閘極節點。因此,本發明之光電裝置可精度良好地控制供給至發光元件之電流之大小,而可實現高品質之顯示。又,於上述光電裝置中,較佳為上述位準移位電路包含第4保持電容,上述第4保持電容係於自上述第1期間之開始直至上述第3期間之開始為止之期間中之至少一部分期間,對一端供給上述顯示控制電路輸出之上述圖像信號所示之電位,於上述第3期間,一端電性連接於上述第3保持電容之另一端。根據該發明,於第1期間及第2期間,將資料信號供給至第4保持電容之一端並暫時保持之後,於第3期間,供給至驅動電晶體之閘極節點。於假設光電裝置不包含第4保持電容之情形時,必需於第3期間進行對驅動電晶體之閘極節點供給資料信號之動作之全部,而必需將第3期間之時間長設定為充分之長度。與此相對,本發明係於第1期間及第2期間同時進行資料信號之供給動作與資料線等之初始化動作,故而可緩和關於在1水平掃描期間應執行之動作之時間上之制約。藉此,可實現資料信號之供給動作之低速化,並且可充分確保進行資料線等之初始化之期間。又,根據該發明,由於除使用第1保持電容、第2保持電容及第3保持電容將基於圖像信號之電位之變動之大小壓縮以外,亦使用第4保持電容將基於圖像信號之電位之變動之大小壓縮,故可以細微精度對發光元件供給電流。又,於上述光電裝置中,亦可設為如下態樣:上述資料線驅動電路包含複數個對應於上述第4保持電容之各者而設置之第1開關及第2開關之組,上述第1開關之輸出端電性連接於上述第3保持電容之另一端,上述第1開關之輸入端電性連接於上述第4保持電容之一端與上述第2開關之輸出端,於自上述第1期間之開始直至上述第3期間之開始為止之期間,上述驅動控制電路係於將上述第1開關設為斷開之狀態下,使上述第2開關接通,上述顯示控制電路對上述第2開關之輸入端供給上述圖像信號所示之電位,於上述第3期間,上述驅動控制電路係於將上述第2開關設為斷開之狀態下,使上述第1開關接通。又,於上述光電裝置中,較佳為上述第4保持電容包含電性地並聯連接於供給固定電位之第2饋電線與上述第2開關之輸出端之間之複數個第4個別電路,上述複數個第4個別電路分別包含電性地串聯連接於上述第2饋電線與上述第2開關之輸出端之間的第4個別電容與第4個別開關,上述驅動控制電路根據上述亮度資訊,選擇性地使上述複數個第4個別開關之一部分或全部接通。根據該發明,可根據亮度資訊而改變第4保持電容之電容值。藉此,於例如顯示部中應顯示之畫面整體之亮度較亮,視認到伴隨著資料線之電位變動之不均等之可能性較低之情形時,可降低對於基於圖像信號之電位之變動幅度之壓縮率,而顯示對比度較大之清晰之圖像。又,於上述光電裝置中,亦可設為如下態樣:上述複數之資料線係每特定數量進行群組化,與屬於1個群組之特定數量之資料線相對應之特定數量之上述第2開關之輸入端係共通連接,上述驅動控制電路係使屬於上述1個群組之特定數量之第2開關與上述圖像信號之供給同步地按照特定順序接通。又,於上述光電裝置中,較佳為上述像素電路包含電性連接於上述驅動電晶體之閘極及汲極之間之閾值補償電晶體,上述掃描線驅動電路係於上述第2期間,維持上述閾值補償電晶體為接通狀態,於上述第2期間以外之期間,維持上述閾值補償電晶體為斷開狀態。根據該發明,可將驅動電晶體之閘極之電位設為與驅動電晶體之閾值電壓相對應之電位,可對每一驅動電晶體之閾值電壓之偏差進行補償。又,於上述光電裝置中,較佳為包含對應於上述複數之資料線之各者而設置,供給特定之重設電位之複數之第3饋電線,上述像素電路包含電性連接於上述第3饋電線與上述發光元件之間之初始化電晶體,上述掃描線驅動電路係於上述第1期間、上述第2期間及上述第3期間中之至少一部分期間,維持上述初始化電晶體為接通狀態。根據該發明,可抑制寄生於發光元件之電容之保持電壓之影響。又,於上述光電裝置中,較佳為複數之上述第3饋電線之各者沿著複數之上述資料線之各者而設置,上述第1保持電容係由複數之上述資料線及複數之上述第3饋電線中相互相鄰之上述資料線及上述第3饋電線所形成。根據該發明,由於可使第3保持電容足夠大(即,與第1保持電容及第2保持電容相比較大),故資料線之電位之變動範圍與規定發光元件之亮度之電位之信號之電位之變動範圍相比,可縮小為足夠小,即便不以細微精度細分資料信號,亦可以細微精度設定驅動電晶體之閘極節點之電位。又,於使第3保持電容足夠大之情形時,可防止驅動電晶體之閘極節點之電位針對每一像素電路而產生偏差,而可實現顯示不均之發生得以防止之高品質之顯示。再者,第3保持電容亦可藉由將相互相鄰之資料線及第2饋電線設置於同層而形成。又,第3保持電容亦可藉由將相互相鄰之資料線及第2饋電線配置成俯視時重疊而形成。又,於上述光電裝置中,亦可設為如下態樣:上述第1保持電容包含電性地並聯連接於複數之上述資料線及複數之上述第3饋電線中相互相鄰之上述資料線及上述第3饋電線之間的複數個第1個別電路,上述複數個第1個別電路分別包含電性地串聯連接於相互相鄰之上述資料線及上述第3饋電線之間的第1個別電容與第1個別開關,上述驅動控制電路根據上述亮度資訊,選擇性地使上述複數個第1個別開關之一部分或全部接通。又,於上述光電裝置中,亦可設為如下態樣:上述第3保持電容包含電性地並聯連接之複數個第3個別電路,上述複數個第3個別電路分別包含與上述資料線電性地串聯連接之第3個別電容與第3個別開關,上述驅動控制電路根據上述亮度資訊,選擇性地使上述複數個第3個別開關之一部分或全部接通。根據該發明,於例如顯示部中應顯示之畫面整體之亮度較亮,視認到伴隨著資料線之電位變動之不均等之可能性較低之情形時,可降低對於基於圖像信號之電位之變動幅度之壓縮率,而顯示對比度較大之清晰之圖像。又,於上述光電裝置中,較佳為上述像素電路包含電性連接於上述驅動電晶體與上述發光元件之間之發光控制電晶體,上述掃描線驅動電路係於至少自上述第1期間之開始時直至上述第3期間之結束時為止之期間,維持上述發光控制電晶體為斷開狀態。再者,本發明除以光電裝置定義概念以外,亦可以包含該光電裝置之電子機器定義概念。作為電子機器,典型地可列舉頭戴式顯示器(HMD,Head Mount Display)或電子取景器等顯示裝置。
以下,參照圖式對用以實施本發明之形態進行說明。<第1實施形態>圖1係表示本發明之實施形態之光電裝置1之構成之立體圖。光電裝置1係例如頭戴式顯示器中顯示圖像之微顯示器。如圖1所示,光電裝置1包含顯示面板2與控制顯示面板2之動作之控制部3。顯示面板2包含複數之像素電路與驅動該像素電路之驅動電路。於本實施形態中,顯示面板2所包含之複數之像素電路及驅動電路形成於矽基板,於像素電路中使用作為發光元件之一例之OLED。又,顯示面板2係收納於例如於顯示部開口之框狀之殼體82,並且連接FPC(Flexible Printed Circuits,可撓性印刷電路)基板84之一端。於FPC基板84,利用COF(Chip On Film,薄膜覆晶)技術安裝有半導體晶片之控制部3,並且設置有複數之端子86,上述端子86連接於省略圖示之上位電路。圖2係表示第1實施形態之光電裝置1之構成之方塊圖。如上所述,光電裝置1包含顯示面板2與控制部3。其中,控制部3包含顯示控制電路4與驅動控制電路5。自省略圖示之上位電路將數位之圖像資料視訊與同步信號同步地供給至顯示控制電路4。此處,所謂圖像資料視訊,係指以例如8位元規定顯示面板2(嚴格而言,下述之顯示部100)中應顯示之圖像之像素之灰階位準之資料。又,所謂同步信號,係指包含垂直同步信號、水平同步信號及點時脈信號之信號。顯示控制電路4根據同步信號,生成控制信號Ctr,並對顯示面板2及驅動控制電路5供給上述控制信號Ctr。再者,所謂控制信號Ctr,係指包含脈衝信號或時脈信號、啟動信號等之信號。又,顯示控制電路4根據光電裝置1之利用者自省略圖示之輸入部輸入之亮度指定資訊生成亮度資訊Br,並對驅動控制電路5供給上述亮度資訊Br。此處,所謂亮度指定資訊,係指規定顯示面板2(嚴格而言,下述之顯示部100)顯示圖像時之畫面整體之亮度之資料。又,亮度資訊Br係規定顯示部100顯示圖像時之畫面整體之亮度之資料,可獲得Rbr個互不相同之值。此處,Rbr為1以上之自然數。再者,亮度資訊Br亦可設定為與亮度指定資訊相等之值。再者,於本實施形態中,顯示控制電路4根據利用者輸入之亮度指定資訊,生成亮度資訊Br,但亦可根據圖像資料視訊而生成亮度資訊Br。例如,亦可根據由圖像資料視訊所規定之發光元件之亮度之平均值而算出。繼而,顯示控制電路4根據亮度資訊Br與圖像資料視訊,以如下方式生成類比之圖像信號Vid。即,顯示控制電路4包含將圖像信號Vid所示之電位、顯示面板2所包含之發光元件(下述之OLED 130)之亮度及亮度資訊Br建立關聯而記憶之記憶部6。於記憶部6,對應於亮度資訊Br可獲得之值之各者,設置有Rbr個對照表LUT。而且,於各對照表LUT,關聯地記憶有顯示部100應顯示之畫面成為與亮度資訊Br所示之值相對應之亮度之情形時的圖像信號Vid所示之電位與發光元件之亮度。顯示控制電路4係藉由參照與亮度資訊Br相對應之對照表LUT,輸出與由圖像資料視訊所規定之亮度相對應之電位,生成圖像信號Vid。繼而,顯示控制電路4對顯示面板2供給所生成之圖像信號Vid。驅動控制電路5根據自顯示控制電路4供給之控制信號Ctr及亮度資訊Br,生成各種控制信號與各種電位,並將該等供給至顯示面板2。具體而言,驅動控制電路5對顯示面板2供給控制信號Sel(1)、Sel(2)、Sel(3)、相對於該等信號處於邏輯反轉之關係之控制信號/Sel(1)、/Sel(2)、/Sel(3)、負邏輯之控制信號/Gini、正邏輯之控制信號Gref、特定之重設電位即電位Vorst、及電位控制信號。此處,電位控制信號之電位Vref係根據亮度資訊Br而規定。再者,以下,有時將控制信號Sel(1)、Sel(2)、Sel(3)統稱為控制信號Sel,將控制信號/Sel(1)、/Sel(2)、/Sel(3)統稱為控制信號/Sel。如圖2所示,顯示面板2包含顯示部100及驅動該顯示部之驅動電路(資料線驅動電路10及掃描線驅動電路20)。於顯示部100,呈矩陣狀排列有與應顯示之圖像之像素相對應之像素電路110。詳細而言,於顯示部100中,m列掃描線12於圖中沿橫方向(X方向)延伸設置,又,以每3行進行群組化之(3n)行資料線14於圖中沿縱方向(Y方向)延伸,且與各掃描線12相互保持電性絕緣而設置。而且,對應於m列掃描線12與(3n)行資料線14之交叉部而設置有像素電路110。因此,於本實施形態中,像素電路110係以縱m列×橫(3n)行呈矩陣狀排列。此處,m、n任一個均為自然數。於掃描線12及像素電路110之矩陣中,為了對列(橫列)加以區別,有時於圖中從上到下依序稱為1、2、3、…、(m-1)、m列。同樣地,為了對資料線14及像素電路110之矩陣之行(縱行)加以區別,有時於圖中從左到右依序稱為1、2、3、…、(3n-1)、(3n)行。又,為了使資料線14之群組一般化而進行說明,若使用1以上n以下之整數j,則從左往右數第(3j-2)行、第(3j-1)行及第(3j)行之資料線14屬於第j個群組。再者,同一列掃描線12與屬於同一群組之3行資料線14之交叉所對應之3個像素電路110分別對應於R(紅)、G(綠)、B(藍)之像素,該等3像素表現應顯示之彩色圖像之1點。即,於本實施形態中,成為藉由與RGB相對應之OLED之發光而以加法混色表現1點之彩色之構成。又,如圖2所示,於顯示部100中,(3n)行饋電線16(第3饋電線)沿縱方向延伸,且與各掃描線12相互保持電性絕緣而設置。對各饋電線16共通地進行電位Vorst的饋電。此處,為了對饋電線16之行加以區別,有時於圖中從左到右依序稱為1、2、3、…、(3n)、第(3n+1)行饋電線16。第1行~第(3n)行饋電線16之各者沿著第1行~第(3n)行資料線14之各者而設置。即,當將1以上(3n)以下之整數設為p時,第p行饋電線16及第p行資料線14係以相互相鄰之方式設置。又,於顯示面板2,對應於第1行~第(3n)行資料線14之各者而設置有(3n)個保持電容50。保持電容50之一端連接於資料線14,另一端連接於饋電線16。即,保持電容50係作為保持資料線14之電位之第1保持電容而發揮功能。保持電容50較佳為藉由相互相鄰之饋電線16及資料線14夾持絕緣體(介電體)而形成。於此情形時,相互相鄰之饋電線16與資料線14之間之距離係以可獲得所需之大小之電容之方式規定。再者,以下,將保持電容50之電容值記作Cdt。於圖2中,保持電容50設置於顯示部100之外側,但其始終為等效電路,亦可設置於顯示部100之內側。又,保持電容50亦可自顯示部100之內側跨及外側而設置。掃描線驅動電路20係依據控制信號Ctr生成用以於幀期間依序對每1列掃描線12進行掃描之掃描信號Gwr者。此處,將供給至1、2、3、…、(m-1)、第m列掃描線12之掃描信號Gwr分別記作Gwr(1)、Gwr(2)、Gwr(3)、…、Gwr(m-1)、Gwr(m)。再者,掃描線驅動電路20除生成掃描信號Gwr(1)~ Gwr(m)以外,亦針對每一列生成與該掃描信號Gwr同步之各種控制信號並供給至顯示部100,於圖2中省略圖示。又,所謂幀期間,係指光電裝置1顯示1鏡頭(場景)部分之圖像所需之期間,例如若同步信號中所包含之垂直同步信號之頻率為120 Hz,則為其1週期部分之8.3毫秒之期間。資料線驅動電路10包含與(3n)行資料線14之各者一對一地對應設置之(3n)個位準移位電路LS、針對構成各群組之每3行資料線14而設置之n個解多工器DM及資料信號供給電路70。資料信號供給電路70根據自控制部3供給之圖像信號Vid與控制信號Ctr,生成資料信號Vd(1)、Vd(2)、…、Vd(n)。具體而言,資料信號供給電路70包含例如移位暫存器而構成,基於控制信號Ctr,生成對圖像信號Vid進行分時所得之資料信號Vd(1)、Vd(2)、…、Vd(n)。繼而,資料信號供給電路70分別對1、2、…、第n個群組所對應之解多工器DM供給資料信號Vd(1)、Vd(2)、…、Vd(n)。再者,將資料信號Vd(1)~Vd(n)可獲得之電位之最高值設為Vmax,將最低值設為Vmin。圖3係用以說明解多工器DM與位準移位電路LS之構成之電路圖。再者,圖3係代表性地表示屬於第j個群組之解多工器DM及連接於該解多工器DM之3個位準移位電路LS。再者,以下,有時將屬於第j個群組之解多工器DM記作DM(j)。以下,除參照圖2以外,亦參照圖3,對解多工器DM及位準移位電路LS之構成進行說明。如圖3所示,解多工器DM係針對每一行而設置之傳輸閘34(第2開關)之集合體,對構成各群組之3行依序供給資料信號。此處,與屬於第j個群組之(3j-2)、(3j-1)、(3j)行相對應之傳輸閘34之輸入端係相互共通連接,對上述共通端子分別供給資料信號Vd(j)。設置於第j個群組中作為左端行之(3j-2)行之傳輸閘34係當控制信號Sel(1)為H(High,高)位準(控制信號/Sel(1)為L(Low,低)位準時)時接通(導通)。同樣地,設置於第j個群組中作為中央行之(3j-1)行之傳輸閘34係當控制信號Sel(2)為H位準(控制信號/Sel(2)為L位準時)時接通,設置於第j個群組中作為右端行之(3j)行之傳輸閘34係當控制信號Sel(3)為H位準(控制信號/Sel(3)為L位準時)時接通。位準移位電路LS係每一行包含保持電容44、N通道MOS(Metal Oxide Semiconductor,金屬氧化物半導體)型之電晶體43(第1電晶體)及P通道MOS型之電晶體45(第2電晶體)之組,使自各行之傳輸閘34之輸出端輸出之資料信號之電位移位。此處,保持電容44之一端連接於相對應之行之資料線14與電晶體45之汲極節點,另一方面,保持電容44之另一端連接於傳輸閘34之輸出端與電晶體43之汲極節點。即,保持電容44係作為一端連接於資料線14之第3保持電容而發揮功能。雖然於圖3中省略,但將保持電容44之電容值設為Crf1。各行之電晶體45之源極節點係遍及各行而共通地連接於饋電線61(第1饋電線),自驅動控制電路5遍及各行將控制信號/Gini共通地供給至閘極節點。因此,電晶體45係當控制信號/Gini為L位準時將作為保持電容44之一端之節點h2(及資料線14)與饋電線61電性連接,當控制信號/Gini為H位準時不將作為保持電容44之一端之節點h2(及資料線14)與饋電線61電性連接。再者,自驅動控制電路5將電位Vini(初始電位)供給至饋電線61。又,各行之電晶體43之源極節點係遍及各行而共通地連接於饋電線62(電位控制線),自驅動控制電路5遍及各行將控制信號Gref共通地供給至閘極節點。因此,電晶體43係當控制信號Gref為H位準時將作為保持電容44之另一端之節點h1與饋電線62電性連接,當控制信號Gref為L位準時不將作為保持電容44之另一端之節點h1與饋電線62電性連接。再者,自驅動控制電路5將電位Vref(電位控制信號)供給至饋電線62。參照圖4對像素電路110進行說明。對於各像素電路110,就電性方面而言,相互之間為同一構成,因此,此處,以位於第i列且第j個群組中左端行之第(3j-2)行之i列(3j-2)行之像素電路110為例進行說明。再者,i係一般地表示像素電路110所排列之列之情形時之記號,為1以上m以下之整數。如圖4所示,像素電路110包含P通道MOS型之電晶體121~125、OLED 130及保持電容132。對該像素電路110供給掃描信號Gwr(i)、控制信號Gel(i)、Gcmp(i)、Gorst(i)。此處,掃描信號Gwr(i)、控制信號Gel(i)、Gcmp(i)、Gorst(i)分別對應於第i列而由掃描線驅動電路20供給。因此,掃描信號Gwr(i)、控制信號Gel(i)、Gcmp(i)、Gorst(i)係只要為第i列,則亦共通地供給至注目之(3j-2)行以外之其他行之像素電路。電晶體122係閘極節點連接於第i列掃描線12,汲極或源極節點之一者連接於第(3j-2)行資料線14,另一者分別連接於電晶體121中之閘極節點g、保持電容132之一端、及電晶體123之源極節點或汲極節點之一者。即,電晶體122係作為電性連接於電晶體121之閘極節點g與資料線14之間且對電晶體121之閘極節點g與資料線14之間之電性連接進行控制的寫入電晶體而發揮功能。此處,關於電晶體121之閘極節點,為了與其他節點加以區別,而將其記作g。電晶體121係源極節點連接於饋電線116,汲極節點與電晶體123之源極節點或汲極節點之另一者及電晶體124之源極節點分別連接。此處,對饋電線116進行像素電路110中成為電源之高位側之電位Vel的饋電。對在電晶體121、122中汲極節點或源極節點與其他構成要素電性連接進行了說明,但於電位關係改變之情形時,有時作為汲極節點而進行說明之節點亦會成為源極節點,作為源極節點而進行說明之節點亦會成為汲極節點。對於以下說明之電晶體123~125亦相同。總之,例如,電晶體121之源極節點及汲極節點之任一者係電性連接於饋電線116。而且,電晶體121之源極節點及汲極節點之任意另一者係經由電晶體124而電性連接於OLED 130。又,於圖4中,電晶體121之源極節點及汲極節點之任意另一者係經由電晶體123而電性連接於OLED 130之陽極。電晶體121在飽和區域中進行動作之情形時,與電晶體121之閘極、源極間之電壓相對應之導通狀態被控制,將與該導通狀態相對應之電流供給至OLED 130。即,電晶體121係作為使與電晶體121之閘極節點及源極節點間之電壓相對應之電流流動之驅動電晶體而發揮功能。將控制信號Gcmp(i)供給至電晶體123之閘極節點。該電晶體123係作為對電晶體121之源極節點及閘極節點g之間之電性連接進行控制的閾值補償電晶體而發揮功能。將控制信號Gel(i)供給至電晶體124之閘極節點,汲極節點與電晶體125之源極節點及OLED 130之陽極分別連接。即,電晶體124係作為對電晶體121之汲極節點與OLED 130之陽極之間之電性連接進行控制的發光控制電晶體而發揮功能。將與第i列相對應之控制信號Gorst(i)供給至電晶體125之閘極節點,汲極節點係連接於第(3j-1)行饋電線16並保持為電位Vorst。該電晶體125係作為對饋電線16與OLED 130之陽極之間之電性連接進行控制的初始化電晶體而發揮功能。於本實施形態中,由於顯示面板2形成於矽基板,故將電晶體121~125之基板電位設為電位Vel。保持電容132係一端連接於電晶體121之閘極節點g,另一端連接於饋電線116。因此,保持電容132係作為保持電晶體121之閘極、源極間之電壓的第2保持電容而發揮功能。再者,將保持電容132之電容值記作Cpix。此時,保持電容50之電容值Cdt、保持電容44之電容值Crf1及保持電容132之電容值Cpix係以成為Cdt>Crf1>>Cpix之方式設定。即,以Cdt大於Crf1且Cpix遠小於Cdt及Crf1之方式設定。再者,作為保持電容132,既可使用寄生於電晶體121之閘極節點g之電容,亦可使用藉由於矽基板中利用互不相同之導電層夾持絕緣層而形成之電容。OLED 130之陽極係針對每一像素電路110個別設置之像素電極。與此相對,OLED 130之陰極係遍及所有像素電路110而共通之共通電極118,被保持為像素電路110中成為電源之低位側之電位Vct。OLED 130係於上述矽基板中,利用陽極與具有透光性之陰極夾持著白色有機EL(Electro-Luminescence,電致發光)層之元件。而且,與RGB之任一個相對應之彩色濾光片重疊於OLED 130之出射側(陰極側)。於如上所述之OLED 130中,若電流自陽極流至陰極,則自陽極注入之電洞與自陰極注入之電子於有機EL層再結合而生成激子,產生白色光。此時,成為如下之構成:產生之白色光透過矽基板(陽極)之相反側之陰極,經由彩色濾光片之著色,而被觀察者側視認。<第1實施形態之動作>參照圖5對光電裝置1之動作進行說明。圖5係用以說明光電裝置1中之各部之動作之時序圖。如該圖所示,掃描線驅動電路20係依次將掃描信號Gwr(1)~Gwr(m)切換成L位準,於1幀期間於每一水平掃描期間(H)依序對1~第m列之掃描線12進行掃描。1水平掃描期間(H)內之動作係各列像素電路110均共通。因此,以下,於對第i列進行水平掃描之掃描期間,尤其注目於i列(3j-2)行之像素電路110而對動作進行說明。於本實施形態中,關於第i列之掃描期間,若大致進行劃分,則分為圖5中(b)所示之初始化期間、(c)所示之補償期間及(d)所示之寫入期間。而且,於(d)之寫入期間後,成為(a)所示之發光期間,經過1幀期間後再次到達第i列之掃描期間。因此,若按照時間順序來敍述,則成為(發光期間)→初始化期間→補償期間→寫入期間→(發光期間)之週期之重複。再者,於圖5中,對於第i列之前一列之第(i-1)列所對應之掃描信號Gwr(i-1)、控制信號Gel(i-1)、Gcmp(i-1)、Gorst(i-1)之各者,成為相較與第i列相對應之掃描信號Gwr(i)、控制信號Gel(i)、Gcmp(i)、Gorst(i)而分別於時間上領先1水平掃描期間(H)之波形。<發光期間>為了便於說明,自成為初始化期間之前提之發光期間起進行說明。如圖5所示,於第i列之發光期間,掃描線驅動電路20係將掃描信號Gwr(i)設定為H位準,將控制信號Gel(i)設定為L位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為H位準。因此,如圖6所示,於i列(3j-2)行之像素電路110中,電晶體124接通,另一方面,電晶體122、123、125斷開。因此,電晶體121將與閘極、源極間之電壓Vgs相對應之電流Ids供給至OLED 130。如下所述,於本實施形態中,發光期間之電壓Vgs係根據資料信號之電位自電晶體121之閾值電壓進行位準移位所得之值。因此,與灰階位準相對應之電流於補償電晶體121之閾值電壓之狀態下供給至OLED 130。再者,由於第i列之發光期間係第i列以外進行水平掃描之期間,故資料線14之電位適當變動。然而,由於在第i列之像素電路110中,電晶體122斷開,故此處不考慮資料線14之電位變動。又,於圖6中,利用粗實線表示動作說明中重要之路徑(以下之圖7~圖9、圖15~圖18中亦相同)。<初始化期間>接下來,到達第i列之掃描期間時,首先,以第1期間開始(b)之初始化期間。於初始化期間,掃描線驅動電路20係如圖5所示,分別將掃描信號Gwr(i)設定為H位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為L位準。因此,如圖7所示,於i列(3j-2)行之像素電路110中,電晶體124斷開,電晶體125接通。藉此,供給至OLED 130之電流之路徑被遮斷,並且將OLED 130之陽極重設成電位Vorst。OLED 130係如上所述,為利用陽極與陰極夾持有機EL層之構成,因此,於陽極、陰極之間,如圖中虛線所示,電容Coled並聯寄生。當於發光期間電流流至OLED 130時,該OLED 130之陽極、陰極間之兩端電壓被該電容Coled保持,該保持電壓係藉由電晶體125之接通而重設。因此,於本實施形態中,當於之後之發光期間電流再次流至OLED 130時,不易受由該電容Coled保持之電壓之影響。詳細而言,若為例如當自高亮度之顯示狀態轉換為低亮度之顯示狀態時不進行重設之構成,則由於亮度較高(大電流流動)時之高電壓被保持,故即便接下來使小電流流動,過剩之電流亦流動,而無法轉換為低亮度之顯示狀態。與此相對,於本實施形態中,由於藉由電晶體125之接通而OLED 130之陽極之電位被重設,故低亮度側之再現性提高。再者,於本實施形態中,關於電位Vorst,係設定為該電位Vorst與共通電極118之電位Vct之差低於OLED 130之發光閾值電壓。因此,於初始化期間(接下來說明之補償期間及寫入期間)內,OLED 130為斷開(非發光)狀態。另一方面,於初始化期間,驅動控制電路5係如圖5所示,分別將控制信號/Gini設定為L位準,將控制信號Gref設定為H位準。因此,如圖7所示,於位準移位電路LS中,電晶體43及電晶體45成為接通之狀態。藉此,將保持電容44之一端與饋電線61電性連接,將與保持電容44之一端電性連接之節點h2及資料線14初始化為電位Vini,另一方面,將保持電容44之另一端與饋電線62電性連接,將與保持電容44之另一端電性連接之節點h1初始化為電位Vref。於本實施形態中,電位Vini係以(Vel-Vini)大於電晶體121之閾值電壓|Vth|之方式設定。再者,由於電晶體121為P通道型,故以源極節點之電位為基準之閾值電壓Vth為負。因此,為了防止高低關係之說明中發生混亂,關於閾值電壓,利用絕對值之|Vth|表示,利用大小關係進行規定。<補償期間>於第i列之掃描期間,接下來,以第2期間成為(c)之補償期間。於補償期間,驅動控制電路5係如圖5所示,分別將控制信號/Gini設定為H位準,將控制信號Gref設定為H位準。因此,如圖8所示,於位準移位電路LS中,電晶體43成為接通之狀態,另一方面,電晶體45成為斷開之狀態。藉此,將保持電容44之另一端與饋電線62電性連接,將節點h1設定為電位Vref。又,於補償期間,掃描線驅動電路20係如圖5所示,分別將掃描信號Gwr(i)設定為L位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為L位準,將控制信號Gorst(i)設定為L位準。因此,如圖8所示,電晶體123接通,從而電晶體121成為二極體連接。藉此,汲極電流流至電晶體121,對閘極節點g及資料線14進行充電。詳細而言,電流係以饋電線116→電晶體121→電晶體123→電晶體122→第(3j-2)行資料線14之路徑流動。因此,藉由電晶體121之接通而相互處於連接狀態之資料線14及閘極節點g係自電位Vini上升。然而,於上述路徑中流動之電流係隨著閘極節點g接近於電位(Vel-|Vth|)而難以流動,故而資料線14及閘極節點g係以電位(Vel-|Vth|)飽和直至補償期間結束為止。因此,保持電容132保持電晶體121之閾值電壓|Vth|直至補償期間結束為止。再者,以下,有時將補償期間結束時之閘極節點g之電位(Vel-|Vth|)記作電位Vp。<寫入期間>於初始化期間後,以第3期間而到達(d)之寫入期間。於寫入期間,掃描線驅動電路20係如圖5所示,分別將掃描信號Gwr(i)設定為L位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為L位準。藉此,將電晶體121之二極體連接解除。又,驅動控制電路5係如圖5所示,將控制信號/Gini設定為H位準,將控制信號Gref設定為L位準。藉此,電晶體45維持斷開之狀態,並且電晶體43亦成為斷開之狀態。因此,自第(3j-2)行資料線14直至i列(3j-2)行之像素電路110中之閘極節點g為止之路徑成為浮動狀態,但該路徑中之電位係藉由保持電容50、132而維持於(Vel-|Vth|)即電位Vp。於第i列之寫入期間資料信號供給電路70係若以第j個群組進行敍述,則依序將資料信號Vd(j)切換為與i列(3j-2)行、i列(3j-1)行、i列(3j)行之像素之灰階位準相對應之電位。另一方面,驅動控制電路5係與資料信號之電位之切換同步地將控制信號Sel(1)、Sel(2)、Sel(3)依序互斥地設為H位準。雖然於圖5省略,但驅動控制電路5亦輸出與控制信號Sel(1)、Sel(2)、Sel(3)處於邏輯反轉之關係之控制信號/Sel(1)、/Sel(2)、/Sel(3)。藉此,於解多工器DM中,在各群組中傳輸閘34分別按照左端行、中央行、右端行之順序接通。此處,當左端行之傳輸閘34藉由控制信號Sel(1)、/Sel(1)而接通時,如圖9所示,作為保持電容44之另一端之節點h1係自於補償期間設定之電位Vref變化為資料信號Vd(j)之電位即與i列(3j-2)行之像素之灰階位準相對應之電位。參照圖10對此時之閘極節點g之電位變化進行詳細說明。圖10係用以對補償期間及寫入期間之閘極節點g及節點h1之各者之電位變化進行說明之說明圖。圖10(A)係表示補償期間結束時(嚴格而言,自補償期間結束時起直至將資料信號Vd(j)供給至保持電容44之另一端為止之期間)之閘極節點g及節點h1之電位,圖10(B)係表示寫入期間結束時(嚴格而言,寫入期間中將資料信號Vd(j)供給至保持電容44之另一端後之期間)之閘極節點g及節點h1之電位。再者,以下,將變化後之閘極節點g之電位表示為Vgate。如圖8及圖9所示,於補償期間及寫入期間,保持電容50及保持電容132係電性地並聯連接。因此,保持電容50及保持電容132之合成電容之電容值C0係由以下之式(1)所示。C0=Cpix+Cdt  …… (1)因此,若將補償期間結束時保持電容50及保持電容132之合成電容中蓄積之電荷設為Q0a(圖10(A)),將寫入期間結束時該合成電容中蓄積之電荷設為Q0b(圖10(B)),則於寫入期間,自保持電容50及保持電容132之合成電容流出之電荷(Q0a-Q0b)係由以下之式(2)所示。Q0a-Q0b=C0*(Vp-Vgate)  …… (2)同樣地,若將補償期間結束時保持電容44中蓄積之電荷設為Q1a(圖10(A)),將寫入期間結束時保持電容44中蓄積之電荷設為Q1b(圖10(B)),則於寫入期間,流入至保持電容44之電荷(Q1b-Q1a)係由以下之式(3)所示。Q1b-Q1a=Crf1*{(Vgate-Vd(072j))-(Vp-Vref)} …… (3)由於在寫入期間自保持電容50及保持電容132之合成電容流出之電荷與流入至保持電容44之電荷相等,故以下之式(4)成立。Q0a-Q0b=Q1b-Q1a  …… (4)因此,根據式(1)~式(3),可算出寫入期間之閘極節點g之電位Vgate。具體而言,電位Vgate係由以下之式(5)所示。Vgate={Crf1/(Crf1+C0)}*{Vd(j)-Vref}+Vp ……(5)此處,若導入以下之式(6)所示之電容比k1,則電位Vgate亦可利用以下之式(7)表示。k1=Crf1/(Crf1+Cdt+Cpix)             …… (6)Vgate=k1*{Vd(j)-Vref}+Vp         …… (7)若利用ΔV表示此時之節點h1之電位變化量{Vd(j)-Vref},利用ΔVg表示閘極節點g之電位變化量(Vgate-Vp),則以下之式(8)成立。ΔVg=k1*ΔV  …… (8)如此,閘極節點g成為自補償期間之電位Vp=(Vel-|Vth|)向上升方向移位將節點h1之電位變化量ΔV乘以電容比k1而得之值(k1*ΔV)後所得之值Vgate=Vel-|Vth|+k1·ΔV。此時,電晶體121之電壓Vgs之絕對值|Vgs|成為自閾值電壓|Vth|減少閘極節點g之電位上升之移位量後所得之值。即,以下之式(9)成立。|Vgs|=|Vth|-k1*ΔV  …… (9)圖11係表示寫入期間之資料信號之電位與閘極節點g之電位之關係的圖。如上所述,自驅動控制電路5供給之資料信號可根據像素之灰階位準而獲得自最小值Vmin直至最大值Vmax為止之電位範圍。於本實施形態中,該資料信號並非直接寫入於閘極節點g,而如圖所示,進行位準移位後寫入於閘極節點g。此時,閘極節點g之電位範圍ΔVgate係如以下之式(10)所示,被壓縮為將資料信號之電位範圍ΔVdata(=Vmax-Vmin)乘以電容比k1所得之值。ΔVgate=k1*ΔVdata  …… (10)如上所述,電容值Cpix遠小於電容值Crf1及電容值Cdt,因此,例如,當以成為Crf1:Cdt=1:9之方式設定保持電容44、50之電容時,可將閘極節點g之電位範圍ΔVgate壓縮為資料信號之電位範圍ΔVdata之1/10。又,關於使閘極節點g之電位範圍ΔVgate相對於資料信號之電位範圍ΔVdata向哪一方向移位多少,可利用電位Vp(=Vel-|Vth|)、電位Vref進行規定。其原因在於:將資料信號之電位範圍ΔVdata以電位Vref為基準以電容比k1進行壓縮,並且將其壓縮範圍以電位Vp為基準進行移位,所得者成為閘極節點g之電位範圍ΔVgate。如此,於第i列之寫入期間,對第i列之像素電路110之閘極節點g寫入自補償期間之電位Vp(=Vel-|Vth|)以將節點h之電位變化量ΔV乘以電容比k1而得之量進行移位後所得之電位(Vel-|Vth|+k1·ΔV)。<發光期間>第i列之寫入期間結束之後,開始發光期間。於本實施形態中,第i列之寫入期間結束之後,於1水平掃描期間之間開始發光期間。於發光期間,掃描線驅動電路20係如上所述,將掃描信號Gwr(i)設定為H位準,從而電晶體122斷開。藉此,閘極節點g之電位係維持為進行移位所得之電位(Vel-|Vth|+k1·ΔV)。又,於發光期間,掃描線驅動電路20係如上所述,將控制信號Gel(i)設定為L位準,從而於i列(3j-2)行之像素電路110中,電晶體124接通。由於閘極、源極間之電壓Vgs為(|Vth|-k1·ΔV),故如之前之圖6所示,與灰階位準相對應之電流於補償電晶體121之閾值電壓之狀態下供給至OLED 130。如上所述之動作係於第i列之掃描期間,於第(3j-2)行之像素電路110以外之第i列之其他像素電路110中於時間上亦並列地執行。進而,如上所述之第i列之動作實際上於1幀期間按照1、2、3、…、(m-1)、第m列之順序執行,並且針對每一幀重複進行。根據本實施形態,由於閘極節點g中之電位範圍ΔVgate相對於資料信號之電位範圍ΔVdata縮小,故即便不以細微精度細分資料信號,亦可將反映灰階位準之電壓施加於電晶體121之閘極、源極間。因此,即便於在像素電路110中相對於電晶體121之閘極、源極間之電壓Vgs之變化而流至OLED 130之微小電流變化相對較大之情形時,亦可精度良好地控制供給至OLED 130之電流。再者,電晶體121將與由式(8)所示之閘極、源極間之電壓Vgs相對應之電流Ids供給至OLED 130。繼而,OLED 130係以與電流Ids之大小相對應之亮度發光。因此,於相對於資料信號之電位範圍ΔVdata對閘極節點g之電位範圍ΔVgate進行壓縮之情形時,與不進行壓縮之情形相比,難以使OLED 130以高亮度發光。於此情形時,顯示部100所顯示之畫面整體上變暗。與此相對,於本實施形態中,驅動控制電路5根據亮度資訊Br而控制電位Vref。具體而言,於顯示部100中應顯示之畫面整體之亮度較亮之情形時,驅動控制電路5將電位Vref設定為高電位。藉此,可使電壓Vgs較大,可同時實現明亮之圖像之顯示與電流Ids之控制精度提高。又,如圖4中虛線所示,有電容Cprs寄生於資料線14與像素電路110中之閘極節點g之間之情形。於此情形時,若資料線14之電位變化幅度較大,則經由該電容Cprs而傳播至閘極節點g,發生所謂之串擾或不均等而使顯示品質降低。該電容Cprs之影響係當像素電路110小型化時顯著出現。與此相對,於本實施形態中,由於資料線14之電位變化範圍亦相對於資料信號之電位範圍ΔVdata縮小,故可抑制經由電容Cprs而產生之影響。又,根據本實施形態,藉由電晶體121而供給至OLED 130之電流Ids係與閾值電壓之影響相抵。因此,根據本實施形態,即便電晶體121之閾值電壓針對每一像素電路110產生偏差,亦補償上述偏差,將與灰階位準相對應之電流供給至OLED 130,從而可抑制損壞顯示畫面之一致性般之顯示不均之發生,其結果,可實現高品質之顯示。參照圖12對該相抵進行說明。如該圖所示,為了控制供給至OLED 130之微小電流,電晶體121係於弱反轉區域(次臨界區域)中進行動作。於圖中,A表示閾值電壓|Vth|較大之電晶體,B表示閾值電壓|Vth|較小之電晶體。再者,於圖12中,閘極、源極間之電壓Vgs係實線所示之特性與電位Vel之差。又,於圖10中,縱向標度之電流係以將自源極朝向汲極之方向設為負(下)所得之對數表示。於補償期間閘極節點g自電位Vref_H變為電位(Vel-|Vth|)。因此,閾值電壓|Vth|較大之電晶體A係動作點自S移動至Aa,另一方面,閾值電壓|Vth|較小之電晶體B係動作點自S移動至Ba。繼而,於對於2個電晶體所屬之像素電路110之資料信號之電位相同之情形、即指定相同之灰階位準之情形時,於寫入期間,自動作點Aa、Ba起之電位移位量均為相同之k1·ΔV。因此,對於電晶體A,動作點自Aa移動至Ab,對於電晶體B,動作點自Ba移動至Bb,電位移位後之動作點中之電流係電晶體A、B均為大致相同之Ids而一致。<第2實施形態>於第1實施形態中,設為藉由解多工器DM將資料信號直接供給至各行之保持電容44之另一端即節點h之構成。因此,於各列之掃描期間,自驅動控制電路5供給資料信號之期間等於寫入期間,從而時間上之制約較大。因此,繼而,對可緩和如上所述之時間上之制約之第2實施形態進行說明。再者,以下,為了避免說明之重複,而以與第1實施形態不同之部分為中心進行說明。圖13及圖14係表示第2實施形態之光電裝置1之構成之圖。該圖所示之第2實施形態與圖2及圖3所示之第1實施形態不同之方面主要在於在各位準移位電路LS中設置有保持電容41(第4保持電容)及傳輸閘42(第1開關)之方面。詳細而言,如圖14所示,傳輸閘42係電性地插入於傳輸閘34之輸出端與保持電容44之另一端之間。即,傳輸閘42之輸入端連接於傳輸閘34之輸出端,傳輸閘42之輸出端連接於保持電容44之另一端。又,如圖13及圖14所示,驅動控制電路5係對各行之傳輸閘42共通地供給控制信號Gcpl及控制信號/Gcpl。各行之傳輸閘42係當控制信號Gcpl為H位準(控制信號/Gcpl為L位準時)時同時接通。又,於各行中作為保持電容41之一端之節點h3連接於傳輸閘34之輸出端(及傳輸閘42之輸入端),作為保持電容41之另一端之節點h4係共通地連接於供給固定電位例如電位Vss之饋電線63(第2饋電線)。雖然於圖14中省略,但將保持電容41之電容值設為Crf2。再者,電位Vss相當於作為邏輯信號之掃描信號或控制信號之L位準。<第2實施形態之動作>參照圖15對第2實施形態之光電裝置1之動作進行說明。圖15係用以說明第2實施形態中之動作之時序圖。如該圖所示,掃描信號Gwr(1)~Gwr(m)依次被切換成L位準,於1幀期間1~第m列之掃描線12於每一水平掃描期間(H)依序被掃描之方面係與第1實施形態相同。又,於第2實施形態中,第i列之掃描期間成為(b)所示之初始化期間、(c)所示之補償期間及(d)所示之寫入期間之順序之方面亦與第1實施形態相同。再者,於第2實施形態中,(d)之寫入期間係自控制信號Gcpl自L變為H位準時(控制信號/Gcpl變為L位準時)起直至掃描信號Gwr自L變為H位準時為止之期間。於第2實施形態中,亦與第1實施形態同樣地,若按照時間順序來敍述,則成為(發光期間)→初始化期間→補償期間→寫入期間→(發光期間)之週期之重複。然而,於第2實施形態中,與第1實施形態相比,在如下方面不同:資料信號之供給期間不等於寫入期間,資料信號之供給較寫入期間先執行。詳細而言,於第2實施形態中,在可於(a)之初始化期間與(b)之補償期間供給資料信號之方面與第1實施形態不同。<發光期間>如圖15所示,於第i列之發光期間,掃描線驅動電路20係將掃描信號Gwr(i)設定為H位準,將控制信號Gel(i)設定為L位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為H位準。因此,如圖16所示,於i列(3j-2)行之像素電路110中,電晶體124接通,另一方面,電晶體122、123、125斷開,因此,該像素電路110中之動作基本上與第1實施形態相同。即,電晶體121係將與閘極、源極間之電壓Vgs相對應之電流Ids供給至OLED 130。<初始化期間>到達第i列之掃描期間時,首先開始(b)之初始化期間(第1期間)。於初始化期間,掃描線驅動電路20係如圖15所示,將掃描信號Gwr(i)設定為H位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為L位準。因此,如圖17所示,於i列(3j-2)行之像素電路110中,電晶體124斷開,電晶體125接通。藉此,供給至OLED 130之電流之路徑被遮斷,並且藉由電晶體124之接通而將OLED 130之陽極重設為電位Vorst,因此,該像素電路110中之動作基本上與第1實施形態相同。另一方面,於初始化期間,驅動控制電路5係如圖15所示,將控制信號/Gini設定為L位準,將控制信號Gref設定為H位準,將控制信號Gcpl設定為L位準。因此,如圖17所示,電晶體43及電晶體45成為接通之狀態。藉此,將保持電容44之一端及資料線14初始化為電位Vini,並且將保持電容44之另一端初始化為電位Vref。如上所述,於第2實施形態中,資料信號供給電路70係於初始化期間及補償期間供給資料信號。即,資料信號供給電路70係若以第j個群組進行敍述,則依序將資料信號Vd(j)切換成與i列(3j-2)行、i列(3j-1)行、i列(3j)行之像素之灰階位準相對應之電位。另一方面,驅動控制電路5係相應於資料信號之電位之切換而將控制信號Sel(1)、Sel(2)、Sel(3)依序互斥地設為H位準。藉此,設置於各解多工器DM之3個傳輸閘34分別按照左端行、中央行、右端行之順序接通。此處,於在初始化期間,屬於第j個群組之左端行之傳輸閘34藉由控制信號Sel(1)而接通之情形時,如圖17所示,將資料信號Vd(j)供給至保持電容41之一端,從而該資料信號係由保持電容41保持。<補償期間>於第i列之掃描期間,接下來成為(c)之補償期間。於補償期間,掃描線驅動電路20係如圖15所示,將掃描信號Gwr(i)設定為L位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為L位準,將控制信號Gorst(i)設定為L位準。因此,如圖18所示,於i列(3j-2)行之像素電路110中,電晶體122接通,閘極節點g電性連接於資料線14,另一方面,藉由電晶體123之接通而電晶體121成為二極體連接。因此,電流按照饋電線116→電晶體121→電晶體123→電晶體122→第(3j-2)行資料線14之路徑流動,從而閘極節點g係自電位Vini上升,不久以(Vel-|Vth|)飽和。因此,於第2實施形態中,保持電容132保持電晶體121之閾值電壓|Vth|直至補償期間結束為止。又,於補償期間,驅動控制電路5係如圖15所示,將控制信號/Gini設定為H位準,將控制信號Gref設定為H位準,將控制信號Gcpl設定為L位準。因此,如圖18所示,於位準移位電路LS中,電晶體43成為接通之狀態,另一方面,電晶體45成為斷開之狀態。藉此,將保持電容44之另一端與饋電線62電性連接,將節點h1設定為電位Vref。又,於在補償期間,屬於第j個群組之左端行之傳輸閘34藉由控制信號Sel(1)而接通之情形時,如圖18所示,資料信號Vd(j)係由保持電容41保持。再者,於在初始化期間,屬於第j個群組之左端行之傳輸閘34藉由控制信號Sel(1)已接通之情形時,於補償期間,該傳輸閘34不接通,但於將資料信號Vd(j)保持於保持電容41中之方面不變。掃描線驅動電路20係當補償期間結束時,藉由將控制信號Gcmp(i)自L位準變更為H位準,而將電晶體121之二極體連接解除。又,驅動控制電路5係當補償期間結束時,藉由將控制信號Gref自H位準變更為L位準,而使電晶體43斷開。因此,自第(3j-2)行資料線14直至i列(3j-2)行之像素電路110中之閘極節點g為止之路徑成為浮動狀態,但該路徑之電位仍然藉由保持電容50、132而維持於(Vel-|Vth|)。<寫入期間>於第i列之掃描期間,接下來成為(d)之寫入期間。於寫入期間,驅動控制電路5係如圖15所示,將控制信號/Gini設為H位準,將控制信號Gref設為L位準,將控制信號Gcpl設為H位準。因此,如圖19所示,於位準移位電路LS中,傳輸閘42接通,從而將保持於保持電容41中之資料信號供給至作為保持電容44之另一端之節點h1。藉此,節點h1自補償期間之電位Vref移位。即,節點h1變化成電位(Vref+ΔVh)。再者,有時將電位(Vref+ΔVh)表示為電位Vh。圖20係用以對寫入期間開始前後之節點h1之電位變化量ΔVh進行說明之說明圖。圖20(A)表示寫入期間開始前之節點h1之電位,圖20(B)表示寫入期間開始後(即,傳輸閘42接通之後之期間)之節點h1之電位。如圖18及圖19所示,於補償期間及寫入期間,保持電容50及保持電容132係電性地並聯連接,該等與保持電容44係電性地串聯連接。因此,保持電容44、保持電容50及保持電容132之合成電容之電容值C1係使用式(1)所示之電容值C0,由以下之式(11)所示。C1=(C0*Crf1)/(C0+Crf1)  …… (11)因此,若將於寫入期間開始前蓄積於保持電容44、保持電容50及保持電容132之合成電容之電荷設為Q1c(圖20(A)),將於寫入期間開始後蓄積於該合成電容之電荷設為Q1d(圖20(B)),則於寫入期間,自該合成電容流出之電荷(Q1c-Q1d)係由以下之式(12)所示。Q1c-Q1d=C1*(Vref-Vh)  …… (12)同樣地,若將於寫入期間開始前蓄積於保持電容41之電荷設為Q2c(圖20(A)),將於寫入期間開始後蓄積於保持電容41之電荷設為Q2d(圖20(B)),則於寫入期間,流入至保持電容41之電荷(Q2d-Q2c)係由以下之式(13)所示。Q2d-Q2c=Crf2*(Vh-Vd(j))  …… (13)由於在寫入期間自保持電容44、保持電容50及保持電容132之合成電容流出之電荷與流入至保持電容41之電荷相等,故以下之式(14)成立。Q1c-Q1d=Q2d-Q2c  …… (14)因此,根據式(12)~式(14),可算出寫入期間之節點h1之電位Vh。具體而言,電位Vh係由以下之式(15)所示。Vh={C1/(C1+Crf2)}*(Vref)+{Crf2/(C1+Crf2)}*(Vd(j))  …… (15)由此,節點h1中之電位變化量ΔVh係由以下之式(16)所示。ΔVh=Vh-Vref={Crf2/(C1+Crf2)}*{Vd(j)-Vref}  …… (16)此處,若導入以下之式(17)所示之電容比k2,則電位變化量ΔVh亦可利用以下之式(18)表示。k2=Crf2/(C1+Crf2)  …… (17)ΔVh=k2*{Vd(j)-Vref}  …… (18)又,於寫入期間,掃描線驅動電路20係如圖15所示,將掃描信號Gwr(i)設定為L位準,將控制信號Gel(i)設定為H位準,將控制信號Gcmp(i)設定為H位準,將控制信號Gorst(i)設定為L位準。此時,閘極節點g係經由資料線14而連接於保持電容44之一端,因此自補償期間之電位Vp=(Vel-|Vth|)變化。再者,此情形時之閘極節點g之電位變化係如上述式(1)~(10)及圖10、圖11中說明所述。即,於上述第1實施形態中,節點h1之電位係於寫入期間開始前後自電位Vref變化成資料信號Vd(j)所示之電位,與此相對,於第2實施形態中,自電位Vref向電位Vh變化。因此,寫入期間之閘極節點g之電位Vgate可對式(7)之Vd(j)代入式(15)之Vh而算出。具體而言,電位Vgate係由以下之式(19)所示。Vgate=k1*ΔVh+(Vel-|Vth|)=k1*k2*{Vd(j)-Vref}+(Vel-|Vth|)  …… (19)又,寫入期間開始前後之閘極節點g之電位變化量ΔVg可對式(8)之ΔV代入式(18)之ΔVh而算出。具體而言,電位變化量ΔVg係由以下之式(20)所示。ΔVg=k1*ΔVh=k1*k2*{Vd(j)-Vref}  …… (20)如此,節點h1之電位係以利用電位Vref使資料信號Vd(j)所示之電位移位並利用電容比k2對其進行壓縮後所得之值變化。藉此,閘極節點g之電位Vgate係以進一步利用電容比k1對節點h1之電位變化量ΔVh進行壓縮後所得之值變化。即,閘極節點g之電位Vgate係如式(19)所示,供給利用電位Vref使資料信號Vd(j)移位且藉由對該進行移位所得之電位乘以根據電容值Cdt、Crf1、Crf2、Cpix而規定之電容比(電容比k1、電容比k2)進行壓縮後所得之電位。<發光期間>於第2實施形態中,於第i列之寫入期間結束後,開始發光期間。於發光期間,掃描線驅動電路20係如上所述,將控制信號Gel(i)設定為L位準,因此,於i列(3j-2)行之像素電路110中,電晶體124接通。因此,如圖16所示,與灰階位準相對應之電流於補償電晶體121之閾值電壓之狀態下供給至OLED 130。如上所述之動作係於第i列之掃描期間,於第(3j-2)行像素電路110以外之第i列之其他像素電路110中於時間上亦並列地執行。進而,如上所述之第i列之動作係實際上於1幀期間按照1、2、3、…、(m-1)、第m列之順序執行,並且針對每一幀重複進行。根據第2實施形態,與第1實施形態同樣地,即便於在像素電路110中相對於電晶體121之閘極、源極間之電壓Vgs而流至OLED 130之微小電流變化相對較大之情形時,亦可精度良好地控制供給至OLED 130電流。又,根據第2實施形態,與第1實施形態同樣地,即便不將資料信號Vd(j)之電位設定為高電位,藉由使電位Vref為高電位,亦可使OLED 130以高亮度發光,而光電裝置1可顯示明亮之圖像。根據第2實施形態,與第1實施形態同樣地,可於發光期間使保持於OLED 130之寄生電容中之電壓充分初始化,除此以外,即便電晶體121之閾值電壓針對每一像素電路110產生偏差,亦可抑制損壞顯示畫面之一致性般之顯示不均之發生,其結果,可實現高品質之顯示。根據第2實施形態,使自驅動控制電路5經由解多工器DM而供給之資料信號保持於保持電容41中之動作係自初始化期間起執行至補償期間為止。因此,可對在1水平掃描期間應執行之動作緩和時間上之制約。例如,隨著於補償期間閘極、源極間電壓Vgs接近於閾值電壓,流至電晶體121之電流降低,從而直至將閘極節點g收斂於電位(Vel-|Vth|)為止需要時間,於第2實施形態中,與第1實施形態相比,如圖15所示,可確保補償期間較長。因此,根據第2實施形態,與第1實施形態相比,可精度良好地補償電晶體121之閾值電壓之偏差。又,亦可使資料信號之供給動作低速化。<應用·變形例>本發明並不限定於上述實施形態或應用例等實施形態等,例如可進行如下所述之各種變形。又,下述之變形之態樣亦可將任意選擇之一個或複數個適當組合。<變形例>本發明並不限定於上述實施形態,例如可進行如下所述之各種變形。又,下述之變形之態樣亦可將任意選擇之一個或複數個適當組合。<變形例1>於上述實施形態中,控制部3與顯示面板2設為分開之個體,但對於控制部3,亦可與顯示部100、資料線驅動電路10、掃描線驅動電路20一併集成化於矽基板上。<變形例2>於上述實施形態及變形例中,設為將光電裝置1集成於矽基板上之構成,亦可設為集成於其他半導體基板上之構成。例如,亦可為SOI(Silicon On Insulator,絕緣體上矽)基板。又,亦可應用多晶矽製程而形成於玻璃基板等。總之,對像素電路110小型化且於電晶體121中汲極電流相對於閘極電壓Vgs之變化而依指數函數地大幅變化的構成有效。又,於無需像素電路之小型化之情形時,亦可應用本發明。<變形例3>於上述實施形態及變形例中,設為如下之構成:以每3行而將資料線14群組化,並且於各群組中依序選擇資料線14,供給資料信號,構成群組之資料線數量為「2」以上「3n」以下之特定數量即可。例如,構成群組之資料線數量既可為「2」,亦可為「4」以上。又,亦可為不進行群組化即不使用解多工器DM而對各行之資料線14按線序同時供給資料信號的構成。<變形例4>於上述實施形態及變形例中,以P通道型統一像素電路110中之電晶體121~125,但亦可以N通道型而統一。又,亦可適當組合P通道型及N通道型。圖24係變形例4之像素電路110之電路圖。變形例4之像素電路110係如圖24所示,以N通道型統一電晶體121~125者。如圖24所示,於以N通道型統一電晶體121~125之情形時,將上述實施形態及變形例中之正負與資料信號Vd(j)倒轉之電位供給至各像素電路110即可。又,於上述實施形態等中,將電晶體45設為P通道型,將電晶體43設為N通道型,但亦可以P通道型或N通道型而統一。又,亦可將電晶體45設為N通道型,將電晶體43設為P通道型。<變形例5>於上述實施形態及變形例中,各保持電容50係藉由相互相鄰之饋電線16及資料線14夾持絕緣體(介電體)而形成之單一之保持電容,但亦可藉由複數之電容元件而形成各保持電容50。於此情形時,驅動控制電路5較佳為進行如下控制者:根據亮度資訊Br,選擇複數之電容元件中之一部分或全部,使所選擇之電容元件電性連接於饋電線16及資料線14。圖21係表示變形例5之保持電容50之構成之電路圖。變形例5之保持電容50包含電性地並聯連接於相互相鄰之資料線14及饋電線16之間之特定數量Rcd之個別電路Ud(第1個別電路)。此處,特定數量Rcd為2以上之自然數。各個別電路Ud包含電性地串聯連接於資料線14及饋電線16之間之保持電容501(第1個別電容)、電晶體502及電晶體503而構成。具體而言,各個別電路Ud包含保持電容501、電性連接於保持電容501之一端與饋電線16之間之電晶體502、及電性連接於保持電容501之另一端與資料線14之間之電晶體503。此處,特定數量Rcd之保持電容501各自所具有之電容值既可為全部相同之值,亦可具有互不相同之值。例如,於特定數量Rcd=「3」之情形時,保持電容50所具有之3個保持電容501之電容值之比既可為「1:1:1」,亦可設為「1: 2:4」。又,於變形例5之顯示面板2,以與特定數量Rcd之個別電路Ud之各者一對一地對應之方式設置有特定數量Rcd之控制線504及特定數量Rcd之控制線505。設於某個別電路Ud之電晶體502之閘極係電性連接於與該個別電路Ud相對應之控制線504,設於該個別電路Ud之電晶體503之閘極係電性連接於與該個別電路Ud相對應之控制線505。又,變形例5之驅動控制電路5根據亮度資訊Br,生成控制信號Gcd(1)、Gcd(2)、…、Gcd(Rcd),將該等特定數量Rcd之控制信號Gcd之各者供給至特定數量Rcd之控制線504之各者,並且供給至特定數量Rcd之控制線505之各者。藉此,驅動控制電路5可根據亮度資訊Br,自特定數量Rcd之保持電容501中選擇性地使一部分或全部之保持電容501電性連接於資料線14及饋電線16。即,變形例5之光電裝置1可根據亮度資訊Br控制保持電容50之電容值Cdt。例如,於驅動控制電路5根據亮度資訊Br將電位Vref設定為高電位之情形時,顯示部100中應顯示之畫面整體之亮度例如變亮。於顯示部100中應顯示之畫面整體之亮度變亮之情形時,即便發生伴隨著資料線14之電位變動之串擾或不均等,其被光電裝置1之利用者視認之可能性亦較低。因此,於此情形時,使電容值Cdt較小,將電容比k1及電容比k2設為較大之值(即,使壓縮率較小),藉此,顯示部100可顯示明亮之圖像,並且可顯示對比度較大之清晰之圖像。於圖21所示之例中,電晶體502及電晶體503係作為與保持電容501電性地串聯連接於資料線14與饋電線16之間的第1個別開關而發揮功能。再者,於圖21所示之例中,於各個別電路Ud設有2個電晶體502、503,但個別電路Ud亦可僅包含該等中之一者。於此情形時,電晶體502或電晶體503中之一者相當於第1個別開關。<變形例6>於上述實施形態及變形例中,保持電容44係由單一之電容元件所形成,但保持電容44亦可(與變形例5之保持電容50同樣地)由複數之電容元件所形成。於此情形時,驅動控制電路5較佳為進行如下控制者:根據亮度資訊Br,選擇複數之電容元件中之一部分或全部,使所選擇之電容元件電性連接於節點h1及節點h2。圖22係表示變形例6之保持電容44之構成之電路圖。變形例6之保持電容44包含電性地並聯連接於節點h1及節點h2之間之特定數量Rc1之個別電路U1(第3個別電路)。此處,特定數量Rc1為2以上之自然數。各個別電路U1包含電性地串聯連接於節點h1及節點h2之間之保持電容441(第3個別電容)、電晶體442及電晶體443而構成。具體而言,各個別電路U1包含保持電容441、電性連接於保持電容441之一端與節點h2之間之電晶體442、及電性連接於保持電容441之另一端與節點h1之間之電晶體443。此處,特定數量Rc1之保持電容441各自所具有之電容值既可為全部相同之值,亦可具有互不相同之值。又,於變形例6之顯示面板2,以與特定數量Rc1之個別電路U1之各者一對一地對應之方式設置有特定數量Rc1之控制線444及特定數量Rc1之控制線445。電晶體442之閘極係電性連接於相對應之控制線444,電晶體443之閘極係電性連接於相對應之控制線445。又,變形例6之驅動控制電路5根據亮度資訊Br,生成控制信號Gc1(1)、Gc1(2)、…、Gc1(Rc1),將該等特定數量Rc1之控制信號Gc1之各者供給至特定數量Rc1之控制線444之各者及特定數量Rc1之控制線445之各者。藉此,驅動控制電路5可根據亮度資訊Br,自特定數量Rc1之保持電容441中選擇性地使一部分或全部之保持電容441電性連接於節點h1及節點h2。即,變形例6之光電裝置1可亮度資訊Br而控制保持電容44之電容值Crf1。藉此,可控制電容比k1及電容比k2,可對閘極節點g之電位範圍ΔVgate之壓縮率或顯示部100應顯示之圖像之亮度及對比度等進行控制。再者,電晶體442及電晶體443係作為與保持電容441串聯連接之第3個別開關而發揮功能。又,個別電路U1亦可僅包含2個電晶體442、443中之一者。於此情形時,電晶體442或電晶體443中之一者相當於第3個別開關。<變形例7>於上述實施形態及變形例中,保持電容41係由單一之電容元件所形成,但保持電容41亦可(與變形例5之保持電容50同樣地)由複數之電容元件所形成。於此情形時,驅動控制電路5較佳為進行如下控制者:根據亮度資訊Br,選擇複數之電容元件中之一部分或全部,使所選擇之電容元件電性連接於節點h3及節點h4。圖23係表示變形例7之保持電容41之構成之電路圖。變形例7之保持電容41包含電性地並聯連接於節點h3及節點h4之間之特定數量Rc2之個別電路U2(第4個別電路)。此處,特定數量Rc2為2以上之自然數。各個別電路U2包含電性地串聯連接於節點h3及節點h4之間之保持電容411(第4個別電容)與電晶體412而構成。具體而言,各個別電路U2包含保持電容411、及電性連接於保持電容411之一端與節點h3(或節點h4)之間之電晶體412。此處,特定數量Rc2之保持電容411各自所具有之電容值既可為全部相同之值,亦可具有互不相同之值。又,於變形例6之顯示面板2,以與特定數量Rc2之個別電路U2之各者一對一地對應之方式設置有特定數量Rc2之控制線413。電晶體412之閘極係電性連接於相對應之控制線413。又,變形例7之驅動控制電路5根據亮度資訊Br,生成控制信號Gc2(1)、Gc2(2)、…、Gc2(Rc2),將該等特定數量Rc2之控制信號Gc2之各者供給至特定數量Rc2之控制線413之各者。藉此,驅動控制電路5可根據亮度資訊Br,自特定數量Rc2之保持電容411中選擇性地使一部分或全部之保持電容411電性連接於節點h3及節點h4。即,變形例7之光電裝置1可根據亮度資訊Br而控制保持電容41之電容值Crf2。藉此,可控制電容比k2,可對閘極節點g之電位範圍ΔVgate之壓縮率或顯示部100應顯示之圖像之亮度及對比度等進行控制。再者,電晶體412係作為與保持電容411串聯連接之第4個別開關而發揮功能。又,電晶體412亦可設置於保持電容411與節點h4之間。進而,個別電路U2亦可包含2個電晶體。於此情形時,該2個電晶體相當於第4個別開關。<變形例8>於上述實施形態及變形例中,顯示控制電路4根據圖像資料視訊及亮度資訊Br而生成圖像信號Vid,但亦可僅根據圖像資料視訊而生成圖像信號Vid。於此情形時,記憶部6包含1個將圖像信號Vid所示之電位與發光元件之亮度建立關聯而記憶之對照表LUT即可。<變形例9>於上述實施形態及變形例中,例示了作為發光元件之OLED作為光電元件,但為例如無機發光二極體或LED (Light Emitting Diode,發光二極體)等以與電流相對應之亮度發光者即可。<應用例>繼而,對應用了實施形態等或應用例之光電裝置1之電子機器進行說明。光電裝置1適合用於像素為小尺寸且高精細之顯示。因此,作為電子機器,列舉頭戴式顯示器為例進行說明。圖25係表示頭戴式顯示器之外觀之圖,圖26係表示其光學構成之圖。首先,如圖25所示,頭戴式顯示器300係外觀上與普通眼鏡同樣地包含眼鏡腿310或鼻架320、透鏡301L、301R。又,如圖26所示,頭戴式顯示器300係於鼻架320附近且透鏡301L、301R之裏側(圖中之下側)設置有左眼用之光電裝置1L與右眼用之光電裝置1R。光電裝置1L之圖像顯示面係於圖26中以成為左側之方式配置。藉此,光電裝置1L之顯示圖像係經由光學透鏡302L而於圖中向9時之方向射出。半反射鏡303L係使光電裝置1L之顯示圖像向6時之方向反射,另一方面,使自12時之方向入射之光透過。光電裝置1R之圖像顯示面係以成為與光電裝置1L相反之右側之方式配置。藉此,光電裝置1R之顯示圖像係經由光學透鏡302R而於圖中向3時之方向射出。半反射鏡303R係使光電裝置1R之顯示圖像向6時方向反射,另一方面,使自12時之方向入射之光透過。於該構成中,頭戴式顯示器300之配戴者可在使光電裝置1L、1R之顯示圖像與外部情況重合之透明(see-through)狀態下進行觀察。又,於該頭戴式顯示器300中,若使伴隨視差之兩眼圖像中之左眼用圖像顯示於光電裝置1L,使右眼用圖像顯示於光電裝置1R,則可使配戴者感覺所顯示之圖像宛如具有深度或立體感般(3D顯示)。再者,關於光電裝置1,除可應用於頭戴式顯示器300以外,亦可應用於視訊攝影機或交換式透鏡之數位相機等中之電子式取景器。
1‧‧‧光電裝置
2‧‧‧顯示面板
3‧‧‧控制部
4‧‧‧顯示控制電路
5‧‧‧驅動控制電路
6‧‧‧記憶部
10‧‧‧資料線驅動電路
12‧‧‧掃描線
14‧‧‧資料線
16‧‧‧饋電線
20‧‧‧掃描線驅動電路
43‧‧‧電晶體
44‧‧‧保持電容
45‧‧‧電晶體
50‧‧‧保持電容
62‧‧‧饋電線
70‧‧‧資料信號供給電路
100‧‧‧顯示部
110‧‧‧像素電路
121‧‧‧電晶體
122‧‧‧電晶體
123‧‧‧電晶體
124‧‧‧電晶體
125‧‧‧電晶體
130‧‧‧OLED
132‧‧‧保持電容
Br‧‧‧亮度資訊
Ctr‧‧‧控制信號
DM‧‧‧解多工器
DM(1)‧‧‧解多工器
DM(2)‧‧‧解多工器
DM(n)‧‧‧解多工器
Gref‧‧‧控制信號
Gwr(1)‧‧‧掃描信號
Gwr(2)‧‧‧掃描信號
Gwr(3)‧‧‧掃描信號
Gwr(m)‧‧‧掃描信號
/Gini‧‧‧控制信號
LS‧‧‧位準移位電路
Sel‧‧‧控制信號
/Sel‧‧‧控制信號
Vd‧‧‧資料信號
Vd(1)‧‧‧資料信號
Vd(2)‧‧‧資料信號
Vd(n)‧‧‧資料信號
Vid‧‧‧圖像信號
Vorst‧‧‧電位
Vref‧‧‧電位
圖1係表示本發明之第1實施形態之光電裝置之構成之立體圖。圖2係表示該光電裝置之構成之圖。圖3係表示該光電裝置中之驅動控制電路之圖。圖4係表示該光電裝置中之像素電路之圖。圖5係表示該光電裝置之動作之時序圖。圖6係該光電裝置之動作說明圖。圖7係該光電裝置之動作說明圖。圖8係該光電裝置之動作說明圖。圖9係該光電裝置之動作說明圖。圖10(A)、(B)係對該光電裝置中之閘極節點之電位變化進行說明之說明圖。圖11係表示該光電裝置中之資料信號之振幅壓縮之說明圖。圖12係表示該光電裝置中之電晶體之特性之說明圖。圖13係表示第2實施形態之光電裝置之構成之圖。圖14係表示該光電裝置中之驅動控制電路之圖。圖15係表示該光電裝置之動作之時序圖。圖16係該光電裝置之動作說明圖。圖17係該光電裝置之動作說明圖。圖18係該光電裝置之動作說明圖。圖19係該光電裝置之動作說明圖。圖20(A)、(B)係對該光電裝置中之資料信號之電位振幅之壓縮進行說明之說明圖。圖21係表示變形例5之保持電容之構成之圖。圖22係表示變形例6之保持電容之構成之圖。圖23係表示變形例7之保持電容之構成之圖。圖24係表示變形例4之像素電路之圖。圖25係表示使用實施形態等之光電裝置之HMD之立體圖。圖26係表示HMD之光學構成之圖。
1‧‧‧光電裝置
2‧‧‧顯示面板
3‧‧‧控制部
4‧‧‧顯示控制電路
5‧‧‧驅動控制電路
6‧‧‧記憶部
10‧‧‧資料線驅動電路
12‧‧‧掃描線
14‧‧‧資料線
16‧‧‧饋電線
20‧‧‧掃描線驅動電路
50‧‧‧保持電容
70‧‧‧資料信號供給電路
100‧‧‧顯示部
110‧‧‧像素電路
Br‧‧‧亮度資訊
Ctr‧‧‧控制信號
DM(1)‧‧‧解多工器
DM(2)‧‧‧解多工器
DM(n)‧‧‧解多工器
Gref‧‧‧控制信號
Gwr(1)‧‧‧掃描信號
Gwr(2)‧‧‧掃描信號
Gwr(3)‧‧‧掃描信號
Gwr(m)‧‧‧掃描信號
/Gini‧‧‧控制信號
LS‧‧‧位準移位電路
Sel‧‧‧控制信號
/Sel‧‧‧控制信號
Vd(1)‧‧‧資料信號
Vd(2)‧‧‧資料信號
Vd(n)‧‧‧資料信號
Vid‧‧‧圖像信號
Vorst‧‧‧電位
Vref‧‧‧電位

Claims (12)

  1. 一種光電裝置,其特徵在於包括: 顯示控制電路,其根據輸入至輸入部之亮度指定資訊生成亮度資訊;驅動控制電路,其被輸入上述亮度資訊,輸出電位控制信號;電位控制線,其自上述驅動控制電路被供給電位控制信號;顯示部,其包含對應於掃描線與資料線之交叉而設置之像素電路;第1保持電容,其保持上述資料線之電位;資料信號供給電路,其生成資料信號;第2保持電容,其構成為一端可被供給上述資料信號,且另一端連接於上述資料線;及第1電晶體,其電性連接於上述第2保持電容之一端及上述電位控制線之間。
  2. 如請求項1之光電裝置,其中 於第1值作為上述亮度指定資訊而輸入至上述輸入部時,驅動控制電路將第1電位作為上述電位控制信號而輸出;於將與上述第1值不同之第2值作為上述亮度指定資訊而輸入至上述輸入部時,驅動控制電路將與上述第1電位不同之第2電位作為上述電位控制信號而輸出。
  3. 如請求項1或2之光電裝置,其中 上述顯示控制電路根據被輸入之圖像資料及上述亮度資訊生成圖像信號而供給至上述資料信號供給電路。
  4. 如請求項1至3中任一項之光電裝置,其中 上述像素電路包括:發光元件;驅動電晶體,其對上述發光元件供給電流;寫入電晶體,其電性連接於上述驅動電晶體之閘極與上述資料線之間;及第3保持電容,其保持上述驅動電晶體之閘極與源極間之電壓。
  5. 如請求項4之光電裝置,其中 上述顯示控制電路係包含:記憶部,其將上述發光元件之亮度、上述圖像信號所示之電位及上述亮度資訊建立關聯而記憶;且根據上述亮度資訊而生成規定上述發光元件之亮度之上述圖像信號。
  6. 如請求項4或5之光電裝置,其更包含: 掃描線驅動電路,其控制上述像素電路之動作;第1饋電線,其進行初始電位饋電;及第2電晶體,其電性連接於上述第2保持電容之另一端與上述第1饋電線之間;且於第1期間,上述驅動控制電路維持上述第2電晶體為接通狀態;於上述第1期間結束後開始之第2期間,上述掃描線驅動電路維持上述寫入電晶體為接通狀態,上述驅動控制電路維持上述第1電晶體為接通狀態,並且維持上述第2電晶體為斷開狀態;於上述第2期間結束後開始之第3期間,上述掃描線驅動電路維持上述寫入電晶體為接通狀態,上述驅動控制電路維持上述第1電晶體及上述第2電晶體為斷開狀態,對上述第2保持電容之一端供給上述資料信號。
  7. 如請求項6之光電裝置,其更包含: 第4保持電容;且上述第4保持電容係於自上述第1期間之開始直至上述第3期間之開始為止之期間中之至少一部分期間,對一端供給上述顯示控制電路輸出之上述資料信號,於上述第3期間,一端電性連接於上述第2保持電容之另一端。
  8. 如請求項6或7之光電裝置,其中 上述像素電路包含:閾值補償電晶體,其電性連接於上述驅動電晶體之閘極及汲極之間;上述掃描線驅動電路係於上述第2期間,維持上述閾值補償電晶體為接通狀態,於上述第2期間以外之期間,維持上述閾值補償電晶體為斷開狀態。
  9. 如請求項6至8中任一項之光電裝置,其更包含: 供給特定之重設電位之第3饋電線;且上述像素電路包含:初始化電晶體,其電性連接於上述第3饋電線與上述發光元件之間;上述掃描線驅動電路係於上述第1期間、上述第2期間及上述第3期間中之至少一部分期間,維持上述初始化電晶體為接通狀態。
  10. 如請求項9之光電裝置,其中 上述第3饋電線沿著上述資料線而設置;上述第1保持電容由上述資料線與上述第3饋電線所形成。
  11. 如請求項6至10中任一項之光電裝置,其中 上述像素電路包含:發光控制電晶體,其電性連接於上述驅動電晶體與上述發光元件之間;上述掃描線驅動電路係於至少自上述第1期間之開始時直至上述第3期間之結束時為止之期間,維持上述發光控制電晶體為斷開狀態。
  12. 一種電子機器,其特徵在於包含如請求項1至11中任一項之光電裝置。
TW106107858A 2012-02-22 2013-02-19 光電裝置及包括其之電子機器 TWI621115B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012036135A JP5821685B2 (ja) 2012-02-22 2012-02-22 電気光学装置および電子機器
JP??2012-036135 2012-02-22

Publications (2)

Publication Number Publication Date
TW201719614A true TW201719614A (zh) 2017-06-01
TWI621115B TWI621115B (zh) 2018-04-11

Family

ID=48981934

Family Applications (2)

Application Number Title Priority Date Filing Date
TW106107858A TWI621115B (zh) 2012-02-22 2013-02-19 光電裝置及包括其之電子機器
TW102105768A TWI582740B (zh) 2012-02-22 2013-02-19 光電裝置及具備其之電子機器

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW102105768A TWI582740B (zh) 2012-02-22 2013-02-19 光電裝置及具備其之電子機器

Country Status (5)

Country Link
US (2) US9384697B2 (zh)
JP (1) JP5821685B2 (zh)
KR (1) KR101995446B1 (zh)
CN (2) CN103295523B (zh)
TW (2) TWI621115B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI727388B (zh) * 2018-08-13 2021-05-11 日商精工愛普生股份有限公司 發光裝置

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015152775A (ja) * 2014-02-14 2015-08-24 セイコーエプソン株式会社 電気光学装置および電子機器
CN105096817B (zh) * 2014-05-27 2017-07-28 北京大学深圳研究生院 像素电路及其驱动方法和一种显示装置
KR102363339B1 (ko) * 2014-11-26 2022-02-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102518914B1 (ko) * 2015-09-23 2023-04-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기 발광 표시 장치
JP6610290B2 (ja) * 2016-01-28 2019-11-27 セイコーエプソン株式会社 電気光学装置、及び、電気光学装置の制御方法
JP6733361B2 (ja) * 2016-06-28 2020-07-29 セイコーエプソン株式会社 表示装置及び電子機器
JP6737100B2 (ja) * 2016-09-15 2020-08-05 コニカミノルタ株式会社 光書き込み装置及び画像形成装置
KR102622312B1 (ko) * 2016-12-19 2024-01-10 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
CN111433838A (zh) * 2017-12-21 2020-07-17 株式会社半导体能源研究所 显示装置及电子设备
CN109036287B (zh) * 2018-07-19 2020-05-05 武汉华星光电半导体显示技术有限公司 一种像素驱动电路、驱动方法及显示面板
JP2020027270A (ja) * 2018-08-13 2020-02-20 セイコーエプソン株式会社 電気光学装置および電子機器
JP7225013B2 (ja) * 2019-04-16 2023-02-20 株式会社ジャパンディスプレイ 液晶表示装置
CN113971906B (zh) * 2020-03-25 2023-06-09 武汉天马微电子有限公司 显示装置及其驱动方法
CN114464120A (zh) * 2020-11-10 2022-05-10 群创光电股份有限公司 电子装置及扫描驱动电路
CN113380193A (zh) * 2021-06-23 2021-09-10 合肥维信诺科技有限公司 驱动方法、像素驱动电路及显示装置
JP2023088444A (ja) * 2021-12-15 2023-06-27 セイコーエプソン株式会社 電気光学装置、電子機器および電気光学装置の駆動方法
CN114758617B (zh) * 2022-03-29 2023-12-08 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置
WO2023230826A1 (zh) * 2022-05-31 2023-12-07 京东方科技集团股份有限公司 像素电路、显示面板、驱动方法和显示装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003075256A1 (fr) 2002-03-05 2003-09-12 Nec Corporation Affichage d'image et procede de commande
JP3613253B2 (ja) 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
US7109952B2 (en) 2002-06-11 2006-09-19 Samsung Sdi Co., Ltd. Light emitting display, light emitting display panel, and driving method thereof
JP2005538402A (ja) * 2002-09-04 2005-12-15 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ エレクトロルミネッセント表示装置
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP2004294865A (ja) * 2003-03-27 2004-10-21 Sanyo Electric Co Ltd 表示回路
JP2005352411A (ja) * 2004-06-14 2005-12-22 Sharp Corp 電流駆動型表示素子の駆動回路およびそれを備えた表示装置
KR100604053B1 (ko) * 2004-10-13 2006-07-24 삼성에스디아이 주식회사 발광 표시장치
JP4385952B2 (ja) * 2005-01-19 2009-12-16 セイコーエプソン株式会社 電気光学装置、その駆動回路および電子機器
JP2007114426A (ja) 2005-10-19 2007-05-10 Sanyo Electric Co Ltd 表示装置
JP4736954B2 (ja) 2006-05-29 2011-07-27 セイコーエプソン株式会社 単位回路、電気光学装置、及び電子機器
CN101154348B (zh) * 2006-09-29 2012-09-05 精工爱普生株式会社 电光学装置和电子设备
JP2008134442A (ja) * 2006-11-28 2008-06-12 Toshiba Matsushita Display Technology Co Ltd アクティブマトリックス型表示装置及び表示方法
KR100836424B1 (ko) * 2007-02-05 2008-06-09 삼성에스디아이 주식회사 유기 전계 발광표시장치 및 그 구동방법
US20080252572A1 (en) * 2007-04-10 2008-10-16 Kinyeng Kang Organic electroluminescent display and image correction method thereof
US8259043B2 (en) * 2007-06-07 2012-09-04 Honeywell International Inc. Hybrid driver for light-emitting diode displays
JP5359141B2 (ja) * 2008-02-06 2013-12-04 セイコーエプソン株式会社 電気光学装置、その駆動方法、電子機器
KR100924143B1 (ko) * 2008-04-02 2009-10-28 삼성모바일디스플레이주식회사 평판표시장치 및 그의 구동 방법
KR101354406B1 (ko) * 2008-05-23 2014-01-22 엘지디스플레이 주식회사 액정표시장치
JP5249325B2 (ja) * 2008-05-29 2013-07-31 パナソニック株式会社 表示装置およびその駆動方法
JP2010286541A (ja) 2009-06-09 2010-12-24 Seiko Epson Corp 発光装置、電子機器、および発光装置の駆動方法
JP5284198B2 (ja) 2009-06-30 2013-09-11 キヤノン株式会社 表示装置およびその駆動方法
KR101082283B1 (ko) * 2009-09-02 2011-11-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101178911B1 (ko) * 2009-10-15 2012-09-03 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101329964B1 (ko) * 2009-12-31 2013-11-13 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
KR101162864B1 (ko) * 2010-07-19 2012-07-04 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기 전계발광 표시장치
KR101770633B1 (ko) * 2010-08-11 2017-08-24 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP6141590B2 (ja) * 2011-10-18 2017-06-07 セイコーエプソン株式会社 電気光学装置および電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI727388B (zh) * 2018-08-13 2021-05-11 日商精工愛普生股份有限公司 發光裝置

Also Published As

Publication number Publication date
CN107767818A (zh) 2018-03-06
US10186204B2 (en) 2019-01-22
US20160275868A1 (en) 2016-09-22
TWI582740B (zh) 2017-05-11
CN103295523A (zh) 2013-09-11
US9384697B2 (en) 2016-07-05
JP5821685B2 (ja) 2015-11-24
KR101995446B1 (ko) 2019-07-02
TW201335914A (zh) 2013-09-01
KR20130096669A (ko) 2013-08-30
US20130215158A1 (en) 2013-08-22
JP2013171234A (ja) 2013-09-02
TWI621115B (zh) 2018-04-11
CN107767818B (zh) 2020-06-19
CN103295523B (zh) 2017-11-07

Similar Documents

Publication Publication Date Title
TWI582740B (zh) 光電裝置及具備其之電子機器
JP6141590B2 (ja) 電気光学装置および電子機器
TWI701827B (zh) 光電裝置、電子機器及光電裝置之驅動方法
JP6064313B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
TWI603308B (zh) 光電裝置及電子機器
JP5887973B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP6111531B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP6492447B2 (ja) 電気光学装置、電子機器、及び電気光学装置の駆動方法
JP2018081178A (ja) 電気光学装置、電子機器、および電気光学装置の駆動方法
JP5845963B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP6581951B2 (ja) 電気光学装置の駆動方法
JP5929087B2 (ja) 電気光学装置および電子機器
JP6052365B2 (ja) 電気光学装置および電子機器
JP6626802B2 (ja) 電気光学装置および電子機器
JP6299090B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2019008325A (ja) 電気光学装置および電子機器
JP2017058699A (ja) 電気光学装置および電子機器