TW201606956A - 具有高效率散熱路徑之堆疊式半導體晶粒總成及相關系統 - Google Patents
具有高效率散熱路徑之堆疊式半導體晶粒總成及相關系統 Download PDFInfo
- Publication number
- TW201606956A TW201606956A TW104121888A TW104121888A TW201606956A TW 201606956 A TW201606956 A TW 201606956A TW 104121888 A TW104121888 A TW 104121888A TW 104121888 A TW104121888 A TW 104121888A TW 201606956 A TW201606956 A TW 201606956A
- Authority
- TW
- Taiwan
- Prior art keywords
- die
- semiconductor die
- attached
- thermally conductive
- dielectric material
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 119
- 230000000712 assembly Effects 0.000 title description 11
- 238000000429 assembly Methods 0.000 title description 11
- 230000002093 peripheral effect Effects 0.000 claims abstract description 52
- 239000000758 substrate Substances 0.000 claims abstract description 36
- 239000000853 adhesive Substances 0.000 claims abstract description 33
- 230000001070 adhesive effect Effects 0.000 claims abstract description 33
- 238000012546 transfer Methods 0.000 claims abstract description 31
- 239000000463 material Substances 0.000 claims description 67
- 239000007788 liquid Substances 0.000 claims description 33
- 238000000034 method Methods 0.000 claims description 24
- 230000017525 heat dissipation Effects 0.000 claims description 17
- LYCAIKOWRPUZTN-UHFFFAOYSA-N Ethylene glycol Chemical compound OCCO LYCAIKOWRPUZTN-UHFFFAOYSA-N 0.000 claims description 13
- 238000004519 manufacturing process Methods 0.000 claims description 13
- 229910052751 metal Inorganic materials 0.000 claims description 9
- 239000002184 metal Substances 0.000 claims description 9
- 239000004020 conductor Substances 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 5
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 claims description 4
- 239000012188 paraffin wax Substances 0.000 claims description 4
- 239000007787 solid Substances 0.000 claims description 3
- 239000003989 dielectric material Substances 0.000 claims 33
- 239000013078 crystal Substances 0.000 claims 5
- 238000011065 in-situ storage Methods 0.000 claims 3
- 239000008187 granular material Substances 0.000 claims 1
- 238000007789 sealing Methods 0.000 claims 1
- 230000007704 transition Effects 0.000 claims 1
- 238000005516 engineering process Methods 0.000 description 29
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 7
- 229910052802 copper Inorganic materials 0.000 description 7
- 239000010949 copper Substances 0.000 description 7
- MHCVCKDNQYMGEX-UHFFFAOYSA-N 1,1'-biphenyl;phenoxybenzene Chemical compound C1=CC=CC=C1C1=CC=CC=C1.C=1C=CC=CC=1OC1=CC=CC=C1 MHCVCKDNQYMGEX-UHFFFAOYSA-N 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 4
- 230000001965 increasing effect Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 229910000679 solder Inorganic materials 0.000 description 4
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 229910052799 carbon Inorganic materials 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 239000000654 additive Substances 0.000 description 2
- 230000000996 additive effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000012530 fluid Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 239000011800 void material Substances 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910007637 SnAg Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000009835 boiling Methods 0.000 description 1
- 239000002041 carbon nanotube Substances 0.000 description 1
- 229910021393 carbon nanotube Inorganic materials 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 239000012772 electrical insulation material Substances 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- OFIGWBLFGRPORB-UHFFFAOYSA-N ethylbenzene;1-phenylethylbenzene Chemical compound CCC1=CC=CC=C1.C=1C=CC=CC=1C(C)C1=CC=CC=C1 OFIGWBLFGRPORB-UHFFFAOYSA-N 0.000 description 1
- 230000009969 flowable effect Effects 0.000 description 1
- 239000000499 gel Substances 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 239000013529 heat transfer fluid Substances 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 239000002086 nanomaterial Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000012056 semi-solid material Substances 0.000 description 1
- 239000011343 solid material Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000013022 venting Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4871—Bases, plates or heatsinks
- H01L21/4882—Assembly of heatsink parts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3675—Cooling facilitated by shape of device characterised by the shape of the housing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06527—Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06568—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06572—Auxiliary carrier between devices, the carrier having an electrical connection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06589—Thermal management, e.g. cooling
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本發明揭示一種具有高效率散熱路徑之半導體晶粒總成。在一實施例中,該半導體晶粒總成包括一封裝支撐基板、具有一周邊區域及一堆疊區域之一第一半導體晶粒,及一第二半導體晶粒,其附接至該第一晶粒之該堆疊區域使得該周邊區域係該第二晶粒之側面。該總成進一步包含一熱傳遞單元,其具有附接至該第一晶粒之該周邊區域之一底座、由一黏附劑附接至該底座之一蓋,及由至少該蓋界定之一腔,其中該第二晶粒係在該腔內。該總成亦包含該腔中之一底部填充物,其中該底部填充物之一填角料部分沿基腳之一部分向上延伸一距離且沿該底座之至少一部分向上延伸一距離。
Description
所揭示實施例係關於半導體晶粒總成。特定言之,本技術係關於具有高效率散熱路徑之堆疊式半導體晶粒總成及相關聯之系統及方法。
包含記憶體晶片、微處理器晶片及成像器晶片之封裝式半導體晶粒通常包含安裝在一基板上且被包圍在一塑膠保護罩中之一半導體晶粒。晶粒包含功能特徵,諸如記憶體單元、處理器電路及成像器裝置,以及電連接至功能特徵之結合襯墊。結合襯墊可電連接至保護罩外部之終端以允許晶粒連接至較高階層電路。
市場壓力不斷驅使半導體製造商減小晶粒封裝之大小以裝配在電子裝置之空間約束內,同時亦施壓於其等以增加每一封裝之功能容量以滿足操作參數。用於增加一半導體封裝之處理能力而不實質上增加由封裝覆蓋之表面面積(即,封裝的「佔據面積」)之一種方法係在一單個封裝中將多個半導體晶粒垂直堆疊在彼此的頂部上。此等垂直堆疊式封裝中之晶粒可藉由使用穿矽通孔(TSV)電耦合個別晶粒之結合襯墊與相鄰晶粒之結合襯墊而互連。
與垂直堆疊式晶粒封裝相關聯之一項挑戰係,來自個別晶粒之熱量係加成性且難以耗散由堆疊式晶粒產生之彙總熱量。總之,此增
加個別晶粒、晶粒之間之接面及封裝之操作溫度,這可造成堆疊式晶粒達到高於其等最大操作溫度(Tmax)之溫度。問題亦由於封裝中之晶粒之密度增加而惡化。此外,當裝置在晶粒堆疊中具有不同類型的晶粒時,裝置之最大操作溫度被限制於具有最低的最大操作溫度之晶粒。
100‧‧‧半導體晶粒總成
102‧‧‧封裝支撐基板
103a‧‧‧第一側
103b‧‧‧第二側
104a‧‧‧電連接器
104b‧‧‧電連接器
110‧‧‧第一半導體晶粒
111‧‧‧安裝區域
112‧‧‧周邊區域
114‧‧‧前向表面
120‧‧‧第二半導體晶粒
122‧‧‧堆疊
124‧‧‧導電元件
126‧‧‧穿矽通孔(TSV)
128‧‧‧熱傳導元件
130‧‧‧熱傳遞結構(TTS)
131‧‧‧第一部分
132‧‧‧第二部分
133‧‧‧黏附劑
138‧‧‧腔
142‧‧‧基座
144‧‧‧凸肩
146‧‧‧側壁
148‧‧‧黏附劑
152‧‧‧頂部
154‧‧‧底部
156‧‧‧側壁
160‧‧‧底部填充材料
162‧‧‧填角料
400‧‧‧半導體晶粒總成
430‧‧‧內部殼體
431‧‧‧第一支撐件
432‧‧‧第二支撐件
433‧‧‧第一內表面
434‧‧‧第二內表面
435‧‧‧頂部
436‧‧‧腔
440‧‧‧外部殼體
442‧‧‧側壁
444‧‧‧內表面
446‧‧‧頂部
448‧‧‧腔
500‧‧‧半導體裝置總成
530‧‧‧熱傳遞結構(TTS)
532‧‧‧頂部
534‧‧‧側壁
535‧‧‧內表面
536‧‧‧基座
537‧‧‧凸肩
538‧‧‧腔
539‧‧‧內表面
540a‧‧‧入口
540b‧‧‧出口
600‧‧‧半導體晶粒總成
630‧‧‧熱傳遞結構(TTS)
632‧‧‧頂部/頂部組件
634‧‧‧側壁
636‧‧‧內表面
638‧‧‧腔
640a‧‧‧入口
640b‧‧‧出口
670‧‧‧熱傳導介電液體
900‧‧‧半導體晶粒總成
910a‧‧‧入口
910b‧‧‧出口
1000‧‧‧系統
1010‧‧‧半導體晶粒總成
1020‧‧‧電源
1030‧‧‧驅動器
1040‧‧‧處理器
1050‧‧‧其他子系統或組件
C‧‧‧覆蓋面積
F‧‧‧箭頭
G‧‧‧間隙
H1‧‧‧高度
H2‧‧‧高度
L1‧‧‧第二晶粒之長度
L2‧‧‧第一晶粒之長度
圖1係圖解說明根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖2A係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之一截面圖,且圖2B係圖解說明該方法之一俯視平面圖。
圖2C係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之一截面圖,且圖2D係圖解說明該方法之一俯視平面圖。
圖2E及圖2F係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之截面圖。
圖3係圖解說明根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖4A係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之一截面圖,且圖4B係圖解說明該方法之一俯視平面圖。
圖4C係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之一截面圖。
圖4D係圖解說明製造根據本技術之實施例之一半導體晶粒總成之一方法之一截面圖,且圖4E係圖解說明該方法之一俯視平面圖。
圖5A係根據本技術之實施例之一半導體晶粒總成之一截面圖且圖5B係該半導體晶粒總成之一俯視平面圖。
圖6係根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖7係根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖8係根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖9係根據本技術之實施例之一半導體晶粒總成之一截面圖。
圖10係包含根據本技術之實施例組態之一半導體晶粒總成之一系統之一示意圖。
下文描述具有高效率散熱路徑之堆疊式半導體晶粒總成及相關聯之系統及方法之若干實施例之具體細節。術語「半導體晶粒」通常係指具有積體電路或組件、資料儲存元件、處理組件及/或製造在半導體基板上之其他特徵之一晶粒。例如,半導體晶粒可包含積體電路記憶體及/或邏輯電路。半導體晶粒及/或半導體晶粒封裝中之其他特徵可被視為彼此「熱接觸」,前提係該兩種結構可經由例如傳導、對流及/或輻射透過熱量交換能量。熟習相關技術者亦將瞭解,本技術可具有額外實施例,且本技術可在無下文參考圖1至圖10描述之實施例之若干細節的情況下實踐。
如本文中使用,鑑於圖中所示之定向,術語「垂直」、「橫向」、「上部」及「下部」可能係指半導體晶粒總成中之特徵之相對方向或位置。例如,「上部」或「最上面」可能係指經定位比一特徵更接近一頁面之頂部之另一特徵。然而,此等術語應被大概解釋為包含具有其他定向(諸如顛倒或傾斜定向,其中頂部/底部、上方/下方、以上/以下、上/下及左/右取決於定向可互換)之半導體裝置。
圖1係圖解說明根據本技術之一實施例之一半導體晶粒總成100(「總成100」)之一截面圖。總成100可包含一封裝支撐基板102、安裝至封裝支撐基板102之一第一半導體晶粒110,及在一堆疊區域(諸如第一晶粒110之一中心區域或一偏心區域)處配置在一堆疊122中之複數個第二半導體晶粒120。第一晶粒110可進一步包含在第二晶粒120之外側橫向之一周邊區域112及一熱傳遞結構(TTS)130,熱傳遞
結構130具有由一黏附劑133附接至第一晶粒110之周邊區域112之一第一部分131及覆蓋、圍封或以其他方式在第二晶粒120之堆疊122上方之一第二部分132。例如,黏附劑133可為一散熱介面材料(「TIM」)或另一適當黏附劑。例如,TIM及其他黏附劑可包含基於聚矽氧之油脂、凝膠或摻雜有導電材料(例如,碳奈米管、焊錫材料、類鑽石碳(DLC)等等)之黏附劑,以及相變材料。在圖1中圖解說明之實施例中,第一部分131係至少自第一晶粒110之周邊區域112延伸至第二晶粒120之堆疊122之一中間高度處之一高度之一底座,諸如一屏障部件。第二部分132係由黏附劑133附接至第一部分131及最上面第二晶粒120之一罩。第一部分131及第二部分132可一起界定由一金屬(例如,銅或鋁)或其他高熱傳導材料製成之一殼體,且第一部分131及第二部分132可一起界定其中定位有第二晶粒120之堆疊122之一腔138。
總成100進一步包含第二晶粒120之各者之間及第一晶粒110與底部第二晶粒120之間之一底部填充材料160。底部填充材料160可在靠近第一晶粒110之一區域中形成自第二晶粒120之堆疊122向外延伸之一填角料162。總成100預期提供來自第一晶粒110及第二晶粒120之堆疊122之熱量之增強熱耗散。例如,TTS 130可由具有高熱傳導率之一材料製成以沿直接自第一晶粒110之周邊區域112之一大部分之一第一路徑且沿穿過第二晶粒120之一第二路徑有效地傳遞熱量。TTS 130之第一部分131附接至第一晶粒110之周邊區域112之可用區域之一大的百分比,因為第一部分131提供一屏障,該屏障防止底部填充材料160之填角料162覆蓋周邊區域112之一顯著百分比。此增強第一熱路徑之效率,因為與其中在第一部分131附接至第一晶粒110之周邊區域112之前沈積底部填充材料之裝置相比,TTS 130之第一部分131可覆蓋周邊區域112之更多表面區域。
圖1中所示之總成100之若干實施例可因此提供增強的散熱性
質,其等降低總成100中之個別晶粒110、120之操作溫度使得該等晶粒保持在其等指定最大溫度(Tmax)以下。當總成100被配置為一混合記憶體立方體(HMC)時此可極為有用,因為第一晶粒110通常係一較大襯底邏輯晶粒,且第二晶粒120通常係記憶體晶粒,且邏輯晶粒通常係以遠高於記憶體晶粒之一功率等級操作(例如,與0.628W相比的5.24W)。邏輯晶粒HMC組態通常將大量熱量集中在第一晶粒110之周邊區域112處。邏輯晶粒亦可在周邊區域處具有較大功率密度,從而造成周邊區域處進一步集中熱量且溫度較高。因而,藉由將第一晶粒110之周邊區域112之一大的百分比耦合至TTS 130之高度傳導第一部分131,熱量可有效地自第一晶粒之周邊區域112移除。
圖2A至圖2F圖解說明製造根據本技術之實施例之總成100之一方法之態樣。圖2A係製造總成100之一階段之一截面圖且圖2B係該階段之一俯視平面圖。參考圖2A,封裝支撐基板102經組態以將第一晶粒110及第二晶粒120連接至較高階層封裝(未展示)之外部電組件。例如,封裝支撐基板102可為一中介板或印刷電路板,其包含半導體組件(例如,經摻雜矽晶圓或砷化鎵晶圓)、不導電組件(例如,各種陶瓷基板,諸如氧化鋁(Al2O3)、氮化鋁(AlN)等等),及/或導電部分(例如,互連電路、TSV等等)。在圖2A中圖解說明之實施例中,封裝支撐基板102在封裝支撐基板102之一第一側103a處經由第一複數個電連接器104a電耦合至第一晶粒110,且在封裝支撐基板102之一第二側103b處經由第二複數個電連接器104b電耦合至外部電路(未展示)(電連接器104a及電連接器104b統稱為「電連接器104」)。電連接器104可為焊球、導電凸塊及支柱、導電環氧樹脂,及/或其他適當的導電元件。在各個實施例中,封裝支撐基板102可由具有相對較高熱傳導率之一材料製成以增強第一半導體晶粒110之背側處之熱耗散。
如圖2A及圖2B中所示,第一晶粒110可具有大於堆疊式第二晶粒
120之一佔據面積。第一晶粒110因此包含一安裝區域111(圖2A)或堆疊區域,在堆疊區域中,第二晶粒120附接至第一晶粒110且周邊區域112向外橫向延伸超出安裝區域111之至少一側。周邊區域112因此係在第二晶粒120外側(例如,超出第二晶粒120之長度及/或寬度)。
第一晶粒110及第二晶粒120可包含各種類型的半導體組件及功能特徵,諸如動態隨機存取記憶體(DRAM)、靜態隨機存取記憶體(SRAM)、快閃記憶體、其他形式的積體電路記憶體、處理電路、成像組件,及/或其他半導體特徵。在各個實施例中,例如,總成100可被組態為一HMC,其中堆疊式第二晶粒120係DRAM晶粒或提供資料儲存之其他記憶體晶粒,且第一晶粒110係提供HMC內之記憶體控制(例如DRAM控制)之一高速邏輯晶粒。在其他實施例中,第一晶粒110及第二晶粒120可包含其他半導體組件,及/或堆疊122中之個別第二晶粒120之半導體組件可不同。
第一晶粒110及第二晶粒120可為矩形、圓形及/或其他適當形狀,且可具有各種不同尺寸。例如,個別第二晶粒120可各自具有大約10mm到11mm(例如,10.7mm)之一長度L1及大約8mm到9mm(例如,8.6mm、8.7mm)之一寬度。第一晶粒110可具有大約12mm到13mm(例如,12.67mm)之一長度L2及大約8mm到9mm(例如,8.5mm、8.6mm等等)之一寬度。在其他實施例中,第一晶粒110及第二晶粒120可具有其他適當尺寸,及/或個別第二晶粒120可具有彼此不同之尺寸。
第一晶粒110之周邊區域112(被熟習此項技術者稱為一「門廊」或「擱板」)可由第一晶粒110及第二晶粒120之相對尺寸及第一晶粒110之一前向表面114上之堆疊122之位置來界定。在圖2A及圖2B中圖解說明之實施例中,堆疊122相對於第一晶粒110之長度L2居中,使得周邊區域112橫向地延伸超出堆疊122之兩個相對側。例如,若第一晶
粒110之長度L2比第二晶粒120之長度L1大大約1.0mm,則周邊區域112將延伸超出居中第二晶粒120之任一側大約0.5mm。堆疊122亦可相對於第一晶粒110之寬度居中,且在其中第一晶粒110之寬度及長度兩者皆大於居中堆疊122之實施例中,周邊區域112可圍繞第二晶粒120之整個周長延伸。在其他實施例中,堆疊122可相對於第一晶粒110之前向表面114(圖2A)偏離,及/或第一晶粒110之周邊區域112可圍繞小於堆疊122之全周長延伸。在進一步實施例中,第一晶粒110及第二晶粒120可為圓形,且因此第一晶粒110及第二晶粒120之相對直徑界定周邊區域112。
如圖2A中所示,第二晶粒120可在堆疊122中彼此電耦合,且由定位在相鄰晶粒110、120之間之複數個導電元件124電耦合至襯底第一晶粒110。雖然圖1中所示之堆疊122包含電耦合在一起之8個第二晶粒120,但是在其他實施例中,堆疊122可包含多於或少於8個晶粒(例如,2至4個晶粒,或至少9個晶粒等等)。導電元件124可具有各種適當結構,諸如支柱、柱、支桿、凸塊,且可由銅、鎳、焊錫(例如,基於SnAg之焊錫)、填充導體之環氧樹脂及/或其他導電材料製成。在選定實施例中,例如,導電元件124可為銅柱,而在其他實施例中,導電元件124可包含更複雜的結構,諸如氮化物上凸塊(bump-on-nitride)結構。
如圖2A中進一步所示,個別第二晶粒120可各自包含複數個TSV 126,其等在一或兩側上與對應導電元件124對準以在第二晶粒120之相對側處提供電連接。每一TSV 126可包含完全行進穿過個別第二晶粒120之一導電材料(例如,銅)及一電絕緣材料,該電絕緣材料包圍導電材料以電隔離TSV 126與第二晶粒120之剩餘部分。雖然圖1中未展示,但是第一晶粒110亦可包含將第一晶粒110電耦合至較高階層電路之複數個TSV 126。在電通信之外,TSV 126及導電元件124提供散
熱導管,熱量可透過散熱導管被傳遞遠離第一晶粒110及第二晶粒120(例如,通過第一散熱路徑)。在一些實施例中,導電元件124及/或TSV 126之尺寸可增加以增強垂直通過堆疊122之熱傳遞。例如,個別導電元件124可各自具有大約15μm至30μm之一直徑或其他適當尺寸以增強穿過晶粒110、120之散熱通路。在其他實施例中,第二晶粒120可彼此電耦合且使用亦可提供穿過堆疊122之散熱通路之其他類型的電連接器(例如導線結合)電耦合至第一晶粒110。
在各個實施例中,總成100亦可包含填隙地定位在導電元件124之間的複數個熱傳導元件128(以虛線展示)。個別熱傳導元件128在結構及組分方面可至少通常類似於導電元件124(例如銅柱)。然而,熱傳導元件128並未電耦合至TSV 126或晶粒110及120之其他電活性組件,且因此不提供第二晶粒120之間的電連接。相反地,熱傳導元件128係電隔離「啞元件」,其等增加通過堆疊122之整體熱傳導率以增強沿第一散熱路徑之熱傳遞。例如,在其中總成100被配置為一HMC之實施例中,導電元件124之間添加熱傳導元件128已被示為將HMC之操作溫度降低若干度(例如大約6℃至7℃)。
圖2C係圖解說明用於在TTS 130(圖1)之第一部分131附接至第一晶粒110及封裝支撐基板102之後製造總成100之一方法之一後續階段之一截面圖,且圖2D係圖解說明該後續階段之一俯視平面圖。參考圖2C,第一部分131之此實施例具有經組態以圍繞第一晶粒110之至少一部分延伸之一基座142(例如,基腳)及經組態以定位在第一晶粒110之周邊區域112上方之一凸肩144。第一部分131可進一步包含延伸至相對於第二晶粒120之堆疊122之一高度(H1)之一側壁146。側壁146亦藉由一間隙(G)與第二晶粒120之堆疊122分隔開,使得凸肩144覆蓋周邊區域112之一顯著百分比(例如,覆蓋面積(C))。基座142可由一黏附劑148附接至封裝支撐基板102,且凸肩144可由熱傳導黏附劑133附接
至第一晶粒110之周邊區域112。黏附劑133及148可為相同黏附劑,或其等可彼此不同。黏附劑133例如可為一TIM。如圖2D中所示,第一部分131可為包圍第一晶粒110及第二晶粒120之一環。
圖2E係圖解說明在第二晶粒120之間及第一晶粒110與底部第二晶粒120之間沈積底部填充材料160之後製造總成100之方法之另一階段之一截面圖。底部填充材料160通常係可流動材料,其填充第二晶粒120、導電元件124及熱傳導元件128之間的填隙空間。TTS 130之第一部分131提供一屏障部件,其抑制填角料162覆蓋第一晶粒110之周邊區域112之程度。例如,填角料162沿側壁146之一部分向上延伸,而非如同在沈積底部填充材料160之後將熱傳導部件附接至周邊區域112之其他裝置中一樣,填角料162在周邊區域112上方橫向地展開。底部填充材料160可為一不導電環氧樹脂糊狀物(例如由日本新舄市Namics Corporation製造的XS8448-171)、一毛細管底部填充物、一不導電膜、一模製底部填充物及/或包含其他適當的電絕緣材料。底部填充材料160可替代地為一介電底部填充物,諸如由德國杜塞爾多夫Henkel製造的FP4585。在一些實施例中,底部填充材料160可基於其熱傳導率選擇以增強通過堆疊122之熱耗散。底部填充材料160的量經選擇以充分填充填隙空間使得底部填充材料160之一過量部分進入第一部分131之側壁146與第二晶粒120之堆疊122之間的間隙(G)中以形成填角料162。高度(H1)、間隙(G)及覆蓋面積(C)經選擇以提供周邊區域112之一大的覆蓋面積(C),同時亦提供側壁146與第二晶粒120之堆疊122之間的足夠空間以容納底部填充材料160之填角料162。
圖2F係圖解說明TTS 130之第二部分132已附接至第一部分131以完成TTS 130之後圖1之總成100之一截面圖。第二部分132可具有由黏附劑133附接至最上面第二晶粒120之一頂部152、由黏附劑133附接至第一部分131之一底部154,及自頂部152下垂之一側壁156。第一部分
131及第二部分132一起界定包納第二晶粒120之堆疊122之腔138。圖2F中圖解說明之實施例之TTS 130因此係一熱傳導殼體,其提供增強的熱傳遞以移除由第一晶粒110及第二晶粒120產生之熱量。TTS 130之第一部分131及第二部分132之各者可由金屬(諸如銅或鋁)製成,使得TTS 130具有一金屬底座部分及一金屬罩。
圖3係根據本技術之總成100之另一實施例之一截面圖。在此實施例中,TTS 130之第一部分131具有具備延伸至至少與最上面第二晶粒120之頂部近似相同之高度之一高度(H2)之一側壁146,且TTS 130之第二部分132具有附接至側壁146之頂部之一底部154。第二部分132因此不具有自頂部152下垂之一單獨側壁。第二部分132可由黏附劑133附接至第一部分131。
圖4A係在根據本技術之一製造程序之一階段處之一半導體晶粒總成400之一側視截面圖,且圖4B係該半導體晶粒總成400之一俯視平面圖。總成400之若干特徵類似於上文關於總成100描述之特徵,且因此相似元件符號係指圖1至圖4B中之相似組件。圖4A展示一內部殼體430附接至第一晶粒110之後的總成400。內部殼體430可包含具有一第一內表面433之一第一支撐件431、具有一第二內表面434之一第二支撐件432,及在第一支撐件431與第二支撐件432之間延伸之一頂部435。內部殼體430具有一腔436,其用第一支撐件431及第二支撐件432封閉在側邊上,但是在另外兩側上敞開。第一支撐件431及第二支撐件432可用黏附劑133附接至第一晶粒110之周邊區域112。內部殼體430之頂部435亦可由黏附劑133附接至第二晶粒120之頂部。如圖4B中所示,內部殼體430可具有類似於第一晶粒110之佔據面積之一佔據面積。
圖4C係在底部填充材料160已沈積在第二晶粒120之間及第一晶粒110與底部第二晶粒120之間之後的一後續製造階段處之總成400之
一側視截面圖。返回參考圖4B,底部填充材料可藉由如箭頭F所示般將底部填充材料流過內部殼體430之敞開側而分佈在填隙空間內。為增強底部填充材料之流動,總成400可傾斜成某個角度使得重力將底部填充材料160拖曳通過腔436內之填隙空間。
圖4D係一後續製造階段處之總成400之一側視截面圖,且圖4E係該總成400之一俯視平面圖。參考圖4D,總成400進一步包含一外部殼體440,其具有具備一內表面444之一側壁442及與該側壁442一起界定一腔448之一頂部446。如圖4E中所示,側壁442之內表面444具有四側使得腔448圍封第一晶粒110、第二晶粒120之堆疊及內部殼體430。如圖4D中所示,外部殼體440可由黏附劑148附接至封裝支撐基板102且由黏附劑133附接至內部殼體430之頂部435。此實施例提供與如上文解釋之第一晶粒110之周邊區域112且與第二晶粒120之諸側之一良好的散熱介面,因為底部填充材料160可具有高於殼體內之一空隙之一熱傳導率。
圖5A係根據本技術之另一實施例之一半導體裝置總成500(「總成500」)之一截面圖,且圖5B係該半導體裝置總成500之一俯視平面圖。相似元件符號係指遍及圖1至圖5B之相似組件。總成500包含一TTS 530,其具有一頂部532、與頂部532一體式形成之一側壁534,及由頂部532及側壁534界定之一腔538。TTS 530係由具有高熱傳導率之一材料(諸如銅或鋁)形成之一單件式殼體。側壁534可具有一內表面535。在如圖5B中所示之一實施例中,內表面535可具有四側,其等經組態以與第二晶粒120之堆疊122分隔開使得第二晶粒120與側壁534之內表面535之間存在一小間隙。返回參考圖5A,側壁534可進一步包含由黏附劑148附接至封裝支撐基板102之一基座536及由黏附劑133附接至第一晶粒110之周邊區域112之一凸肩537。基座536可為具有自第一晶粒110之周邊區域112向外橫向地分開之一內表面539之一基
腳。TTS 530可進一步包含一入口540a及一出口540b。入口540a可為延伸穿過側壁534之一下部部分之一第一通道,且出口540b可為延伸穿過側壁534之一上部部分之一第二通道。參考圖5B,入口540a及出口540b可彼此橫向地偏移,或在其他實施例中其等可跨腔538彼此對準。在其他實施例中,入口540a及出口540b可以近似相同高度延伸穿過側壁。在又其他實施例中,入口540a可沿側壁534定位的高度相對大於出口540b可沿側壁534定位的高度。
底部填充材料160經由入口540a注入(I)至腔538中,使得底部填充材料160填充第二晶粒120之間及第一晶粒與底部第二晶粒120之間的填隙空間。在一實施例中,底部填充材料160可被注入至腔538中直至底部填充材料160流出出口540b(O)。入口540a及出口540b可藉由用底部填充材料160填充此等通道來密封,或在其他實施例中,入口540a及出口540b之外部開口可用另一材料加蓋以將腔538密封在TTS 530內。因此,TTS 530提供一屏障部件,其有效地含有底部填充材料160,同時亦由側壁534之凸肩537提供第一晶粒110之周邊區域112之一大的表面面積的覆蓋。此外,底部填充材料160亦接觸第二晶粒120之諸側,以亦增強熱量傳遞橫向地遠離第二晶粒120。
圖6係根據本技術之另一實施例之一半導體晶粒總成600(「總成600」)之一截面圖。相似元件符號係指圖1至圖6中之相似組件。總成600可包含一TTS 630,其具有一頂部632及具有一內表面636之一側壁634。頂部632及側壁634界定經組態以容納第一晶粒110及第二晶粒120之堆疊122之一腔638。頂部632可由黏附劑133附接至上部第二晶粒120,且側壁634可由黏附劑148附接至封裝支撐基板102。圖6中所示之側壁634之實施例不接觸第一晶粒110之周邊區域112。在其他實施例中,側壁634可具有黏附至第一晶粒110之周邊區域112之一凸肩,及黏附至封裝支撐基板102之一基座,如由圖5A中所示之側壁
534之凸肩537及基座536所示。TTS 630可進一步包括一入口640a及一出口640b。在經圖解說明之實施例中,入口640a及出口640b係延伸穿過TTS 630之頂部632之通道。在其他實施例中,入口640a及/或出口640b可為穿過側壁634之通道。此外,圖6中圖解說明之TTS 630之實施例係其中頂部632與側壁634一體式形成之一單件式殼體。在其他實施例中,頂部632可為由黏附劑附接至側壁634之一單獨組件,諸如上文關於圖3展示並描述。
總成600進一步包含腔638中之一熱傳導介電液體670。介電液體670可經由入口640a注入至腔638中(I)。出口640b可因此提供通風孔,空氣或其他物質隨著注入介電液體670而可透過該通風孔自腔638逸出(O)。介電液體670可作為一液體注入且在腔638內保留為液體狀態,或其可作為一液體注入且部分固化為一凝膠狀物質或完全固化為一固體。適當的熱傳導介電液體670包含例如石蠟流體及由Dow Chemical Company製造之DowthermTM。適當的DowthermTM熱傳遞流體包含Dowtherm ATM、Dowtherm GTM、Dowtherm QTM、Dowtherm SR-1TM及Dowtherm TTM,其等全部係由Dow Chemical Company製造。在一些實施例中,介電液體可在200℃下具有0.1W/mK至0.15W/mK之一熱傳導率,或在其他實施例中,其可包含一添加劑,諸如乙二醇,且介電液體中體積為30%的乙二醇之一溶液可具有0.5W/mK之一熱傳導率。在一些實施例中,介電液體670可進一步包含碳奈米材料以增加熱傳導率。介電液體670應具有大於總成600之最大操作溫度之一沸點以避免在腔中產生一氣體。在一些實施例中,介電液體670可經選擇以在周圍溫度下固化為一固態或半固態材料,但是在最大操作溫度下或附近經歷到一液體狀態之一相變以潛在地增強熱傳遞並當達到最大操作溫度時提供一穩定狀態操作溫度。
介電液體670可填充第二晶粒120之間及第一晶粒110與底部第二
晶粒120之間的填隙空間,使得不一定需要一單獨底部填充材料。在其他實施例中,在用介電液體670填充腔638之前,一底部填充材料可沈積在第二晶粒120之間及第一晶粒110與底部第二晶粒120之間。當介電液體670保持為液體狀態時底部填充材料通常係需要的,以提供對晶粒110、120之結構支撐。然而,當介電液體670固化為一充分固態時,可移除底部填充材料。
在操作中,介電液體670不僅接觸第一晶粒110之周邊區域112,而且接觸第二晶粒120以有效地傳遞熱量至TTS 630。與使用一底部填充材料及/或在殼體與晶粒110及120之間具有空隙之裝置相比,此在具有高熱傳導率之一材料與晶粒110及120之間提供顯著更多表面接觸。在一些實施例中,腔638經完全填充以防止TTS 630出現空隙,且入口640a及出口640b經加蓋以密封腔638。總成600之實施例預期提供自第一晶粒110及第二晶粒120之高度有效的熱量傳遞。
圖7係根據本技術之總成600之另一實施例之一截面圖。在此實施例中,入口640a係延伸穿過側壁634之一下部部分之一通道,且出口640b係延伸穿過頂部632之一通道。此實施例提供腔638之自下而上的填充,這預期可減少腔638內氣穴之可能形成。
圖8係根據本技術之總成600之另一實施例之一截面圖。在此實施例中,TTS 630係具有由黏附劑133彼此附接之一頂部組件632及一單獨側壁634之一多件式殼體。側壁634可由黏附劑148附接至封裝支撐基板102,且接著可用介電液體670填充側壁634之內表面636與晶粒110及120之間的空間。頂部632接著由黏附劑133附接至側壁634及上部第二晶粒120。在許多實施例中,腔638將具有由黏附劑133之厚度引起之一小的空隙。為避免腔638內具有一可膨脹氣體,TTS 630之頂部632可在一真空中附接至側壁634。
圖9係根據本技術之另一實施例之一半導體晶粒總成900(「總成
900」)之一截面圖。圖9中圖解說明之實施例類似於圖2F中圖解說明之總成100之實施例,且因此相似元件符號係指圖1至圖9中之相似組件。在總成900中,TTS 130可進一步包含TTS 130之第二部分132中之一入口910a及一出口910b。入口910a及出口910b係曝露於TTS 130內之腔138之通道。總成900進一步包含腔138中之底部填充材料160及介電液體670兩者。底部填充材料160可如上文參考圖2E描述般沈積。介電液體670可經由入口910a注入至腔中,且空氣或過量的介電液體670可經由出口910b自腔138中傳出。在腔138已用介電液體670填充之後,入口910a及出口910b可經加蓋或以其他方式密封以密封腔138使其與外部環境隔離。
上文參考圖1至圖9描述之堆疊式半導體晶粒總成之任一者可併入至大量較大系統及/或更複雜系統之任一者中,該等系統之一代表性實例係圖10中示意地展示之系統1000。系統1000可包含一半導體晶粒總成1010、一電源1020、一驅動器1030、一處理器1040及/或其他子系統或組件1050。半導體晶粒總成1010可包含通常類似於上文描述之堆疊式半導體晶粒總成之特徵之特徵,且可因此包含具有充分覆蓋第一晶粒110之周邊區域112且增強熱耗散之多個散熱路徑。所得系統1000可執行多種功能之任一者,諸如記憶體儲存、資料處理及/或其他適當功能。因此,代表性系統1000可包含但不限於手持式裝置(例如,行動電話、桌上型電腦、數位閱讀機及數位音訊播放器)、電腦及家電。系統1000之組件可容置在一單個單元中或分佈在多個互連單元(例如,透過一通信網路)內。系統1000之組件亦可包含遠程裝置及多種電腦可讀媒體之任一者。
自前述將明白,本文中已針對圖解說明目的描述本技術之特定實施例,但是可在不脫離本發明的情況下作出各種修改。例如,雖然關於HMC描述半導體晶粒總成之許多實施例,但是在其他實施例
中,半導體晶粒總成可被組態為其他記憶體裝置或其他類型的堆疊式晶粒總成。此外,圖1至圖9中圖解說明之半導體晶粒總成包含在第二半導體晶粒上配置成一堆疊之複數個第一半導體晶粒。然而,在其他實施例中,半導體晶粒總成可包含堆疊在第二半導體晶粒之一或多者上之一第一半導體晶粒。特定實施例之背景中描述之新技術之某些態樣亦可在其他實施例中組合或消除。此外,雖然已在該等實施例之背景中描述與新技術之某些實施例相關聯之優點,但是其他實施例亦可展現出此等優點且並非所有實施例一定展現出此等優點以落在本技術之範疇內。因此,本發明及相關聯之技術可涵蓋本文中未明確展示或描述之其他實施例。
100‧‧‧半導體晶粒總成
102‧‧‧封裝支撐基板
110‧‧‧第一半導體晶粒
112‧‧‧周邊區域
120‧‧‧第二半導體晶粒
122‧‧‧堆疊
130‧‧‧熱傳遞結構(TTS)
131‧‧‧第一部分
132‧‧‧第二部分
133‧‧‧黏附劑
138‧‧‧腔
160‧‧‧底部填充材料
162‧‧‧填角料
Claims (44)
- 一種半導體晶粒總成,其包括:一封裝支撐基板;一第一半導體晶粒,其具有一周邊區域及一堆疊區域;一第二半導體晶粒,其附接至該第一晶粒之該堆疊區域使得該周邊區域係該第二晶粒之側面;一熱傳遞單元,其具有附接至該第一晶粒之該周邊區域之一第一部分、由一黏附劑附接至該第一部分之一第二部分,及由該第一部分及該第二部分界定之一腔,其中該第二晶粒係在該腔內使得該第二晶粒與該第一部分分隔開一間隙;及該腔中之一底部填充材料,其中該底部填充材料具有一填角料,該填角料填充該熱傳遞單元之該第一部分與該第二晶粒之間之該間隙之至少一下部區域。
- 如請求項1之半導體晶粒總成,其中附接至該第一晶粒之該堆疊區域之該第二晶粒包括一底部第二晶粒,且該半導體晶粒總成進一步包括堆疊在該底部第二晶粒上之複數個額外第二晶粒,包含附接至該熱傳遞單元之一最上面第二晶粒。
- 如請求項2之半導體晶粒總成,其中:該熱傳遞單元之該第一部分包括一內部殼體,該內部殼體具有附接至該第一晶粒之該周邊區域之一側壁及附接至該最上面第二晶粒之一頂部;及該熱傳遞單元之該第二部分包括一外部殼體,該外部殼體包住該內部殼體、該第一晶粒及該第二晶粒堆疊。
- 如請求項2之半導體晶粒總成,其中該熱傳遞單元包括具有一側壁及一頂部之一殼體,且該側壁附接至該第一晶粒之該周邊區 域,且該頂部係由一散熱介面材料附接至該最上面第二晶粒。
- 如請求項4之半導體晶粒總成,其中該側壁具有附接至該封裝支撐基板之一基座及附接至該第一晶粒之該周邊區域之一凸肩,且其中該凸肩係由一散熱介面材料附接至該周邊區域。
- 如請求項2之半導體晶粒總成,其中該熱傳遞單元包括具有側壁及一頂部之一殼體,該側壁具有四個側面板且該頂部係附接至該四個側面板之一單獨部件。
- 如請求項2之半導體晶粒總成,其中該熱傳遞單元之該第一部分包括包圍該第二晶粒堆疊之一環,且該熱傳遞單元之該第二部分包括用一散熱介面材料附接至該環之一蓋。
- 如請求項2之半導體晶粒總成,其中該熱傳遞單元之該第一部分及該第二部分包括一金屬。
- 一種半導體晶粒總成,其包括:一封裝支撐基板;一第一半導體晶粒,其具有一周邊區域及一堆疊位區;複數個第二半導體晶粒,其等配置成一堆疊且安裝至該第一晶粒之該堆疊位區;具有第一部分及一第二部分之一金屬殼體,該第一部分係附接至該第一晶粒之周邊區域且具有一內表面,該內表面與該第二晶粒堆疊分隔開且向上延伸,且該第二部分圍封該第二晶粒堆疊;及該第二晶粒堆疊與該殼體之該第一部分之間之一底部填充材料,其中該底部填充材料之一部分接合該第一部分之該內表面。
- 如請求項9之半導體晶粒總成,其中該殼體之該第一部分係由一散熱介面材料附接至該第一晶粒之該周邊區域,且該殼體之該 第二部分係由一散熱介面材料附接至該殼體之該第一部分。
- 如請求項9之半導體晶粒總成,其中:該殼體之該第一部分包括具有一基座及一凸肩之一環,該基座附接至該封裝支撐基板,該凸肩係由一散熱介面材料附接至該周邊區域,且該環具有低於該複數個第二晶粒之一最上面第二晶粒之一高度;及該殼體之該第二部分包括附接至該複數個第二晶粒之一最上面第二晶粒之一頂部及自該頂部下垂之一側壁,且其中該第二部分之該側壁係由一散熱介面材料附接至該環。
- 如請求項9之半導體晶粒總成,其中該殼體之該第一部分包括一內部殼體,該內部殼體具有附接至該第一晶粒之該周邊區域之一第一支撐件及附接至該複數個第二晶粒之一最上面第二晶粒之一蓋,且該第二部分包括一外部殼體,該外部殼體具有該內部殼體之該蓋上方之一頂部及附接至該封裝支撐基板之一側壁。
- 如請求項12之半導體晶粒總成,其中該內部殼體進一步包括與該第一支撐件相對之一第二支撐件,且該第二支撐件附接至該第一晶粒之該周邊區域。
- 如請求項9之半導體晶粒總成,其中該殼體之該第一部分包括一側壁及附接至該側壁之一頂部,且該側壁附接至該第一晶粒之該周邊區域及該封裝支撐基板。
- 如請求項14之半導體晶粒總成,其中該頂部係由一散熱介面材料附接至該側壁,且該頂部係由一散熱介面材料附接至該複數個第二晶粒之一最上面第二晶粒。
- 如請求項14之半導體晶粒總成,其中該側壁具有不小於該複數個第二晶粒之一最上面第二晶粒之一高度之一高度。
- 一種半導體晶粒總成,其包括:一封裝支撐基板;附接至該封裝支撐基板之一第一半導體晶粒,該第一晶粒具有一周邊區域及一安裝區域,且該第一晶粒產生一第一熱量;附接至該第一晶粒之該安裝區域之一第二半導體晶粒,該第二晶粒產生小於該第一熱量之一第二熱量;一殼體,其具有附接至該第一晶粒之該周邊區域之一金屬底座及附接至該底座之一金屬罩,其中該底座具有一高度;及該第一晶粒之該周邊區域之介於該第二晶粒與該殼體之該底座之間之一區域上之一底部填充材料,其中該底部填充材料沿該底座之該高度向上延伸。
- 如請求項17之半導體晶粒總成,其中該底座包括一環且該罩包括由一散熱介面材料附接至該環之一頂部。
- 如請求項18之半導體晶粒總成,其中該罩進一步包括自該頂部下垂之一側壁,且其中該側壁附接至該環。
- 如請求項18之半導體晶粒總成,其中該底座包括延伸至一最上面第二晶粒之一高度之一側壁,且該頂部係連接至該側壁之一平板。
- 一種半導體晶粒總成,其包括:一封裝支撐基板;一第一半導體晶粒,其具有一周邊區域及一堆疊位區;複數個第二半導體晶粒,其等配置成一堆疊且安裝至該第一晶粒之該堆疊位區;具有第一部分及一第二部分之一殼體,該第一部分附接至該第一晶粒之周邊區域,且該殼體具有圍封該第二晶粒堆疊之一腔;及 該腔中之一熱傳導介電材料,其中該熱傳導介電材料接觸該殼體及該等第二晶粒之至少一者。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料包括一液體。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料包括一部分固化液體。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料包括被灌入該腔中之一液體且在該腔內原位變為一固體。
- 如請求項21之半導體晶粒總成,其中該殼體具有經組態以將該熱傳導材料注入至該腔中之一入口及經組態以自該腔排放物質之一出口。
- 如請求項25之半導體晶粒總成,其中該殼體之該第一部分包括一側壁,且該殼體之該第二部分包括與該側壁一體式形成之一頂部。
- 如請求項21之半導體晶粒總成,其中該殼體之該第一部分包括具有至少接近一最上面第二晶粒之一高度之一高度之一側壁,且該殼體之該第二部分包括由一黏附劑附接至該側壁及該最上面第二晶粒之一頂部。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料包括一石蠟。
- 如請求項21之半導體晶粒總成,其中該等第二晶粒具有一最大操作溫度,且該熱傳導介電材料具有基於該熱傳導介電材料形成一液體時之該最大操作溫度之一相變溫度。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料在200℃下具有近似0.1W/mK至0.15W/mK之一熱傳導率。
- 如請求項21之半導體晶粒總成,其中該熱傳導介電材料在120℃ 下在體積為30%之乙二醇之一溶液中具有近似0.50W/mK之一熱傳導率。
- 如請求項21之半導體晶粒總成,其進一步包括該等第二晶粒之間之一底部填充材料,其中該熱傳導介電材料提供該殼體與至少該第一晶粒之間之一散熱路徑。
- 如請求項32之半導體晶粒總成,其中該熱傳導介電材料具有高於該底部填充材料之一熱傳導率。
- 一種製造一半導體總成之方法,該半導體總成具有一封裝支撐基板、安裝至該封裝支撐基板之一第一半導體晶粒、配置成一堆疊且安裝至該第一晶粒之複數個第二晶粒及具有其中定位有該第二晶粒堆疊之一腔之一熱傳遞單元,該方法包括:將一熱傳導介電材料灌入該熱傳遞單元之該腔中使得該熱傳導介電材料接觸該熱傳遞單元及該等第二晶粒之至少一者;及密封該熱傳遞單元以將該第一晶粒及該等第二晶粒圍封在該腔內。
- 如請求項34之方法,其中該熱傳導介電材料包括一石蠟,且將該熱傳導介電材料灌入該腔中包括將該石蠟以一液體狀態流入該腔中。
- 如請求項34之方法,其中該熱傳導介電材料在200℃下具有近似0.1W/mK至0.15W/mK之一熱傳導率,且將該熱傳導介電材料灌入該腔中包括將該熱傳導介電材料以一液體狀態流入該腔中。
- 如請求項34之方法,其中該熱傳導介電材料在120℃下在體積為30%之乙二醇之一溶液中具有近似0.50W/mK之一熱傳導率,且將該熱傳導介電材料灌入該腔中包括將該熱傳導介電材料以一液體狀態流入該腔中。
- 如請求項34之方法,其中將該熱傳導介電材料灌入該腔中包括 將該熱傳導介電材料以一液體狀態流入該腔中。
- 如請求項38之方法,其中該方法進一步包括在該腔中原位至少部分凝固該液體狀態的熱傳導介電材料。
- 如請求項38之方法,其中該方法進一步包括在該腔中原位完全部分凝固該液體狀態的熱傳導介電材料。
- 如請求項34之方法,其中:該熱傳遞單元包括一金屬殼體,該金屬殼體具有附接至至少該封裝支撐基板之一側壁、與該側壁一體式形成之一頂部、一入口及一出口;及灌入該熱傳導介電材料包括將該熱傳導介電材料注入通過該入口且注入至該腔中。
- 如請求項41之方法,其進一步包括用該熱傳導介電材料填充該腔至少直至該熱傳導介電材料行進穿過該出口。
- 如請求項34之方法,其中:該熱傳遞單元包括一第一部分,該第一部分具有自該封裝支撐基板延伸至至少近似該第二晶粒堆疊之一最上面第二晶粒之一側壁及一頂部;灌入該熱傳導介電材料包括將該熱傳導介電材料沈積至該腔中同時自該側壁拆卸該頂部;及該方法進一步包括在將該熱傳導介電材料沈積至該腔中之後將該頂部附接至該側壁。
- 如請求項34之方法,其進一步包括在將該熱傳導介電材料灌入該腔中之前將一底部填充材料至少沈積在該等第二晶粒之間。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/330,934 US9443744B2 (en) | 2014-07-14 | 2014-07-14 | Stacked semiconductor die assemblies with high efficiency thermal paths and associated methods |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201606956A true TW201606956A (zh) | 2016-02-16 |
TWI560821B TWI560821B (en) | 2016-12-01 |
Family
ID=55068138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104121888A TWI560821B (en) | 2014-07-14 | 2015-07-06 | Stacked semiconductor die assemblies with high efficiency thermal paths and associated systems |
Country Status (7)
Country | Link |
---|---|
US (2) | US9443744B2 (zh) |
EP (1) | EP3170198B1 (zh) |
JP (1) | JP6626083B2 (zh) |
KR (1) | KR101963984B1 (zh) |
CN (1) | CN106663661B (zh) |
TW (1) | TWI560821B (zh) |
WO (1) | WO2016010707A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI819148B (zh) * | 2018-11-29 | 2023-10-21 | 日商電化股份有限公司 | 放熱構件 |
US11869821B2 (en) | 2020-06-01 | 2024-01-09 | Samsung Electronics Co., Ltd. | Semiconductor package having molding layer with inclined side wall |
TWI846771B (zh) * | 2018-12-04 | 2024-07-01 | 新加坡商安靠科技新加坡控股私人有限公司 | 半導體裝置以及製造半導體裝置的方法 |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9735082B2 (en) * | 2013-12-04 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC packaging with hot spot thermal management features |
US9691746B2 (en) | 2014-07-14 | 2017-06-27 | Micron Technology, Inc. | Methods of manufacturing stacked semiconductor die assemblies with high efficiency thermal paths |
US20170094842A1 (en) * | 2015-09-28 | 2017-03-30 | Infineon Technologies Austria Ag | Power Supply and Method |
US9960150B2 (en) | 2016-06-13 | 2018-05-01 | Micron Technology, Inc. | Semiconductor device assembly with through-mold cooling channel formed in encapsulant |
US10008395B2 (en) | 2016-10-19 | 2018-06-26 | Micron Technology, Inc. | Stacked semiconductor die assemblies with high efficiency thermal paths and molded underfill |
US10163750B2 (en) | 2016-12-05 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure for heat dissipation |
US9865570B1 (en) * | 2017-02-14 | 2018-01-09 | Globalfoundries Inc. | Integrated circuit package with thermally conductive pillar |
US10199356B2 (en) | 2017-02-24 | 2019-02-05 | Micron Technology, Inc. | Semiconductor device assembles with electrically functional heat transfer structures |
US10090282B1 (en) * | 2017-06-13 | 2018-10-02 | Micron Technology, Inc. | Semiconductor device assemblies with lids including circuit elements |
US10096576B1 (en) | 2017-06-13 | 2018-10-09 | Micron Technology, Inc. | Semiconductor device assemblies with annular interposers |
US10515867B2 (en) * | 2017-11-14 | 2019-12-24 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
US10748881B2 (en) * | 2017-12-05 | 2020-08-18 | Seoul Viosys Co., Ltd. | Light emitting device with LED stack for display and display apparatus having the same |
US10424528B2 (en) * | 2018-02-07 | 2019-09-24 | Toyota Motor Engineering & Manufacturing North America, Inc. | Layered cooling structure including insulative layer and multiple metallization layers |
US10529637B1 (en) | 2018-10-31 | 2020-01-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package and method of forming same |
US12027496B2 (en) | 2019-02-22 | 2024-07-02 | Intel Corporation | Film in substrate for releasing z stack-up constraint |
KR102562315B1 (ko) * | 2019-10-14 | 2023-08-01 | 삼성전자주식회사 | 반도체 패키지 |
KR102715474B1 (ko) * | 2019-11-15 | 2024-10-11 | 삼성전자주식회사 | 언더 필 물질 층을 포함하는 반도체 패키지 및 그 형성방법 |
US11011449B1 (en) | 2020-02-27 | 2021-05-18 | Micron Technology, Inc. | Apparatus and method for dissipating heat in multiple semiconductor device modules |
US11963341B2 (en) | 2020-09-15 | 2024-04-16 | Jetcool Technologies Inc. | High temperature electronic device thermal management system |
US11587887B2 (en) * | 2021-01-14 | 2023-02-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and manufacturing method thereof |
US20220230937A1 (en) * | 2021-01-20 | 2022-07-21 | Jetcool Technologies Inc. | Conformal Cooling Assembly with Substrate Fluid-Proofing for Multi-Die Electronic Assemblies |
US11855006B2 (en) * | 2021-07-29 | 2023-12-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory device, package structure and fabricating method thereof |
US12048118B2 (en) | 2021-08-13 | 2024-07-23 | Jetcool Technologies Inc. | Flow-through, hot-spot-targeting immersion cooling assembly |
Family Cites Families (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4323914A (en) | 1979-02-01 | 1982-04-06 | International Business Machines Corporation | Heat transfer structure for integrated circuit package |
JPS6138944U (ja) * | 1984-08-10 | 1986-03-11 | イビデン株式会社 | 半導体装置 |
JPS61253843A (ja) * | 1985-05-07 | 1986-11-11 | Hitachi Ltd | 半導体装置 |
JPH01248551A (ja) * | 1988-03-30 | 1989-10-04 | Toshiba Corp | 半導体パッケージ |
US5001548A (en) | 1989-03-13 | 1991-03-19 | Coriolis Corporation | Multi-chip module cooling |
NO911774D0 (no) * | 1991-05-06 | 1991-05-06 | Sensonor As | Anordning ved innkapsling av et funksjonsorgan, samt fremgangsmaate for fremstilling av samme. |
JPH0513603A (ja) * | 1991-07-02 | 1993-01-22 | Hitachi Ltd | 半導体集積回路装置 |
US5405808A (en) | 1993-08-16 | 1995-04-11 | Lsi Logic Corporation | Fluid-filled and gas-filled semiconductor packages |
KR970005712B1 (ko) * | 1994-01-11 | 1997-04-19 | 삼성전자 주식회사 | 고 열방출용 반도체 패키지 |
KR100236016B1 (ko) | 1996-12-16 | 1999-12-15 | 구자홍 | 적층형 반도체 패키지 및 그의 어셈블리 방법 |
JPH11111898A (ja) * | 1997-10-06 | 1999-04-23 | Zojirushi Vacuum Bottle Co | 半導体素子の冷却装置 |
US6686654B2 (en) | 2001-08-31 | 2004-02-03 | Micron Technology, Inc. | Multiple chip stack structure and cooling system |
SG104348A1 (en) * | 2002-11-21 | 2004-06-21 | Inst Of Microelectronics | Apparatus and method for fluid-based cooling of heat-generating devices |
US20050224953A1 (en) | 2004-03-19 | 2005-10-13 | Lee Michael K L | Heat spreader lid cavity filled with cured molding compound |
US7160758B2 (en) | 2004-03-31 | 2007-01-09 | Intel Corporation | Electronic packaging apparatus and method |
US20070126103A1 (en) | 2005-12-01 | 2007-06-07 | Intel Corporation | Microelectronic 3-D package defining thermal through vias and method of making same |
US7943431B2 (en) * | 2005-12-02 | 2011-05-17 | Unisem (Mauritius) Holdings Limited | Leadless semiconductor package and method of manufacture |
JP2008004688A (ja) * | 2006-06-21 | 2008-01-10 | Noda Screen:Kk | 半導体パッケージ |
US20100117209A1 (en) | 2007-02-28 | 2010-05-13 | Bezama Raschid J | Multiple chips on a semiconductor chip with cooling means |
SG146460A1 (en) * | 2007-03-12 | 2008-10-30 | Micron Technology Inc | Apparatus for packaging semiconductor devices, packaged semiconductor components, methods of manufacturing apparatus for packaging semiconductor devices, and methods of manufacturing semiconductor components |
KR20080114063A (ko) * | 2007-06-26 | 2008-12-31 | 주식회사 하이닉스반도체 | 반도체 패키지 및 이의 제조 방법 |
US7592697B2 (en) * | 2007-08-27 | 2009-09-22 | Intel Corporation | Microelectronic package and method of cooling same |
KR101038313B1 (ko) | 2008-01-30 | 2011-06-01 | 주식회사 하이닉스반도체 | 스택 패키지 |
JP2009218432A (ja) * | 2008-03-11 | 2009-09-24 | Sharp Corp | 高周波モジュールおよび高周波モジュールの製造方法 |
US7928562B2 (en) * | 2008-07-22 | 2011-04-19 | International Business Machines Corporation | Segmentation of a die stack for 3D packaging thermal management |
US7781883B2 (en) * | 2008-08-19 | 2010-08-24 | International Business Machines Corporation | Electronic package with a thermal interposer and method of manufacturing the same |
JP2010251427A (ja) * | 2009-04-13 | 2010-11-04 | Hitachi Ltd | 半導体モジュール |
US8299633B2 (en) * | 2009-12-21 | 2012-10-30 | Advanced Micro Devices, Inc. | Semiconductor chip device with solder diffusion protection |
US8742561B2 (en) * | 2009-12-29 | 2014-06-03 | Intel Corporation | Recessed and embedded die coreless package |
JP2011216818A (ja) * | 2010-04-02 | 2011-10-27 | Elpida Memory Inc | 半導体装置の製造方法 |
KR101394205B1 (ko) * | 2010-06-09 | 2014-05-14 | 에스케이하이닉스 주식회사 | 반도체 패키지 |
US8299608B2 (en) * | 2010-07-08 | 2012-10-30 | International Business Machines Corporation | Enhanced thermal management of 3-D stacked die packaging |
US20120063090A1 (en) * | 2010-09-09 | 2012-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cooling mechanism for stacked die package and method of manufacturing the same |
US8659169B2 (en) * | 2010-09-27 | 2014-02-25 | Xilinx, Inc. | Corner structure for IC die |
JP2012099612A (ja) * | 2010-11-01 | 2012-05-24 | Denso Corp | 半導体装置 |
US8648470B2 (en) * | 2011-01-21 | 2014-02-11 | Stats Chippac, Ltd. | Semiconductor device and method of forming FO-WLCSP with multiple encapsulants |
JP2012253104A (ja) * | 2011-05-31 | 2012-12-20 | Zycube:Kk | インターポーザを用いた積層モジュールの実装構造 |
US8526186B2 (en) | 2011-07-11 | 2013-09-03 | Texas Instruments Incorporated | Electronic assembly including die on substrate with heat spreader having an open window on the die |
CN102931105A (zh) * | 2011-08-10 | 2013-02-13 | 飞思卡尔半导体公司 | 半导体器件管芯键合 |
US9269646B2 (en) * | 2011-11-14 | 2016-02-23 | Micron Technology, Inc. | Semiconductor die assemblies with enhanced thermal management and semiconductor devices including same |
TW201347101A (zh) * | 2011-12-01 | 2013-11-16 | Mosaid Technologies Inc | 具有堆疊記憶體之中央處理單元 |
JP5867259B2 (ja) * | 2012-04-17 | 2016-02-24 | 住友ベークライト株式会社 | 積層体の製造方法 |
KR101401708B1 (ko) * | 2012-11-15 | 2014-05-30 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
US9287240B2 (en) * | 2013-12-13 | 2016-03-15 | Micron Technology, Inc. | Stacked semiconductor die assemblies with thermal spacers and associated systems and methods |
-
2014
- 2014-07-14 US US14/330,934 patent/US9443744B2/en active Active
-
2015
- 2015-06-25 CN CN201580037660.XA patent/CN106663661B/zh active Active
- 2015-06-25 EP EP15822104.4A patent/EP3170198B1/en active Active
- 2015-06-25 WO PCT/US2015/037685 patent/WO2016010707A1/en active Application Filing
- 2015-06-25 KR KR1020177003817A patent/KR101963984B1/ko active IP Right Grant
- 2015-06-25 JP JP2017501358A patent/JP6626083B2/ja active Active
- 2015-07-06 TW TW104121888A patent/TWI560821B/zh active
-
2016
- 2016-09-01 US US15/254,586 patent/US9837396B2/en active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI819148B (zh) * | 2018-11-29 | 2023-10-21 | 日商電化股份有限公司 | 放熱構件 |
US11903168B2 (en) | 2018-11-29 | 2024-02-13 | Denka Company Limited | Heat dissipation member |
TWI846771B (zh) * | 2018-12-04 | 2024-07-01 | 新加坡商安靠科技新加坡控股私人有限公司 | 半導體裝置以及製造半導體裝置的方法 |
US11869821B2 (en) | 2020-06-01 | 2024-01-09 | Samsung Electronics Co., Ltd. | Semiconductor package having molding layer with inclined side wall |
TWI834957B (zh) * | 2020-06-01 | 2024-03-11 | 南韓商三星電子股份有限公司 | 半導體封裝 |
Also Published As
Publication number | Publication date |
---|---|
CN106663661A (zh) | 2017-05-10 |
US9443744B2 (en) | 2016-09-13 |
EP3170198B1 (en) | 2022-11-16 |
CN106663661B (zh) | 2020-10-16 |
US20160372452A1 (en) | 2016-12-22 |
KR101963984B1 (ko) | 2019-07-31 |
TWI560821B (en) | 2016-12-01 |
JP2017520933A (ja) | 2017-07-27 |
US20160013115A1 (en) | 2016-01-14 |
WO2016010707A1 (en) | 2016-01-21 |
EP3170198A1 (en) | 2017-05-24 |
KR20170031735A (ko) | 2017-03-21 |
EP3170198A4 (en) | 2018-03-14 |
US9837396B2 (en) | 2017-12-05 |
JP6626083B2 (ja) | 2019-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI588915B (zh) | 製造具有高效率散熱路徑之堆疊式半導體晶粒總成之方法 | |
CN106663661B (zh) | 具有高效率散热路径的堆叠式半导体裸片组合件及相关联系统 | |
TWI548056B (zh) | 具有高效率散熱路徑之堆疊式半導體晶粒總成及相關系統 | |
US11688664B2 (en) | Semiconductor device assembly with through-mold cooling channel formed in encapsulant | |
TWI667756B (zh) | 具有高效率熱路徑及模製底部填充之堆置半導體晶粒組件 | |
TWI680543B (zh) | 具有底部填充控制腔之半導體裝置總成 |