TW201232541A - Semiconductor memory device - Google Patents

Semiconductor memory device Download PDF

Info

Publication number
TW201232541A
TW201232541A TW100132417A TW100132417A TW201232541A TW 201232541 A TW201232541 A TW 201232541A TW 100132417 A TW100132417 A TW 100132417A TW 100132417 A TW100132417 A TW 100132417A TW 201232541 A TW201232541 A TW 201232541A
Authority
TW
Taiwan
Prior art keywords
transistor
terminal
gate
data
electrically connected
Prior art date
Application number
TW100132417A
Other languages
English (en)
Other versions
TWI528364B (zh
Inventor
Kazuma Furutani
Yutaka Shionoiri
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201232541A publication Critical patent/TW201232541A/zh
Application granted granted Critical
Publication of TWI528364B publication Critical patent/TWI528364B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • G11C11/404Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • G11C11/405Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with three charge-transfer gates, e.g. MOS transistors, per cell
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2236Copy

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Dram (AREA)
  • Read Only Memory (AREA)
  • Non-Volatile Memory (AREA)
  • Recrystallisation Techniques (AREA)
  • Static Random-Access Memory (AREA)
  • Memory System (AREA)

Description

201232541 六、發明說明: 【發明所屬之技術領域】 本發明係相關於半導體裝置、半導體記憶體裝置、及 其周邊電路。此外’本發明係相關於半導體記憶體裝置之 驅動方法。 【先前技術】 近年來,對非揮發性半導體記憶體裝置的需要已明顯 增加,因爲其具有例如甚至在當關掉電力時資料仍不會被 拭除之有利點。在立刻能夠電子式拭除資料之非揮發性半 導體記憶體裝置的快閃記憶體中,一記憶體胞格係可使用 一電晶體來形成;如此,可增加記憶體的容量。此種快閃 記憶體被預期用來取代磁碟等等》 在上述非揮發性半導體記憶體裝置中,包括具有浮動 閘之MOS電晶體的記憶體胞格係配置成矩陣,以形成記 億體胞格陣列。電荷累積在浮動閘中,以便改變MOS電 晶體的臨界値。臨界値的此變化被儲存作資料。當電荷累 積在浮動閘中時,高電場係形成在字元線與形成於基板中 的阱之間;如此,滲透絕緣膜之電流從阱流動。結果,電 荷累積在浮動閘中。 通常,經由訊號線將記憶體胞格單元連接至外部電路 ,及感測放大器鎖定電路係設置在其間。專利文件1等等 揭示此種結構的例子。圖1 9圖解習知非揮發性半導體記 億體裝置的電路組態。圖19之電路包括正反電路(FF電 -5- 201232541 路)2 03。FF電路203包括由時脈訊號CK和CKB ( CK的 反相訊號)控制之時脈反相器電路20 1和時脈反相器電路 202,如此具有臨時保持寫入資料和讀取資料之功能。此 外,圖19之電路包括預充電電晶體215,其係使用p電晶 體所形成,及在讀取記憶體胞格的資料中當執行預充電操 作時接通而當未執行預充電操作時關閉。圖19之電路亦 包括傳輸電路213,其連接到位元線214和FF電路203 的位元線214側上的節點204 ;以及行閘極206,其連接 到與FF電路203的位元側相反之側邊上的節點205、資 料訊號線207、及資料反轉訊號線208,及受行控制訊號 線2 0 9控制。記憶體胞格單元2 1 0和記憶體胞格單元2 1 1 連接到位元線2 1 4。沒有特別限制連接到位元線2 1 4的記 憶體胞格單元2 1 2中之記憶體胞格單元的數目。需注意的 是,爲了簡化,在此圖式中只圖解連接到一位元線的記憶 體胞格單元:然而,在實際上使用之非揮發性半導體記憶 體裝置中’記億體胞格被列陣,及圖1 9所示之例子的電 路之數目對應於位元線的數目。 在圖19之電路組態中,在資料寫入時,從訊號線將 資料傳送經過行閘極206,及臨時保持在FF電路203中 。然後’經由位元線傳送欲寫入之所保持的資料到記憶體 胞格。在某些例子中’當施加高電位到位元線時將資料 “ 1 ”儲存在記億體胞格中,及當施加低高電位到位元線時 將資料“〇”儲存在記憶體胞格中。在資料讀取時,記憶體 胞格的資料被臨時保持在FF電路203中,及經由訊號線 201232541 將所保持的資料傳送經過行閘極206到外部電路。以此方 式,讀取資料。在某些例子中,當資料“〇’,儲存在記憶體 胞格中時位元線具有高電位,而當資料“:!,,儲存在記億體 胞格中時位元線具有低電位。也就是說,資料讀取時及資 料寫入時之位元線的電位彼此反相。需注意的是,在某些 例子中,資料讀取時所設定及資料寫入時所設定之電位位 準彼此不同。 另一方面,使用氧化物半導體作爲半導體材料製造電 晶體及應用到電子裝置或光學裝置之技術已引起注意。例 如,使用氧化鋅或In-Ga-Ζη-Ο基的化合物作爲半導體材 料製造電晶體及被使用作爲影像顯示裝置的切換元件等等 之技術已引起注意。 使用此種氧化物半導體在玻璃基板、塑膠基板等等之 上所製造的電晶體被預期應用到顯示裝置及電子裝置,諸 如液晶顯示裝置、電致發光顯示器(亦稱作EL顯示器) 、及電子紙等(見非專利文件1 )。 [參考] [專利文件] [專利文件1]日本已出版專利申請案號H7- 1 22092 [非專利文件] [非專利文件l]Kamiya、Nomura、及Hosono之“非晶 氧化物半導體之載子運送特性和電子結構:現狀”,足〇7^/ BUTSURI ( @ 3 ) 2009、第 44 冊,第 621-633 頁。 201232541 【發明內容】 —些應用需要將儲存在一記憶體區的資料拷貝到另一 記憶體區。在習知電路組態中,當在沒有任何動作之下將 保持在感測放大器鎖定電路的一記憶體中之資料寫入另一 記憶體時’寫入反相資料。因此,在習知電路組態中,需 要下面處理:將資料拷貝到外部裝置及反相,然後保持在 感測放大器電路中,及寫入。因此,需要設置用以反相資 料之裝置作爲外部裝置。此外’其具有花費大量時間從記 憶體電路讀取資料、將其轉移到外部電路、將其反相、及 執行寫入操作的問題。在每一頁拷貝資料之例子中(此處 理被稱作拷貝回來),其花費更多時間。 本發明的一實施例之目的在於設置非揮發性記憶體裝 置,其能夠在未使用外部電路之下拷貝記憶體資料。本發 明的一實施例之另一目的在於設置非揮發性半導體記憶體 裝置,其實現大幅減少拷貝記憶體資料的操作時間耗損。 本發明的一實施例之另一目的在於設置非揮發性半導體記 憶體裝置’其每一頁立刻拷貝記憶體資料。本發明的一實 施例之另一目的在於設置具有低電力耗損之非揮發性半導 體記億體裝置。本發明的一實施例之另一目的在於設置具 有小電路面積之非揮發性半導體記億體裝置。需注意的是 ,這些目的的說明不包括其他目的的存在。需注意的是, 本發明的一實施例不一定達成上列所有目的。從說明書、 圖式、申請專利範圍等等的說明可更明白和可衍生出其他 目的。 -8 - 201232541 本發明的一實施例爲半導體記億體裝置,其包括記憶 體胞格;位元線,係連接到記憶體胞格的第一端子;預充 電電路,其連接到位元線,及在資料讀取時以預定電位來 預充電位元線;資料保持電路,係包括臨時保持讀取自記 億體胞格的資料或寫入記憶體胞格的資料之電容器;以及 反相資料輸出電路,其將保持在資料保持電路中之資料的 反相資料輸出到位元線。資料保持電路保持資料在連接到 電晶體的節點和電容器中。反相資料輸出電路包括用以控 制保持在資料保持電路中之資料的反相資料之輸出的機構 在上述中,電晶體包括氧化物半導體。 本發明的一實施例爲半導體記憶體裝置,其包括記億 體胞格;位元線,係連接到記憶體胞格的第一端子;第一 電晶體;第二電晶體;電容器:以及反相資料輸出電路, 其將保持在電容器中之資料的反相資料輸出到位元線。第 一電晶體的第一端子連接到第一電力供應線,而第一電晶 體的第二端子連接到位元線。第二電晶體的第一端子連接 到位元線,而第二電晶體的第二端子連接到電容器的第一 端子。電容器的第二端子連接到第二電力供應線。反相資 料輸出電路包括用以控制保持在電容器中之資料的反相資 料之輸出的機構。 本發明的一實施例爲半導體記憶體裝置,其包括記億 體胞格;位元線’係連接到記憶體胞格的第—端子;第一 電晶體;第二電晶體;第三電晶體;電容器;以及反相資 -9- 201232541 料輸出電路’其將保持在電容器中之資料的反相資料輸出 到位元線。第一電晶體的第一端子連接到第一電力供應線 ,而第一電晶體的第二端子連接到位元線。第三電晶體的 第一端子連接到位元線’而第三電晶體的第二端子連接到 第二電晶體的第一端子。第二電晶體的第二端子連接到電 容器的第一端子。電容器的第二端子連接到第二電力供應 線。反相資料輸出電路包括用以控制保持在電容器中之資 料的反相資料之輸出的機構。 在上述中,第二電晶體包括氧化物半導體。 在上述中,半導體記億體裝置包括重設電路,其重設 電容器,以便電容器具有預定電位。 在上述中’重設電路包括包括氧化物半導體之第四電 晶體。 根據本發明的一實施例,可設置半導體記憶體裝置, 其能夠在未使用外部電路之下拷貝記憶體資料。根據本發 明的另一實施例’可設置半導體記憶體裝置,其實現大幅 減少拷貝記憶體資料的操作時間耗損。根據本發明的另一 實施例,可設置半導體記憶體裝置,其每一頁立刻拷貝記 憶體資料。根據本發明的另一實施例,可設置具有低電力 消耗之+導體記億體裝置。根據本發明的另一實施例,可 設置具有小電路面積之半導體記憶體裝置。 【實施方式】 下面,將參考附圖說明本發明的實施例。然而,可以 -10- 201232541 許多不同模式實行本發明,及精於本技藝之 白,在不違背本發明的目的和範疇之下,可 改本發明的模式和細節。因此,本發明不被 實施例的發明。需注意的是,在下述之圖式 考號碼代表相同部位或具有類似功能的部位 重複說明。需注意的是,一實施例所說明者 可應用到、組合、或切換同一實施例的其fi 一實施例或其他實施例所說明者(或其部分 是,在各個實施例中,實施例所說明的內容 式所說明之內容或以此說明書所說明的正文 。此外,藉由組合一實施例所說明之圖式( 圖式的另一部分,可形成同一實施例所說明 或其部分),及/或一或複數個不同實施例 (或其部分),更多圖式。 需注意的是,充作源極和汲極之兩電極 體中;在本發明中,依據這些電極之間的電 們的哪一個充作源極(或汲極)。因此,難 是源極(或汲極)。因此,在此說明書中, ,充作源極和汲極之兩電極被稱作第一端子 第一電極和第二電極,或第一區和第二區。 具有相同極性及串聯連接且其閘極彼此 電晶體被稱作多閘極電晶體。在本發明中’ 被視作充作一電晶體,及在某些例子中’多 兩端中之兩電極被稱作第一端子和第二端子 人士應容易明 以各種方式修 闡釋作侷限於 中,以相同參 ,及將省略其 (或其部分) 立內容及/或另 )。需注意的 爲參考各種圖 所說明之內容 或其部分)與 之不同圖式( 所說明之圖式 包括在一電晶 位差來決定它 以定義哪一個 在某些例子中 和第二端子, 連接之複數個 多閘極電晶體 閘極電晶體的 ,第一電極和 -11 - 201232541 第二電極’或第~區和第二區。也就是說,本發明所說明 的電晶體可以是一電晶體或多閘極電晶體。 在某些例子中’電路操作需要至少兩不同位準的電位 。在此說明書中,例如,高電位電力供應被稱作V D D,而 低電位電力供應被稱作V S S。另外,在某些例子中,高電 位位準被稱作H'H訊號、Η電位、Η電壓、Η位準,而 低電位位準被稱作L、L訊號、L電位、L電壓、L位準。 在此說明書中,兩不同位準的電位被用於電路操作的說明 :然而’三或更多不同位準的電位可被用於電路操作。另 外,一電路中之高電位位準不同於另一電路中之高電位位 準。低電位位準也如此。此外,一操作中之高電位位準不 同於另一操作中之高電位位準。低電位位準也如此。 需注意的是,在此說明書等等中,當明確說明連結尤 及F時’電連接X及F之例子、功能上連接义及F之例子 、及直接連接X及F之例子包括在內。此處,义及f的每 一個代表物體(如、裝置、元件、電路、佈線、電極、端 子、導電膜'或層因此,另一元件可設置在具有圖式 和正文所示之連接關係的元件之間,並未限制預定連接關 係,例如,圖式和正文所示之連接關係。 例如,在電連接/及r之例子中,賦能义及f之間的 電連接之一或多個元件(如、開關、電晶體、電容器、感 應器、電阻器、及/或二極體)可連接在义及r之間° 例如,在功能上連接义及r之例子,賦能I及Γ之間 的功能連接之一或多個電路(如、邏輯電路,諸如反相器 -12- 201232541 、NAND電路、或NOR電路等;訊號變換器電路,諸如 D/A變換器電路、A/D變換器電路 '或γ校正電路等;電 位位準變換器,諸如電力供應電路(如、dc-dc變換器、 升壓dc-dc變換器、或降壓dc-dc變換器)、或用以改變 訊號的電位位準之位準位移器電路等;電壓源;電流源; 切換電路;放大器電路,諸如能夠增加訊號振幅、電流量 等等之電路、運算放大器、微分放大器電路、源極隨耦器 電路、或緩衝器電路等;訊號產生電路;記憶體電路;及 /或控制電路)可連接在/及Γ之間。需注意的是,例如 ,當輸出自/的訊號被傳送至Γ時,即使另一電路設置在 义及r之間,仍可說是义及y在功能上連接。 需注意的是,當明確說明連接/及r時,電連接X及 f之例子(即、連接/及r,具有另一元件或另一電路設 置在其間之例子),功能性連接X及y之例子(即,X及 y功能性連接設置在其間的另一電路),及直接連接X及y 之例子(即、連接/及y,未具有另一元件或另一電路設 置在其間之例子)包括在其內。也就是說,當明確說明電 連接/及r時,說明與只明確說明連接z及r之例子相同 [實施例1] 將參考圖1說明根據本發明的一實施例之電路組態。 圖1所示爲包括電晶體ιοί之資料保持電路107,充 作反相資料輸出電路π 8之三態反相器電路i02,及電容 -13- 201232541 器1 〇 3 ;預充電電晶體1 1 7 ;位元線1 1 6 ;記憶體胞格單元 1 1 2 ;及記憶體胞格單元1 1 3。此外,圖解行閘極1 〇 9、行 閘極控制線1 1 〇、及資料訊號線1 1 1。此外,圖解節點1 〇 6 及節點1 〇 8。 電晶體1 〇 1傳送和保持從資料訊號線1 1 1傳送經過行 閘極1 09到記憶體胞格的欲寫入之資料,以及從記憶體胞 格傳送到節點106的欲讀取之資料。在圖1電晶體1〇1被 圖解作η通道電晶體;然而,其可以是ρ通道電晶體。 電荷累積在電容器103中。此處,電容器103的電容 値被定義作C 1 1,及電晶體1 0 1的閘極電容値被定義作 C21 »在滿足關係Cl 1<C21之例子中,當開通電晶體1〇1 以便電荷累積在電容器103中而後在完成充電之後關閉電 晶體1 〇 1時,具有節點1 06的電位明顯減少的可能,因爲 電容器103中的電荷受電晶體ιοί的閘極電容影響。因此 ’滿足關係C11>C21較佳。電容器103的一端連接到供應 恆定電位之電力供應線較佳。 充作反相資料輸出電路1 1 8之三態反相器電路1 02將 保持在節點1 06中之資料的反相資料輸出到節點1 〇8。此 處’ “三態反相器電路”意指能夠藉由輸入控制訊號EN和 控制訊號ΕΝ的反相訊號之反相控制訊號ΕΝΒ來控制活化 和非活化的反相器電路。三態反相器電路1 02在有源狀態 中輸出反相資料,及在非有源狀態中未輸出資料,因爲其 在高阻抗狀態中。 圖2圖解三態反相器電路1 〇2的電路組態之一例子。 -14- 201232541 串聯連接P通道電晶體1 8 1、p通道電晶體1 82、η通道電 晶體183、及η通道電晶體184。ρ通道電晶體181的第一 端子連接到供應高電位VDD之佈線,及.η通道電晶體1 84 的第二端子連接到供應低電位VSS之佈線。輸入訊號IN 輸入到P通道電晶體1 82的閘極和η通道電晶體1 83的閘 極。Ρ通道電晶體182的第二端子和η通道電晶體183的 第一端子充作輸出端子。控制訊號ΕΝ輸入到ρ通道電晶 體1 81的閘極,及反相控制訊號ΕΝΒ輸入到η通道電晶 體1 84的閘極。當L訊號被輸入作爲控制訊號ΕΝ時(當 Η訊號被輸入作爲反相訊號ΕΝΒ時),三態反相器電路 1 02變成有源狀態,以便輸出反相資料。當Η訊號被輸入 作爲控制訊號ΕΝ時(當L訊號被輸入作爲反相訊號ΕΝΒ 時),三態反相器電路1 02變成非有源狀態,以便不輸出 資料。 三態反相器電路1 02藉由控制訊號ΕΝ控制是否將資 料保持電路1 〇 7的輸出資料傳送到記憶體胞格單元1 1 4或 資料訊號線1 η。寫入操作及讀取操作時所設定的高電位 VDD可具有不同的電位位準。同樣地,寫入操作及讀取操 作時所設定的低電位VSS可彼此不同。 未特別限制連接到位元線之記憶體胞格單元1 1 4中的 記憶體胞格單元數目。記億體胞格114可具有NAND型記 憶體胞格結構或NOR型記憶體胞格結構。另外’只要形 成半導體記億體裝置,並未特別限制電路組態。 預充電電晶體117具有以預定電位充電位元線116之 -15- 201232541 功能。例如,在從記憶體胞格讀取資料之前,預充電電晶 體Π7被用於預充電等等。在圖1預充電電晶體117被圖 解作P通道電晶體;然而,其可以是η通道電晶體。 在圖19所示之習知電路圖中,資料訊號線207和資 料反轉訊號線208連接到FF電路203的輸入端子和輸出 端子’以便在最初狀態中防止FF電路203的兩端子之資 料不穩定。在此實施例中,資料保持電路107被用於取代 FF電路203’以便可省略一資料訊號線。 資料訊號1 1 1經由行閘極1 0 9連接到節點1 0 8。藉由 行閘極控制線1 1 0控制行閘極1 〇 9的開/關。在圖1行閘 極109被圖解作η通道電晶體;然而,其可以是ρ通道電 晶體。 在資料寫入時,經由行閘極1 〇 9從資料訊號線1 1 1傳 送資料’及臨時保持在資料保持電路107中。然後,從反 相資料輸出電路11 8輸出所保持的資料,欲傳送到位元線 。以此種方式’將資料寫至記憶體胞格。在某些例子中, 當施加高電位到位元線時,資料“丨,’儲存在記億體胞格中 ’當施加低電位到位元線時’資料“〇,,儲存在記憶體胞格 中。在資料讀取時’將記憶體胞格的資料臨時保持在資料 保持電路107中’及從反相資料輸出電路η8輸出所保持 的資料。然後’經由行閘極1 0 9將其從資料訊號線1丨丨傳 送到外部電路。以此種方式,讀取資料。在某些例子中, 當資料“〇,,儲存在記憶體胞格中時位元線的電位高,及當 資料“1”儲存在記憶體胞格中時位元線的電位低。也就是 -16- 201232541 說’在資料讀取和資料寫入時之位元線的電位彼此反相。 需注意的是,在某些例子中’資料讀取和資料寫入時所設 定的電位位準彼此不同。 利用此實施例的結構,能夠將讀取自記憶體胞格單元 的資料保持在資料保持電路107中,及輸出反相資料到位 兀線1 1 6。因此,在寫入資料到另一記憶體胞格時,可在 未轉移資料到外部電路之下寫入未反相的資料。因爲資料 未轉移到外部電路,所以可縮短拷貝資料所需的時間。此 外,因爲未使用外部電路,所以可減少電力消耗。 需注意的是,在此說明書等等中,甚至當未指定連接 主動元件(如、電晶體或二極體)、被動元件(如、電容 器或電阻器)等等的所有端子之部位時,精於本技藝之人 士仍能夠構成本發明的一實施例。尤其是,在連接端子的 部位數目是複數之例子中,不需要指定連接端子之部位。 因此,在某些例子中,只藉由指定連接主動元件(如、電 晶體或二極體)、被動元件(如、電容器或電阻器)等等 之端子的僅僅一些之部位就能夠構成本發明的一實施例。 需注意的是,在此說明書等等中’當指定至少電路的 連接部時,精於本技藝之人士能夠指定本發明。而且’當 指定至少電路的功能時’精於本技藝之人士能夠指定本發 明。如此,當指定電路的連接部時’甚至當未指定電路的 功能時,電路仍被揭示作爲本發明的—實施例’及可構成 本發明的一實施例。而且’當指定電路的功能時’甚至當 未指定電路的連接部時’電路仍被揭示作爲本發明的一實 -17- 201232541 施例’及可構成本發明的一實施例。
[實施例2 J 將參考圖3、圖4、與圖5A及5B說明不同於實施例 1之根據電路組態的本發明之一實施例的電路組態。 作爲反相資料電路輸出電路118,可如圖3所示一般 使用反相器1 7 1和電晶體1 7 2來取代三態反相器電路1 〇 2 。在圖3電晶體172被圖解作n通道電晶體;然而,其可 以是Ρ通道電晶體。電晶體1 7 2係配置在反相器丨7 1的輸 出側上較佳。藉由控制電晶體1 72能夠控制是否輸出節點 1 〇 6的訊號之反相訊號到節點1 0 8。在三態反相器電路1 〇 2 中,使用控制訊號EN和反相控制訊號ENB ;然而,只需 要一訊號來控制電晶體1 72。因此,能夠減少電路尺寸和 電力消耗。 如圖4所示,作爲反相資料輸出電路118的一部分, 電晶體1 04可連接到三態反相器電路1 02的輸出端子。電 晶體1 04控制是否傳送資料保持電路1 07的輸出資料到記 憶體胞格或資料訊號線1 1 1。 如圖4所示,資料保持電路107可包括重設電路。例 如,作爲重設電路,電晶體1 〇5具有執行重設操作以便節 點1 06具有預定電位之功能。在圖4電晶體1 05被圖解作 η通道電晶體:然而,其可以是P通道電晶體。在圖4中 ,電容器103的第一端子連接到節點1〇6’及其第二端子 連接到低電位電力供應;然而’第二端子可連接到高電位 -18 - 201232541 電力供應。此外,電晶體1 05的第一端子連接到節點1 06 ,及其第二端子連接到圖4之低電位電力供應;然而,第 二端子可連接到高電位電供應。在將資料帶至資料保持電 路的節點106之前執行重設操作,藉以可總是執行穩定操 作。 如圖4所示,傳輸電路可設置在位元線H6與節點 108之間。例如,使用η通道電晶體可形成傳輸電路1 15 。傳輸電路1 1 5可控制位元線1 1 6與節點1 〇 8之間的導電 和非導電。藉由傳輸電路1 1 5,可個別執行記憶體胞格陣 列的操作與感測放大器鎖定電路的操作;如此,可縮短操 作時間。在圖4傳輸電路115被圖解作η通道電晶體;然 而,其可以是Ρ通道電晶體。 可如圖5Α或圖5Β所示一般連接預充電電晶體1 17。 利用圖5Α或圖5Β所示之連接,不需要用以控制預充電電 晶體117之訊號。可實現減少電路尺寸和電力消耗。在圖 5Α及5Β預充電電晶體117被圖解作η通道電晶體;然而 ,其可以是Ρ通道電晶體。 需注意的是,在圖1及圖4中,電晶體101、電晶體 104及電晶體105被形成作稍後將說明的包括氧化物半導 體之電晶體;如此,電晶體的關閉狀態漏洩小,以便能夠 容易保持節點106的電位。 [實施例3] 將說明可用於本發明的一實施例之記憶體胞格單元。 -19- 201232541 包括在記憶體胞格單元中之記憶體元件可形成在非揮 發性半導體記億體裝置。在一般非揮發性半導體記憶體裝 置中’包括具有浮動閘之MOS電晶體的記憶體胞格係配 置成矩陣,以形成記憶體胞格陣列。電荷累積在浮動閛中 ’以便改變MOS電晶體的臨界値。臨界値的此變化被儲 存作資料。當電荷累積在浮動閘中時,高電場係形成在字 元線與形成於基板中的阱之間;如此,滲透絕緣膜之電流 從阱流動。結果,電荷累積在浮動閘中。當以此種直通電 流寫入資料時,寫入和拭除資料的次數約幾百次,因爲絕 緣膜劣化。甚至採用在記憶體的所有位址上平均執行寫入 和拭除操作以便防止在一位址上連續執行寫入和拭除操作 之對策的例子中,使用記憶體的次數仍至多爲數十千至數 百萬千。 當包括氧化物半導體之半導體記憶體裝置被用來取代 包括具有浮動閘的MOS電晶體之非揮發性半導體記憶體 裝置時,絕緣膜不劣化,因爲在寫入和拭除資料時未使用 隧道電流;如此,可獲得高可靠性。另外,產生用以產生 隧道電流所需之高電壓的諸如充電泵等周邊電路不需要。 而且,不需要高電壓,如此有效減少電力消耗。包括氧化 物半導體已知此種半導體記憶體裝置可被使用作爲包括在 記憶體胞格單元中之記憶體元件。 將參考圖6A-1、6A-2、及6B說明包括氧化物半導體 之半導體記憶體裝置的基本電路組態及其操作。需注意的 是,在電路圖的每一個中,在某些例子中,在電晶體旁邊 -20- 201232541 寫上“os”,以便指示電晶體包括氧化物半導體。 首先,將參考圖6A-1、6A-2、及6B說明大部分的基 本電路組態及其操作。在圖6A-1之半導體記憶體裝置中 ,電晶體160之第一佈線(1st線)和源極電極(或汲極 電極)彼此電連接,及電晶體1 6 0之第二佈線(2n d線) 和汲極電極(或源極電極)彼此電連接。此外,電晶體 162之第三佈線(3^線)和源極電極(或汲極電極)彼此 電連接,及電晶體162之第四佈線(4th線)和閘極電極 彼此電連接。此外,電晶體160的閘極電極和電晶體162 的汲極電極(或源極電極)電連接到電容器164的一電極 ,以及第五佈線(5th線)和電容器1 64的另一電極彼此 電連接。 此處,例如,使用包括氧化物半導體之電晶體作爲電 晶體162。包括氧化物半導體之電晶體的關閉狀態電流極 小。因此,當電晶體162在關閉狀態時,電晶體1 60的閘 極電極之電位可保持一段非常長的時間。電容器164幫助 保持施加到電晶體1 60的閘極電極之電荷及讀取所保持的 資料。 需注意的是,並未特別限制電晶體1 60的半導體材料 。爲了增加讀取資料的速度,使用例如具有高切換速度之 電晶體較佳,諸如使用單晶矽所形成之電晶體等。在圖 6A-1、6A-2、及6B電晶體160被圖解作n通道電晶體; 然而,其可以是Ρ通道電晶體。 另一選擇是,可如圖6Β —般省略電容器164。 -21 - 201232541 利用可保持電晶體1 60的閘極電極之電位的特性,圖 6A-1之半導體記憶體裝置可如下述寫入、保持、及讀取 資料。 首先,將說明資料的寫入和保持。第四佈線的電位被 設定成開通電晶體1 62的電位,藉以開通電晶體1 62。因 此,第三佈線的電位被供應到電晶體1 60的閘極電極和電 容器1 64的一電極。也就是說,施加預定電荷到電晶體 160的閘極電極(資料的寫入)。此處,施加用以施加兩 種不同位準的電位之電荷的其中之一(下面,用以施加低 電位之電荷被稱作電荷Ql及用以施加高電位之電荷被稱 作電荷QH )。需注意的是,可利用用以施加三或更多種 不同位準的電位之電荷,以提高儲存容量。之後,第四佈 線的電位被設定成關閉電晶體1 62之電位,藉以關閉電晶 體1 62。如此,保持施加到電晶體1 60的閘極電極之電荷 (資料的保持)。 因爲電晶體1 62的關閉狀態電流極小,所以電晶體 160的閘極電極中之電荷被保持一段長週期。 第二,將說明資料的讀取。在施加預定電位(固定電 位)到第一佈線的同時,施加適當電位(讀取電位)到第 五佈線,藉以第二佈線的電位依據電晶體1 60的閘極電極 中所保持之電荷量而改變。這是因爲通常當電晶體160爲 η通道電晶體時,QH保持在電晶體160的閘極電極之例子 中的視在臨界値Vth_H低於Ql保持在電晶體160的閘極電 極之例子中的視在臨界値Vth_L。此處,視在臨界値意指 -22- 201232541 開通電晶體1 6 0所需之第五佈線的電位。如此,藉由將第 五佈線的電位設定成在v t h _ Η與V t h _ L之間的電位V 〇,可 決定保持在電晶體160的閘極電極中之電荷。例如,在寫 入時施加Qh之例子中,當第五佈線的電位設定成V〇 ( >Vth_H )時,電晶體160被開通。在寫入時施加QL之例子 中,甚至當第五佈線的電位設定成VQ ( <Vth_L )時,電晶 體1 60仍維持關閉。如此,可藉由測量第二佈線之電位來 讀取所保持的資料。 需注意的是,在列陣記憶體胞格之例子中,只需要從 想要的記憶體胞格讀取資料。如此,爲了讀取預定記憶體 胞格的資料及不讀取其他記憶體胞格的資料,在並聯連接 電晶體1 60之例子中,不管閘極電極的狀態爲何,電晶體 160在關閉狀態之電位,即、低於Vth H的電位可被供應 到將不讀取資料之記憶體胞格的第五佈線。另一方面,在 串聯連接電晶體160之例子中,不管閘極電極的狀態爲何 ’電晶體160在開通狀態之電位,即、高於Vth_L的電位 可被供應到將不讀取資料之記憶體胞格的第五佈線。 第三’將說明資料的重寫。以類似於資料的寫入和保 持之方式的方式來執行資料的重寫。即、將第四佈線的電 位設定成開通電晶體1 62之電位,藉以開通電晶體1 62。 因此,施加第三佈線的電位(用於新資料的電位)到電晶 體1 6 0的閘極電極和電容器! 6 4。之後,第四佈線的電位 被設定成關閉電晶體1 62之電位,藉以關閉電晶體1 62。 如此’施加用於新資料的電荷到電晶體160的閘極電極。 -23- 201232541 在此實施例所說明之半導體記億體裝置中,可藉由如 上述之資料的另一寫入來直接重寫資料。因此,不需要在 快閃記憶體等等所需之藉由使用高電壓從浮動閘擷取電荷 ,如此可抑制由於拭除操作所導致之操作速度降低。換言 之,可實現半導體記億體裝置的高速操作。 需注意的是,電晶體1 62的汲極電極(或源極電極) 電連接到電晶體1 6 0的閘極電極,藉以具有類似於被使用 作爲非揮發性記憶體元件之浮動閘電晶體的浮動閘之效果 的效果。在下面說明中,在某些例子中,將電晶體162的 汲極電極(或源極電極)與電晶體160的閘極電極彼此電 連接之部位稱作節點FG。當電晶體1 62關閉時,節點FG 可被視作嵌入在絕緣體中及電荷保持在節點FG中。包括 氧化物半導體之電晶體1 62的關閉狀態電流小於或等於包 括矽半導體的電晶體之關閉狀態電流的十萬分之一;如此 ,由於電晶體1 62的漏電流所導致之累積在節點FG的電 荷耗損是微不足道的。即、利用包括氧化物半導體之電晶 體1 62,可實現能夠沒有電力供應之下仍保持資料的非揮 發性記憶體裝置。 例如,當電晶體1 62的關閉狀態電流在室溫(25 °C ) 時小於或等於10 zA(lzA(zepto安培)爲1 X 10·21 A) 及電容器164的電容値約10 fF時,資料可被保持達1〇4 秒或更長。應明白,保持時間依據電晶體特性和電容値而 改變。 在此實施例所說明之半導體記憶體裝置中,不存在發 •24- 201232541 生於習知浮動閘電晶體之閘極絕緣膜(隧道絕緣膜)的劣 化問題。即、不存在由於注射電子到浮動閘內所導致之閘 極絕緣膜的劣化。此意謂原則上並未特別寫入次數。此外 ,不需要習知浮動閘電晶體中寫入或拭除資料所需之高電 壓。 圖6A-1之半導體記憶體裝置中的諸如電晶體等組件 可被視作包括電阻器和電容器,如圖6A-2所示。即、在 圖6A-2中,電晶體160及電容器164各個被視作包括電 阻器及電容器。R1及C1分別代表電容器164的電阻値及 電容値。電阻値R1對應於包括在電容器164中之絕緣層 的電阻値。R2及C2分別代表電晶體1 60的電阻値和電容 値。電阻値R2對應於當電晶體1 60是開通時之閘極絕緣 層的電阻値。電容値C2對應於所謂的閘極電容之電容値 (閘極電極與源極電極或汲極電極之間的電容以及閘極電 極與通道形成區之間的電容)。 在電晶體162的閘極漏電流足夠小與R1及R2滿足 R1之ROS及R2SROS,其中ROS爲當電晶體1 62關閉時的 源極電極與汲極電極之間的電阻値(亦稱作有效電阻)之 條件下,主要藉由電晶體162的關閉狀態電流來決定電荷 保持週期(亦稱作資料保持週期)。 另一方面,當未滿足條件時,即使電晶體162的關閉 狀態電流足夠小,仍難以保證足夠的保持週期。這是因爲 除了電晶體1 62的關閉狀態電流以外的漏電流(如、產生 在源極電極與閘極電極之間的漏電流)大。如此,可說是 -25- 201232541 ,此實施例所揭示之半導體記億體裝置理想上滿足關係 R12ROS 及 R2SROS ° 理想上C1及C2滿足C12C2。這是因爲藉由增加C1 ,當節點FG中的電位受第五佈線控制時,可將第五佈線 的電位有效施加到節點F G,如此可減少施加到第五佈線 的電位之間的差(如、讀取電位和非讀取電位)。 如上述,當滿足上述關係時,可實現更令人滿意的半 導體記憶體裝置。需注意的是,分別藉由包括在電晶體 160中之閘極絕緣層和包括在電容器164中之絕緣層來決 定R1及R2。同樣地,分別藉由包括在電晶體1 60中之閘 極絕緣層和包括在電容器164中之絕緣層來決定C1及C2 。因此,理想上,適當設定閘極絕緣層的材料、厚度等等 ,以便能夠滿足上述關係。 在此實施例所說明之半導體記憶體裝置中,節點FG 具有類似於快閃記憶體等等中之浮動閘電晶體的浮動閘之 效果的效果,但是此實施例的節點FG具有實質上不同於 快閃記憶體等等中的浮動閘之特徵的特徵。 在快閃記憶體中,因爲施加到控制閘的電壓高,所以 需要在胞格之間保持適當距離,以便防止電位影響鄰近胞 格的浮動閘。這是阻礙半導體記憶體裝置之高度整合的因 素之一。此因素係由於隧道電流係藉由施加高電場所產生 之快閃記憶體的基本原理所導致。 相反地,根據此實施例之半導體記憶體裝置係藉由包 括氧化物半導體的電晶體之切換來操作,及未使用藉由隧 -26- 201232541 道電流的電荷注射之上述原理。即、不像快 ,不需要用於電荷注射的高電場。因此,用 之控制閘的高電場之效果不需要列入考量, 於高度整合。 此外,不需要高電場及不需要大的周邊 壓器電路等)亦是優於快閃記憶體之有利點 入兩位準(一位元)資料之例子中,在各個 ,施加到根據此實施例之記億體胞格的電壓 時施加到記憶體胞格的端子之最高電位與最 差)可以是5 V或更低、3 V或更低較佳。 在包括在電容器164中之絕緣層的介電 於包括在電晶體1 60中之絕緣層的介電常數 ,在包括在電容器164中之絕緣層的面積之 晶體1 60的閘極電容之絕緣層的面積之S2滴 (理想上,S22S1)的同時,C1及C2容易 換言之,在包括於電容器164中之絕緣層的 能夠容易滿足C12C2。尤其是,例如,當由 高k材料所形成之膜或由諸如氧化給等高k 膜與由氧化物半導體所形成之膜的堆疊被用 器164中之絕緣層時,εΓ1可被設定成1〇 $ 更大較佳’及當由氧化矽所形成之膜被用於 的絕緣層時,sr2可被設定成3至4。 此種結構的組合能夠更高度整合根據所 半導體記憶體裝置。 閃記憶體一般 於鄰近胞格上 如此能夠有助 電路(諸如升 。例如,在寫 記憶體胞格中 之最大値(同 低電位之間的 常數εΓ1不同 εΓ2之例子中 S1及形成電 i 足 2 X S22S1 滿足C1仝C2。 面積小的同時 諸如氧化給等 材料所形成之 於包括在電容 获更大、1 5或 形成閘極電容 揭示的發明之 -27- 201232541 下面將說明包括氧化物半導體之半導體記憶體裝置被 形成作包括在記憶體胞格單元中之記億體元件的NAND型 記憶體胞格單元之電路組態的一例子及其操作原理。需注 意的是,包括氧化物半導體之電晶體被稱作氧化物半導體 電晶體。 圖7圖解NAND型記憶體胞格單元的組態之一例子。 八個記憶體胞格371至3 78串聯連接,其包括充作用以保 持電荷的節點之第一至第八浮動節點341至34 8,第一至 第八氧化物半導體電晶體321至3 28,使用增強型η通道 電晶體所形成之第一至第八讀取電晶體3 1 1至3 1 8,以及 第一至第八儲存電容器331至338。經由使用增強型η通 道電晶體所形成之選擇電晶體3 0 1,將八個記憶體胞格的 —端連接到位元線300,及經由讀取電晶體3 1 8的源極將 其另一端連接到GND。用於記億體胞格的控制訊號被輸入 到選擇閘極線3 02、第一至第八字元線361至3 68、及用 於第一至第八氧化物半導體電晶體之字元線351至358。 記憶體胞格3 7 1至3 78各個具有依據保持在其內的資 料而定之臨界値。當記憶體胞格保持資料“0”時,其具有 正的臨界値。當記憶體胞格保持資料“ 1”時,其具有負的 臨界値。圖1 〇Α爲包括串聯連接的八個NAND型記億體胞 格之NAND型記憶體胞格單元的一記憶體胞格之電路圖的 一例子。圖1 〇 B爲當資料“ 1 ”及資料“ 〇 ”儲存在連接到儲存 電容器912之浮動節點913時,讀取電晶體911的源極-汲極電流Isd與施加到字元線9 1 5的Vc之間的關係。圖 -28- 201232541 10C圖解當資料“1”及資料“0”被寫至浮動節點913時之讀 取電晶體9 1 1的臨界値之分佈。下面,將參考圖1 〇 a、 10B、及10C說明寫至浮動點913的資料(資料“〇”及資料 “ 1 ”)與讀取電晶體9 1 1的臨界値之間的關係。 在資料“〇”被寫至圖10A之NAND型記憶體胞格的例 子中,源極線918被供應有0 V,字元線915被供應有〇 V,讀取電晶體9 1 1的汲極端子9 1 7變成高阻抗狀態,用 於氧化物半導體電晶體之字元線914被供應有4.5 V,及 位元線916被供應有0 V。然後,氧化物半導體電晶體 9 1 0被開通,以便以位元線916的電位〇 V充電浮動閘 9 1 3。在此狀態中,供應給用於氧化物半導體電晶體之字 元線914的電位從“4.5 V”變成“-1 V”,以便氧化物半導體 電晶體9 1 0被關閉;如此,浮動節點9 1 3的電位爲〇 V。 當讀取資料“0”時,源極線9 1 8被供應有〇 V,字元線 9 1 5被供應有0 V,及用於氧化物半導體電晶體之字元線 9 1 4被供應有-1 V ;如此,氧化物半導體電晶體9 1 0被關 閉。在此狀態中,讀取電晶體9 1 1的汲極端子9 1 7被預充 電有3 V。因爲將資料“〇”儲存在浮動節點913中,所以讀 取電晶體9 1 1的閘極電位爲0 V。因爲在具有如圖1 0B及 10C所示之正的臨界値同時記憶體胞格919保持在關閉狀 態’所以汲極端子9 1 7和源極線9 1 8變成非導電。當偵測 到讀取電晶體9 1 1的汲極端子9 1 7之電位時偵測到預充電 電壓3 V。 在資料“1”被寫至圖10A之NAND型記億體胞格的例 -29- 201232541 子中’源極線91 8被供應有〇 v,字元線9丨5被供應有〇 V ’讀取電晶體9 1 1的汲極端子9丨7變成高阻抗狀態,用 於氧化物半導體電晶體之字元線914被供應有4.5 V,及 位元線916被供應有3 ν。然後,氧化物半導體電晶體 9 1 〇被開通’以便以位元線916的電位3 V充電浮動閘 913。在此狀態中,供應給用於氧化物半導體電晶體之字 元線9 1 4的電位從“ 4.5 V ”變成“ -1 V ”,以便氧化物半導體 電晶體9 1 0被關閉;如此,浮動節點9〗3的電位爲3 ν。 當讀取資料“ 1 ”時,源極線9 1 8被供應有Ο V,字元線 915被供應有〇 V,及用於氧化物半導體電晶體之字元線 9 1 4被供應有-1 V ;如此,氧化物半導體電晶體9 1 0被關 閉。在此狀態中’讀取電晶體9 1 1的汲極端子9 1 7被預充 電有3 V。因爲將資料“ 1 ”儲存在浮動節點9丨3中,所以讀 取電晶體911的閘極電位爲3 V。因爲在具有如圖10B及 1 0C所示之負的臨界値同時記憶體胞格9 1 9保持在開通狀 態’所以汲極端子9 1 7和源極線9 1 8變成導電。當偵測到 讀取電晶體9 1 1的汲極端子9 1 7之電位時偵測到電壓〇 V 〇 以上述方式,當讀取資料時,藉由偵測讀取電晶體 911的汲極端子917之電位來判斷哪一種資料(資料“〇,,或 資料“1”)儲存在NAND型記憶體胞格中。 然而’在實際所使用的半導體記憶體裝置中,爲 NAND型記億體胞格單元執行寫入操作及讀取操作,以便 將參考圖7之NAND型記億體胞格單元說明爲選定的記憶 -30- 201232541 體胞格所執行之寫入操作及讀取操作。此處,假設資料 “〇”寫至第三記憶體胞格373及資料“1”寫至第五記億體胞 格3 75之例子。在寫入資料“〇”之例子中,位元線3 00被 供應有來自外部輸入/輸出訊號線的〇 V。接著,爲了不將 位元線300的電位錯誤設定成GND,選擇閘極線302被供 應有〇 V ’以便選擇電晶體3 01被關閉。爲了選擇記憶體 胞格371至373’用於氧化物半導體電晶體之字元線351 至353被供應有4.5 V,及字元線361至363被供應有0 V。然後’氧化物半導體電晶體321至323被開通,以便 浮動節點341至343的電位變成等於位元線3 00的電位。 之後,用於氧化物半導體電晶體之字元線3 5 1至3 5 3被供 應有-1 V’以便氧化物半導體電晶體321至323被關閉。 以此方式,將資料“0”儲存在浮動節點341至343中。 接著,爲了將資料“1”寫至記憶體胞格3 75,位元線 3〇〇被供應有來自資料訊號線的3 V。選擇閘極線302被 供應有0 V,以便選擇電晶體3 01被關閉》爲了選擇記憶 體胞格371至3 75,用於氧化物半導體電晶體之字元線 351至3 5 5被供應有4.5 V,及字元線361至3 65被供應 有0 V。然後’浮動節點341至3 45的電位變成等於位元 線3 00的電位3V。此處,具有已寫入資料“〇,,之浮動節點 3 43的資料從資料“〇”變成資料“丨”之問題。爲了防止資料 再次寫至已寫入資料之記憶體胞格,在此實施例之NAND 型記憶體中,寫入操作需要連續從第八列中之記憶體胞格 到第一列中之記憶體胞格來執行。 -31 - 201232541 然後’說明儲存在記憶體胞格3 75中之資料的讀取操 作。關於資料讀取,並未特別限制執行讀取操作之列的次 序’及可直接讀取選定記憶體胞格的資料。首先,經由預 充電操作將位元線300的電位設定成3 V,以便選擇閘極 線3 02被供應有3 V及被開通。爲了選擇記憶體胞格375 ,字元線361至364及字元線366至368被供應有5 V。 然後’讀取電晶體3 1 1至3 1 4和讀取電晶體3 1 6至3 1 8被 強制開通,不管浮動節點的電位爲何。另一方面,字元線 3 65被供應有〇 V,及依據浮動節點3 45的資料,將讀取 電晶體3 1 5控制成“開通”或“關閉”。若資料“〇,’保持在浮動 節點345中,則讀取電晶體3丨5被關閉。結果,位元線 3 00未連接到GND,以便位元線300具有經由預充電操作 所設定之電位3 V。 在資料“1”儲存於浮動節點之例子中,浮動節點 345的電位變成3 v,以便讀取電晶體3丨5被開通。因爲 字元線361至3 64及字元線366至368被供應有5 V以便 選擇記憶體胞格3 75,所以讀取電晶體311至314及讀取 電晶體3 1 6至3 1 8被開通;如此,位元線300連接到GND ’及位元線3 00的電位從經由預充電操作所設定的3 v變 成0 V。以上述方式,藉由偵測位元線3 〇 〇的電位,判斷 哪一種資料(資料“〇,,或資料“ 1 ”)儲存在記憶體胞格中。 [實施例4] 將參考圖8說明本發明的組態之一例子。實施例3說 -32- 201232541 明包括氧化物半導體之半導體記憶體裝置被形成作包括在 記憶體胞格單元中的記憶體元件之NAND型記憶體胞格單 元的電路組態之一例子’及下面將說明其操作的原理。 此實施例之半導體記憶體裝置包括記億體胞格陣列 432,其中列陣NAND型記憶體胞格單元;及字元線驅動 器電路433。此外,半導體記憶體裝置包括資料保持電路 407,其包括電晶體401、電晶體404、電晶體405、三態 反相器402、及電容器403;感測放大器鎖定電路417’其 包括資料保持電路407、節點408、節點406、傳輸電路 4 1 2、及預充電電晶體4 1 4 ;位元線4 1 3 ;行閘極409 ;行 閘極控制線4 1 0 ;資料訊號線4 1 1 ;感測放大器鎖定電路 4 U ;及感測放大器鎖定電路4 1 9。在不使用外部裝置之下 ,可將用於一頁的資料拷貝到另一頁》 在記憶體胞格陣列432中,NAND型記憶體胞格單元 配置成列方向上的m行及行方向上的《列,及包括(m X « )NAND型記憶體胞格單元。 位元線的數目與配置在列方向上之NAND型記憶體胞 格單元的數目相同。由配置在行方向上之η個NAND型記 憶體胞格單元共享一位元線。在圖8中,圖解NAND型記 憶體胞格單元441至463。 感測放大器鎖定電路的數目與設置在記億體胞格陣列 432中之位元線的數目相同。可每一頁執行記憶體胞格的 資料偵測及資料寫入到記憶體胞格。_ 字元線驅動器電路433具有可每一頁選擇記憶體胞格 -33- 201232541 之結構。 下面說明在未使用外部裝置之下將一區塊的資料(即 、記憶體區塊429 )拷貝到記憶體區塊43 0之操作。利用 字元線驅動器電路433,對應於一頁之包括在記憶體區塊 429中的NAND型記憶體胞格單元44〗至442及443中之 第八列的記憶體胞格變成選擇狀態,及m位元線(即、第 一列中之位元線43 4至第m列中之位元線436 )被預充電 有預定電位。在預充電其間,傳輸電路412及電晶體401 被開通;如此,經由傳輸電路4 1 2、節點408、及電晶體 401,節點406被充電有位元線434的電位,其被處理作 記億體胞格的資料。在此狀態中,電晶體40 1被關閉,藉 以資料被保持在節點406中。 接著,說明將保持在資料保持電路407中之資料寫至 記憶體區塊43 0中之第八列的記憶體胞格之操作。三態反 相器402變成有源狀態,以經由電晶體40 5和傳輸電路 412傳送保持在節點406中之資料到位元線413。爲包括 在記憶體區塊429中之所有NAND型記憶體胞格單元執行 將記憶體胞格的資料保持在資料保持電路407中之操作以 及將所保持的資料傳送到位元線4 1 3之操作。在將保持在 資料保持電路407中的資料傳送到位元線413之後,藉由 字元線驅動器電路43 3將記憶體區塊430中之所有記憶體 胞格變成選擇狀態;如此,爲記億體區塊430中之所有記 憶體胞格執行寫入操作,以便完成第八列中之記憶體胞格 中的拷貝回來。之後,從記憶體區塊43 0中的第七列中之 -34- 201232541 記憶體胞格到第一列中之記憶體胞格執行拷貝回 ,完成一區塊的拷貝回來。 根據上述結構的一例子,在未使用外部裝置 於一頁的記憶體區塊429中之資料可被拷貝到記 430。另外,包括用於一頁之並聯連接的感測放 電路之本發明的一實施例立刻執行拷貝回來操作 可每一頁執行拷貝回來操作。 [實施例5] 將參考圖9說明本發明的組態之一例子。下 包括氧化物半導體之半導體記憶體裝置被形成作 憶體胞格單元中的記憶體元件之NOR型記憶體 的電路組態之一例子,及其操作的原理。 此實施例所說明之半導體記憶體裝置包括記 陣列5 32,其中列陣NOR型記億體胞格單元;及 動器電路5 3 3。此外,半導體記億體裝置包括資 路507,其包括電晶體501、電晶體504、電晶儀 態反相器502、及電容器5 03 ;感測放大器鎖定霄 其包括資料保持電路5 07、節點5 08、節點506、 5 1 2、及被使用作降壓電阻器且將閘極和汲極彼此 通道電晶體5 14 ;位元線5 13 ;行閘極509 ;行閘 5 1 0 ;資料訊號線5 1 1 ;感測放大器鎖定電路5 Π 放大器鎖定電路519。在不使用外部裝置之下, 一頁的資料拷貝到另一頁。 來;如此 之下,用 億體區塊 大器鎖定 ;如此, 面將說明 包括在記 胞格單元 憶體胞格 字元線驅 料保持電 505、三 :路 517, 傳輸電路 ,連接之η 極控制線 ;及感測 可將用於 -35- 201232541 被使用作爲降壓電阻器且將閘極和汲極彼此連接之n 通道電晶體514的電阻高於被使用作爲記憶體胞格中的讀 取電晶體之Ρ通道電晶體的開通狀態電阻。關閉狀態之讀 取電晶體的電阻値充分大於η通道電晶體5 1 4的電阻値較 佳。只要滿足上述條件,可使用電阻器取代被使用作爲降 壓電阻器且將閘極和汲極彼此連接之η通道電晶體5 1 4。 首先,只使用一個NOR型記億體胞格來說明NOR型 記憶體胞格的讀取操作和寫入操作。圖1 1 A爲NOR型記 憶體胞格陣列的一記憶體胞格之電路圖的一例子。圖1 1 B 爲當資料“1”及資料“0”儲存在浮動節點1 007時之讀取電 晶體1001的源極-汲極電流Isd與施加到字元線1 003的電 壓Vc之間的關係圖。圖11C爲當將資料“1”及資料“0”寫 至浮動節點1 007時之讀取電晶體1001的臨界値之分佈圖 〇 圖1 1 A之NOR型記憶體胞格包括讀取電晶體1 〇〇 1, 其係使用增強型P通道電晶體所形成;儲存電容器1 002 ; 及氧化物半導體電晶體1 000。NOR型記憶體胞格亦包括 位元線1 005,氧化物半導體電晶體1 000的源極或汲極及 讀取電晶體1 〇〇 1的源極或汲極連接至此。 在將資料“ 1 ”寫入圖1 1 A之NOR型記憶體胞格的例子 中,源極線1 006被供應有2 V,字元線1 003被供應有〇 V ’位元線1 005被供應有2 V,及用於氧化物半導體電晶 體之字元線1 004被供應有4 V。然後,氧化物半導體電晶 體1 〇 〇 〇被開通,以便浮動節點1 0 0 7被充電有位元線1 〇 〇 5 -36- 201232541 的電位2V。在此狀態中’供應給用於氧化物半導體 體之字元線1 004的電位從“4 V”變成“-1 V” ’以便氧 半導體電晶體1 000被關閉;如此’浮動節點1〇〇7的 約爲2 V。在已寫入資料之記憶體胞格中’爲了在下 取操作之前不開通待命週期中之讀取電晶體1 00 1,以 夠防止電力消耗增加,字元線1 003被供應有固定電β :如此,讀取電晶體1 00 1被強制關閉,不管保持在 節點1 007中的資料爲何。 當讀取資料“ 1 ”時,源極線1 〇 〇 6被供應有2 V, 線1 003被供應有0 V,及用於氧化物半導體電晶體之 線1 004被供應有-1 V :如此,氧化物半導體電晶體 被關閉。在資料“ 1”保持在浮動節點1 007之例子中, 電晶體1001被關閉。位元線和GND端子連接,具有 器插入在其間,藉以當資料“ 1 ”保持在浮動節點1 007 位元線1 00 5的電位爲0 V。記憶體胞格1 008具有 11Β及11C所示之負的臨界値。 在將資料“0”寫入圖1 1 Α之NOR型記憶體胞格的 中,源極線1 0 0 6被供應有2 V,字元線1 0 0 3被供應 V,位元線1 005被供應有0 V,及用於氧化物半導體 體之字元線1004被供應有4 V。然後,氧化物半導體 體1000被開通,以便浮動節點1〇〇7被充電有位元線 的電位〇V。經由字元線1003,已寫入資料之記憶體 被供應有固定電位2V,以便讀取電晶體1 〇〇 1被強制 。在此狀態中,供應給用於氧化物半導體電晶體之字 電晶 化物 電位 面讀 便能 2 V 浮動 字元 字元 1000 讀取 電阻 時, 如圖 例子 有0 電晶 電晶 1005 胞格 關閉 元線 -37- 201232541 1004的電位從“4 v”變成“-1 V”,以便氧化物半 體1 〇 〇 〇被關閉;如此,浮動節點1 0 〇 7的電位爲 當讀取資料“0”時,源極線1 006被供應有2 線1 003被供應有〇 v,及用於氧化物半導體電晶 線1 〇 〇 4被供應有-1 V ;如此,氧化物半導體電^ 被關閉。因爲資料“0”儲存在浮動節點1 007中, 電晶體1001的閘極-源極電位爲-2 V。記憶體胞丰 有如圖11B及lie所示之負的臨界値,及保持在 中。如上述,位元線1 005和GND端子連接,具 插入在其間;然而,讀取電晶體1001的開通狀 於降壓電阻,以便從位元線偵測到電壓2 V。 以此方式,藉由偵測位元線1 005的電位, 一種資料(資料“0”或資料“1”)儲存在NOR型記 中。 參考圖9之電路圖所說明的是對應於用於配 型記憶體胞格陣列的第一列中之一頁的記憶體胞 頁529的資料被拷貝到對應於用於配置在NOR 胞格陣列的第二列中之一頁的記憶體胞格之第二] 操作。在圖9中,圖解NOR型記憶體胞格541至 藉由使用字元線驅動器電路533,選擇用於 憶體胞格(即、包括在第一頁529中之NOR型 格54 1至542及543 ),及m個位元線(即、第 位元線5 3 4至第m行中之位元線5 3 6 )具有依據 憶體胞格中的資料而定之電位。經由傳輸電路5 導體電晶 0 V。 V,字元 體之字元 P日體1000 所以讀取 1 1008 具 開通狀態 有電阻器 態電阻低 可判斷哪 憶體胞格 置在NOR 格之第一 型記憶體 1: 5 3 0 之 5 63 ° 一頁的記 記億體胞 一行中之 儲存在記 1 2、節點 -38- 201232541 508、及電晶體501 ’將被處理作儲存在記憶 料的位元線534之電位傳送到節點5 06。當 關閉時,將讀取資料的反相資料保持在節點 接著,在將保持在資料保持電路507中 二頁5 3 0的記憶體胞格之操作中,經由三態 電晶體505、及傳輸電路512,將保持在節丨 料傳送到位元線534。爲用於第一頁529的! 憶體胞格執行將記憶體胞格中的資料保持在 507中之操作以及將保持在節點506中之資 線的操作。在將保持在資料保持電路5 07中 位元線之後,藉由字元線驅動器電路5 3 3選 的所有記憶體胞格,藉以將資料寫至第二頁 億體胞格,及完成一頁的拷貝回來。 根據上述結構的一例子,在未使用外部 將用於一頁的資料(即、第一頁529)拷貝 。另外,包括用於一頁之並聯連接的感測放 之本發明的一實施例立刻執行拷貝回來;如 執行拷貝回來操作。 [實施例6] 在此實施例中’將參考圖12A及12B、 、圖14A至14E、圖15A至15D、圖16A至 至17C、及圖20A至20E說明根據所揭示的 例的半導體裝置之結構和製造方法。 體胞格中之資 電晶體5 0 1被 506 中。 之資料寫至第 反相器5 0 2、 貼5 0 6中之資 5斤有NOR型記 資料保持電路 料傳送到位元 的資料傳送到 擇第二頁530 5 3 0的所有記 裝置之下,可 到第二頁 5 3 0 大器鎖定電路 此,可每一頁 圖13A至13G 16D、圖 17A 發明之一實施 "39» 201232541 <半導體裝置的橫剖面結構和平面結構> 圖12A及12B圖解半導體裝置的結構之例子。 圖解半導體裝置的橫剖面,及圖12]5圖解半導體裝 面圖。此處’圖12A圖解沿著圖12B的線A1-A2 B2所取之橫剖面。圖12a及12B所圖解之半導體 括電晶體760,其包括第一半導體材料在下部;及 7 62,其包括第二半導體材料在上部。此處,第一 材料和Γ第二半導體材料彼此不同較佳。例如,第一 材料可以是除了氧化物半導體以外的半導體材料, 半導體材料可以是氧化物半導體。除了氧化物半導 的半導體材料可以是例如矽、鍺、矽鍺、碳化矽、 等等’及爲單晶較佳。包括除了氧化物半導體以外 半導體材料之電晶體能夠容易高速操作。另一選擇 使用有機半導體材料等等。另一方面,包括氧化物 之電晶體由於其特性可長時間保持電荷。圖1 2 A及 之半導體裝置可被使用作爲記憶體胞格。 因爲此實施例的特徵在於將可充分減少關閉狀 之像氧化物半導體的半導體材料用於電晶體762以 資料’所以不需要將半導體裝置的諸如結構、材料 定條件侷限於此處所給予的那些。 圖12A及12B中之電晶體760包括設置在半導 6〇〇之上的半導體層中之通道形成區73 4,具有通 區734設置在其間之雜質區73 2 (亦稱作源極區和 圖1 2 A 置的平 及B1- 裝置包 電晶體 半導體 半導體 及第二 體以外 砷化鎵 的此種 是,可 半導體 12B中 態電流 便保持 等等特 體基板 道形成 汲極區 -40- 201232541 ),設置在通道形成區734之上的閘極絕緣層722a,及設 置在閘極絕緣層722a之上以便與通道形成區73 4重疊的 閘極電極728a。需注意的是,在某些例子中,爲了方便, 圖式中未圖解源極電極和汲極電極之電晶體被稱作電晶體 。另外,在此種例子中,在說明電晶體的連接時,源極區 和源極電極可被統稱作“源極電極”,及汲極區和汲極電極 可被統稱作“汲極電極”。也就是說,在此說明書中,“源 極電極”一詞可包括源極區。再者,“汲極電極”一詞可包 括汲極區。 另外,導電層728b連接到設置在半導體基板600之 上的半導體層中之雜質區726。此處,導電層72 8b充作電 晶體760的源極電極或汲極電極。此外,雜質區730設置 在雜質區732與雜質區726之間。另外,絕緣層736、738 、及740被設置以便覆蓋電晶體760。需注意的是,爲了 實現較高的整合,電晶體760具有沒有圖12A及12B所示 之側壁絕緣層的結構較佳。另一方面,當電晶體760的特 性具有優先權時,側壁絕緣層可形成在閘極電極728a的 側表面上,及雜質區73 2可包括具有不同雜質濃度的區域 〇 圖12A及12B中之電晶體762包括氧化物半導體層 744,其設置在絕緣層740等等之上;源極電極(或汲極 電極)742a和汲極電極(或源極電極)742b,其電連接到 氧化物半導體層744;閘極絕緣層746,其覆蓋氧化物半 導體層744、源極電極742a、及汲極電極742b;以及閘極 -41 - 201232541 電極74 8a,其設置在閘極絕緣層746之上,以便與氧化物 半導體層744重疊。 此處,藉由充分移除諸如氫等雜質及充分供應氧來高 度淨化氧化物半導體層744較佳。尤其是,例如氧化物半 導體層744中之氫濃度低於或等於5 X 1019 atoms/cm3、 低於或等於5 X 1018 atoms/cm3較佳、低於或等於5 X 1017 atoms/cm3更好。需注意的是,藉由二次離子質譜儀( SIMS )測量氧化物半導體層744中之氫濃度。如此,在氫 濃度被充分減少以便高度淨化氧化物半導體層且藉由充分 供應氧來減少由於氧不足所導致的能帶隙中之缺陷位準的 氧化物半導體層744中,載子濃度低於1 X 1012 /cm3、低 於1 X 1011 /cm3較佳、低於1.45 X 101° /cm3更好。例如,室 溫(251 )中之關閉狀態電流(此處爲每一微米(μπι )通道 寬度之電流)爲100 zA(l zA(zepto安培)爲1 X 10_21 A )或更低、1 〇 z A或更低較佳。藉由使用此種i型(本徵 )或實質上i型氧化物半導體,可獲得具有足夠優良的關 閉狀態電流特性之電晶體762。 需注意的是,已指出氧化物半導體對雜質不靈敏,甚 至當相當金屬雜質量包含在膜中時仍沒有問題,因此,亦 可使用含有諸如鈉等大量鹼性金屬且不昂貴之鹼石灰玻璃 (非專利文件1 )。然而,此種考量並不適當。鹼性金屬 非包括在氧化物半導體中之元素,因此是雜質。再者,在 鹼性土金屬未包括在氧化物半導體之例子中,鹼性土金屬 爲雜質。當與氧化物半導體膜相接觸之絕緣膜爲氧化物及 -42- 201232541
Na擴散到絕緣膜時,鹼性金屬,尤其是Na變成Na+。此 外,在氧化物半導體膜中’ Na切割或進入包括在氧化物 半導體中的金屬與氧之間的鍵。結果,例如,發生由於臨 界電壓在負方向上位移所導致之諸如電晶體的正常開通狀 態等電晶體之特性的劣化,或遷移率減少。此外,亦發生 特性變化。當氧化物半導體膜中的氫濃度非常低時,由於 雜質所導致之電晶體的特性之此種劣化和特性變化明顯出 現。因此,當氧化物半導體膜的氫濃度低於或等於5 X 1019 crrT3、尤其是低於或等於5 X 1018 cnT3時,減少上述雜質 的濃度較佳。尤其是,藉由二次離子質譜儀所測量之Na 濃度低於或等於5 X 1016 /cm3、低於或等於1 X 1〇16 /cm3 較佳、低於或等於1 X 1015 /cm3更好。以類似方式,藉由 二次離子質譜儀所測量之Li (鋰)濃度低於或等於5 X 1015 /cm3、低於或等於1 X 1015 /cm3較佳。以類似方式,藉由 二次離子質譜儀所測量之K (鉀)濃度低於或等於5 X 1015 /cm3、低於或等於1 X 1〇15 /Cm3較佳。 氧化物半導體具有所謂的Ρ·型導電性較佳,其中 Fermi (費米)能階(Ef)及本徵Fermi能階(Ei )彼此相 等(Ef=Ej ),或本徵Fermi能階(Ei )高於Fermi能階( Ef) ( Ef<Ei )。需注意的是,氧化物半導體具有i型(本 徵)導電性或實質上i型(本徵)導電性較佳,因爲 Fermi能階(Ef)能夠容易藉由雜質的添加來控制。閘極 電極係使用具有高功函數(‘)之材料來形成較佳。利用 上述結構’電晶體可正常關閉。因此,電晶體的8 5 〇c及室 -43- 201232541 溫之關閉狀態電流値分別可以是1 yA或更低及〇. 1 yA或 更低;如此,可獲得關閉狀態電流低之電晶體。當此種電 晶體被用於記憶體元件時,可提高半導體裝置的資料保留 (記憶體保留)特性。 需注意的是,雖然圖12A及12B中之電晶體762包括 氧化物半導體層744,其被處理成島型以便抑制由於微型 化所導致的元件之間的漏電流,但是可利用未處理成島型 之氧化物半導體層744。在氧化物半導體層未處理成島型 之例子中,可防止由於處理中的蝕刻所導致之氧化物半導 體層744的污染。 圖12A及12B中之電容器7 64包括汲極電極742b、 閘極絕緣層746、及導電層74 8b。也就是說,汲極電極 742b充作電容器764的一電極,而導電層748b充作電容 器7 64的另一電極。利用此種結構,電容能夠充分穩固。 另外,可藉由堆疊氧化物半導體層744和閘極絕緣層746 來適當保證汲極電極742b與導電層748b之間的絕緣。另 一選擇是,在不需要電容器之例子中可省略電容器764。 在此實施例中,電晶體762及電容器764被設置,以 便至少部分覆蓋電晶體760。藉由利用此種平面佈局,可 實現高度整合。例如,當F被用於表示最小特徵尺寸時, 可將記憶體胞格的面積表示作1 5 F2至25 F2。 絕緣層75 0係設置在電晶體762和電容器764之上。 佈線754係設置在形成於閘極絕緣層746和絕緣層750中 之開口中。佈線754連接一記憶體胞格到另一記憶體胞格 -44- 201232541 。經由源極電極742a和導電層728b,將佈線754電連接 到雜質區726。與電晶體760中的源極區或汲極區和電晶 體762中之源極電極742a連接到不同佈線的結構比較, 上述結構能夠減少佈線數目。如此,可增加半導體記憶體 裝置的整合程度。 因爲設置導電層728b,所以連接雜質區726和源極電 極742a之位置與連接源極電極742a和佈線754之位置可 彼此重疊。利用此種平面佈局,可防止元件面積由於接觸 區而增加。換言之,可增加半導體記憶體裝置的整合程度 〇 圖20A至20E爲具有與電晶體762不同結構之電晶體 的橫剖面圖。需注意的是,圖20A至20E之結構可與圖 12A 及 12B、圖 13A 至 13G、圖 14A 至 14E、圖 15A 至 15D、圖16A至16D、及圖17A至17C之結構的任一者適 當組合。 圖20A中之電晶體771與電晶體762相同,因爲其在 絕緣層740之上包括氧化物半導體層744,電連接到氧化 物半導體層744之源極電極(或汲極電極)742a和汲極電 極(或源極電極)742b,閘極絕緣層746,及閘極電極 7 4 8 a。電晶體7 6 2與電晶體7 7 1之間的差異爲氧化物半導 體層744連接到源極電極(或汲極電極)742a和汲極電極 (或源極電極)742b之位置。也就是說,在電晶體771中 ,氧化物半導體層744的下部係與源極電極(或汲極電極 )742a和汲極電極(或源極電極)742b相接觸。其他組 -45- 201232541 件與圖1 2 A及1 2 B中之電晶體7 6 2的組件相同;如此,細 節可參考圖12A及12B、圖13A至13G、圖14A至14E、 圖15A至〗5D、圖16A至16D、及圖17A至17C之說明 圖20B中之電晶體772與電晶體762相同,因爲其在 絕緣層740之上包括氧化物半導體層744,電連接到氧化 物半導體層744之源極電極(或汲極電極)742a和汲極電 極(或源極電極)742b ’閘極絕緣層 746,及閘極電極 748a。電晶體762與電晶體772之間的差異爲氧化物半導 體層744與閘極電極748a之間的位置關係。即、在電晶 體772中,閘極電極748a係設置在氧化物半導體層744 下方。其他組件與圖12A及12B中之電晶體762的組件相 同;如此,細節可參考圖12A及12B、圖13A至13G、圖 14A至14E、圖15A至15D、圖16A至16D、及圖17A至 1 7 C之說明。 圖20C中之電晶體773與電晶體762相同,因爲其在 絕緣層740之上包括氧化物半導體層744,電連接到氧化 物半導體層744之源極電極(或汲極電極)742a和汲極電 極(或源極電極)742b,閘極絕緣層746,及閘極電極 748a。電晶體762與電晶體773之間的差異爲氧化物半導 體層744與閘極電極748 a之間的位置關係以及氧化物半 導體層744連接到源極電極(或汲極電極)742a和汲極電 極(或源極電極)742b之位置。即、在電晶體773中’閘 極電極748a係設置在氧化物半導體層744下方,及氧化 -46 - 201232541 物半導體層74 4的下部係與源極電極(或汲極電極 和汲極電極(或源極電極)742b相接觸。其他組 1 2A及1 2B中之電晶體762的組件相同;如此,細 考圖12A及12B、圖13A至13G、圖14A至14E、 至15D、圖16A至16D、及圖17A至17C之說明。 圖20D中之電晶體774與電晶體773相同,因 絕緣層740之上包括氧化物半導體層744,電連接 物半導體層744之源極電極(或汲極電極)742a和 極(或源極電極)742b,閘極絕緣層746,及閘 748a。電晶體774與電晶體773之間的差異在於 774係設置有閘極絕緣層74 7和閘極電極780。即 晶體774中,可從上方和下方二者施加電場到氧化 體層744。閘極電極748a和閘極電極780可被供應 電位。另一選擇是,這些閘極電極的其中之一可被 恆定電位。可以類似於閘極絕緣層746的方式之方 成閘極絕緣層747。可以類似於閘極電極748a的方 式來形成閘極電極780。其他組件與圖12A及12B 晶體762的組件相同;如此,細節可參考圖12A及 圖13A至13G、圖14A至14E、圖15A至15D、圖 16D、及圖17A至17C之說明。 圖20E中之電晶體775與電晶體774相同,因 絕緣層740之上包括氧化物半導體層744,電連接 物半導體層744之源極電極(或汲極電極)742a和 極(或源極電極)742b,閘極絕緣層746,閘極電才 )742a 件與圖 節可參 圖1 5 A 爲其在 到氧化 汲極電 極電極 電晶體 、在電 物半導 有相同 供應有 式來形 式之方 中之電 12B、 16A至 爲其在 到氧化 汲極電 © 7 4 8a -47- 201232541 ,閘極絕緣層747,及閘極電極780。電晶體 體7 75之間的差異爲氧化物半導體層744連接 (或汲極電極)742a和汲極電極(或源極電ί 位置。即、在電晶體775中,氧化物半導體層 係與源極電極(或汲極電極)742a和汲極電極 極)742b相接觸。其他組件與圖12A及12B 762的組件相同:如此,細節可參考圖1 2A 13A 至 13G、圖 14A 至 14E、圖 15A 至 15D 16D、及圖17A至17C之說明。 (用以製造SOI基板之方法) 接著,將參考圖13A至13G說明用以製 上述半導體裝置之SOI基板的方法之例子》 首先,備製半導體基板600作爲基底基板 )。作爲半導體基板600,可使用諸如單晶矽 鍺基板等半導體基板。此外,作爲半導體基板 陽能級矽(SOG-Si)基板等等。另一選擇是, 半導體基板。在使用SOG-Si基板、多晶半導 子中,與使用單晶矽基板等等的例子比較,可 本。 可使用電子工廠所使用的各種玻璃基板來 基板600,諸如鋁矽酸鹽玻璃、鋁硼矽酸鹽玻 矽酸鹽玻璃的基板、石英基板、陶瓷基板、或 等。另外,可使用陶瓷基板,其含有氮化矽和 774與電晶 到源極電極 聖)742b之 7 4 4的下部 (或源極電 中之電晶體 及12B 、圖 、圖1 6 A至 造用於製造 (見圖1 3 A 基板或單晶 ,可使用太 可使用多晶 體基板之例 減少製造成 取代半導體 璃、或鋇硼 藍寶石基板 氮化鋁作爲 -48- 201232541 其主要成分及其熱膨脹係數接近矽的熱膨脹係數。 事先清潔半導體基板6 0 0的表面較佳。尤其是,半導 體基板600經過以鹽酸/過氧化氫混合物(HPM)、硫酸/ 過氧化氫混合物(SPM )、銨過氧化氫混合物(APM )、 稀釋的氫氟酸(DHF )等等之清潔。 接著,備製接合基板。此處,使用單晶半導體基板 61〇作爲接合基板(見圖13B) »需注意的是,雖然此處 使用晶性爲單晶之基板作爲接合基板,但是接合基板的晶 性並不一定侷限於單晶。 例如,作爲單晶半導體基板610,可使用使用第14族 元素所形成之單晶半導體基板,諸如單晶矽基板、單晶鍺 基板、或單晶矽鍺基板等。另外,可使用使用砷化鎵、磷 化銦等等之化合物半導體基板。市面上買得到的矽基板之 典型例子爲直徑5英吋(125 mm)、直徑6英吋(150 mm)、直徑8英吋(200 mm)、直徑12英吋(300 mm )、及直徑16英吋(400 mm)之圓形矽基板。需注意的 是,單晶半導體基板6 1 0的形狀並不侷限於圓形,及單晶 半導體基板610可以是被處理成例如矩形等等之基板。另 外’係可藉由柴克勞斯基(CZ)法或浮動區(FZ)法來 形成單晶半導體基板6 1 0。 氧化物膜612係形成在單晶半導體基板61〇的表面上 (見圖13C)。關於去除污染’在形成氧化物膜612之前 ’以鹽酸/過氧化氫混合物(HPM)、硫酸/過氧化氫混合 物(SPM)、銨過氧化氫混合物(APM)、稀釋的氫氣酸 -49- 201232541 (DHF ) 、FPM (氫氟酸、過氧化氫水、及純水 液)等等清潔單晶半導體基板610的表面較佳。 是,可交替排放稀釋的鹽酸和臭氧水,以清潔單 基板610的表面。 氧化物膜6 1 2可被形成有例如氧化矽膜、氮 等等之單層或疊層。作爲用以形成氧化物膜612 可使用熱氧化法、CVD法、濺鍍法等等。當藉由 形成氧化物膜612時,使用諸如四乙氧基矽烷 TEOS )(化學式:Si(OC2H5)4)等有機矽烷形成 較佳,以便可達成令人滿意的接合。 在此實施例中,藉由在單晶半導體基板610 氧化處理來形成氧化物膜612(此處爲310,膜) 鹵素之氧化大氣中執行熱氧化處理較佳。 例如,在添加氯(C1 )之氧化大氣中,於單 基板6 1 0上執行熱氧化處理,藉以經由氯氧化可 物膜612。在此例中,氧化物膜612爲含氯原子 由此種氯氧化,外來雜質之重金屬(如、鐵、鉻 鉬)被捕獲,及金屬的氯化物被形成,而後移除 如此,可減少單晶半導體基板610的污染。 需注意的是,氧化物膜612所含有的鹵素原 限於氯原子。氟原子可包含在氧化物膜612中。 單晶半導體基板610的表面之氟氧化的方法,可 半導體基板610被浸泡在HF溶液中,而後在氧 經過熱氧化處理之方法,在添加HF3之氧化大氣 的混合溶 另一選擇 晶半導體 氧化矽膜 之方法, CVD法 (縮寫: 氧化矽膜 上執行熱 。在添加 晶半導體 形成氧化 之膜。藉 、鎳、或 到外面; 子並不侷 作爲用於 使用單晶 化大氣中 中執行熱 -50- 201232541 氧化處理的方法等等。 接著,藉由電場加速離子和以離子照射單晶半導體基 板6 1 0,及將離子添加到單晶半導體基板6 1 0,藉以以預 定深度將破壞晶體結構之脆化區6 1 4形成在單晶半導體基 板610中(見圖13D)。 可藉由動能、質量、電荷、或離子的入射角等等來調 整形成脆化區614之深度。脆化區614形成在實質上與離 子的平均滲透深度相同之深度。因此,欲與單晶半導體基 板610分離之單晶半導體層的厚度可藉由添加離子之深度 來調整。例如,平均滲透深度可被控制,使得單晶半導體 層的厚度約爲l〇nm至500 nm,50nm至200 nm較佳。 可藉由使用離子摻雜設備或離子佈植設備來執行上述 離子照射處理。作爲離子摻雜設備的典型例子,具有非質 量分離型設備,其中執行處理氣體的電漿激發,以所產生 之所有離子物種種類來照射欲待處理的物體。在此設備中 ,以電漿的離子物種照射欲待處理的物體,而未質量分離 。相反地,離子佈植設備爲質量分離型設備。在離子佈植 設備中,執行電漿的離子物種之質量分離,及以具有預定 質量之離子物種照射欲待處理的物體。 在此實施例中,說明使用離子摻雜設備來添加氫到單 晶半導體基板610之例子。使用含氫之氣體作爲來源氣體 。關於用於照射之離子,Η/的比例被設定高較佳。尤其 是,Hh +的比例大於或等於有關H+、H2+、及H3 +的總量之 50%較佳_(大於或等於80%更好)。利用H3 +的高比例, -51 - 201232541 可提高離子照射的效率。 需注意的是,欲待添加的離子並不侷限於氫的離子。 可添加氮等等離子。另外,欲待添加的離子並不侷限於一 種離子,及可添加複數種離子。例如,在使用離子摻雜設 備同時以氫和氦執行照射之例子中,與在不同步驟中以氫 和氮執行照射之例子比較,可減少步驟數目,及可抑制稍 後形成之單晶半導體層的表面粗糙。 需注意的是,當以離子摻雜設備形成脆化區614時會 添加重金屬:然而,藉由經由含鹵素原子之氧化膜612執 行離子照射,可防止由於重金屬所導致之單晶半導體基板 6 1 0的污染。 然後,半導體基板600和單晶半導體基板610被配置 成彼此面對,及使其能夠彼此緊密裝附,具有氧化物膜 612在其間。.如此,半導體基板600和單晶半導體基板 6 1 0能夠彼此接合(見圖1 3 E )。需注意的是,氧化物膜 或氮化物膜可形成在裝附單晶半導體基板610之半導體基 板600的表面上。 當執行接合時,大於或等於0.001 N/cm2及小於或等 於100 N/cm2之壓力(如、大於或等於1 N/cm2及小於或 等於20 N/cm2之壓力)施加到半導體基板600的一部分 或單晶半導體基板6 1 0的一部分較佳。當藉由施加壓力使 接合表面彼此接近及配置成彼此相接觸時,半導體基板 600與氧化物膜612之間的接合產生在進行緊密接觸的部 分,及接合自發性擴展到幾乎整個區域。在Van der Waal -52- 201232541 力(凡得瓦力)或氫接合的作用下執行及可在室溫執行此 接合。 需注意的是,在將單晶半導體基板610和半導體基板 6〇〇彼此接合之前,欲待彼此接合之表面經過表面處理較 佳。表面處理可提高單晶半導體基板610與半導體基板 6〇〇之間的介面中之接合強度。 作爲表面處理,可使用濕處理、乾處理、或濕處理和 乾處理的組合。另一選擇是,可與不同的濕處理組合執行 濕處理,或可與不同的乾處理組合執行乾處理。 需注意的是,可在接合之後執行用以增加接合強度的 熱處理。以不發生脆化區614的分離之溫度執行此熱處理 (例如,高於或等於室溫及低於400°C之溫度)。另一選 擇是,在以上述範圍的溫度加熱半導體基板600和氧化物 膜612的同時,可執行半導體基板600和氧化物膜612的 接合。可使用擴散爐、加熱爐來執行熱處理,諸如電阻加 熱爐、快速熱退火(RTA )設備、微波加熱設備等等。上 述溫度條件僅是例子,所揭示的發明之一實施例不應被闡 釋作侷限於此例。 接著,爲在脆化區分裂單晶半導體基板610而執行熱 處理,藉以將單晶半導體層6 1 6形成在半導體基板600之 上,具有氧化物膜612插入在其間(見圖13F)。 需注意的是,理想上用於此分離時之熱處理的溫度盡 可能越低越好。這是因爲當分離時之溫度低,可抑制單晶 半導體層616的表面上之粗糙的產生。尤其是,用於此分 -53- 201232541 離時之熱處理的溫度可高於或等於300 °C及低於或等於 600°C,及當溫度高於或等於400°C及低於或等於500°C時 熱處理更有效。 需注意的是,在分裂單晶半導體基板6 1 0之後,單晶 半導體層616可經過高於或等於500°C之熱處理,以便可 減少單晶半導體層6 1 6中所剩下的氫濃度。 接著,以雷射光照射單晶半導體層616的表面,藉以 形成提高表面的平坦性和減少缺陷數目之單晶半導體層 618(見圖13G)。需注意的是,可執行熱處理來取代雷 射光照射處理。 雖然此實施例緊接在分離單晶半導體層616的熱處理 之後執行雷射光照射處理,但是本發明的一實施例不被闡 釋作侷限於此。可在分離單晶半導體層616的熱處理之後 執行蝕刻處理,以移除單晶半導體層616的表面上具有許 多缺陷之區域,而後可執行雷射光照射處理。另一選擇是 ,在提高單晶半導體層616的表面平坦之後,可執行雷射 光照射處理。需注意的是,蝕刻處理可以是濕蝕刻或乾蝕 刻。另外,在此實施例中,句·在雷射光照射之後執行減少 單晶半導體層616的厚度之步驟。爲了減少單晶半導體層 6 1 6的厚度,可利用乾餽刻和濕蝕刻的任一者或二者。 經由上述步驟,可獲得有著令人滿意的特性之具有單 晶半導體層618的SOI基板(見圖13G)。 (用以製造半導體裝置之方法) -54- 201232541 接著,將參考圖14A至14E、圖15A至15D、圖16A 至16D、及圖17A至17C說明使用SOI基板製造半導體裝 置之方法。 (用以製造下部的電晶體之方法) 首先,將參考圖14A至14E及圖15A至15D說明下 部中之電晶體760的製造方法。需注意的是,圖14A至 14E及圖15A至15D圖解藉由圖13A至13G所示之方法 所形成的SOI基板之一部分,及爲圖12A所示之下部中的 電晶體之製造步驟的橫剖面圖。 首先,將單晶半導體層618處理成島型,以便形成半 導體層720 (見圖14A)。需注意的是,在此步驟之前或 之後,給予η型導電性之雜質元素或給予p型導電性之雜 質元素可添加到半導體層,以便控制電晶體的臨界電壓。 在使用矽作爲半導體之例子中,可使用磷、砷等等作爲給 予η型導電性之雜質元素。另一方面,可使用硼、鋁、鎵 等等作爲給予ρ型導電性之雜質元素。 接著,絕緣層722被形成以便覆蓋半導體層720 (見 圖14Β)。絕緣層722稍後欲成爲閘極絕緣層。例如可在 半導體層720的表面上藉由執行熱處理(熱氧化處理、熱 氮化處理等等)來形成絕緣層722。可利用高密度電漿處 理來取代熱處理。可利用諸如He (氮)、Ar (氬)、Kr (氪)、或Xe (氣)等稀有氣體、氧、氧化氮、氨、氮 、及氫的任一者之混合氣體來執行高密度電漿處理。無須 -55- 201232541 說,可使用CVD法、濺鍍法等等來形成絕緣層。絕緣層 722具有包括氧化矽、氮氧化矽、氮化矽、氧化給、氧化 錫、氧化鉬、氧化I乙、給砂酸鹽(HfSij^O/^O,y>0))、 添加氮之給矽酸鹽(,po,z>0))、添加 氮之給鋁酸鹽(HfAUOyNJxX),_y>〇,z>0))等等的任一 者之單層結構或層式結構較佳。絕緣層722的厚度可以例 如大於或等於1 nm及小於或等於100 nm、大於或等於1〇 nm及小於或等於50 nm較佳。此處,藉由電發CVD法形 成含氧化矽之單層絕緣層。 接著,將遮罩724形成在絕緣層722之上,及給予η 型導電性之雜質元素添加到半導體層720,以便形成雜質 區726(見圖14C)。需注意的是,在添加雜質元素之後 移除遮罩724。 接著,將遮罩形成在絕緣層722之上,及局部移除與 雜質區7 2 6重疊之絕緣層7 2 2的區域,以便形成閘極絕緣 層722a (見圖14D)。可藉由諸如濕蝕刻或乾蝕刻等蝕刻 處理來移除絕緣層722的部分。 接著,將用以形成閘極電極(包括使用與閘極電極相 同的層所形成之佈線)的導電層形成在閘極絕緣層722a 之上及被處理,以便形成閘極電極728a及導電層728b ( 見圖14E )。 用於閘極電極728a的導電層和導電層728b可使用諸 如鋁、銅、鈦、鉬、或鎢等金屬材料來形成。另外,導電 層係可使用諸如多晶矽等半導體材料來形成。並未特別限 -56- 201232541 制用以形成導電層之方法,及可利用各種膜形成法,諸如 蒸發法、CVD法、濺鍍法、或旋轉塗佈法等。導電層係可 藉由使用抗蝕遮罩的蝕刻來處理。 接著,藉由使用聞極電極728a和導電層728b作爲遮 罩,將給予一導電型之雜質元素添加到半導體層,以便形 成通道形成區734、雜質區73 2、及雜質區730 (見圖15A )。此處,在形成η通道電晶體之例子中,添加諸如磷( Ρ)或砷(As)等雜質元素。此處,可適當設定欲添加之 雜質元素的濃度。此外,在添加雜質元素之後,執行用於 活化之熱處理。此處,以下面次序增加雜質區中的雜質元 素之濃度:雜質區72 6、雜質區73 2、及雜質區73 0。 接著,絕緣層736、絕緣層73 8、及絕緣層740被形 成,以便覆蓋閘極絕緣層722a、閘極電極72 8a、及導電 層 728b (見圖 1 5B )。 絕緣層736、絕緣層73 8、及絕緣層740係可使用包 括諸如氧化矽、氮氧化矽、氧氮化矽、氮化矽、或氧化鋁 等無機絕緣材料之材料來形成。尤其是,絕緣層736、絕 緣層73 8、及絕緣層740係使用低介電係數(低k)材料 來形成較佳,因爲可充分減少由於電極或佈線的重疊所導 致之電容。需注意的是,絕緣層736、絕緣層73 8、及絕 緣層740可以是使用這些材料的任一者所形成之多孔絕緣 層。因爲多孔絕緣層具有比濃密絕緣層更低的介電係數, 所以可進一步減少由於電極或佈線所導致的電容。另一選 擇是,絕緣層736、絕緣層73 8、及絕緣層740係可使用 -57- 201232541 諸如聚醯亞胺或丙烯酸等有機絕緣材料來形成。在此實施 例中,將說明將氮氧化矽用於絕緣層73 6 ’氧氮化矽用於 絕緣層73 8、及氧化矽用於絕緣層740之例子。此處利用 絕緣層73 6、絕緣層73 8、及絕緣層740的層是結構;然 而,所揭示的發明之一實施例並不侷限於此。可使用單層 結構、兩層的層式結構、或四或更多層之層式結構。 接著,絕緣層73 8和絕緣層740經過化學機械拋光( CMP)處理或蝕刻處理,以便使絕緣層73 8和絕緣層740 變得平坦(見圖15C )。此處,執行CMP處理,直到局部 露出絕緣層73 8爲止。當將氧氮化矽用於絕緣層73 8及將 氧化矽用於絕緣層740時,絕緣層738充作蝕刻停止器。 接著,絕緣層73 8和絕緣層740經過CMP處理或蝕 刻處理,以便露出閘極電極728a和導電層728b的上表面 (見圖1 5 D )。此處,執行蝕刻處理,直到局部露出閘極 電極72 8a和導電層728b爲止。關於蝕刻處理,執行乾蝕 刻較佳,但是可執行濕蝕刻。在局部露出閘極電極728a 和導電層72 8b之步驟中,爲了提高稍後所形成之電晶體 7 62的特性,使絕緣層7 3 6、絕緣層73 8、及絕緣層740的 表面盡可能平坦較佳。 經由上述步驟,可形成下部中之電晶體760 (見圖 1 5D )。 需注意的是,在上述步驟之前或之後,可執行用以形 成額外電極、佈線 '半導體層、或絕緣層之步驟。例如, 藉由利用堆疊絕緣層和導電層之多層佈線結構作爲佈線結 -58- 201232541 構,可設置高度整合的半導體裝置。 (用以製造上部中的電晶體之方法) 接著,將參考圖16A至16D及圖17A至17C說明上 部中之電晶體762的製造方法。 首先,氧化物半導體層係形成在閘極電極72 8a、導電 層728b'絕緣層736、絕緣層738、絕緣層740等等之上 及被處理,以便形成氧化物半導體層744 (見圖16A)。 需注意的是在形成氧化物半導體層之前,充作基底的絕 緣層可形成在絕緣層736、絕緣層738、及絕緣層740之 上。可藉由諸如濺鍍法等PVD法、諸如電漿CVD法等 CVD法等等來形成絕緣層。 作爲用於氧化物半導體層之材料,可使用四成分金屬 氧化物材料,諸如In-Sn-Ga-Ζη-Ο基的材料等;三成分金 屬氧化物材料’諸如In_Ga-Zn_〇基的材料、In_Sn_Zn_〇 基的材料、In_A丨·Zn_0基的材料、Sn_Ga_Zn_〇基的材料 Al-Ga-Ζη-Ο基的材料、或Sn_Ai_Zn_〇基的材料等;兩 成分金屬氧化物材料,諸如Ιη-Ζη-0基的材料、Sn-Zn-0基 的材料A1_Zn-〇基的材料、Zn-Mg-Ο基的材料、Sn-Mg-0 基的材料、Ιη,_〇基的材料、或In-Ga-Ο基的材料等: In 〇基的材料;Sn_〇基的材料:Ζη·〇基的材料等等。此 外上述材料可含有Si〇2。此處,例如,In_Ga-Zn_〇基 的材料意指包括銅(In) i(Ga)、及鋅(Zn)之氧化 物膜’及並朱特丽制其化學計量組成。另外,In_Ga_zn-0 -59- 201232541 基的氧化物半導體可含有除了 In、Ga、及Zn以外的元素 〇 作爲氧化物半導體層,可使用包括被表示做化學式 InM〇3(ZnO)OT(m>0)之材料的薄膜。此處,Μ表示選自 Ga (鎵)、A1 (銘)、Mn (鑑)、及Co (姑)之一或多個 金屬元素。例如,Μ可以是Ga、Ga及Al、Ga及Mn、Ga 及Co等等。 .氧化物半導體層的厚度大於或等於3 nm及小於或等 於30 nm較佳。這是因爲當氧化物半導體層太厚時(如、 當厚度大於或等於50 nm時)電晶體會正常開通。 氧化物半導體層係藉由諸如氫、水、氫氧根、或氫化 物等雜質不進入氧化物半導體層之方法來形成較佳。例如 ,可使用濺鍍法等等。 在此實施例中,氧化物半導體層係藉由使用In-Ga-Zn-0 基的氧化物靶材之濺鍍法所形成。 作爲In-Ga-Zn-Ο基的氧化物靶材,例如,可使用具 有組成比ln203 : Ga203 : ZnO=l : 1 : 1 [莫耳比]之氧化物 靶材。需注意的是,不一定將靶材的材料和組成比侷限於 上述。例如,可使用具有組成比In2〇3 : Ga203 : ZnO = l : 1 : 2 [莫耳比]之氧化物靶材^ 氧化物靶材的塡充率大於或等於90%及小於或等於 100%、大於或等於95%及小於或等於99.9%較佳。藉由使 用具有高塡充率之金屬氧化物靶材,可形成濃密的氧化物 半導體層。 -60- 201232541 膜形成大氣可以是稀有氣體(典型上爲氬)大氣、氧 大氣或含稀有氣體和氧之混合大氣。充分移除諸如氫、水 、氫氧根、或氫化物等雜質之高純度的氣體之大氣較佳’ 以便防止氫、水、氫氧根'氫化物等等進入氧化物半導體 層。 例如,氧化物半導體層可被形成如下。 首先,將基板支托在保持在降壓下之膜形成室中’而 後加熱,以便基板溫度到溫度高於200 °C及低於或等於 500 °C、高於300 °C及低於或等於500 °C較佳、高於或等於 3 50°C及低於或等於45(TC更好。 然後,將充分移除諸如氫、水、氫氧根、或氫化物等 雜質之高純度的氣體引進移除剩餘濕氣之膜形成室,及藉 由使用靶材將氧化物半導體層形成在基板之上。爲了移除 膜形成室中所剩餘的濕氣,理想上使用諸如低溫栗、離子 泵、或鈦昇華泵等誘捕式真空泵作爲排空單元。另外,排 空單元可以是設置有冷凝阱之渦輪式泵。在以低溫泵排空 之膜形成室中,例如,移除諸如氫、水、氫氧根、或氫化 物(也有含碳原子之化合物較佳)等雜質,藉以可減少膜 形成室所形成之氧化物半導體層中的諸如氫、水、氫氧根 、或氫化物等雜質之濃度。 在膜形成期間基板溫度低之例子中(例如、低於或等 於lOOt),包括氫原子之物質會進入氧化物半導體;如 此,以上述範圍之溫度加熱基板較佳。當以上述溫度加熱 之基板形成氧化物半導體層時,基板溫度增加,以便藉由 -61 - 201232541 熱切斷氫鍵及包括氫原子之物質較不可能進入氧化物半導 體層內。因此,當以上述溫度加熱之基板形成氧化物半導 體層時,可充分減少氧化物半導體層中之諸如氫、水、氫 氧根、或氫化物等雜質的濃度。而且,可減少由於濺鍍所 導致的破壞。 作爲膜形成條件的例子,利用下面條件:基板與靶材 之間的距離爲60 mm ;壓力爲0.4 Pa ;直流(DC )電力爲 0.5 kW ;基板溫度爲400 °C ;及膜形成大氣爲氧大氣(氧 流率的比例爲1 〇〇% )。需注意的是,脈衝式直流電電源 較佳,因爲可減少膜形成時所產生的粉末物質(亦稱作粒 子或灰塵)及可使膜厚度均勻。 需注意的是,在藉由濺鍍法形成氧化物半導體層之前 ,藉由引進氬氣和產生電漿之逆向濺鍍移除附著於氧化物 半導體層的形成表面之粉末物質(亦稱作粒子或灰塵)較 佳。逆向濺鍍意指施加電壓到基板以在基板附近產生電漿 來修改基板側上的表面之方法。需注意的是,可使用氮、 氦、氧等等之氣體來取代氬。 ’ 可經由在氧化物半導體層之上形成具有想要的形狀之 遮罩以及蝕刻氧化物半導體層的步驟來處理氧化物半導體 層。遮罩係可藉由諸如光致微影等方法來形成。另一選擇 是,諸如噴墨法等方法可被用於形成遮罩。關於氧化物半 導體層的蝕刻,可利用濕蝕刻或乾蝕刻。無須說,可組合 利用它們二者。 之後,在氧化物半導體層744上可執行熱處理(第— -62- 201232541 熱處理)。熱處理消除氧化物半導體層744中之包括氫原 子的物質;如此,可整理氧化物半導體層744的結構,及 可減少能帶隙中的缺陷位準。以溫度高於或等於25(TC及 低於或等於70(TC、高於或等於450°C及低於或等於600°C 或低於基板的應變點較佳,在鈍氣大氣中執行熱處理。鈍 氣大氣爲含氮或稀有氣體(如、氦、氖、或氬)作爲其主 要成分及未含有水、氫等等之大氣較佳。例如,引進熱處 理設備之諸如氨、氖、或氬等稀有氣體或氮的純度被設定 成 6 N( 99.9999%)或更多、7N( 99.99999%)或更多較 佳(即、雜質的濃度低於或等於1 ppm、低於或等於0.1 ppm較佳)。 以例如將欲待處理的物體引進使用電阻加熱元件等等 的電爐且在氮大氣中以450 °C加熱達一小時之此種方式可 執行熱處理。在熱處理期間氧化物半導體層744未暴露至 空氣,以便能夠防止水和氫的進入。 藉由熱處理減少雜質,以便獲得i型(本徵)或實質 上i型(本徵)氧化物半導體層。因此,能夠實現具有明 顯絕佳特性之電晶體。 上述熱處理具有移除氫、水等等之效果及可被稱作脫 水處理、除氫處理等等。例如在將氧化物半導體層處理成 島型之前或在形成閘極絕緣膜之後可執行熱處理》此種脫 水處理或除氫處理可執行一次或複數次。 接著,用以形成源極電極和汲極電極(包括使用與源 極電極和汲極電極相同的層所形成之佈線)的導電層係形 -63- 201232541 成在氧化物半導體層744等等之上及被處理,以便形成源 極電極742a及汲極電極742b (見圖16B)。 可藉由PVD法或CVD法形成導電層。作爲用於導電 層之材料’可使用選自鋁、鉻、銅、钽、鈦、鉬、及鎢之 元素;含這些元素的任一者作爲其成分之合金。另外,可 使用選自錳、鎂、锆、鈹、钕 '及銃之一或多個材料。 導電層可具有單層結構或包括兩或多層之層式結構。 例如’導電層可具有鈦膜或氮化鈦膜之單層結構,含矽之 鋁膜的單層結構,鈦膜堆疊在鋁膜之上的兩層結構,鈦膜 堆疊在氮化鈦膜之上的兩層結構,或堆疊鈦膜、鋁膜、及 鈦膜之三層結構。需注意的是,具有鈦膜或氮化鈦膜之單 層結構的導電層具有能夠容易將其處理成各個具有錐形形 狀之源極電極742a和汲極電極742b的有利點。 另一選擇是,導電層係可使用導電金屬氧化物來形成 。作爲導電金屬氧化物,可使用氧化銦(Iri2〇3)、氧化 錫(Sn02 )、氧化鋅(ZnO )、氧化銦和氧化錫之合金( In203-Sn02,其在某些例子中被縮寫成ITO )、氧化銦和 氧化鋅之合金((Ιη203-Ζη0 )、或含有矽或氧化矽之這 些金屬氧化物材料的任一者。 導電層被蝕刻以便欲待形成之源極電極742a和汲極 電極742b的端部呈錐形。此處,錐形角度例如爲大於或 等於3 0 °及小於或等於6 0 °較佳。執行蝕刻以便源極電極 742a和汲極電極742b的端部呈錐形,藉以能夠提高與稍 後形成的閘極絕緣層746之覆蓋範圍及可防止分離。 -64- 201232541 上部中之電晶體的通道長度(ι)係藉由源極電極 742a和汲極電極742b的下端部之間的距離來決定。需注 意的是,關於用以形成形成具有小於25 nm的通道長度( Z)之電晶體所使用的遮罩之曝光,使用波長短如幾奈米 至幾十奈米之超紫外光較佳。在藉由超紫外光之曝光中, 解析度高及焦點深度大。因此,稍後形成之電晶體的通道 長度(Z)可在10 nm至1000 nm(l μιη)的範圍中,及 能夠以高速操作電路。而且,微型化可使半導體記憶體裝 置電力消耗低。 作爲不同於圖1 6Β的例子之例子,在氧化物半導體層 744與源極和汲極電極之間,氧化物導電層可被設置作爲 源極區和汲極區。氧化物導電層的材料含有氧化鋅作爲其 成分較佳,及未含有氧化銦較佳。關於此種氧化物導電層 ,可使用氧化鋅、氧化鋅鋁、氮氧化鋅鋁、氧化鋅鎵等等 〇 例如,藉由形成氧化物導電膜在氧化物半導體層744 之上、形成導電層在氧化物導電膜之上、及在一光致微影 步驟中處理氧化物導電膜和導電層,可形成充作源極區和 汲極區之氧化物導電層、源極電極742a、和汲極電極 742b ° 另一選擇是,形成氧化物半導體膜和氧化物導電膜的 疊層,及在一光致微影步驟中處理疊層,以便可形成島型 氧化物半導體層744和氧化物導電膜。在形成源極電極 742a和汲極電極742b之後,使用源極電極742a和汲極電 3 -65- 201232541 極742b作爲遮罩來蝕刻島型氧化物導電膜,以 充作源極區和汲極區之氧化物導電層。 需注意的是,當執行用以處理氧化物導電層 理時,適當調整蝕刻條件(如、蝕刻劑種類、蝕 度、及鈾刻時間),以便防止氧化物半導體層的 〇 當氧化物導電層設置在氧化物半導體層與源 電極之間時,源極區和汲極區可具有下電阻,及 操作電晶體。利用包括氧化物半導體層744、氧 層、及使用金屬材料所形成的汲極電極之結構, 增加電晶體的耐壓β 將氧化物導電層用於源極區和汲極區以便提 路(驅動器電路)的頻率特性是有效的。與金屬 、鉬或鎢)和氧化物半導體層彼此相接觸之例子 金屬電極(如、鉬或鎢)和氧化物導電層彼此相 減少接觸電阻。藉由插入氧化物導電層在氧化物 與源極和汲極電極層之間,可減少接觸電阻:因 高周邊電路(驅動器電路)的頻率特性。 接著,形成閘極絕緣層746,以便覆蓋源極1 和汲極電極742b及與氧化物半導體層744的一 觸(見圖16C )。 閘極絕緣層746係可藉由CVD法、濺鍍法 成。閘極絕緣層746被形成含有氧化矽、氮化矽 矽、氧化鎵、氧化鋁、氧化鉅、氧化給、氧化釔 便可形成 之蝕刻處 刻劑的濃 過度蝕刻 極和汲極 可以高速 化物導電 可進一步 高周邊電 電極(如 比較,當 接觸時可 半導體層 此,可提 |極 742a 部分相接 等等來形 、氮氧化 、給矽酸 -66 - 201232541 鹽(HfSbO/oO,;;>〇))、添加氮之給矽酸鹽( HfSixC^Nz(x>〇,;;>〇,2>〇))、添加氮之給鋁酸鹽( HfAUOyN“;c>〇,_y>〇,z>〇))等等較佳。閘極絕緣層746 可具有組合這些材料之單層結構或層式結構。並未特別限 制厚度;然而,在將半導體記憶體裝置微型化之例子中, 厚度小以確保電晶體的操作較佳。例如,在使用氧化矽之 例子中’厚度可大於或等於1 nm及小於或等於1〇〇 nm、 大於或等於10 nm及小於或等於50 nm較佳。 當閘極絕緣層薄如上述說明時,產生由於隧道效應等 等所導致的閘極漏電流之問題。爲了解決閘極漏電流的問 題’諸如氧化給、氧化钽、氧化釔、給矽酸鹽( HfSi^O^(x>〇 - ^>〇))、添加氮之給矽酸鹽(HfSbOyNdjOO ’}>0’?>0))、添加氮之鈴鋁酸鹽(HfAlxOyNJjc>〇,少>〇 ’ z>〇))等高介電係數(高k )材料被用於閘極絕緣層 746較佳。藉由將高k材料用於閘極絕緣層746,可確保 電特性及厚度可大到防止閘極漏電流。需注意的是,可利 用含高k材料之膜和含氧化矽、氮化矽、氮氧化矽、氧氮 化矽、氧化鋁等等的任一者之膜的層式結構。 另外,可使用含第13族元素和氧之絕緣材料來形成 與氧化物半導體層7 4 4相接觸之絕緣層(此實施例爲閘極 絕緣層7 46 )。許多氧化物半導體材料含有第13族元素, 如此含有第13族元素之絕緣材料與氧化物半導體一起運 作良好。藉由將此種絕緣材料用於與氧化物半導體相接觸 之絕緣層’與氧化物半導體之介面可保持在令人滿意的狀 -67- 201232541 態中。 此處’含第13族元素之絕緣材料意指含一或多個第 13族元素之絕緣材料。作爲含第13族元素之絕緣材料, 指定氧化鎵、氧化鋁、氧化鋁鎵、氧化鎵鋁等等。此處, 氧化鋁鎵爲在原子百分比上鋁量大於鎵量之材料,而氧化 鎵鋁爲在原子百分比上鎵量大於鋁量之材料。 例如’在形成與含鎵之氧化物半導體層相接觸的閘極 絕緣層,可使用含氧化鎵之材料作爲閘極絕緣層,以便在 氧化物半導體層與閘極絕緣層之間的介面中可維持令人滿 意的特性。當氧化物半導體層及含氧化鎵之絕緣層被設置 成彼此相接觸時,可減少氧化物半導體層與絕緣層之間的 介面中之氫的堆疊。需注意的是,在屬於與氧化物半導體 層的構成元素相同族之元素被用於絕緣層之例子中可獲得 類似效果。例如,藉由使用含氧化鋁之材料來形成絕緣層 亦有效。氧化鋁具有不容易透水之特性。如此,鑑於防止 水進入氧化物半導體層,使用含氧化鋁之材料較佳。 藉由在氧大氣中熱處理或氧摻雜,與氧化物半導體層 744相接觸之絕緣層含有氧的比例高於化學計量組成之比 例較佳。“氧摻雜”意指添加氧到塊狀物內。需注意的是, 使用“塊狀物”一詞,以便清楚表達氧不僅添加到薄膜的表 面而且添加到薄膜的內部。此外,“氧摻雜”包括使變成電 漿之氧添加到塊狀物的“氧電漿摻雜”。氧摻雜係可使用佈 植法或離子摻雜法來執行。 例如,在與氧化物半導體層744相接觸之絕緣層係由 -68- 201232541 氧化鎵所形成之例子中,藉由在氧大氣中熱處理或氧摻雜 ,可將氧化鎵的組成設定成Ga2〇;c(;c = 3 + a,0<α<1)。在 與氧化物半導體層744相接觸之絕緣層係由氧化鋁所形成 之例子中,藉由在氧大氣中熱處理或氧摻雜,可將氧化鋁 的組成設定成Α12Οχ ( χ = 3+α,0<α<1 )。在與氧化物半導 體層744相接觸之絕緣層係由氧化鎵鋁(氧化鋁鎵)所形 成之例子中,藉由在氧大氣中熱處理或氧摻雜,可將氧化 鎵鋁(氧化鋁鎵)的組成設定成〇3χΑ12·χ03 + α ( 0<χ<2, 0 < α < 1 ) 〇 藉由氧摻雜等等,可形成包括氧的比例高於化學計量 組成中的氧之比例的區域之絕緣層。當包括此種區域之絕 緣層與氧化物半導體層相接觸時,過度存在於絕緣層中之 氧被供應到氧化物半導體層,及減少氧化物半導體層中或 氧化物半導體層與絕緣層之間的介面中之氧不足。如此, 氧化物半導體層可以是i型或實質上i型氧化物半導體。 包括氧的比例高於化學計量組成中的氧之比例的區域 之絕緣層可應用到充作氧化物半導體層744的基底膜之絕 緣層,來取代閘極絕緣層746或閘極絕緣層746和基底絕 緣層二者。 在形成閘極絕緣層746之後,理想上在鈍氣大氣中或 氧大氣中執行第二熱處理。熱處理的溫度高於或等於20 0 °C及低於或等於450°C、高於或等於250°C及低於或等於 3 5 0 °C較佳。例如,在氮大氣中以250°C執行熱處理達一小 時。第二熱處理可減少電晶體的電特性變化。而且,在閘 -69- 201232541 極絕緣層746包括氧之例子中,可將氧供應到氧化物 體層744及可塡充氧化物半導體層744中的氧不足; ,可形成i型(本徵)或實質上i型氧化物半導體層。 需注意的是,在此實施例中,在形成閘極絕緣層 之後執行第二熱處理;第二熱處理的時序並不侷限於 例如,可在形成閘極電極之後執行第二熱處理。另一 是,可在第一熱處理之後執行第二熱處理,可加倍第 處理作爲第二熱處理,或可加倍第二熱處理作爲第一 理。 如上述,藉由利用第一熱處理和第二熱處理的至 中之一,可高度淨化氧化物半導體層744,以便含有 能少的包括氫原子之物質。 接著,用以形成閘極電極(包括使用與閘極電極 的層所形成之佈線)的導電層被形成和被處理,以便 閘極電極748a和導電層748b (見圖16D)。 閘極電極748a和導電層748b係可使用諸如鉬、 鉅、鎢、鋁、銅、鈸、或钪等金屬材料,或含有這些 的任一者作爲其主要成分之合金材料來形成。需注意 ,閘極電極748a和導電層74 8b可具有單層結構或層 構。 接著,將絕緣層750形成在閘極絕緣層746、閘 極748a、及導電層748b之上(見圖17A)。絕緣層 係可藉由PVD法、CVD法等等來形成。絕緣層750 使用包括諸如氧化矽、氮氧化矽、氮化矽、氧化給、 半導 如此 746 此。 選擇 一熱 熱處 少其 盡可 相同 形成 參太、 材料 的是 式結 極電 750 係可 氧化 -70- 201232541 鎵、或氧化鋁等無機絕緣材料之材料來形成。需注意的是 ,關於絕緣層75 0,可使用具有低介電係數之材料較佳或 可利用具有低介電係數的結構(如、多孔結構)較佳。這 是因爲藉由減少絕緣層75 0的介電係數,可減少佈線與電 極之間的電容,如此將增加操作速度。需注意的是,雖然 此實施例絕緣層750具有單層結構,但是所揭示的發明之 —實施例並不侷限於此。絕緣層750可具有包括兩或多層 之層式結構。 接著,到達源極電極742a之開口形成在閘極絕緣層 746和絕緣層750中。然後,與源極電極742a相接觸之佈 線754係形成在絕緣層75 0之上(見圖17B )。開口係藉 由使用遮罩等等之選擇性蝕刻來形成。 導電層係藉由PVD法或CVD法來形成,而後被圖案 化,以便形成佈線754。作爲用於導電層之材料,可使用 選自鋁、鉻、銅、鉅、鈦、鉬、及鎢之元素;含有這些元 素的任一者作爲其成分之合金等等。另外,可使用選自錳 、鎂、銷、鈹、钕、及钪之一或多個材料。 尤其是,利用例如藉由PVD法在包括絕緣層75 0的 開口之區域中形成薄的鈦膜(約5 nm )之後,形成鋁膜以 便塡充開口之方法。此處,藉由PVD法所形成之鈦膜具 有減少形成鈦膜之表面上所形成的氧化物膜(如、天然氧 化物膜)之功能,以減少與下電極(此處爲源極電極742a )的接觸電阻。此外,可防止銘騰的小丘。在形成鈦、氮 化鈦等等的屏障膜之後,可藉由電鍍法形成銅膜。 -71 - 201232541 形成在絕緣層750之開口係形成在與導電層728b 疊的區域中較佳。將開口形成在此種區域中,藉以可抑 由於接觸區所導致的元件面積增加。 在未使用導電層728b之下,連接雜質區726和源 電極742a的位置以及連接源極電極742a和佈線754之 置可彼此重疊;將說明此種例子。在那例子中,開口( 稱作下部中的接點)係形成在形成於雜質區726之上的 緣層736、絕緣層73 8、及絕緣層740中,及源極電 742a係形成在下部的接點中。之後,開口(亦稱作上部 的接點)係形成在與閘極絕緣層7 4 6和絕緣層7 5 0中之 部的接點重疊之區域中,而後形成佈線7 5 4。當上部中 接點形成在與下部中的接點重疊之區域中時,形成在下 之接點中的源極電極742 a會被蝕刻分離。爲了避免分 ’下部中的接點和上部中的接點可被形成不彼此重疊, 是會發生元件面積增加的問題。 如此實施例所說明一般,藉由使用導電層728b,可 源極電極742a不分離之下形成上部中的接點β如此, 部中的接點和上部中的接點可被形成彼此重疊,以便可 制由於接觸區所導致的元件面積增加。換言之,可增加 導體記憶體裝置的整合程度。 接著,形成絕緣層75 6以便覆蓋佈線7 54 (見圖1 )° 經由上述處理,完成電容器764和包括高度淨化的 化物半導體層744之電晶體762(見圖17C)。 重 制 極 位 亦 絕 極 中 下 的 部 離 但 在 下 抑 半 7C 氧 -72- 201232541 因爲氧化物半導體層744爲此實施例所說明的電晶體 762中之高度淨化的氧化物半導體層,所以氫濃度低於或 等於 5 X 1019 atoms/cm3、低於或等於 5 X 1018 atoms/cm3 較佳、低於或等於5 X 1017 atoms/cm3更好。此外,與一 般矽晶圓比較(約1 X 1〇14 /cm3),氧化物半導體層744 的載子密度之値足夠低(如、低於1 X 1〇12 /cm3、低於 1.45 X 101() /cm3較佳)。因此,關閉狀態電流亦足夠低。 例如,室溫(25t )中之電晶體762的關閉狀態電流(此 處爲是每一微米(μιη)通道寬度之電流)低於或等於100 zA(l zA(zepto 安培)爲 1 X 1(Γ21 Α)、低於或等於 10 ζΑ較佳。 藉由使用高度淨化的本徵氧化物半導體層744,可容 易充分減少電晶體的關閉狀態電流。藉由使用此種電晶體 ,可獲得將所儲存的資料保持極長時間之半導體記憶體裝 置。 此外,在此實施例所說明之半導體記憶體裝置中,可 共享佈線;如此,可實現具有高度增加整合程度之半導體 記憶體裝置。 此實施例所說明之結構、方法等等可與其他實施例所 說明之結構、方法等等的任一者適當組合。 [實施例7] 在此實施例中,將參考附圖說明包括上述實施例的任 一者所說明之半導體記憶體裝置的半導體裝置之應用例子 -73- 201232541 本發明的半導體記憶體裝置可被用於各種領 有記憶體之電子裝置。例如,作爲應用本發明的 憶體裝置之電子裝置,可給定諸如視頻相機或數 相機、護目鏡型顯示器(頭戴型顯示器)、導航 音再生裝置(如、汽車音頻裝置或音頻組件)、 戲機、可攜式資訊終端(如、行動電腦、行動電 式遊戲機、或電子書閱讀器)、包括記錄媒體之 裝置(尤其是,再生諸如DVD (數位多用途碟) 體及具有能夠顯示影像之顯示器)之裝置)等等 至18E圖解此種電子裝置的特定例子。 圖18A及18B圖解數位相機。圖18B圖示[ 後側。數位相機包括外殼2 1 1 1、顯示部2 1 1 2、| 、快門按鈕2115等等。另外,數位相機包括可 憶體2 11 6 ’其中儲存以數位相機所拍攝的資料。 明所形成之半導體記憶體裝置可應用到記憶體2 i 圖18C圖解行動電話,其爲可攜式終端的典 行動電話包括外殻2121、顯示部2122、操作鍵 機透鏡2124等等。另外,行動電話包括可移除 2 1 25。諸如行動電話的電話號碼、影像、音樂資 料可儲存在記憶體2125中及被再生。使用本發 之半導體記憶體裝置可應用到記憶體2 1 2 5。 另外,圖18D圖解數位播放器,其爲音頻裝 例子。圖18D所示之數位播放器包括主體2130 域中設置 半導體記 位相機等 系統、聲 電腦、遊 話、可攜 影像再生 等記錄媒 。圖 1 8A _ 18A 的 !鏡 2 1 1 3 移除式記 使用本發 1 6 〇 型例子。 2123 、相 式記憶體 料等等資 明所形成 置的典型 、顯示部 -74- 201232541 2131、記憶體部2132、操作部2133、耳機2134等等。需 注意的是,可使用頭戴式耳機或無線耳機來取代耳:;^ 2134 "使用本發明所形成之半導體記憶體裝置可應用到記憶體 部2 1 32。例如,可使用具有記憶體容量2〇十億位元組( GB )至200十億位元組(GB )之NAND型記憶體。此外 ’當操作操作部213 3時,影像和聲音(如、音樂)可被 儲存和再生》需注意的是,設置在記億體部2132中之半 導體記憶體裝置可被移除。 圖18E圖解電子書閱讀器(亦被稱作電子紙)。此電 子書閱讀器包括主體2141、顯示部2142、操作鍵2143、 及記憶體部2144。數據機可內建到主體2141,或可利用 成夠無線傳送和接收資料之結構。使用本發明所形成之半 導體記憶體裝置可應用到記憶體部2 1 44。例如,可使用具 有記憶體容量20十億位元組(GB )至200十億位元組( GB)之NAND型記憶體。此外,當操作操作鍵2143時, 影像和聲音(如、音樂)可被儲存和再生。需注意的是, 設置在記憶體部2144中之半導體記憶體裝置可被移除。 如上述’本發明的半導體記憶體裝置之應用範圍如此 廣泛’以致於半導體記憶體裝置可應用到各種領域之設置 有記憶體的電子裝置。 此申請案係依據日本專利局於2010、9、13所發表之 曰本專利申請案序號20 1 0-204405,藉以倂入其全文做爲 參考。 -75- 201232541 【圖式簡單說明】 圖1爲半導體記憶體裝置的電路圖之一例子。 圖2爲三態反相器電路的一例子圖。 圖3爲反相資料輸出電路的—例子圖。 圖4爲半導體記億體裝置的電路圖之一例子。 圖5A及5B各爲預充電電路的—例子圖。 圖0A-1、6A-2、及6B爲半導體記憶體裝置的電路圖 〇 圖7爲半導體記憶體裝置的電路圖之一例子。 圖8爲半導體記憶體裝置的電路圖之一例子。 圖9爲半導體記憶體裝置的電路圖之一例子。 圖10A至10C爲記憶體元件的操作圖。 圖1 1 A至1 1 C爲記憶體元件的操作圖。 圖1 2 A及1 2 B爲半導體記憶體裝置的橫剖面圖和平面 圖之例子。 圖13A至13G爲半導體記憶體裝置的製造處理之橫 剖面圖。 圖1 4A至1 4E爲半導體記憶體裝置的製造處理之橫剖 面圖。 圖15A至15D爲半導體記憶體裝置的製造處理之橫 剖面圖。 圖16A至16D爲半導體記憶體裝置的製造處理之橫 剖面圖。 圖17A至17C爲半導體記憶體裝置的製造處理之橫剖 -76- 201232541 面圖。 圖18A至18E爲電子裝置圖。 圖1 9爲半導體記憶體裝置的電路圖之習知例子。 圖20A至20E爲半導體記憶體裝置的橫剖面圖。 【主要元件符號說明】 1 〇 1 :電晶體 102 :三態反相器電路 1 03 :電容器 1 〇 4 :電晶體 1 〇 5 :電晶體 1 0 6 :節點 107 :資料保持電路 1 0 8 :節點 1 〇 9 :行閘極 1 1 〇 :行閘極控制線 1 1 1 :資料訊號線 1 1 2 :記憶體胞格單元 1 1 3 :記憶體胞格單元 Π. 4 :記憶體胞格單元 1 1 5 :傳輸電路 1 1 6 :位元線 1 1 7 :預充電電晶體 1 1 8 :反相資料輸出電路 -77- 201232541 1 6 0 :電晶體 162 :電晶體 164 :電容器 1 7 1 :反相器 172 :電晶體 1 8 1 : ρ通道電晶體 182: ρ通道電晶體 1 8 3 : η通道電晶體 184 : η通道電晶體 201 :時脈反相器電路 202:時脈反相器電路 203 :正反電路(FF電路) 2 0 4 :節點 2 0 5 :節點 2 0 6 :行閘極 207 :資料訊號線 208 :資料反轉訊號線 209 :行控制訊號線 2 1 0 :記憶體胞格單元 2 1 1 :記憶體胞格單元 2 1 2 :記憶體胞格單元 2 1 3 :傳輸電路 2 1 4 :位元線 2 1 5 :預充電電晶體 -78- 201232541 3 0 0 :位元線 3 〇 1 :選擇電晶體 3 02 :選擇閘極線 3 1 1 :讀取電晶體 3 1 2 :讀取電晶體 3 1 3 :讀取電晶體 3 1 4 :讀取電晶體 3 1 5 :讀取電晶體 3 1 6 :讀取電晶體 3 1 7 :讀取電晶體 3 1 8 :讀取電晶體 321 :氧化物半導體電晶體 3 22 :氧化物半導體電晶體 3 2 3 :氧化物半導體電晶體 3 24 :氧化物半導體電晶體 3 25 :氧化物半導體電晶體 326 :氧化物半導體電晶體 3 27 :氧化物半導體電晶體 328 :氧化物半導體電晶體 3 3 1 :儲存電容器 3 3 2 :儲存電容器 3 3 3 :儲存電容器 3 3 4 :儲存電容器 3 3 5 :儲存電容器 201232541 3 3 6 :儲存電容器 3 3 7 :儲存電容器 3 3 8 :儲存電容器 3 4 1 :浮動節點 3 4 2 :浮動節點 3 4 3 :浮動節點 3 44 :浮動節點 3 4 5 :浮動節點 3 4 6 :浮動節點 3 4 7 :浮動節點 3 4 8 :浮動節點 3 5 1 :字元線 3 5 2 :字元線 3 5 3 :字元線 3 5 4 :字元線 3 5 5 :字元線 3 5 6 :字元線 3 5 7 :字元線 3 5 8 :字元線 3 6 1 :字元線 3 6 2 :字元線 3 6 3 :字元線 3 64 :字元線 3 6 5 :字元線 201232541 3 6 6 :字元線 3 6 7 :字元線 3 6 8 :字元線 3 7 1 :記億體胞格 3 72 :記億體胞格 3 73 :記憶體胞格 3 74 :記億體胞格 3 75 :記億體胞格 3 76 :記憶體胞格 3 77 :記億體胞格 3 78 :記憶體胞格 4 0 1 :電晶體 402 :三態反相器 403 :電容器 4 04 :電晶體 405 :電晶體 406 :節點 407 :資料保持電路 408 :節點 409 :行閘極 4 1 0 :行閘極控制線 4 1 1 :資料訊號線 4 1 2 :傳輸電路 4 1 3 :位元線 -81 201232541 4 1 4 :預充電電晶體 4 1 7 :感測放大器鎖定電路 4 1 8 :感測放大器鎖定電路 4 1 9 :感測放大器鎖定電路 429 :記憶體區塊 430 :記憶體區塊 432 :記憶體胞格陣列 43 3 :字元線驅動器電路 434 :位元線 4 3 5 :位元線 436 :位元線 44 1 : NAND型記憶體胞格單元 442 : NAND型記憶體胞格單元 443 : NAND型記憶體胞格單元 444 : NAND型記憶體胞格單元 445 : NAND型記憶體胞格單元 446 : NAND型記憶體胞格單元 447 : NAND型記憶體胞格單元 448 : NAND型記憶體胞格單元 449 : NAND型記憶體胞格單元 45 0 : NAND型記憶體胞格單元 45 1 : NAND型記憶體胞格單元 452 : NAND型記億體胞格單元 45 3 : NAND型記憶體胞格單元 -82- 201232541 454 : NAND型記億體胞格單元 45 5 : NAND型記憶體胞格單元 45 6 : NAND型記憶體胞格單元 4 5 7 : NAND型記憶體胞格單元 45 8 : NAND型記憶體胞格單元 45 9 : NAND型記憶體胞格單元 460 : NAND型記憶體胞格單元 46 1 : NAND型記憶體胞格單元 462 : NAND型記憶體胞格單元 463 : NAND型記憶體胞格單元 5 0 1 :電晶體 5 0 2 :三態反相器 5 0 3 :電容器 5 0 4 :電晶體 505 :電晶體 5 0 6 :節點 5 07 :資料保持電路 5 0 8 :節點 5 09 :行閘極 5 1 0 :行閘極控制線 5 1 1 :資料訊號線 5 1 2 :傳輸電路 5 1 3 :位元線 5 1 4 : η通道電晶體 -83 201232541 5 1 7 :感測放大器鎖定電路 5 1 8 :感測放大器鎖定電路 519:感測放大器鎖定電路 52 9 :第一頁 5 3 0 :第二頁 5 3 2 :記憶體胞格陣列 5 3 3 :字元線驅動器電路 5 3 4 :位元線 54 1 : NOR型記憶體胞格 542 : NOR型記憶體胞格 543 : NOR型記憶體胞格 544 : NOR型記憶體胞格 545 : NOR型記憶體胞格 54 6 : NOR型記憶體胞格 547 : NOR型記憶體胞格 5 4 8 : N 0 R型記憶體胞格 549 : NOR型記憶體胞格 5 5 0 : NOR型記憶體胞格 55 1 : NOR型記憶體胞格 5 5 2 : NOR型記憶體胞格 553 : NOR型記憶體胞格 5 5 4 : NOR型記憶體胞格 5 5 5 : Ν Ο R型記憶體胞格 5 5 6 : NOR型記憶體胞格 -84- 201232541 5 5 7 : NOR型記憶體胞格 5 5 8 : NOR型記憶體胞格 5 5 9 : NOR型記憶體胞格 5 60 : NOR型記憶體胞格 56 1 : NOR型記憶體胞格 5 62 : NOR型記億體胞格 563 : NOR型記憶體胞格 600 :半導體基板 6 1 0 :單晶半導體基板 6 1 2 :氧化物膜 6 1 4 :脆化區 6 1 6 :單晶半導體層 6 1 8 :單晶半導體層 720 :半導體層 7 2 2 :絕緣層 722a :閘極絕緣層 724 :遮罩 726 :雜質區 7 2 8 a :閘極電極 728b :導電層 73 0 :雜質區 73 2 :雜質區 734 :通道形成區 7 3 6 :絕緣層 201232541 7 3 8 :絕緣層 7 4 0 :絕緣層 742a:源極電極 7 4 2 b :汲極電極 744 :氧化物半導體層 7 4 6 :閘極絕緣層 7 4 7 :閘極絕緣層 7 4 8 a :閘極電極 748b :導電層 7 5 0 :絕緣層 7 5 4 :佈線 7 5 6 :絕緣層 7 6 0 :電晶體 7 6 2 :電晶體 764 :電容器 7 7 1 :電晶體 772 :電晶體 7 7 3 :電晶體 7 7 4 :電晶體 7 7 5 :電晶體 7 8 0 :閘極電極 9 1 0 :氧化物半導體電晶體 9 1 1 :讀取電晶體 9 1 2 :儲存電容器 -86- 201232541 9 1 3 :浮動節點 9 1 4 :字元線 9 1 5 :字元線 9 1 6 :字元線 9 1 7 :汲極端子 9 1 8 :源極線 9 1 9 :記憶體胞格 1 000 :氧化物半導體電晶體 1 0 0 1 :讀取電晶體 1 002 :儲存電容器 1 0 0 3 :字元線 1 〇 〇 4 :字元線 1 0 0 5 :位元線 1 0 0 6 :源極線 1 0 0 7 :浮動節點 1 008 :記憶體胞格 2 1 1 1 :外殼 2 1 1 2 :顯示部 2 1 1 3 :透鏡 2 1 1 5 :快門按鈕 2 1 1 6 :可移除式記憶體 2 1 2 1 :外殼 2 1 2 2 :顯示部 2 1 2 3 :操作鍵 -87 201232541 2 124 :相機透鏡 2 125 :可移除式記憶體 2 1 30 :主體 2 1 3 1 :顯不部 2 1 3 2 :記憶體部 2 1 3 3 :操作部 2134 :耳機 2 141 :主體 2 1 4 2 :顯示部 2143 :操作鍵 2 144 :記憶體部 -88-

Claims (1)

  1. 201232541 七、申請專利範圍: 1. 一種半導體記憶體裝置,包含: 記憶體胞格單元,其包含複數個記憶體元件; 第一電晶體,其包含第一端子、第二端子、及閘極; 反相資料輸出電路,其包含輸入端子和輸出端子,其 中’該輸入端子電連接到該第一電晶體的該第一端子,及 該輸出端子電連接到該記憶體胞格單元和該第一電晶體的 該第二端子;以及 電容器,其電連接到該反相資料輸出電路的該輸入端 子和該第一電晶體的該第一端子。 2. 根據申請專利範圍第1項之半導體記憶體裝置,另 包含第三電晶體,其包含第五端子、第六端子、及第三閘 極’其中,該第五端子電連接到該第一電晶體的該第一端 子、該反相資料輸出電路的該輸入端子、及該電容器的第 七端子,與該第六端子電連接到該電容器的第八端子。 3 ·根據申請專利範圍第1項之半導體記憶體裝置,另 包含第三電晶體,其電連接到該記億體胞格單元。 4. 根據申請專利範圍第1項之半導體記憶體裝置,另 包含第三電晶體,其包含第五端子、第六端子、及第三閘 極,其中,該第五端子電連接到該記憶體胞格單元,及該 第六端子電連接到該第一電晶體的該第二端子和該反相資 料輸出電路的該輸出端子。 5. 根據申請專利範圍第1項之半導體記憶體裝置,另 包含: -89- 201232541 第三電晶體,其包含第五端子、第六端子、及第三閘 極’其中,該第五端子電連接到該記億體胞格單元、該第 一電晶體的該第二端子、及該反相資料輸出電路的該輸出 端子; 資料訊號線,其電連接到該第三電晶體的該第六端子 :以及 .行閘極控制線,其電連接到該第三電晶體的該第三閘 極。 6·根據申請專利範圍第1項之半導體記憶體裝置,其 中,該第一電晶體包含氧化物半導體。 7. —種電子裝置,包含根據申請專利範圍第1項之半 導體記憶體裝置,其中,該電子裝置爲選自由相機、護目 鏡型顯示器、導航系統、聲音再生裝置、電腦、遊戲機、 可攜式資訊終端、及影像再生裝置所組成之群組的其中之 - 〇 8. —種半導體記憶體裝置,包含: 記憶體胞格單元,其包含複數個記憶體元件; 第一電晶體,其包含第一端子、第二端子、及閘極; 包含三態反相器電路之反相資料輸出電路,其包含輸 入端子和輸出端子,其中,該輸入端子電連接到該第一電 晶體的該第一端子,及該輸出端子電連接到該記憶體胞格 單元和該第一電晶體的該第二端子;以及 電容器,其電連接到該三態反相器電路的該輸入端子 和該第一電晶體的該第一端子。 -90- 201232541 9 ·根據申請專利範圍第8項之半導體記憶體裝置, 其中’該三態反相器電路包含串聯電連接在兩佈線之 間的第二電晶體、第三電晶體、第四電晶體、及第五電晶 nytt» 體, 其中’該三態反相器電路的該輸入端子電連接到該第 三電晶體的閘極和該第四電晶體的閘極,並且 其中’該三態反相器電路的該輸出端子電連接到該第 三電晶體的—端子和該第四電晶體的一端子。 1 0 ·根據申請專利範圍第8項之半導體記憶體裝置, 另包含第三電晶體,其包含第五端子、第六端子、及第三 閘極,其中,該第五端子電連接到該第一電晶體的該第一 端子、該三態反相器電路的該輸入端子、及該電容器的第 七端子,與該第六端子電連接到該電容器的第八端子。 Π.根據申請專利範圍第8項之半導體記億體裝置, 另包含第三電晶體,其電連接到該記憶體胞格單元。 1 2 .根據申請專利範圍第8項之半導體記憶體裝置, 另包含第三電晶體,其包含第五端子、第六端子、及第三 閘極,其中,該第五端子電連接到該記憶體胞格單元,及 該第六端子電連接到該第一電晶體的該第二端子和該三態 反相器電路的該輸出端子。 1 3 .根據申請專利範圔第8項之半導體記憶體裝置’ 另包含: 第三電晶體,其包含第五端子 '第六端子、及第三閘 極,其中,該第五端子電連接到該記憶體胞格單元、該第 -91 - 201232541 一電晶體的該第二端子、及該三態反相器電路的該輸出端 子; 資料訊號線,其電連接到該第三電晶體的該第六端子 :以及 行閘極控制線,其電連接到該第三電晶體的該第三閘 極。 14.根據申請專利範圍第8項之半導體記憶體裝置, 其中’該第一電晶體包含氧化物半導體。 15_~種電子裝置,包含根據申請專利範圍第8項之 半導體記憶體裝置,其中,該電子裝置爲選自由相機、護 目鏡型顯示器、導航系統、聲音再生裝置、電腦、遊戲機 、可攜式資訊終端、及影像再生裝置所組成之群組的其中 之一。 16.—種半導體記憶體裝置,包含: 記憶體胞格單元,其包含複數個記憶體元件; 第—電晶體,其包含第一端子、第二端子、及第一閘 極; 反相資料輸出電路,包含: 反相器,包含輸入端子和輸出端子,其中,該輸 入端子電連接到該第一電晶體的該第一端子;以及 第二電晶體,包含第三端子、第四端子、及第二 閘極’其中,該第三端子電連接到該反相器的該輸出端子 ’及該第四端子電連接到該記憶體胞格單元和該第一電晶 體的該第二端子;以及 -92- 201232541 電容器,其電連接到該反相器的該輸入端子和該第一 電晶體的該第一端子。 1 7.根據申請專利範圍第1 6項之半導體記憶體裝置, 另包含第三電晶體,其包含第五端子、第六端子、及第三 閘極,其中,該第五端子電連接到該第一電晶體的該第一 端子、該反相器的該輸入端子、及該電容器的第七端子, 與該第六端子電連接到該電容器的第^\端子。 18.根據申請專利範圍第16項之半導體記憶體裝置, 另包含第三電晶體,其電連接到該記憶體胞格單元。 1 9.根據申請專利範圍第1 6項之半導體記憶體裝置, 另包含第三電晶體,其包含第五端子、第六端子、及第三 閘極,其中,該第五端子電連接到該記憶體胞格單元,及 該第六端子電連接到該第一電晶體的該第二端子和該第二 電晶體的該第四端子。 2 0.根據申請專利範圍第1 6項之半導體記憶體裝置, 另包含: 第三電晶體,其包含第五端子、第六端子、及第三閘 極,其中,該第五端子電連接到該記憶體胞格單元、該第 一電晶體的該第二端子、及該第二電晶體的該第四端子; 資料訊號線,其電連接到該第三電晶體的該第六端子 :以及 行閘極控制線,其電連接到該第三電晶體的該第三閘 極。 2 1 .根據申請專利範圍第1 6項之半導體記憶體裝置, -93- 201232541 其中,該第一電晶體包含氧化物半導.體。 22.—種電子裝置,包含根據申請專利範圍第16項之 半導體記憶體裝置,其中,該電子裝置爲選自由相機、護 目鏡型顯示器、導航系統、聲音再生裝置、電腦、遊戲機 、可攜式資訊終端、及影像再生裝置所組成之群組的其中 之一。 -94-
TW100132417A 2010-09-13 2011-09-08 半導體記憶體裝置 TWI528364B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010204405 2010-09-13

Publications (2)

Publication Number Publication Date
TW201232541A true TW201232541A (en) 2012-08-01
TWI528364B TWI528364B (zh) 2016-04-01

Family

ID=45806588

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100132417A TWI528364B (zh) 2010-09-13 2011-09-08 半導體記憶體裝置

Country Status (4)

Country Link
US (1) US8750023B2 (zh)
JP (1) JP5827520B2 (zh)
KR (1) KR101923362B1 (zh)
TW (1) TWI528364B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI665552B (zh) * 2018-08-01 2019-07-11 華邦電子股份有限公司 用於從電力損耗中恢復的電路以及使用此電路的電子裝置與其方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101922397B1 (ko) 2011-05-20 2018-11-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8736315B2 (en) 2011-09-30 2014-05-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6099372B2 (ja) 2011-12-05 2017-03-22 株式会社半導体エネルギー研究所 半導体装置及び電子機器
KR20150128820A (ko) * 2013-03-14 2015-11-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 구동 방법 및 반도체 장치
US10190235B2 (en) * 2013-05-24 2019-01-29 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer supporting structure and method for forming the same
KR102414469B1 (ko) * 2014-03-14 2022-06-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 회로 시스템
CN107958656B (zh) * 2018-01-08 2019-07-02 武汉华星光电技术有限公司 Goa电路

Family Cites Families (109)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2922116B2 (ja) * 1993-09-02 1999-07-19 株式会社東芝 半導体記憶装置
JP3117375B2 (ja) * 1994-11-28 2000-12-11 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 連想メモリの制御回路及び連想メモリ装置
US5761700A (en) * 1994-12-27 1998-06-02 Motorola Inc. ROM mapping and inversion apparatus and method
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4103968B2 (ja) 1996-09-18 2008-06-18 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置
JP3898349B2 (ja) * 1997-07-29 2007-03-28 株式会社東芝 半導体記憶装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) * 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US20050205880A1 (en) 2004-03-19 2005-09-22 Aya Anzai Display device and electronic appliance
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
CA2708335A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
AU2005302964B2 (en) 2004-11-10 2010-11-04 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
KR100672150B1 (ko) * 2005-02-23 2007-01-19 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그것의 페이지 버퍼 동작 방법
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
JP4679490B2 (ja) * 2005-11-11 2011-04-27 株式会社東芝 半導体記憶装置
KR101112652B1 (ko) 2005-11-15 2012-02-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액티브 매트릭스 디스플레이 장치 및 텔레비전 수신기
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
EP2020658B1 (en) 2007-06-29 2014-06-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and semiconductor device
US7688648B2 (en) * 2008-09-02 2010-03-30 Juhan Kim High speed flash memory
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
JP5470054B2 (ja) * 2009-01-22 2014-04-16 株式会社半導体エネルギー研究所 半導体装置
EP2502272B1 (en) * 2009-11-20 2015-04-15 Semiconductor Energy Laboratory Co. Ltd. Nonvolatile latch circuit and logic circuit, and semiconductor device using the same
KR20220145923A (ko) * 2009-12-25 2022-10-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 메모리 장치, 반도체 장치, 및 전자 장치
US8375172B2 (en) * 2010-04-16 2013-02-12 International Business Machines Corporation Preventing fast read before write in static random access memory arrays
JP5859839B2 (ja) * 2011-01-14 2016-02-16 株式会社半導体エネルギー研究所 記憶素子の駆動方法、及び、記憶素子
TWI567735B (zh) * 2011-03-31 2017-01-21 半導體能源研究所股份有限公司 記憶體電路,記憶體單元,及訊號處理電路
US8493774B2 (en) * 2011-06-17 2013-07-23 International Business Machines Corporation Performing logic functions on more than one memory cell within an array of memory cells

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI665552B (zh) * 2018-08-01 2019-07-11 華邦電子股份有限公司 用於從電力損耗中恢復的電路以及使用此電路的電子裝置與其方法

Also Published As

Publication number Publication date
US20120063206A1 (en) 2012-03-15
JP2012084215A (ja) 2012-04-26
KR20120028828A (ko) 2012-03-23
US8750023B2 (en) 2014-06-10
KR101923362B1 (ko) 2018-11-30
JP5827520B2 (ja) 2015-12-02
TWI528364B (zh) 2016-04-01

Similar Documents

Publication Publication Date Title
TWI552315B (zh) 半導體裝置及其驅動方法
US10453846B2 (en) Semiconductor device
TWI555175B (zh) 半導體裝置
JP5288670B1 (ja) 信号処理回路
TWI508266B (zh) 半導體裝置
TWI529531B (zh) 訊號處理電路
TWI529865B (zh) 半導體裝置
TWI534989B (zh) 半導體裝置
TWI543165B (zh) 半導體裝置
TWI528364B (zh) 半導體記憶體裝置
TWI524347B (zh) 半導體裝置及其驅動方法
TW201216454A (en) Semiconductor device
US20110297928A1 (en) Semiconductor device
TW201137873A (en) Semiconductor device
TW201201359A (en) Semiconductor device and driving method of semiconductor device
TW201232765A (en) Semiconductor device
TW201225107A (en) Driving method of semiconductor device
TW201220436A (en) Semiconductor device
TW201225305A (en) Driving method of semiconductor device
TW201232536A (en) Semiconductor device and driving method thereof
TW201234366A (en) Semiconductor device
JP2017120683A (ja) 記憶装置の駆動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees