TW200402871A - Semiconductor device with DRAM inside - Google Patents
Semiconductor device with DRAM inside Download PDFInfo
- Publication number
- TW200402871A TW200402871A TW092119472A TW92119472A TW200402871A TW 200402871 A TW200402871 A TW 200402871A TW 092119472 A TW092119472 A TW 092119472A TW 92119472 A TW92119472 A TW 92119472A TW 200402871 A TW200402871 A TW 200402871A
- Authority
- TW
- Taiwan
- Prior art keywords
- sense amplifier
- amplifier transistor
- type sense
- pair
- gate electrode
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 36
- 238000000926 separation method Methods 0.000 claims description 20
- 239000000758 substrate Substances 0.000 claims description 12
- 238000009413 insulation Methods 0.000 claims 1
- 230000035945 sensitivity Effects 0.000 abstract description 3
- 239000013078 crystal Substances 0.000 description 6
- 238000001459 lithography Methods 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000002955 isolation Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 210000000746 body region Anatomy 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
200402871 玖、發明說明: 【發明所屬之技術領域】 本發明係有關半導體裝置,特別地,係有關混載有 DRAM及高速CMOS邏輯電路之所謂的EDRAM(Embedded DRAM)之DRAM混載邏輯LSI。 【先前技術】 在LSI製造上,係以重視量產性及成本的泛用DRAM、 以及重視高速、高機能的邏輯LSI為兩大主流而生產,由 於微細化技術等的進展,現在已可實現同時搭載該兩機能 之DRAM混載邏輯LSI。在DRAM混載邏輯LSI,由於可將 連接DRAM與邏輯部的匯流排寬度擴大,結果,可進行高 速的資料處理。在需要將大量資料作高速處理的資訊化社 會’作為主要元件的理由乃在於此。 為了使泛用DRAM與高速邏輯混載,除了須將電容膜的 形成熱處理時間縮短等諸多新技術、製程改善,並且,亦 '、、/員對DRAM之感測放大器的布局進行改良。關於該問題 ’參照圖5說明如下。 圖5係表示習知之DRAM之CMOS感測放大器電晶體的 光罩布局之俯視圖。 在圖5中,區域I係形成於p型半導體基板上的N型 感測放大器電晶體對區域,區域11係形成於N型半導體 基板上的P型感測放大器電晶體對區域。感測放大器電晶 版具有%形閘極電極504,在上下1對電晶體的環形閘極 200402871 電極5G4内之汲極區域、與由上層金屬配線所構成之位元 、在 係、以斜父又的方式連接而形成差動電路。又,標 號50 9係連接於!對環形閘極電極間的源極區域之電 源配線。 、在本感測放大器,由於環形閘極電極的3邊係作為通 心:⑨可員現小面積、大閘極寬度,且可使用高能力 的电曰曰體。X,由於汲極區域係限定在以環形閘極電極 5〇4所包圍的小區域,故可使擴散電容變小、且能進行高 速動作。 然而’在習知之感測放大器的布々,由於在作為電晶 :未作用之環型閘極電* 5()4的_邊與主動區域5⑽的重 ®部分形成寄生電容(閘極重疊電容),故成為高速性劣化 之要因,。尤其是隨著微細化的進展,例如在〇18em規格 、閘極氧化膜係薄膜化至35nm左右,該閘極重疊電容變 為極大而形成嚴重的問題。 由於在主動區域的形成步驟與閘極電極的形成步 驟之光罩重疊偏差,會使上下一對的電晶體的閘極重疊電 容產生變化’因而使電晶體對的能力失去平衡,及感二放 大器的感度降低。 又,在環型閘極電極之角落(corner)部,於微影步驟 2焦點深度D0F(Depth of F〇CUS)變小,而閘極長度偏差 文大,結果,發生電晶體對的特性差。該問題會隨著微細 化的進展而變得更明顯。 進而,在環型閘極電極内的區域,於用以降低寄生電 200402871 阻的自行對準石夕化物步驟,高熔點金屬的堆積膜厚會因沉 積(coverage)不足而薄膜化。結果,造成因矽化物形成不 良而使接合洩漏增大,對感測動作造成問題,進而,引起 電路的待機電流增加等問題。 【發明内容】 本發明係用以解決上述習知的問題點,其目的係提供 抑制DRAM感測放大器電晶體對間的特性差,欲圖感測放 大器之高感度化之半導體裝置。 為達成前述目的,本發明之半導體裝置,係混載有 DRAM區域及局速CMOS邏輯區域,其特徵在於: 構成該DRAM之CMOS感測放大器之N型感測放大器電 晶體的閘極電極對、及P型感測放大器電晶體的閘極電極 對,係分別沿與位元線同一方向平行配置於1個主動區域 内;鄰接之N型感測放大器電晶體對及鄰接之p型感測放 大器電晶體對,係被元件分離區域(STI: Shall〇w Trench Isolation)絕緣分離。 依該構成,藉由將感測放大器電晶體的閘極電極配置 成寺線寬間隔狀(1 ine and space),可抑制電晶體特性差 ,且形成高性能的感測放大器。 又’在本發明之第1半導體裝置,較佳係在該鄰接之 N型感測放大器電晶體對間及鄰接之p型感測放大器電晶 體對間之該元件分離區域上,具有與各感測放大器電晶體 的閘極電極對平行配置的浮置電極。在該情況,閘極電極 200402871 對及浮置電極較佳係配置成大致同一間隔。 依上述構成,藉由將感測放大器電晶體的閘極電極及 浮置電極以大致等間隔的方式配置成等線寬間隔狀,可抑 制電晶體特性差,且形成高性能的感測放大器。 為達成前述目的,本發明之第2半導體裝置,係混載 有DRAM區域及高速CMOS邏輯區域,其特徵在於: 構成該DRAM之CMOS感測放大器之N型感測放大器電 晶體的閘極電極對及P型感測放大器電晶體的閘極電極對 5係分別沿與位元線同一方向平行配置於1個主動區域内 ’在淨接之N型感測放大器電晶體對及鄰接之p型感測放 大為電晶體對’主動區域係分別互連,在該主動區域上, 於鄰接之該N型感測放大器電晶體對間及鄰接之該p型感 測放大器電晶體對間,分別將場屏蔽(field shield)電極 契各感測放大為電晶體的間極電極對平行配置。 在本發明之第2半導體裝置,較佳係閘極電極對及場 屏蔽電極配置成大致同一間隔。 依上述構成,藉由將感測放大器電晶體的閘極電極及 場屏蔽電極以大致等間隔的方式配置成等線寬間隔狀,可 抑制毛晶體特性差,並藉由採用場屏蔽分離,可使電晶體 主動區域的面積擴大,抑制製程應力(stress)的影響,且 形成高性能的感測放大器。 為達成前述目的,本發明之第3半導體裝置,係混載 有DRAM區域及高速CMOS邏輯區域,其特徵在於: 構成該DRAM之CMOS感測放大器之N型感測放大器電 200402871 晶體的閘極電極對及p型感測放大器電晶體的閘極電極對 ’係分別沿與位元線同一方向平行配置於1個主動區域内 ’在鄰接之N型感測放大器電晶體對,主動區域形成互連 ’在該主動區域上,於鄰接之該N型感測放大器電晶體對 間’將場屏蔽電極與各感測放大器電晶體的閘極電極對平 行配置’鄰接之p型感測放大器電晶體對係被元件分離區 域絕緣分離,在該P型感測放大器電晶體對間之元件分離 區域上’將浮置電極與該p型感測放大器電晶體的閘極電 極對平行配置。 在本發明之第3半導體裝置,較佳係N型感測放大器 電晶體的閘極電極對與該場屏蔽電極、以及p型感測放大 器電晶體的閘極電極對與該浮置電極,分別配置成大致同 一間隔。 依上述構成,藉由將N型感測放大器電晶體的閘極電 極與場屏蔽電極、以及p型感測放大器電晶體的閘極電極 與浮置電極,以大致等間隔的方式配置成等線寬間隔狀, 可抑制電晶體特性差,並藉由在N型感測放大器電晶體區 域採用場屏蔽分離、在P型感測放大器電晶體區域採用 STI分離’可抑制製程應力的影響,且形成電流截斷特性 優異且高性能的感測放大器。 又,在本發明之第2或第3半導體裝置,較佳係對在 N型主動區域上之場屏蔽電極,施加在接地電位或dram單 元之基板電位所使用之負電壓。 200402871 【實施方式】 以下,參照圖式以說明本發明之較佳實施形態。 (第1實施形態) 圖1A係表示在本發明之第1實施形態之半導體裝置中 ’ DRAM感測放大器電晶體的光罩布局之俯視圖;圖1 b係 表不沿著圖1A之a - a線之N型感測放大器電晶體區域I 之截面圖。 在圖1B中’在P型半導體基板1〇1上,形成被元件分 離區域(STI) 102絕緣分離的電晶體主動區域1〇3,在各主 動區域上,透過閘極絕緣膜而沿與位元線1〇7同一方向形 成1對直線閘極電極104。在1對直線閘極電極丨〇4間的 源極區域105,透過導通插塞1〇8而與由上層金屬配線所 構成的電源配線(Vss) 109連接。位於1對直線閘極電極 104兩側之汲極區域1 〇6,係分別與位元線1 07及對向的閘 極電極104形成斜交叉連接,而形成差動電路。 如上述般,依本實施形態,由於將閘極電極1 〇 4配置 成直線狀且將鄰接的感測放大器電晶體對彼此配置成有規 則的等線寬間隔狀,因此,可增大微影步驟的焦點深度 DOF。結果,可抑制閘極加工尺寸的偏差,實現高感度的 感測放大器電晶體。 因此’精由將感測放大器電晶體之閘極電極配置成等 線見間隔狀’可抑制電晶體特性差,且形成高性能的感測 放大器。 (第2實施形態) 200402871 ^係表示在本發明之第2實施形態之半導體裝置中 —Μ感’則放大器電晶體的光罩布局之俯視圖;圖2Β係 、著圖2Α之b — b線之Ν型感測放大器電晶體區域j 截面圖又’在圖2A及圖2B中,分別與圖1A及圖1B 相同的部分附上相同的標號,並省略其說明。 。、本κ轭形悲與第1實施形態得不同點,係在元件分離 區域102上,形成與閘極電極1〇4平行之浮置電極2〇1。 如上述般,依本實施形態,由於將閘極電極1〇4配置 成直線狀,並將鄰接的感測放大器電晶體對彼此間、以及 浮置電極201以大致等間隔的方式配置成有規則的等線寬 間隔狀’因此,可使微影步驟的焦點深度d〇f變為最大。 結果,可抑制閘極加工尺寸的偏差,實現高感度的感測放 大裔電晶體。 因此,藉由將感測放大器電晶體之閘極電極及浮置電 極以大致等間隔的方式配置成等線寬間隔狀,可抑制電晶 體特性差,且形成高性能的感測放大器。 (第3實施形態) 圖3A係表示在本發明之第3實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖;圖3B係 表示沿著圖3A之c - c線之N型感測放大器電晶體區域I 之截面圖。又,在圖3A及圖3B中,分別與圖ία及圖1B 相同的部分附上相同的標號,並省略其說明。 本實施形態與第1實施形態得不同點,係去除元件分 離區域102,形成更大面積的電晶體主動區域303,此外, 200402871 在鄰接的閘極電極對丨〇4間形成與閘極電極丨〇4平行的場 , 屏蔽電極301。 藉由將場屏蔽電極301固定為vss(〇V)或Vbb(單元内 基板電壓··負電壓),來使各電晶體對間形成電氣分離。 因此,在該區域並不需要STI分離。 如上述般,依本實施形態,由於將閘極電極1〇4配置 成直線狀’並將鄰接的感測放大器電晶體對彼此間、以及 場屏蔽電極301以大致等間隔的方式配置成有規則的等線 凡間隔狀,因此,可使微影步驟的焦點深度D〇F變為最大 _ 。結果,可抑制閘極加工尺寸的偏差,實現高感度的感測 放大器電晶體。 又’由於不需要STI分離,因此,可抑制因STI形成 步驟等所造成殘留應力的影響,且可形成更大面積的電晶 體主動區域303,而不會發生特性偏差。結果,可實現高 感度的感測放大器電晶體。 因此,藉由將感測放大器電晶體之閘極電極及場屏蔽 電極以大致等間隔的方式配置成等線寬間隔狀,可抑制電 晶體特性差,且藉由採用場屏蔽分離,可增大電晶體主動 區域的面積’抑制製程應力的影響,形成高性能的感測放 大器。 (第4實施形態)
圖4A係表示在本發明之第4實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖;圖4β係 表示沿著圖4A之d - d線之N型感測放大器電晶體區域I 12 200402871 之截面圖;圖4C係表示沿著圖4A之e - e線之P型感測放 大器電晶體區域11之截面圖。 在本實施形態,係按照第3實施形態來形成N型感測 放大器電晶體區域I,以及按照第2實施形態來形成P型 感測放大器電晶體區域11。 如圖4B所示,在N型感測放大器電晶體區域I,於p 型半導體基板101上的電晶體主動區域303上,透過閘極 絕緣膜來形成與位元線1 〇 7同一方向的1對閘極電極1 〇 4 。在鄰接的1對閘極電極104間,形成與閘極電極1 〇4平 行的場屏蔽電極301。藉由將場屏蔽電極301固定為
Vss(OV)或Vbb(單元内基板電壓:負電壓),來使各電晶體 對間形成電氣分離。在閘極電極1 04間的源極區域1 〇5, 透過導通插塞108而與由上層金屬配線所構成的電源配線 (Vss)連接。因此,在該區域並不需要sn分離。位於閘極 電極104兩側之汲極區域1〇6係分別與位元線1〇7及對向 的閘極電極104形成斜交叉連接,而形成N型M〇s差動電 路。 另一方面,如圖4C所示,在P型感測放大器電晶體區 域II,在N型半導體基板4〇1上形成被元件分離區域 (STI)402絕緣分離的電晶體主動區域4〇3,在各主動區域 上,透過閘極絕緣膜而形成與位元線1〇7同一方向的丨對 直線閘極電極飽。在元件分離區域上,形成與閘極電極 424平灯之斤置電極2()1。在1對直線閘極電極綱間的源 極區域405,透過導通插塞4〇8而與由上層金屬配線所構 13 200402871 成的電源配線(VCC)連接。位於閘極電極對4〇4間兩側之汲 · 極區域406係分別與位元線107及對向的閘極電極4〇4形 成斜父叉連接,而形成p型M0S差動電路。 如上述般’依本實施形態,由於將鄰接的N型感測放 大器電晶體對與場屏蔽電極301、以及鄰接的p型感測放 大器電晶體對與浮置電極2〇1,分別以大致等間隔的方式 配置成有規則的等線寬間隔狀,因此,可使微影步驟的焦 點深度D0F變為最大。結果,可抑制閘極加工尺寸的偏差 5縮小電晶體的特性偏差。 _ 又,由於在容易受到STI應力的影像之N型電晶體主 動區戍303不品| STI分离隹,因此,可增大該n型電晶體 主動區域3G3的面積,抑制該特性偏差。纟p型感測放大 Μ電曰曰體區域π ’就場屏蔽分離而言,其電流截斷特性雖 杈Ν型者為低,惟由於本來受到STI應力的影響較少,故 即使將電晶體主動區域作更細區分亦不會有問題。結果, 就Ν型電晶體而言’可抑制目STI形成步驟等所造成殘留 -力的〜響’且不會發生特性偏差,而就p $電晶體而t 。 ’可實現元件分離特性優異、高感度、高性能的感測放大 益電晶體。 因此,藉由將藉由將N型感測放大器電晶體的閘極電 ::場屏蔽電極、以及P型感測放大器電晶體的閘極電極 /、浮置電極,以大致等間隔的方式配置成等線寬間隔狀, :抑制電晶體特性差,並藉由在N型感測放大器電晶體區 域才木用场屏蔽分離、在p型感測放大器電晶體區域採用 14 200402871 刀j可抑制製程應力的影響,且形成電流截斷特性 優異且咼性能的感測放大器。 如以上所述,依本發明,可抑制dram感測放大器電晶 體對間的特性差,祐可垂:$目古# ώ 、 κ見同感度之感測放大器。 【圖式簡單說明】 (一)圖式部分 圖1Α係表不在本發明之第i實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖。 圖1B係表不沿著圖1A之a — &線之n型感測放大器電 晶體區域I之截面圖。 圖2A係表示在本發明之第2實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖。 圖2B係表示沿著圖2A之b - b線之N型感測放大器電 晶體區域I之截面圖。 圖3 A係表示在本發明之第3實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖。 圖3B係表示沿著圖3A之c - c線之N型感測放大器電 晶體區域I之截面圖。 圖4A係表示在本發明之第4實施形態之半導體裝置中 ,DRAM感測放大器電晶體的光罩布局之俯視圖。 圖4B係表示沿著圖4A之d - d線之N型感測放大器電 晶體區域I之截面圖。 圖4C係表示沿著圖4A之e - e線之P型感測放大器電 15 200402871 晶體區域11之截面圖。 圖5係表示在習知之半導體裝置中,DRAM感測放大器 電晶體的光罩布局之俯視圖。 (二)元件代表符號 101 P型半導體基板 102、 402 元件分離區域(STI) 103、 303、403 感測放大器電晶體主動區域 104 ' 404 閘極電極 105、 405 源極區域 106、 406 汲極區域 107 位元線(第1金屬配線) 108、408 導通插塞 1 09 電源配線(Vss) 201 浮置電極 301 場屏蔽電極 401 N型半導體基板 409 電源配線(Vcc) I N型感測放大器電晶體區域 II P型感測放大電晶體區域
Claims (1)
- 200402871 拾、申請專利範圍: 1、 一種半導體裝置,係混載有DRAM區域及高速CMOS 邏輯區域,其特徵在於: 構成該DRAM之CMOS感測放大器之N型感測放大器電 晶體的閘極電極對、及p型感測放大器電晶體的閘極電極 對’係分別沿與位元線同一方向平行配置於1個主動區域 内;鄰接之N型感測放大器電晶體對及鄰接之p型感測放 大器電晶體對,係被元件分離區域絕緣分離。 2、 如申請專利範圍第1項之半導體裝置,其中,在該 鄰接之N型感測放大器電晶體對間及鄰接之p型感測放大 器電晶體對間之該元件分離區域上,具有與各感測放大器 電晶體的閘極電極對平行配置的浮置電極。 3、 如申請專利範圍第2項之半導體裝置,其中,該閘 極電極對及浮置電極係配置成大致同一間隔。 4、 一種半導體裝置,係混載有j)RAM區域及高速CMOS 邏輯區域,其特徵在於: 構成該DRAM之CMOS感測放大器之N型感測放大器電 晶體的閘極電極對、及P型感測放大器電晶體的閘極電極 對’係分別沿與位元線同一方向平行配置於1個主動區、域 内;在鄰接之N型感測放大器電晶體對及鄰接之p型感測 放大器電晶體對,主動區域係分別互連,在該主動區域上 ,於鄰接之該N型感測放大器電晶體對間及鄰接之該p型 感測放大器電晶體對間,分別將場屏蔽電極與各感測放大 器電晶體的閘極電極對平行配置。 17 200402871 5、 如申請專利範圍第4項之半導體裝置,其中,該閘 · 極電極對及場屏蔽電極係配置成大致同一間隔。 6、 如申請專利範圍第4項之半導體裝置,其中,對在 該N型主動區域上之場屏蔽電極,施加在接地電位或drajj 單元之基板電位所使用之負電壓。 7、 一種半導體裝置,係混載有dram區域及高速CMOS 邏輯區域,其特徵在於: 構成5亥DRAM之CMOS感測放大器之N型感測放大器電 晶體的閘極電極對、及P型感測放大器電晶體的閘極電極 _ 對,係分別沿與位元線同一方向平行配置於丨個主動區域 内;在鄰接之N型感測放大器電晶體對,主動區域形成互 連,在該主動區域上,於鄰接之該N型感測放大器電晶體 對間,將場屏蔽電極與該N型感測放大器電晶體的閘極電 極對平行配置,鄰接之P型感測放大器電晶體對係被元件 分離區域絕緣分離’在該p型感測放大器電晶體對間之元 件分離區域上’將浮置電極與該p型感測放大器電晶體的 閘極電極對平行配置。 8、 如申請專利範圍第7項之半導體裝置,其中,該N 型感測放大器電晶體的閘極電極對與該場屏蔽電極、以及 違P型感測放大器電晶體的閘極電極對與該浮置電極,係 分別配置成大致同一間隔。 9、 如申請專利範圍第7項之半導體裝置,其中,對在 該N型主動區域上之場屏蒱雷榀 口 琢辟献逼極&加在接地電位或dram 單元之基板電位所使用之負電壓。 18
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002230478A JP2004071903A (ja) | 2002-08-07 | 2002-08-07 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200402871A true TW200402871A (en) | 2004-02-16 |
TWI243469B TWI243469B (en) | 2005-11-11 |
Family
ID=31492333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092119472A TWI243469B (en) | 2002-08-07 | 2003-07-17 | Semiconductor device with dram inside |
Country Status (5)
Country | Link |
---|---|
US (1) | US6747320B2 (zh) |
JP (1) | JP2004071903A (zh) |
KR (1) | KR100544704B1 (zh) |
CN (1) | CN1258223C (zh) |
TW (1) | TWI243469B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005116969A (ja) * | 2003-10-10 | 2005-04-28 | Toshiba Corp | 半導体装置及びその製造方法 |
JP4470159B2 (ja) * | 2004-06-03 | 2010-06-02 | エルピーダメモリ株式会社 | ペアトランジスタの配列を高密度とする半導体記憶装置 |
US7282409B2 (en) * | 2004-06-23 | 2007-10-16 | Micron Technology, Inc. | Isolation structure for a memory cell using Al2O3 dielectric |
JP2006059978A (ja) * | 2004-08-19 | 2006-03-02 | Toshiba Corp | 半導体装置 |
JP4267009B2 (ja) | 2005-09-26 | 2009-05-27 | エルピーダメモリ株式会社 | 半導体メモリおよびその製造方法 |
DE102006027178A1 (de) * | 2005-11-21 | 2007-07-05 | Infineon Technologies Ag | Multi-Fin-Bauelement-Anordnung und Verfahren zum Herstellen einer Multi-Fin-Bauelement-Anordnung |
KR100693812B1 (ko) * | 2006-02-11 | 2007-03-12 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법, 반도체 장치의 센스 앰프 및그 형성 방법 |
JP4392694B2 (ja) * | 2007-01-10 | 2010-01-06 | エルピーダメモリ株式会社 | 半導体記憶装置 |
KR100843911B1 (ko) * | 2007-01-18 | 2008-07-03 | 주식회사 하이닉스반도체 | 반도체 소자의 레이아웃 |
KR100891329B1 (ko) * | 2007-01-26 | 2009-03-31 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
KR100834746B1 (ko) * | 2007-02-14 | 2008-06-05 | 삼성전자주식회사 | 센스 앰프를 포함하는 반도체 소자 |
JP2010016258A (ja) * | 2008-07-04 | 2010-01-21 | Panasonic Corp | 半導体集積回路装置 |
KR101857729B1 (ko) * | 2011-06-17 | 2018-06-20 | 삼성전자주식회사 | 반도체 장치 |
KR102025597B1 (ko) * | 2013-01-23 | 2019-09-26 | 삼성전자주식회사 | 반도체 소자 |
US9337190B2 (en) * | 2013-03-12 | 2016-05-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device including dummy isolation gate structure and method of fabricating thereof |
CN108538839B (zh) * | 2017-03-01 | 2019-08-23 | 联华电子股份有限公司 | 半导体结构、用于存储器元件的半导体结构及其制作方法 |
CN114388015B (zh) * | 2022-01-13 | 2023-10-03 | 长鑫存储技术有限公司 | 读出电路结构 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5389810A (en) * | 1992-03-27 | 1995-02-14 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device having at least one symmetrical pair of MOSFETs |
JP2002216483A (ja) * | 2001-01-18 | 2002-08-02 | Toshiba Corp | 半導体記憶装置 |
-
2002
- 2002-08-07 JP JP2002230478A patent/JP2004071903A/ja active Pending
-
2003
- 2003-07-17 TW TW092119472A patent/TWI243469B/zh not_active IP Right Cessation
- 2003-07-18 US US10/623,342 patent/US6747320B2/en not_active Expired - Lifetime
- 2003-08-01 CN CNB03152611XA patent/CN1258223C/zh not_active Expired - Lifetime
- 2003-08-05 KR KR1020030054094A patent/KR100544704B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
US20040026759A1 (en) | 2004-02-12 |
TWI243469B (en) | 2005-11-11 |
CN1481029A (zh) | 2004-03-10 |
US6747320B2 (en) | 2004-06-08 |
KR20040014279A (ko) | 2004-02-14 |
JP2004071903A (ja) | 2004-03-04 |
CN1258223C (zh) | 2006-05-31 |
KR100544704B1 (ko) | 2006-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW200402871A (en) | Semiconductor device with DRAM inside | |
JP2524862B2 (ja) | 半導体記憶装置およびその製造方法 | |
TWI376787B (en) | Integrated circuit structures | |
TW521428B (en) | Semiconductor memory device | |
JP3957013B2 (ja) | スタティックランダムアクセスメモリ装置 | |
JP2001352077A (ja) | Soi電界効果トランジスタ | |
US8946821B2 (en) | SRAM integrated circuits and methods for their fabrication | |
JPH0786513A (ja) | 電源配線 | |
JP4237595B2 (ja) | スタティックランダムアクセスメモリ | |
TWI351754B (en) | Layout methods of integrated circuits having unit | |
US20110079834A1 (en) | Semiconductor integrated circuit device | |
JP2001358232A (ja) | 半導体記憶装置 | |
US6455899B2 (en) | Semiconductor memory device having improved pattern of layers and compact dimensions | |
US6347048B2 (en) | Semiconductor memory device | |
TW441120B (en) | Semiconductor integrated circuit device | |
US6713886B2 (en) | Semiconductor device | |
JP2689940B2 (ja) | スタティック型メモリセル | |
JP4579506B2 (ja) | 半導体記憶装置 | |
JP2014175647A (ja) | 半導体装置およびその製造方法 | |
JP2001358230A (ja) | 半導体記憶装置 | |
JP2004319627A (ja) | 半導体装置 | |
JP4032211B2 (ja) | 半導体装置、メモリシステムおよび電子機器 | |
JPH04256357A (ja) | 半導体集積回路装置 | |
JP2002009258A (ja) | 半導体装置 | |
JP4006565B2 (ja) | 半導体装置、メモリシステムおよび電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MK4A | Expiration of patent term of an invention patent |