KR960039344A - 지연회로를 구비한 집적회로장치 - Google Patents

지연회로를 구비한 집적회로장치 Download PDF

Info

Publication number
KR960039344A
KR960039344A KR1019960013046A KR19960013046A KR960039344A KR 960039344 A KR960039344 A KR 960039344A KR 1019960013046 A KR1019960013046 A KR 1019960013046A KR 19960013046 A KR19960013046 A KR 19960013046A KR 960039344 A KR960039344 A KR 960039344A
Authority
KR
South Korea
Prior art keywords
logic gate
state
analog switch
integrated circuit
elements
Prior art date
Application number
KR1019960013046A
Other languages
English (en)
Inventor
도시유키 오카야스
히로오 스즈키
Original Assignee
오오우라 히로시
가부시키가이샤 아드반테스트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오우라 히로시, 가부시키가이샤 아드반테스트 filed Critical 오오우라 히로시
Publication of KR960039344A publication Critical patent/KR960039344A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/14Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)

Abstract

MOS 구조의 집적회로에 형성된 논리게이트소자를 사용한 지연회로를 구비하는 집적회로 장치에 있어서, 지연회로의 지연시간의 편차를 작은 범위에 누른다.
복수개의 논리게이트소자를 종속접속하고, 이 종속접속된 논리게이트소자의 각각의 단 사이에 또는 각 논리게이트소자의 출력측에, 아날로그 스위치소자를 통하여 콘덴서를 접속한다.
또, 각 아날로그 스위치소자를 또는 오프로 설정하는 수단을 설정한다.
각 논리게이트소자에 의한 지연시간의 편차에 따라 각 아날로그 스위치소자를 온 또는 오프에 설정하고, 종속접속된 논리게이트소자의 각각의 단 사이 또는 각 논리게이트소자의 출력측에 콘덴서를 접속한 상태와 접속하지 않은 상태를 설정한다.
이로인해 각 논리게이트소자에 의한 지연시간을 조정하고, IC칩간에서의 지연시간의 편차를 작게한다.

Description

지연회로를 구비한 집적회로장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 지연회로를 구비한 집적회로장치의 제1실시예를 나타내는 회로접속도.

Claims (5)

  1. 복수개의 논리게이트소자를 종속접속하고, 이 논리게이트소자의 종속접속 단의 갯수에 따라 소망의 지연시간을 얻는 지연회로를 구비한 집적회로장치에 있어서, 상기 종속접속된 논리게이트소자의 적어도 각각의 단사이에 접속된 아날로그 스위치 소자와, 상기 아날로그 스위치소자에 각각 접속된 용량소자와, 상기 아날로그 스위치소자를 온 또는 오프상태로 설정하여 상기 논리게이트소자의 각각의 단 사이에 상기 용량소자를 접속한 상태와 접속하지 않은 상태를 설정하기 위한 온/오프 설정수단을 구비하고, 상기 논리게이트소자의 각각의 단 사이에 상기 용량소자를 접속한 상태와 접속하지 않은 상태를 설정함으로써 상기 각 논리게이트소자에 있어서의 지연시간을 조정할 수 있도록 한 것을 특징으로 하는 지연회로를 구비한 집적회로장치.
  2. 제1항에 있어서, 상기 각 아날로그 스위치소자는 도전형식을 달리하는 MOS 전계효과 트랜지스터를 병렬접속한 구성의 트랜스퍼 게이트회로인 것을 특징으로 하는 집적회로장치.
  3. 제1항에 있어서, 상기 복수의 아날로그 스위치소자를 복수의 그룹으로 분할하고, 각 그룹마다 각각 별도로 아날로그소자를 온 또는 오프 상태로 설정할 수 있도록 한 것을 특징으로 하는 집적회로장치.
  4. 제1항에 있어서, 상기 종속접속된 논리게이트소자를 복수의 그룹으로 분할하는 적어도 하나의 멀티플렉서를 추가로 포함하는 것을 특징으로 하는 집적회로장치.
  5. 제3항에 있어서, 상기 멀티플렉서에 의해 분할된 각 그룹의 논리게이트소자에 접속된 상기 아날로그 스위치소자만을 온/오프 설정수단에 의해 단독으로 온 또는 오프 상태로 설정할 수 있도록 하고, 각 논리게이트소자 그룹마다 상기 용량소자를 접속한 상태와 접속하지 않은 상태를 설정할 수 있도록 한 것을 특징으로 하는 집적회로장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960013046A 1995-04-26 1996-04-26 지연회로를 구비한 집적회로장치 KR960039344A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-102210 1995-04-26
JP10221095 1995-04-26

Publications (1)

Publication Number Publication Date
KR960039344A true KR960039344A (ko) 1996-11-25

Family

ID=14321305

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960013046A KR960039344A (ko) 1995-04-26 1996-04-26 지연회로를 구비한 집적회로장치

Country Status (2)

Country Link
KR (1) KR960039344A (ko)
DE (1) DE19616857A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004015868A1 (de) 2004-03-31 2005-10-27 Micron Technology, Inc. Rekonstruktion der Signalzeitgebung in integrierten Schaltungen
WO2005098862A2 (en) * 2004-03-31 2005-10-20 Micron Technology, Inc. Reconstruction of signal timing in integrated circuits

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02254809A (ja) * 1989-03-28 1990-10-15 Mitsubishi Electric Corp 遅延回路

Also Published As

Publication number Publication date
DE19616857A1 (de) 1996-10-31

Similar Documents

Publication Publication Date Title
KR880010573A (ko) 대규모 반도체 논리장치
KR900013380A (ko) 전압 제어회로
KR930001585A (ko) 출력 회로 및 반도체 집적 회로 장치
KR950012707A (ko) 반도체 장치
KR860009424A (ko) 반도체 집적 회로
KR960035626A (ko) 파워 온 리셋 회로
KR910016077A (ko) 반도체집적회로
KR960039344A (ko) 지연회로를 구비한 집적회로장치
KR910020896A (ko) 반도체집적회로
KR980006260A (ko) 반도체 장치의 보호 소자
KR930006875A (ko) 집적회로
KR960036330A (ko) 논리 게이트 회로 및 디지털 집적회로
KR970024162A (ko) 풀업 또는 풀다운 저항을 갖는 반도체 장치(a semiconductor device having pull-up or pull-down resistance)
KR970705234A (ko) 가변지연회로
KR890001104A (ko) 반도체집적회로
KR910016008A (ko) 메모리 소자의 저소비 전력 리던던시(Redundancy) 회로
KR970024017A (ko) 반도체장치
KR840004308A (ko) 반도체 기억장치
KR890016623A (ko) 반도체 집적회로 장치
KR970024538A (ko) 아날로그 지연회로
KR950015749A (ko) 반도체메모리장치의 전원 지연회로
KR970055542A (ko) 앤드게이트회로
KR940008135A (ko) Mos전계효과 트랜지스터
KR920001841A (ko) 파워 온 리셋트 회로
KR930009104A (ko) 집적회로 보호용 회로구성

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application