KR910001974A - 집적회로구조 - Google Patents

집적회로구조 Download PDF

Info

Publication number
KR910001974A
KR910001974A KR1019900009691A KR900009691A KR910001974A KR 910001974 A KR910001974 A KR 910001974A KR 1019900009691 A KR1019900009691 A KR 1019900009691A KR 900009691 A KR900009691 A KR 900009691A KR 910001974 A KR910001974 A KR 910001974A
Authority
KR
South Korea
Prior art keywords
circuit
potential
capacitance
lead
connecting means
Prior art date
Application number
KR1019900009691A
Other languages
English (en)
Other versions
KR100190359B1 (ko
Inventor
볼프강 프리빌.
Original Assignee
발도르프, 피켄셔
지멘스 악티엔게젤샤프트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 발도르프, 피켄셔, 지멘스 악티엔게젤샤프트 filed Critical 발도르프, 피켄셔
Publication of KR910001974A publication Critical patent/KR910001974A/ko
Application granted granted Critical
Publication of KR100190359B1 publication Critical patent/KR100190359B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/006Identification
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/785Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1045Read-write mode select circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Databases & Information Systems (AREA)
  • Power Engineering (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Dram (AREA)

Abstract

내용 없음

Description

집적회로구조
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도에서 제5도는 본 발명의 다수 실시예의 간갹한 회로도.

Claims (18)

  1. 집적반도체회로에 있어서, 전위리드를 가진 구조회로, 제어전위를 위한 연결수단, 전위리드에 상기 연결수단을 연결하기 위한 전자회로를 포함한 것을 특징으로 하는 회로.
  2. 제1항에 있어서, 전자회로가 상기 연결수단 및 전위 리드에 연결되는 1개 리드 및 공급전위에 연결된 또다른 리드를 갖는 부하소자를 포함한 것을 특징으로 하는 회로.
  3. 제1항에 있어서, 상기 전자회로가 상기 연결수단 및 전위 리드에 연결된 것을 특징으로 하며; 상기 전자 회로에 있어서, 각각이 입력 및 출력을 갖는 적어도 1개의 직렬-연결된 인버터쌍과, 싱기 제1인버터출력과 공급전위에 연결된 캐패시턴스와, 상기 제2인버터출력과 제1인터터입력사이에 연결되고 공급전위에 연결된 게이트를 가진 트랜지스터를 포함하는 것을 특징으로 하는 회로.
  4. 제3항에 있어서, 상기 트랜지스터가 공급전압이 그것의 게이트에 존재할때는 언제나 전도상태에서 발생하는 차단전압 레벨에서 전압강하를 방지하는 챈널형을 갖는 것 및 공급전위로 부터의 전위차가 그것의 소오스에 존재하는 것을 특징으로 하는 회로.
  5. 제1항에 있어서, 상기 전자회로가 상기 연결수단 및 전위 리드에 연결되고, 상기 연결수단이 제어전위를 수신하고, 상기 전자회로가 전위리드에 연결된 반전출력 및 전위리드에 연결되지 않은 비반전출력을 갖는 플립-플롭을 포함하고, 상기 플립-플롭이 공급전위가 스위치온되고 제어전위가 상기 연결 수단에 인가되지 않을때 공급전위와 동일한 상태를 갖는 비반적 출력을 일으키는 바람작한 전기적위치를 갖는 것을 특징으로 하는 회로.
  6. 제5항에 있어서, 상기 플립-플롭이 각각 다른 길이의 스위칭시간을 갖는 2개의 반대방향으로 병렬연결된 인버터를 포함하는 것을 특징으로 하는 회로.
  7. 제6항에 있어서, 상기 인버터가 CMOS인버터인 것을 특징으로 하는 회로.
  8. 제6항에 있어서, 스위칭시간중 하나가 다른 스위칭 시간의 1/2인 것을 특징으로 하는 회로.
  9. 제7항에 있어서, 스위칭시간중 하나가 다른 스위칭 시간의 1/2인 것을 특징으로 하는 회로.
  10. 제5항에 있어서, 상기 플립-플롭이 입력을 가지며, 플립-플롭의 입력측 및 공급전위사이에 연결된 캐패시턴스를 포함한 것을 특징으로 하는 회로.
  11. 제3항에 있어서, 상기 캐패시턴스가 배랙터인 것을 특징으로 하는 회로.
  12. 제3항에 있어서, 상기 캐패시턴스가 캐패시터인 것을 특징으로 하는 회로.
  13. 제4항에 있어서, 상기 캐패시턴스가 배랙터인 것을 특징으로 하는 회로.
  14. 제4항에 있어서, 상기 캐패시턴스가 캐패시터인 것을 특징으로 하는 회로.
  15. 제10항에 있어서, 상기 캐패시턴스가 배랙터인 것을 특징으로 하는 회로.
  16. 제10항에 있어서, 상기 캐패시턴스가 캐패시터인 것을 특징으로 하는 회로.
  17. 제1항에 있어서, 상기 전자회로가 상기 연결수단과 전위리드사이에 연결되고, 상기 전자회로가 플립-플롭 및 이 플립플롭과 공급전위사이에 연결된 캐패시턴수를 가진 것을 특징으로 하는 회로.
  18. 제17항에 있어서, 상기 플립-플롭이 2개의 반대 방향으로 연결된 인버터를 포함한 것을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900009691A 1989-06-30 1990-06-29 집적회로장치 KR100190359B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP89111980.2 1989-06-30
EP89111980A EP0404995B1 (de) 1989-06-30 1989-06-30 Integrierte Schaltungsanordnung

Publications (2)

Publication Number Publication Date
KR910001974A true KR910001974A (ko) 1991-01-31
KR100190359B1 KR100190359B1 (ko) 1999-06-01

Family

ID=8201566

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900009691A KR100190359B1 (ko) 1989-06-30 1990-06-29 집적회로장치

Country Status (7)

Country Link
US (1) US5124587A (ko)
EP (1) EP0404995B1 (ko)
JP (1) JPH0351780A (ko)
KR (1) KR100190359B1 (ko)
AT (1) ATE110865T1 (ko)
DE (1) DE58908287D1 (ko)
HK (1) HK46596A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100593615B1 (ko) * 1998-09-18 2006-09-18 엘지전자 주식회사 디스크 드라이브의 픽업구동력공급장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491444A (en) * 1993-12-28 1996-02-13 Sgs-Thomson Microelectronics, Inc. Fuse circuit with feedback disconnect
US7881028B2 (en) * 2008-03-04 2011-02-01 International Business Machines Corporation E-fuse used to disable a triggering network

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5685934A (en) * 1979-12-14 1981-07-13 Nippon Telegr & Teleph Corp <Ntt> Control signal generating circuit
JPS58115828A (ja) * 1981-12-29 1983-07-09 Fujitsu Ltd 半導体集積回路
JPS60182219A (ja) * 1984-02-29 1985-09-17 Fujitsu Ltd 半導体装置
US4837520A (en) * 1985-03-29 1989-06-06 Honeywell Inc. Fuse status detection circuit
JPS634492A (ja) * 1986-06-23 1988-01-09 Mitsubishi Electric Corp 半導体記憶装置
FR2608826B1 (fr) * 1986-12-19 1989-03-17 Eurotechnique Sa Circuit integre comportant des elements d'aiguillage vers des elements de redondance dans une memoire
US4853628A (en) * 1987-09-10 1989-08-01 Gazelle Microcircuits, Inc. Apparatus for measuring circuit parameters of a packaged semiconductor device
JPH0197016A (ja) * 1987-10-09 1989-04-14 Fujitsu Ltd 半導体集積回路装置
DE58903906D1 (de) * 1988-02-10 1993-05-06 Siemens Ag Redundanzdekoder eines integrierten halbleiterspeichers.
US4908525A (en) * 1989-02-03 1990-03-13 The United States Of America As Represented By The Secretary Of The Air Force Cut-only CMOS switch for discretionary connect and disconnect

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100593615B1 (ko) * 1998-09-18 2006-09-18 엘지전자 주식회사 디스크 드라이브의 픽업구동력공급장치

Also Published As

Publication number Publication date
KR100190359B1 (ko) 1999-06-01
EP0404995B1 (de) 1994-08-31
DE58908287D1 (de) 1994-10-06
EP0404995A1 (de) 1991-01-02
ATE110865T1 (de) 1994-09-15
HK46596A (en) 1996-03-22
US5124587A (en) 1992-06-23
JPH0351780A (ja) 1991-03-06

Similar Documents

Publication Publication Date Title
KR920022285A (ko) 출력 버퍼 회로
KR920010900A (ko) 반도체지연회로
KR950015989A (ko) 캐패시터와 트랜지스터를 사용하는 지연 회로
KR930003556A (ko) 점진적 턴-온 특성의 cmos 구동기
KR890016675A (ko) 프로그램 가능 셀을 포함하는 집적 회로
KR870006724A (ko) 스위칭 회로
KR880012008A (ko) 전원절환회로
KR880001108A (ko) Cmos 입력회로
KR960032900A (ko) 반도체 집적회로용 입력 버퍼 회로
KR920015378A (ko) 기판 바이어스 회로
KR880012014A (ko) Bimos 논리회로
KR860007753A (ko) 반도체 집전회로
KR910002116A (ko) 반도체 장치를 위한 전압 발생회로
KR960035626A (ko) 파워 온 리셋 회로
KR910008863A (ko) 반도체 집적회로
KR900017294A (ko) 집적 회로의 클록 전극용 제어회로
KR890015507A (ko) 전원전압상승검출회로
KR910016077A (ko) 반도체집적회로
KR910001974A (ko) 집적회로구조
KR880004564A (ko) 반도체 집적회로
KR930006875A (ko) 집적회로
KR960036330A (ko) 논리 게이트 회로 및 디지털 집적회로
KR950022037A (ko) 저전원 전압용 발진 회로
KR910017743A (ko) 레벨변환회로
KR910021022A (ko) 히스테리시스회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120113

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee