KR960036332A - 논리회로 - Google Patents
논리회로 Download PDFInfo
- Publication number
- KR960036332A KR960036332A KR1019960009654A KR19960009654A KR960036332A KR 960036332 A KR960036332 A KR 960036332A KR 1019960009654 A KR1019960009654 A KR 1019960009654A KR 19960009654 A KR19960009654 A KR 19960009654A KR 960036332 A KR960036332 A KR 960036332A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- input
- logic level
- potential
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0019—Arrangements for reducing power consumption by energy recovery or adiabatic operation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
스테이틱 입출력을 가진 클럭된 저 전력의 논리회로는 단열적으로 동작한다. 복잡한 회로나 이상하게 구성된 장치없이 여러 가지 논리기능을 달성할 수 있다. 여러 가지 논리 및 기억 기능을 수행하도록 이 논리 회로가 구성될 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 단열성 인버터의 일예를 개략적으로 도시한 도면, 제3도는 본 발명에 따른 단열성 NAND게이트를 개략적으로 도시한 도면, 제4도는 본 발명에 따른 단열성 NOR게이트를 개략적으로 도시한 도면.
Claims (1)
- 논리회로에 있어서, 제1 및 제2의 입력논리 레벨사이에서 변화하는 입력신호를 수신하는 입력노드, 제1 및 제2의 출력논리 레벨사이에서 변화하는 출력신호를 발생하는 출력노드, 클럭신호가 제1의 전위에서 제2의 전위로 단열적으로 변하는 동안의 제1의 주기와 클럭신호가 제2의 전위에서 제1의 전위로 단열적으로 변하는 동안의 제2의 주기를 한정하고 제1 및 제2의 전위 사이에서 단열적으로 변하는 쿨럭신호를 수신하는 클럭노드, 클럭신호에 의한 어떠한 또다른 변화에 관계없이 입력신호가 제1의입력 논리레벨에 있는한 제2의 출력 논리 레벨로 유지되는 출력신호가 제2의 출력논리레벨에 다다를때까지 입력신호가 제1의 입력 논리 레벨에 있을 경우에 제1의 전위로부터 제2의 전위로의 클럭신호의 변화를, 상기 출력신호로 하여금 단열적으로 추종하도록 허용하는 클럭노드와 출력노드 사이의 제1의 경로, 클럭신호에 의한 어떠한 또다른 변화에 관계없이 입력신호가 제2의 입력 논리레벨에 있는 한 제1의 출력 논리 레벨로 유지되는 출력신호가 제1의 출력논리레벨에 다다를때까지 입력 신호가 제2의 입력 논리 레벨에 있을 경우에 제2의 전위로부터 제1의 전위로의 클럭신호의 변화를, 상기 출력신호로 하여금 단열적으로 추종하도록 허용하는 클럭노드와 출력노드 사이의 제2의 경로를 포함하는 논리 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/413,658 US5521538A (en) | 1995-03-30 | 1995-03-30 | Adiabatic logic |
US08/413,658 | 1995-03-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR960036332A true KR960036332A (ko) | 1996-10-28 |
Family
ID=23638109
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960009654A KR960036332A (ko) | 1995-03-30 | 1996-03-30 | 논리회로 |
Country Status (9)
Country | Link |
---|---|
US (1) | US5521538A (ko) |
EP (1) | EP0735688A2 (ko) |
JP (1) | JPH08335873A (ko) |
KR (1) | KR960036332A (ko) |
CA (1) | CA2172096A1 (ko) |
IL (1) | IL117641A0 (ko) |
MX (1) | MX9601147A (ko) |
SG (1) | SG83641A1 (ko) |
TW (1) | TW297187B (ko) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5473526A (en) | 1994-04-22 | 1995-12-05 | University Of Southern California | System and method for power-efficient charging and discharging of a capacitive load from a single source |
USRE38918E1 (en) | 1994-04-22 | 2005-12-13 | University Of Southern California | System and method for power-efficient charging and discharging of a capacitive load from a single source |
JPH08148982A (ja) * | 1994-11-21 | 1996-06-07 | Yamaha Corp | 半導体集積回路 |
US5670899A (en) * | 1994-11-21 | 1997-09-23 | Yamaha Corporation | Logic circuit controlled by a plurality of clock signals |
US5602497A (en) * | 1995-12-20 | 1997-02-11 | Thomas; Steven D. | Precharged adiabatic pipelined logic |
US5841299A (en) * | 1997-02-06 | 1998-11-24 | Intel Corporation | Method and apparatus for implementing an adiabatic logic family |
US5986476A (en) * | 1997-08-08 | 1999-11-16 | Intel Corporation | Method and apparatus for implementing a dynamic adiabatic logic family |
US6242951B1 (en) * | 1997-09-05 | 2001-06-05 | Shunji Nakata | Adiabatic charging logic circuit |
US6985142B1 (en) * | 1998-09-03 | 2006-01-10 | University Of Southern California | Power-efficient, pulsed driving of capacitive loads to controllable voltage levels |
FR2796224B1 (fr) * | 1999-07-08 | 2001-09-07 | Suisse Electronique Microtech | Circuit logique adiabatique |
US7005893B1 (en) * | 1999-07-19 | 2006-02-28 | University Of Southern California | High-performance clock-powered logic |
US6415181B1 (en) * | 2000-02-25 | 2002-07-02 | Medtronic, Inc. | Implantable medical device incorporating adiabatic clock-powered logic |
US6433389B1 (en) | 2000-06-09 | 2002-08-13 | Advanced Micro Devices, Inc. | Silicon on insulator logic circuit utilizing diode switching elements |
EP1303881A1 (en) * | 2000-06-02 | 2003-04-23 | Advanced Micro Devices, Inc. | Silicon on insulator logic circuit utilizing diode switching elements |
JP3632151B2 (ja) | 2000-06-06 | 2005-03-23 | 日本電信電話株式会社 | 断熱充電レジスタ回路 |
DE10101951A1 (de) * | 2001-01-17 | 2002-08-01 | Infineon Technologies Ag | Transistor-Dioden-Anordnung |
CN101087128B (zh) * | 2006-06-07 | 2010-08-25 | 黑龙江大学 | 绝热锁存器和无绝热门的绝热cmos时序电路 |
JP5239501B2 (ja) * | 2008-05-15 | 2013-07-17 | セイコーエプソン株式会社 | 2相駆動cmos断熱的論理回路 |
TWI539749B (zh) | 2015-03-31 | 2016-06-21 | 國立交通大學 | 能量回收系統及其回收方法 |
KR101722558B1 (ko) * | 2015-08-28 | 2017-04-04 | 서울과학기술대학교 산학협력단 | 단일 다이오드를 사용한 adcl 인버터 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3651340A (en) * | 1970-06-22 | 1972-03-21 | Hamilton Watch Co | Current limiting complementary symmetry mos inverters |
US4142251A (en) * | 1977-11-21 | 1979-02-27 | Hewlett-Packard Company | Field programmable read-only-memory |
US4985643A (en) * | 1988-06-24 | 1991-01-15 | National Semiconductor Corporation | Speed enhancement technique for CMOS circuits |
US5121003A (en) * | 1990-10-10 | 1992-06-09 | Hal Computer Systems, Inc. | Zero overhead self-timed iterative logic |
US5208490A (en) * | 1991-04-12 | 1993-05-04 | Hewlett-Packard Company | Functionally complete family of self-timed dynamic logic circuits |
WO1994002993A1 (en) * | 1992-07-17 | 1994-02-03 | Massachusetts Institute Of Technology | Recovered energy logic circuits |
US5378940A (en) * | 1993-03-12 | 1995-01-03 | Massachusetts Institute Of Technology | Charge recovery logic including split level logic |
US5422582A (en) * | 1993-12-30 | 1995-06-06 | At&T Corp. | Diode coupled CMOS logic design for quasi-static resistive dissipation with multi-output capability |
US5426382A (en) * | 1994-05-03 | 1995-06-20 | Motorola, Inc. | Complementary logic recovered energy circuit |
-
1995
- 1995-03-30 US US08/413,658 patent/US5521538A/en not_active Expired - Lifetime
- 1995-12-04 TW TW084112889A patent/TW297187B/zh active
-
1996
- 1996-03-19 CA CA002172096A patent/CA2172096A1/en not_active Abandoned
- 1996-03-25 IL IL11764196A patent/IL117641A0/xx unknown
- 1996-03-26 EP EP96302083A patent/EP0735688A2/en not_active Withdrawn
- 1996-03-27 MX MX9601147A patent/MX9601147A/es not_active Application Discontinuation
- 1996-03-29 SG SG9606300A patent/SG83641A1/en unknown
- 1996-03-29 JP JP8075510A patent/JPH08335873A/ja not_active Withdrawn
- 1996-03-30 KR KR1019960009654A patent/KR960036332A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
CA2172096A1 (en) | 1996-10-01 |
MX9601147A (es) | 1997-02-28 |
JPH08335873A (ja) | 1996-12-17 |
SG83641A1 (en) | 2001-10-16 |
IL117641A0 (en) | 1996-07-23 |
TW297187B (ko) | 1997-02-01 |
US5521538A (en) | 1996-05-28 |
EP0735688A2 (en) | 1996-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960036332A (ko) | 논리회로 | |
KR890009068A (ko) | 레벨변환회로 | |
KR880005746A (ko) | 반도체집적회로 | |
KR880700548A (ko) | Ttl대 cmos입력버퍼 | |
KR870008312A (ko) | 반도체기억장치의 리프레쉬동작 제어회로 | |
KR960018901A (ko) | 피이드백 래치 및 피이드백 래치의 피이드백 동작 형성 방법 | |
KR870001505A (ko) | 점화 리세트회로 | |
KR970076814A (ko) | 어드레스 트랜지션 검출 회로를 갖는 펄스 발생 회로 | |
KR880005750A (ko) | 제어펄스 발생회로 | |
KR890004496A (ko) | 반도체 집적회로 | |
KR890010922A (ko) | Dc 테스트 기능을 갖춘 반도체 집적회로 | |
KR940026965A (ko) | 컬럼 어드레스 천이 검출회로 | |
KR970076821A (ko) | 래치회로 | |
KR940012823A (ko) | 클록신호 생성회로 | |
KR950022103A (ko) | 전압 온 리세트회로 | |
KR950029773A (ko) | 전압 레벨 검출 회로 및 반도체 기억 장치 | |
KR960019978A (ko) | 펄스 발생기 | |
KR920008758A (ko) | 파워-온 리세트회로 | |
KR970003935A (ko) | 논리 및 레벨 변환 회로 및 반도체 장치 | |
KR960024820A (ko) | 전류소모를 줄인 신호 입력버퍼 | |
KR950015386A (ko) | 반도체 메모리 장치 | |
KR920010616A (ko) | 칩 인에이블 검출회로 | |
KR910017613A (ko) | 파워 온 리세트 회로 | |
KR970055487A (ko) | 가변형 슬루율 제어 로직회로 | |
KR970013754A (ko) | 레벨 쉬프트 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |