KR960019978A - 펄스 발생기 - Google Patents

펄스 발생기 Download PDF

Info

Publication number
KR960019978A
KR960019978A KR1019940030890A KR19940030890A KR960019978A KR 960019978 A KR960019978 A KR 960019978A KR 1019940030890 A KR1019940030890 A KR 1019940030890A KR 19940030890 A KR19940030890 A KR 19940030890A KR 960019978 A KR960019978 A KR 960019978A
Authority
KR
South Korea
Prior art keywords
signal
feedback
output
pulse
inverter
Prior art date
Application number
KR1019940030890A
Other languages
English (en)
Inventor
한태홈
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019940030890A priority Critical patent/KR960019978A/ko
Priority to US08/369,455 priority patent/US5546034A/en
Priority to JP7037859A priority patent/JP2928739B2/ja
Publication of KR960019978A publication Critical patent/KR960019978A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/06Shaping pulses by increasing duration; by decreasing duration by the use of delay lines or other analogue delay elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dram (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 펄스 발생기를 공개한다. 그 회로는 클럭신호의 제1상태에 응답하여 출력 펄스신호를 초기화하기 위한 초기화 회로, 상기 클럭신호의 제2상태에 응답하여 상기 출력 펄스신호를 궤환 입력단자를 통하여 궤환하고, 상기 궤환되는 출력 펄스신호에 응답하여 입력신호를 소정시간 지연하고 소정 횟수 궤환함에 의해서 상기 입력신호의 펄스길이를 신장하여 출력하기 위한 궤환회로, 및 상기 클럭신호의 제2상태로부터 제1상태로의 천이에 응답하여 상기 궤환회로의 출력 펄스신호를 반전하고 상기 출력 펄스의 신장을 종료하기 위한 펄스 출력 회로로 구성되어 있다. 따라서, 회로 구성이 간단하여 집적화시에 칩면적을 줄일 수 있다.

Description

펄스 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명의 펄스 발생기의 회로도이다.

Claims (7)

  1. 클럭신호의 제1상태에 응답하여 출력 펄스신호를 초기화하기 위한 초기화 수단; 상기 클럭신호의 제2상태에 응답하여 상기 출력 펄스신호를 궤환 입력단자를 통하여 궤환하고, 상기 궤환되는 출력 펄스신호에 응답하여 입력신호를 소정시간 지연하고 소정 횟수 궤환함에 의해서 상기 입력신호의 펄스 길이를 신장하여 출력하기 위한 궤환수단; 및 상기 클럭신호의 제2상태로 부터 제1상태로의 천이에 응답하여 상기 궤환수단의 출력 펄스신호를 반전하고 상기 출력 펄스의 신장을 종료하기 위한 펄스 출력수단을 구비한 것을 특징으로 하는 펄스 발생기.
  2. 제1항에 있어서, 상기 초기화수단은 상기 클릭신호가 인가되는 게이트 전극과 전원전압이 인가되는 소오스 전극 및 상기 궤환수단의 궤환 입력단자에 연결된 드레인 전극을 가진 피모스트랜지스터로 구성된 것을 특징으로 하는 펄스 발생기.
  3. 제1항에 있어서, 상기 궤환수단은 상기 클럭신호의 제2상태에 응답하여 상기 궤환되는 출력 펄스신호의 반전된 신호를 전달하기 위한 스위칭 수단; 상기 입력신호와 상기 초기화 수단 및 상기 스위칭 수단의 출력신호를 상기 궤환 입력단자를 통하여 입력하여 비논리곱하기 위한 제1낸드게이트; 상기 제1낸드게이트의 출력신호를 반전하여 상기 스위칭 수단에 인가하기 위한 인버터를 구비한 것을 특징으로 하는 펄스 발생기.
  4. 제3항에 있어서, 상기 스위칭 수단은 상기 궤환되는 출력 펄스신호의 반전된 신호가 인가되는 입력단자와 상기 궤환수단의 궤환 입력단자에 연결된 출력단자를 가진 씨모스전송게이트로 구성된 것을 특징으로 하는 펄스 발생기.
  5. 제1항에 있어서, 상기 출력수단은 상기 클럭신호와 상기 제1낸드게이트의 출럭신호를 입력하여 비논리곱하기 위한 제2낸드게이트를 구비한 것을 특징으로 하는 펄스 발생기.
  6. 제1항에 있어서, 상기 궤환수단은 상기 클럭신호의 제2상태에 응답하여 상기 궤환되는 출력 펄스신호의 반전된 신호를 전달하기 위한 스위칭 수단; 상기 입력신호와 상기 초기화 수단 및 상기 스위칭 수단의 출력신호를 상기 궤환 입력단자를 통하여 입력하여 비논리곱하기 위한 제1낸드게이트; 상기 제1낸드게이트의 출력신호를 반전하기 위한 제1인버터; 상기 제1인버터의 출력신호를 반전하기 위한 제2인버터; 상기 제2인버터의 출력신호를 반전하여 상기 스위칭 수단에 인가하기 위한 제3인버터를 구비한 것을 특징으로 하는 펄스 발생기.
  7. 제6항에 있어서, 상기 궤환수단은 상기 제1인버터와 상기 제2인버터의 공통노드와 접지전압사이에 연결된 캐패시터를 더 구비한 것을 특징으로 하는 펄스 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940030890A 1994-11-23 1994-11-23 펄스 발생기 KR960019978A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019940030890A KR960019978A (ko) 1994-11-23 1994-11-23 펄스 발생기
US08/369,455 US5546034A (en) 1994-11-23 1995-01-06 Pulse generator capable of variably controlling a pulse length
JP7037859A JP2928739B2 (ja) 1994-11-23 1995-02-27 パルス発生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940030890A KR960019978A (ko) 1994-11-23 1994-11-23 펄스 발생기

Publications (1)

Publication Number Publication Date
KR960019978A true KR960019978A (ko) 1996-06-17

Family

ID=19398721

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940030890A KR960019978A (ko) 1994-11-23 1994-11-23 펄스 발생기

Country Status (3)

Country Link
US (1) US5546034A (ko)
JP (1) JP2928739B2 (ko)
KR (1) KR960019978A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3461944B2 (ja) * 1994-12-26 2003-10-27 富士通株式会社 パルス信号整形回路
US5898735A (en) * 1995-10-06 1999-04-27 Matsushita Electric Industrial Co., Ltd. Circuit and method for signal transmission
US5764090A (en) * 1996-08-26 1998-06-09 United Microelectronics Corporation Write-control circuit for high-speed static random-access-memory (SRAM) devices
US5920222A (en) * 1997-04-22 1999-07-06 International Business Machines Corporation Tunable pulse generator based on a wave pipeline
US6661269B2 (en) * 2001-02-23 2003-12-09 Intel Corporation Selectively combining signals to produce desired output signal
JP4246030B2 (ja) * 2003-10-22 2009-04-02 シャープ株式会社 赤外線受信回路,電子機器および赤外線受信方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3764920A (en) * 1972-06-15 1973-10-09 Honeywell Inf Systems Apparatus for sampling an asynchronous signal by a synchronous signal
US4105978A (en) * 1976-08-02 1978-08-08 Honeywell Information Systems Inc. Stretch and stall clock
JPS5711527A (en) * 1980-06-26 1982-01-21 Seiko Epson Corp Chattering prevention circuit for electronic wrist watch
US4507570A (en) * 1983-03-01 1985-03-26 Motorola, Inc. Resettable one shot circuit having noise rejection
US4769791A (en) * 1986-08-06 1988-09-06 Advanced Micro Devices, Inc. On-chip pulse-width control circuit for SRAM memories
US4881040A (en) * 1988-08-04 1989-11-14 Gte Government Systems Corporation Signal generator for producing accurately timed pulse groupings
US5008563A (en) * 1989-09-05 1991-04-16 Eastman Kodak Company Adjustable clock generator circuit
US5036230A (en) * 1990-03-01 1991-07-30 Intel Corporation CMOS clock-phase synthesizer
US4985640A (en) * 1990-04-04 1991-01-15 Intel Corporation Apparatus for generating computer clock pulses
US5059818A (en) * 1990-06-01 1991-10-22 Advanced Micro Devices, Inc. Self-regulating clock generator
US5258952A (en) * 1990-12-14 1993-11-02 Sgs-Thomson Microelectronics, Inc. Semiconductor memory with separate time-out control for read and write operations
US5124573A (en) * 1990-12-20 1992-06-23 International Business Machines Adjustable clock chopper/expander circuit
US5313108A (en) * 1992-04-17 1994-05-17 Picopower Technology, Inc. Circuit for generating a stretched clock signal by one period or one-half period
US5336938A (en) * 1992-06-25 1994-08-09 Cypress Semiconductor Corporation Apparatus for generating an asynchronous status flag with defined minimum pulse
US5422585A (en) * 1993-09-24 1995-06-06 Fan Chiangi; Yung F. Apparatus for generating an output signal of a desired pulse width

Also Published As

Publication number Publication date
JP2928739B2 (ja) 1999-08-03
JPH08148975A (ja) 1996-06-07
US5546034A (en) 1996-08-13

Similar Documents

Publication Publication Date Title
KR940006345A (ko) 부스트 전압 발생 회로
KR970013707A (ko) 레벨 시프트 반도체 장치
KR970013732A (ko) 멀티파워를 사용하는 데이타 출력버퍼
KR940003011A (ko) 출력전압에 있어 전계효과트랜지스터의 한계치전압의 손실이 생기지 않는 전압발생회로
KR960019978A (ko) 펄스 발생기
KR980006802A (ko) 오실레이터 출력 발생장치
KR970029739A (ko) 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치
KR880012006A (ko) Rc 시정수를 이용한 가변 클럭 지연회로
KR970078007A (ko) 극성 자동전환 회로
KR950012459A (ko) 다(多)비트 출력 메모리 회로용 출력 회로
KR960042746A (ko) 반도체 메모리장치의 다이나믹 레벨 컨버터
KR980006900A (ko) 고속 전압 변환 회로
KR100188007B1 (ko) 펄스 발생회로
KR970012732A (ko) 반도체 소자의 지연회로
KR920001841A (ko) 파워 온 리셋트 회로
KR980006880A (ko) 반도체 메모리 장치의 출력 버퍼
KR970024600A (ko) 레벨시프트회로
KR950020695A (ko) 고전위 전달회로
KR970024546A (ko) 딜레이(delay) 회로
KR970008171A (ko) 반도체 메모리 소자의 펄스 폭 제어 회로
KR970013735A (ko) 출력버퍼 회로
KR960025768A (ko) 신호선 구동회로의 충전 및 방전 보조 장치
KR970076883A (ko) 반도체 메모리 장치의 번인 스트레스 제어 회로
KR970051340A (ko) 고전압 발생회로
KR970024603A (ko) 슈미트 트리거회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120222

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee