KR970013735A - 출력버퍼 회로 - Google Patents

출력버퍼 회로 Download PDF

Info

Publication number
KR970013735A
KR970013735A KR1019950025870A KR19950025870A KR970013735A KR 970013735 A KR970013735 A KR 970013735A KR 1019950025870 A KR1019950025870 A KR 1019950025870A KR 19950025870 A KR19950025870 A KR 19950025870A KR 970013735 A KR970013735 A KR 970013735A
Authority
KR
South Korea
Prior art keywords
reference voltage
signal
inputting
nmos transistor
output
Prior art date
Application number
KR1019950025870A
Other languages
English (en)
Inventor
하임철
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950025870A priority Critical patent/KR970013735A/ko
Publication of KR970013735A publication Critical patent/KR970013735A/ko

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

본 발명은 반도체 소자의 출력버퍼 회로에 관한 것으로서, 출력버퍼회로에 기준전압 발생회로를 사용하여 출력 전압의 빠른 상승 및 하강시의 피크전압을 분산시켜 주므로써 출력버퍼 회로에서 나타나는 정상전류의 증가로 인한 잡음현상을 완화시켜주도록 한 출력버퍼 회로에 관한 것이다.

Description

출력버퍼 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 출력버퍼 회로도.
제3도즌 제2도의 기준전압 발생회로의 상세회로도.

Claims (4)

  1. 전원 및 접지간에 접속되며, 기준전압 발생회로의 제2기준전압 신호, 데이타 입력신호 및 반전게이트를 경유한 출력 인에이블신호를 입력으로하는 제1콘트롤회로와, 상기 전원 및 접지간에 접속되며, 상기 기준전압 발생회로의 제1기준전압 신호, 상기 데이타 입력신호 및 상기 출력 인에이블신호를 입력으로 하는 제2콘트롤회로와, 상기 전원 및 출력단자간에 접속되며, 상기 제1콘트롤회로의 출력신호를 입력으로하는 풀업 트랜지스터와, 상기 출력단자 및 접지간에 접속되며, 상기 제2콘트롤회로의 출력신호를 입력으로 하는 풀다운 트랜지스터로 구성되는 것을 특징으로 하는 출력버퍼 회로.
  2. 제1항에 있어서, 상기 제1콘트롤회로는 상기 전원전압 및 접지간에 상기 데이타 입력신호 및 반전게이틀 경유한 출력 인에이블신호를 입력으로하는 전류 미러와, 상기 데이타 입력신호를 입력으로하는 NMOS트랜지스터와, 상기 반전게이트를 경유한 출력 인에이블신호를 입력으로하는 NMOS트랜지스터와, 상기 제2기준전압신호를 입력으로 하는 NMOS트랜지스터가 직렬로 접속 구성되는 것을 특징으로 하는 출력버퍼 회로.
  3. 제1항에 있어서, 상기 제2콘트롤회로는 상기 전원전압 및 노드간에 상기 제1기준전압신호를 입력으로 하는 PMOS트랜지스터와, 상기 데이타 입력신호를 입력으로하는 PMOS트랜지스터와, 상기 출력 인에이블신호를 입력으로하는 POMOS트랜지스터가 직렬로 접속되고, 상기 노드 및 접지간에 출력 인에이블신호를 입력으로하는 NMOS트랜지스터와, 상기 데이타 입력시호를 입력으로하는 NMOS트랜지스터가 병렬로 접속되는 것을 특징으로하는 출력버퍼 회로.
  4. 제1항에 있어서, 상기 기준전압 발생회로는 전원 및 제1기준전압 출력단자간에 직렬로 접속되는 인에이블신호를 입력으로 하는 PMOS트랜지스터 및 다수의 PMOS트랜지스터와, 상기 제1기준압 출력단자 및 접지간에 접속되는 상기 제2기준전압 신호를 입력으로 하는 NMOS트랜지스터와, 상기 전원 및 제2기준전압 출력단자간에 병렬 접속되는 한쌍의 PMOS트랜지스터와, 상기 제2기준전압 출력단자 및 접지간에 직렬로 접속되는 상기 제1기준전압 신호를 입력으로 하는 NMOS트랜지스터와, 상기 전원전압을 입력으로하는 NMOS트랜지스터와, 상기 반전게이트를 통한 인에이블신호를 입력으로 하는 NMOS트랜지스터로 구성되는 것을 특징으로 하는 출력버퍼 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950025870A 1995-08-22 1995-08-22 출력버퍼 회로 KR970013735A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950025870A KR970013735A (ko) 1995-08-22 1995-08-22 출력버퍼 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950025870A KR970013735A (ko) 1995-08-22 1995-08-22 출력버퍼 회로

Publications (1)

Publication Number Publication Date
KR970013735A true KR970013735A (ko) 1997-03-29

Family

ID=66595243

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950025870A KR970013735A (ko) 1995-08-22 1995-08-22 출력버퍼 회로

Country Status (1)

Country Link
KR (1) KR970013735A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100705972B1 (ko) * 2005-10-31 2007-04-12 (주)아트칩스 출력회로장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100705972B1 (ko) * 2005-10-31 2007-04-12 (주)아트칩스 출력회로장치

Similar Documents

Publication Publication Date Title
KR940004973A (ko) 반도체 소자의 모스(mos) 발진기
KR900005455A (ko) 레벨 변환 기능을 갖는 출력버퍼회로
KR970051206A (ko) 저전력용 센스앰프회로
KR940010529A (ko) 입력 버퍼
KR970013732A (ko) 멀티파워를 사용하는 데이타 출력버퍼
KR970078002A (ko) 전류 스파이크 억제 회로를 갖는 차분 신호 발생 회로
KR960009408A (ko) 노이즈 감소 출력 버퍼
KR970013735A (ko) 출력버퍼 회로
KR960019978A (ko) 펄스 발생기
KR970071797A (ko) 지연조정이 용이한 반도체 메모리 장치
KR970008891A (ko) 반도체 소자의 출력버퍼 회로
KR970013727A (ko) 출력버퍼 회로
KR970055396A (ko) 지연회로
KR970076798A (ko) 반도체 메모리장치의 내부 전원전압 발생회로
KR930005370A (ko) 입력 회로
KR980006880A (ko) 반도체 메모리 장치의 출력 버퍼
KR950022113A (ko) 데이타 출력버퍼
KR970055470A (ko) 레벨 쉬프트회로
KR960019990A (ko) 저잡음 고속 출력버퍼
KR970055477A (ko) 출력버퍼 회로
KR910008735A (ko) 전원전압 조정회로
KR970055518A (ko) 메모리의 출력버퍼회로
KR960001961A (ko) 입력버퍼
KR950004742A (ko) 전압레벨 비교회로와 그를 포함하는 데이타 출력 버퍼 및 고전압 발생회로
KR950013031A (ko) 전압변화 대응 지연회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application