KR900005455A - 레벨 변환 기능을 갖는 출력버퍼회로 - Google Patents

레벨 변환 기능을 갖는 출력버퍼회로 Download PDF

Info

Publication number
KR900005455A
KR900005455A KR1019890013476A KR890013476A KR900005455A KR 900005455 A KR900005455 A KR 900005455A KR 1019890013476 A KR1019890013476 A KR 1019890013476A KR 890013476 A KR890013476 A KR 890013476A KR 900005455 A KR900005455 A KR 900005455A
Authority
KR
South Korea
Prior art keywords
signal
potential
gate
buffer circuit
input
Prior art date
Application number
KR1019890013476A
Other languages
English (en)
Other versions
KR920010819B1 (ko
Inventor
마사끼 고마끼
Original Assignee
야마모도 다꾸마
후지쓰 가부시끼가이샤
나까노 히로유끼
후지쓰 브이 엘 에스 아이 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 다꾸마, 후지쓰 가부시끼가이샤, 나까노 히로유끼, 후지쓰 브이 엘 에스 아이 가부시끼가이샤 filed Critical 야마모도 다꾸마
Publication of KR900005455A publication Critical patent/KR900005455A/ko
Application granted granted Critical
Publication of KR920010819B1 publication Critical patent/KR920010819B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01721Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

레벨 변환 기능을 갖는 출력버퍼회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 제3도에 도시된 형상의 노드(node)에서의 신호들의 파형도.
제5도는 본 발명의 첫번째 바람직한 실시예의 회로도.
제6도는 제5도에 도시된 형상의 노드에서의 신호들의 파형도.

Claims (23)

  1. 입력 신호의 전압을 기초로 첫번째 전위와 두번째 전위를 발생하고, 상기 첫번째 전위가 상기 두번째 전위보다 더 높은 첫번째 수단, 상기 첫번째 수단과 출력단자에 결합된 입력단자를 가지며, 상기 입력단자의 전위를 기초로 전원으로 부터 그곳을 통하여 통과하는 전류를 제어하므로써 출력 신호를 발생하고, 상기 출력 신호가 상기 출력 단자를 통하여 외부회로에 공급되는 두번째 수단, 상기 첫번째 수단에 결합되고, 상기 입력신호의 전압이 변할때 소정의 시간동안 제어신호를 발생하기 위한 세번째 수단 및 상기 세번째 수단에 결합되고, 상기 첫번째 수단이 상기 입력 신호의 전압의 변화에 대하여 상기 두번째 전위를 출력할때 상기 세번째 수단으로 부터 공급된 상기 제어신호에 의하여 정의된 소정의 시간동안 상기 입력단자에 결합된 기생용량을 방전하고 상기 두번째 수단의 상기 입력 단자의 전위를 상기 두번째 전위보다 더 낮게 설정하기 위한 네번째 수단등으로 이루어진 출력버퍼회로.
  2. 제1항에 있어서, 상기 네번째 수단이 게이트 단자와 첫번째 및 두번째 단자들을 가지는 MOS 트랜지스터를 포함하고, 상기 제어신호가 MOS 트랜지스터의 게이트 단자에 공급되며, 상기 첫번째와 두번째 단자들이 상기 전원에 접속되는 출력버퍼회로.
  3. 제1항에 있어서, 상기 세번째 수단이 상기 소정의 시간만큼 상기 입력신호를 지연하고 지연된 신호를 출력하며 상기 입력신호와 상기 지연된 신호로 부터 상기 제어신호를 발생하기 위한 지연수단을 포함하는 출력버퍼회로.
  4. 제3항에 있어서, 상기 지연수단이 인버터를 포함하고, 상기 게이트 수단이 NAND 게이트와 인버터를 포함하는 출력버퍼회로.
  5. 제1항에 있어서, 상기 두번째 수단이 게이트, 드레인 및 소오스를 가지는 오픈 드레인 MOS 트랜지스터를 포함하고, 상기 게이트가 상기 두번째 수단의 상기 입력단자를 형성하며, 상기 오픈 드레인 MOS 트랜지스터의 드레인이 상기 두번째 수단의 상기 출력단자를 형성하고, 상기 그의 소오스가 상기 전원에 접속되는 출력버퍼회로.
  6. 제1항에 있어서, 상기 입력신호가 CMOS 레벨 신호이고, 상기 출력신호가 ECL 레벨 신호인 출력버퍼회로.
  7. 제1항에 있어서, 상기 입력신호가 CMOS 레벨 신호이고, 상기 두번째 전위가 CMOS 논리의 하이 레벨에 대응하는 고전위와 CMOS 논리의 로우레벨에 대응하는 저전위 사이에 있는 출력버퍼회로.
  8. 입력신호의 전압을 기초로 첫번째 전위와 두번째 전위를 발생하고, 상기 첫번째 전위가 상기 두번째 전위보다 더 높은 첫번째 수단, 상기 첫번째 수단과 출력 단자에 결합된 입력 단자를 가지며, 상기 입력 단자의 전위를 기초로 전원으로 부터 그곳을 통하여 통과하는 전류를 제어하므로써 출력 신호를 발생하고, 상기 출력신호가 상기 출력 단자를 통하여 외부회로에 공급되는 두번째 수단, 상기 첫번째 수단에 결합되고, 상기 두번째 수단의 상기 입력단자의 상기 전위와 상기 입력신호로 부터 첫번째와 두번째 제어 신호들을 발생하고, 상기 입력신호의 전압이 변할때 상기 첫번째와 두번째 제어신호들이 소정의 시간에 설정되도록 정의되는 세번째 수단 및 상기 세번째 수단에 결합되고, 상기 첫번째 수단이 상기 입력 신호의 전압의 변화에 대하여 전위를 출력할때 상기 세번째 수단으로부터 공급된 상기 첫번째와 두번째 제어신호들에 의하여 정의된 소정의 시간동안 상기 입력단자에 결합된 기생용량을 방전하고 상기 두번째 수단의 상기 입력 단자의 전위를 상기 두번째 전위보다 더 낮게 설정하기 위한 네번째 수단등으로 이루어진 출력버퍼회로.
  9. 제8항에 있어서, 상기 네번째 수단이 상기 두번째 수단의 상기 입력단자와 상기 전원 사이에 직렬로 접속된 첫번째와 두번째 MOS 트랜지스터들을 포함하고, 상기 첫번째와 두번째 제어신호들이 상기 첫번째와 두번째 MOS 트랜지스터들의 게이트에 각각 공급되는 출력버퍼회로.
  10. 제9항에 있어서, 상기 세번째 수단이 상기 두번째 수단의 상기 입력단자의 전위로 부터 피드백 신호를 발생하기 위한 CMOS 인버터 수단, 상기 소정의 시간만큼 상기 입력 신호를 지연하고 지연된 신호를 출력하기 위한 지연 수단 및 상기 피드백 신호와 상기 지연된 신호로부터 상기 두번째 제어신호를 발생하기 위한 게이트 수단을 포함하고, 상기 입력 신호가 상기 첫번째 제어 신호로서 상기 첫번째 MOS 트랜지스터의 게이트에 공급되며, 상기 게이트 수단으로 부터 얻어진 상기 두번째 제어 신호가 상기 두번째 MOS 트랜지스터의 게이트에 공급되는 출력버퍼회로.
  11. 제10항에 있어서, 상기 지연수단이 인버터를 포함하고, 상기 게이트 수단이 NOR 게이트를 포함하는 출력버퍼회로.
  12. 제8항에 있어서, 상기 두번째 수단이 게이트, 드레인 및 소오스를 가지는 오픈 드레인 MOS 트랜지스터를 포함하고, 상기 게이트가 상기 두번째 수단의 상기 입력 단자를 형성하고, 상기 오픈 드레인 MOS 트랜지스터의 드레인이 상기 두번째 수단의 상기 출력 단자를 형성하고, 상기 그의 소오스가 상기 전원에 접속되는 출력버퍼회로.
  13. 제8항에 있어서, 상기 입력 신호가 CMOS 레벨 신호이고, 상기 출력 신호가 ECL 레벨 신호인 출력버퍼회로.
  14. 제8항에 있어서, 상기 입력신호가 CMOS 레벨 신호이고, 상기 두번째 전위가 CMOS 논리의 하이레벨에 대응하는 고전위와 CMOS 논리의 로우레벨에 대응하는 저전위 사이에 있는 출력버퍼회로.
  15. 입력 신호의 전압을 기초로 첫번째 전위와 두번째 전위를 발생하고, 상기 첫번째 전위가 상기 두번째 전위보다 더 높은 첫번째 수단, 상기 첫번째 수단과 출력단자에 결합된 입력단자를 가지며, 상기 입력단자의 전위를 기초로 전원으로부터 그곳을 통하여 통과하는 전류를 제어하므로써 출력 신호를 발생하고, 상기 출력 신호가 상기 출력 단자를 통하여 외부 회로에 공급되는 두번째 수단, 상기 첫번째 수단에 결합되고, 상기 입력신호의 전압의 첫번째 변화에 대하여 첫번째 소정의 시간동안 상기 입력 신호로 부터 첫번째 제어신호를 발생하고 상기 입력 신호의 전압의 두번째 변화에 대하여 두번째 소정의 시간동안 상기 입력신호로부터 두번째 제어신호를 발생하기 위한 세번째 수단 및 상기 세번째 수단에 결합되고, 상기 세번째 수단으로 부터 공급된 상기 첫번째 제어 신호에 의하여 정의된 첫번째 소정의 시간동안 상기 입력단자에 결합된 기생용량을 방전하고 상기 두번째 수단의 상기 입력단자의 전위를 상기 두번째 전위보다 더 낮게 설정하고, 상기 세번째 수단으로 부터 공급된 상기 두번째 제어 신호에 의하여 정의된 상기 두번째 소정의 시간동안 상기 기생용량을 충전하고 상기 첫번째 전위와 동일한 상기 두번째 수단의 상기 입력단자의 전위를 설정하기 위한 네번째 수단 등으로 이루어진 출력버퍼회로.
  16. 제15항에 있어서, 상기 네번째 수단이 상기 두번째 제어 신호가 공급된 게이트, 상기 전원에 접속된 소오스 및 상기 두번째 수단의 입력 단자에 접속된 드레인을 갖는 PMOS 트랜지스터와 상기 첫번째 제어 신호가 공급된 게이트, 상기 전원에 접속된 소오스 및 상기 두번째 수단의 상기 입력단자에 접속된 드레인을 갖는 NMOS 트랜지스터를 포함하는 출력버퍼회로.
  17. 제15항에 있어서, 상기 세번째 수단이 상기 입력 전압을 지연하고 지연된 신호를 출력하기 위한 지연수단, 상기 입력 신호와 상기 지연된 신호로 부터 상기 첫번째 제어신호를 발생하기 위한 첫번째 게이트 수단 및 상기 입력신호와 상기 지연된 신호로 부터 상기 두번째 제어신호를 발생하기 위한 두번째 게이트 수단을 포함하는 출력버퍼회로.
  18. 제17항에 있어서, 상기 지연수단이 인버터를 포함하는 출력버퍼회로.
  19. 제17항에 있어서, 상기 첫번째 게이트 수단이 상기 입력신호와 상기 지연된 신호를 수신하고 NAND 게이트 신호를 출력하기 위한 NAND 게이트 수단과 상기 NAND 게이트 신호를 인버트하므로써 상기 첫번째 제어신호를 출력하기위한 인버터 수단을 포함하는 출력버퍼회로.
  20. 제17항에 있어서, 상기 두번째 게이트 수단이 상기 입력 신호와 상기 지연된 신호를 수신하고 NOR 게이트 신호를 출력하기 위한 NOR 게이트 수단과 상기 NOR 게이트 신호를 인버트하므로써 상기 두번째 제어 신호를 출력하기 위한 인버터 수단을 포함하는 출력버퍼회로.
  21. 제15항에 있어서, 상기 두번째 수단이 게이트, 드레인 및 소오스를 가지는 오픈 드레인 MOS 트랜지스터를 포함하고, 상기 게이트가 상기 두번째 수단의 상기 입력단자를 형성하며, 상기 오픈 드레인 MOS 트랜지스터의 드레인이 상기 두번째 수단의 상기 출력 단자를 형성하고, 그의 소오스가 상기 전원에 접속되는 출력버퍼회로.
  22. 제15항에 있어서, 상기 입력 신호가 CMOS 레벨 신호이고, 상기 출력 신호가 ECL 레벨 신호인 출력버퍼회로.
  23. 제15항에 있어서, 상기 입력 신호가 CMOS 레벨신호이고, 상기 두번째 전위가 CMOS 논리의 하이레벨에 대응하는 고전위와 CMOS 논리의 로우레벨에 대응하는 저전위 사이에 있는 출력버퍼회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890013476A 1988-09-19 1989-09-19 레벨 변환 기능을 갖는 출력버퍼회로 KR920010819B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63-234169 1988-09-19
JP63234169A JPH0282713A (ja) 1988-09-19 1988-09-19 スイッチング補助回路

Publications (2)

Publication Number Publication Date
KR900005455A true KR900005455A (ko) 1990-04-14
KR920010819B1 KR920010819B1 (ko) 1992-12-17

Family

ID=16966747

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890013476A KR920010819B1 (ko) 1988-09-19 1989-09-19 레벨 변환 기능을 갖는 출력버퍼회로

Country Status (4)

Country Link
US (1) US5043604A (ko)
EP (1) EP0360525B1 (ko)
JP (1) JPH0282713A (ko)
KR (1) KR920010819B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5105102A (en) * 1990-02-28 1992-04-14 Nec Corporation Output buffer circuit
JP2549743B2 (ja) * 1990-03-30 1996-10-30 株式会社東芝 出力回路
DE4012914A1 (de) * 1990-04-23 1991-10-24 Siemens Ag Cmos-schaltstufe
JPH04127713A (ja) * 1990-09-19 1992-04-28 Fujitsu Ltd 半導体集積回路
CA2062414C (en) * 1991-03-07 1999-03-30 Satomi Horita A circuit for interconnecting integrated semiconductor circuits
US5206544A (en) * 1991-04-08 1993-04-27 International Business Machines Corporation CMOS off-chip driver with reduced signal swing and reduced power supply disturbance
US5132572A (en) * 1991-08-12 1992-07-21 Advanced Micro Devices, Inc. High-speed CMOS-to-ECL translator circuit
JP2922028B2 (ja) * 1991-08-30 1999-07-19 株式会社東芝 半導体集積回路の出力回路
US5160860A (en) * 1991-09-16 1992-11-03 Advanced Micro Devices, Inc. Input transition responsive CMOS self-boost circuit
DE69334054T2 (de) * 1992-06-15 2006-12-07 Fujitsu Ltd., Kawasaki Integrierte Halbleiterschaltung mit Eingangs/Ausgangschnittstelle geeignet für niedrige Amplituden
JP3478580B2 (ja) * 1992-12-28 2003-12-15 ヒュンダイ エレクトロニクス アメリカ 出力駆動回路
US5343094A (en) * 1993-01-13 1994-08-30 National Semiconductor Corporation Low noise logic amplifier with nondifferential to differential conversion
JP2896305B2 (ja) * 1993-05-15 1999-05-31 株式会社東芝 半導体集積回路装置
US5483179A (en) * 1994-04-20 1996-01-09 International Business Machines Corporation Data output drivers with pull-up devices
JP3410547B2 (ja) * 1994-05-24 2003-05-26 三菱電機株式会社 半導体装置の出力回路
US5510731A (en) * 1994-12-16 1996-04-23 Thomson Consumer Electronics, S.A. Level translator with a voltage shifting element
EP0805559B1 (de) * 1996-04-29 2013-11-27 Infineon Technologies AG Treiberstufe
DE19633714C1 (de) * 1996-08-21 1998-02-12 Siemens Ag Schnelle, verlustleistungsarme und ECL-kompatible Ausgangs-schaltung in CMOS-Technologie
US6043682A (en) * 1997-12-23 2000-03-28 Intel Corporation Predriver logic circuit
US6064223A (en) * 1998-07-08 2000-05-16 Intel Corporation Low leakage circuit configuration for MOSFET circuits
DE19906860C2 (de) * 1999-02-18 2001-05-03 Texas Instruments Deutschland Tristate-Differenz-Ausgangsstufe
US6377102B2 (en) * 2000-02-29 2002-04-23 Texas Instruments Incorporated Load equalization in digital delay interpolators
US6563342B1 (en) * 2001-12-20 2003-05-13 Honeywell International, Inc. CMOS ECL output buffer
FR2887089B1 (fr) * 2005-06-09 2007-09-07 France Etat Dispositif formant porte logique adaptee pour detecter une faute logique

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4450371A (en) * 1982-03-18 1984-05-22 Rca Corporation Speed up circuit
JPS58218225A (ja) * 1982-06-12 1983-12-19 Nippon Telegr & Teleph Corp <Ntt> Mosトランジスタ増幅器
US4453095A (en) * 1982-07-16 1984-06-05 Motorola Inc. ECL MOS Buffer circuits
JPS5922414A (ja) * 1982-07-29 1984-02-04 Toshiba Corp 自動利得制御回路
JPS5943631A (ja) * 1982-09-06 1984-03-10 Hitachi Ltd レベル変換入力回路
JPS60256222A (ja) * 1984-05-31 1985-12-17 Mitsubishi Electric Corp トランジスタのベ−ス駆動回路
JPH0720060B2 (ja) * 1985-08-14 1995-03-06 株式会社東芝 出力回路装置
JPS6315522A (ja) * 1986-07-08 1988-01-22 Nec Corp 論理回路
US4841175A (en) * 1987-01-23 1989-06-20 Siemens Aktiengesellschaft ECL-compatible input/output circuits in CMOS technology
US4890019A (en) * 1988-09-20 1989-12-26 Digital Equipment Corporation Bilingual CMOS to ECL output buffer

Also Published As

Publication number Publication date
EP0360525B1 (en) 1994-03-09
JPH0282713A (ja) 1990-03-23
KR920010819B1 (ko) 1992-12-17
EP0360525A3 (en) 1990-10-17
US5043604A (en) 1991-08-27
EP0360525A2 (en) 1990-03-28

Similar Documents

Publication Publication Date Title
KR900005455A (ko) 레벨 변환 기능을 갖는 출력버퍼회로
US5723986A (en) Level shifting circuit
KR870006701A (ko) 출력제한 전류비를 제공하는 출력버퍼 및 제어회로
KR950027822A (ko) 전압레벨변환회로
JPH05145384A (ja) Cmosレシーバ入力インターフエース回路
KR940004973A (ko) 반도체 소자의 모스(mos) 발진기
US6188244B1 (en) Hysteresis input buffer
US4894560A (en) Dual-slope waveform generation circuit
KR950014550B1 (ko) 반도체집적회로
KR910009083B1 (ko) 반도체장치의 출력회로
US6753707B2 (en) Delay circuit and semiconductor device using the same
JP2004112310A (ja) トランジスタ回路
KR960026760A (ko) 펄스 신호 정형회로
KR100416378B1 (ko) 위상 분할 회로
KR930006978A (ko) 씨모스 셀프 부스트 회로
KR20040105057A (ko) 동작 전원전압에 둔감한 지연 스테이지 및 이를 구비하는지연회로
JPH04217116A (ja) 出力回路
KR19990003651U (ko) 지연회로
KR930005367A (ko) 잡음제거회로
KR970055396A (ko) 지연회로
JPH02123826A (ja) Cmosインバータ回路
KR100714013B1 (ko) 가변적인 입력 레벨을 갖는 입력버퍼
KR100271634B1 (ko) 지연장치
KR100428688B1 (ko) 전원 전압에 따른 지연 장치
KR0163774B1 (ko) 높은 동기성을 갖는 위상차 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041210

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee