KR960020005A - 클럭발생회로 - Google Patents

클럭발생회로 Download PDF

Info

Publication number
KR960020005A
KR960020005A KR1019950040172A KR19950040172A KR960020005A KR 960020005 A KR960020005 A KR 960020005A KR 1019950040172 A KR1019950040172 A KR 1019950040172A KR 19950040172 A KR19950040172 A KR 19950040172A KR 960020005 A KR960020005 A KR 960020005A
Authority
KR
South Korea
Prior art keywords
signal
circuit
current
delay
semiconductor integrated
Prior art date
Application number
KR1019950040172A
Other languages
English (en)
Inventor
고자브로 구리따
Original Assignee
가나이 쯔또무
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔또무, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 가나이 쯔또무
Publication of KR960020005A publication Critical patent/KR960020005A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0231Astable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • H03K3/0322Ring oscillators with differential cells
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/07Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0816Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter and the frequency- or phase-detection arrangement being connected to a common input
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Pulse Circuits (AREA)

Abstract

클럭발생회로로서, 간단한 구성이고 또 반도체집적회로의 외부에서 공급된 주파수신호에 대응한 넓은 주파수범위에서 안정적으로 동작 가능하게 하기 위해, 반도체집적회로의 외부단자에서 공급되는 제1주파수 신호와 반도체집적회로의 내부에서 형성된 제2의 주파수신호를 위상비교기에 입력하고, 이러한 위상비교기의 출력신호를 로우패스필터에 의해 평활해서 전압신호로 변환하고, 보상회로에 의해 제1주파수신호를 받는 전류제어지연회로의 지연신호와 제1주파수신호를 사용해서 주파수에 대응한 전류신호로 변환하고, 로우패스필터에 의해 형성된 전압신호를 전류신호로 변환함과 동시에 보상회로의 전류신호와 합성해서 전류제어지연회로와 동일한 구성으로 된 전류제어지연회로를 사용해서 구성된 링오실레이터의 발진주파수를 제어하고, 이러한 링오실레이터의 발진신호에 따라서 제2주파수신호와 반도체집적회로의 내부에서 필요로 되는 클럭신호를 형성한다.
이러한 구성에 의해, 회로의 정합성이 좋아지고, 프로세스편차의 영향이 대폭으로 경감되어 CMOM회로등과 같은 간단한 구조의 회로를 사용하는 것이 가능하게 된다.

Description

클럭발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 클럭발생회로의 1실시예를 도시한 블럭도.

Claims (6)

  1. 반도체기판상의 반도체집적회로에 형성되는 클럭발생회로로서, 상기 반도체집적회로의 외부단자에서 공급되는 타이밍신호와 상기 반도체집적회로의 내부에서 형성되는 클럭신호와의 위상차를 검출하고 상기 위상차에 의해서 발생되는 출력신호를 출력하는 위상비교기, 상기 위상비교기의 출력신호를 평활해서 전압신호로 변환하는 로우패스필터 및 상기 타이밍신호의 지연신호를 형성하기 위한 제1전류제어지연회로를 갖고, 상기 타이밍신호와 상기 지연신호를 사용해서 상기 타이밍신호의 주파수에 대응하는 제1전류신호를 형성하는 보상회로, 상기 로우패스필터에 의해 형성된 전압신호를 제2전류신호로 변환함과 동시에 상기 제1전류신호와 상기 제2전류신호에 따라서 제3전류신호를 형성하는 전압전류변환회로, 상기 제3전류신호에 의해 제어되고 상기 제1전류제어지연회로와 동일한 회로구성을 갖는 제2전류제어지연회로를 사용하여 상기 클럭신호를 형성하는 링오실레이터를 포함하는 클럭발생회로.
  2. 제1항에 있어서, 상기 제1 및 제2전류제어지연회로를 구성하는 여러개의 지연게이트 회로는 상기 제3전류신호가 흐르도록 되는 제1P채널형 MOSFET 및 제1N채널형 MOSFET와 상기 제1P채널형 MOSFET와 상기 제1N채널형 MOSFET 사이에 직렬 접속형태로 마련되고 제2P채널형 MOSFET 및 제2N채널형 MOSFET로 이루어지는 CMOS형 인버터회로를 포함하는 클럭발생회로.
  3. 제1항에 있어서, 상기 제1 및 제2전류제어지연회로를 구성하는 여러개의 지연게이트 회로는 상기 제3전류신호가 흐르도록 되는 제1도전형의 제1MOSFET, 상기 제1MOSFET의 드레인단자에 공통으로 접속되는 소오스단자를 각각 갖는 제1도전형의 제2 및 제3MOSFET, 상기 제1도전형의 제2 및 제3MOSFET의 드레인단자에 마련되고 부하소자로서 작용하는 제2도전형의 제1 및 제2MOSFET로 이루어지는 차동게이트회로를 포함하는 클럭발생회로.
  4. 제2항에 있어서, 상기 링오실레이터에서 출력되는 상기 클럭신호가 공급되고 상기 클럭신호를 소정의 분주비로 분주하는 분주회로를 또 포함하며, 분주된 상기 클럭신호는 상기 반도체집적회로에 형성되는 소정의 내부회로와 상기 위상비교기에 공급되는 클럭발생회로.
  5. 반도체기판상의 반도체집적회로에 형성되는 클럭발생회로로서, 상기 반도체집적회로의 외부단자에서 공급되는 타이밍신호와 상기 타이밍신호를 지연시킨 제1지연신호가 공급되고 상가 타이밍신호와 상기 제1지연신호의 위상차를 검출하고 상기 위상차에 의해 발생하는 출력신호를 출력하는 위상비교기, 상기 위상비교기의 출력신호를 평활해서 전압신호로 변환하는 로우패스필터 및 상기 타이밍신호의 제2지연신호를 형성하기 위한 제2전류제어지연회로를 갖고, 상기 타이밍신호와 상기 제2지연신호를 사용해서 상기 타이밍신호의 주파수에 대응하는 제1전류신호를 형성하는 보상회로, 상기 로우패스필터에 의해 형성된 전압신호를 제2전류신호로 변환함과 동시에 상기 제1전류신호와 상기 제2전류신호에 따라서 제3전류신호를 형성하는 전압전류변환회로, 상기 제3전류신호에 의해 제어되고 상기 제1전류제어지연회로와 동일한 회로구성을 갖는 제2전류제어지연회로를 사용하여 상기 제1지연신호를 형성하는 전류게이트회로를 포함하는 클럭발생회로.
  6. 제5항에 있어서, 상기 제1지연신호는 상기 타이밍신호와 동기되어 상기 반도체칩적회로에 형성되는 소정의 내부회로에 공급되는 클럭발생회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950040172A 1994-11-11 1995-11-08 클럭발생회로 KR960020005A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP94-301691 1994-11-11
JP30169194A JP3415304B2 (ja) 1994-11-11 1994-11-11 クロック発生回路とプロセッサ

Publications (1)

Publication Number Publication Date
KR960020005A true KR960020005A (ko) 1996-06-17

Family

ID=17899990

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950040172A KR960020005A (ko) 1994-11-11 1995-11-08 클럭발생회로

Country Status (4)

Country Link
US (2) US5638014A (ko)
JP (1) JP3415304B2 (ko)
KR (1) KR960020005A (ko)
TW (1) TW296511B (ko)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3415304B2 (ja) * 1994-11-11 2003-06-09 株式会社日立製作所 クロック発生回路とプロセッサ
TW337054B (en) * 1995-09-28 1998-07-21 Toshiba Co Ltd Horizontal synchronous signal oscillation circuit
JP3695819B2 (ja) 1996-01-16 2005-09-14 株式会社東芝 信号処理回路及びこれを用いた再生装置
JP4319259B2 (ja) 1996-07-02 2009-08-26 株式会社東芝 アクティブ・ワイドレンジpll装置、位相ロックループ方法及びディスク再生装置
JP2923910B2 (ja) * 1996-08-14 1999-07-26 日本電気株式会社 超低利得電圧制御発振器
JPH1084278A (ja) * 1996-09-10 1998-03-31 Nec Corp Pll回路
JP3784485B2 (ja) * 1997-02-12 2006-06-14 富士通株式会社 出力パルス幅制御システム
TW419901B (en) 1997-06-27 2001-01-21 Hitachi Ltd Phase-locked ring circuit, data processing device and data process system
JPH1127107A (ja) * 1997-07-02 1999-01-29 Fujitsu Ltd 電圧制御型発振回路
TW364664U (en) * 1997-10-01 1999-07-11 Davicom Semiconductor Inc Voltage controlling oscillator
US6628564B1 (en) * 1998-06-29 2003-09-30 Fujitsu Limited Semiconductor memory device capable of driving non-selected word lines to first and second potentials
US6650720B1 (en) * 1998-12-22 2003-11-18 Xilinx, Inc. Phase lock loop and transconductance circuit for clock recovery
IT1308809B1 (it) 1999-03-15 2002-01-11 Cit Alcatel Metodo di sintesi di un segnale d'orologio e relativo dispositivo disintesi
US6526113B1 (en) * 1999-08-11 2003-02-25 Broadcom Corporation GM cell based control loops
US6993106B1 (en) * 1999-08-11 2006-01-31 Broadcom Corporation Fast acquisition phase locked loop using a current DAC
JP2001068650A (ja) * 1999-08-30 2001-03-16 Hitachi Ltd 半導体集積回路装置
KR100335499B1 (ko) * 1999-12-30 2002-05-08 윤종용 지연시간차를 보상하는 폐루프 아날로그 동기화 지연 시간반영 기법 구조의 클락 발생회로
FR2803925B1 (fr) 2000-01-18 2002-03-15 St Microelectronics Sa Dispositif de regeneration d'une horloge a partir d'au moins deux bits de synchronisation
US6392441B1 (en) 2000-06-13 2002-05-21 Ramtron International Corporation Fast response circuit
KR100332457B1 (ko) * 2000-08-07 2002-04-13 윤종용 데이터 속도차 보상을 위한 데이터 전송회로
US6774689B1 (en) 2002-05-23 2004-08-10 Cypress Semiconductor Corp. Triple input phase detector and methodology for setting delay between two sets of phase outputs
US6657466B1 (en) * 2002-05-23 2003-12-02 Cypress Semiconductor Corp. System and method for generating interleaved multi-phase outputs from a nested pair of phase locked loops
US7580495B2 (en) * 2005-06-30 2009-08-25 Slt Logic Llc Mixer-based phase control
JP4531667B2 (ja) * 2005-09-15 2010-08-25 Nttエレクトロニクス株式会社 クロック再生回路
US7342465B2 (en) * 2005-10-20 2008-03-11 Honeywell International Inc. Voltage-controlled oscillator with stable gain over a wide frequency range
IL183338A0 (en) * 2006-05-22 2007-09-20 Siano Mobile Silicon Ltd Ring oscillator clock
KR100795007B1 (ko) * 2006-06-27 2008-01-16 주식회사 하이닉스반도체 동기회로의 지연 장치 및 그 제어방법
JP2008301042A (ja) * 2007-05-30 2008-12-11 Renesas Technology Corp 発振回路及び半導体装置
JP2009005214A (ja) * 2007-06-25 2009-01-08 Ricoh Co Ltd クロック位相制御装置
EP2162992B1 (en) * 2007-06-29 2017-07-19 Telefonaktiebolaget LM Ericsson (publ) Method for determining a subsequent time interval relationship, for service request messages, from a user equipment
JP2009038778A (ja) * 2007-08-06 2009-02-19 Nec Electronics Corp Vco回路及びそれを用いたpll回路
JP5554910B2 (ja) * 2008-09-08 2014-07-23 ローム株式会社 チャージポンプ回路の制御回路およびそれらを利用した電源回路
JP2014236471A (ja) * 2013-06-05 2014-12-15 スパンション エルエルシー リングオシレータ
GB2540659B (en) * 2015-05-20 2019-08-07 Cirrus Logic Int Semiconductor Ltd Ring frequency divider
CN107636967B (zh) 2015-05-20 2021-04-23 思睿逻辑国际半导体有限公司 环形分频器
KR102349418B1 (ko) * 2015-08-31 2022-01-10 삼성전자 주식회사 기준전류 발생회로 및 기준전류 발생회로를 포함하는 전자 장치
KR20190024205A (ko) * 2017-08-31 2019-03-08 에스케이하이닉스 주식회사 링 오실레이터를 포함하는 메모리 장치 및 링 오실레이터 배치 방법
EP3487076A1 (en) 2017-11-15 2019-05-22 ams AG Phase-locked loop circuitry having low variation transconductance design

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2553692B2 (ja) * 1989-03-03 1996-11-13 株式会社日立製作所 クロック発生装置及び周波数ー電流変換回路
JPH02296410A (ja) * 1989-05-11 1990-12-07 Mitsubishi Electric Corp 遅延回路
JP3415304B2 (ja) * 1994-11-11 2003-06-09 株式会社日立製作所 クロック発生回路とプロセッサ

Also Published As

Publication number Publication date
TW296511B (ko) 1997-01-21
JP3415304B2 (ja) 2003-06-09
JPH08139597A (ja) 1996-05-31
US5936441A (en) 1999-08-10
US5638014A (en) 1997-06-10

Similar Documents

Publication Publication Date Title
KR960020005A (ko) 클럭발생회로
US6414863B1 (en) Frequency control circuit for unregulated inductorless DC/DC converters
KR940004973A (ko) 반도체 소자의 모스(mos) 발진기
KR100202193B1 (ko) 상보 클럭 발생 방법 및 클럭 발생기
KR950022129A (ko) 대칭 출력을 가진 전압 제어 발진기 및 상기 발진기에 사용된 논리 게이트
KR970013707A (ko) 레벨 시프트 반도체 장치
JPS591065B2 (ja) クロツク制御形直流電圧変換器
KR860001637A (ko) 주파수 변환회로
KR960032669A (ko) 반도체 집적 회로 및 편차 보상 시스템
JPS6367915A (ja) クロツク発生器
AU2003281924A8 (en) Circuit arrangement for bridging high voltages using a switching signal
JPS6412413B2 (ko)
CN112953526A (zh) 一种环形振荡电路、方法以及集成芯片
KR890007490A (ko) 발진기 회로
US5596296A (en) Clock driver circuit
US6700425B1 (en) Multi-phase clock generators that utilize differential signals to achieve reduced setup and hold times
KR960009360A (ko) 전압/전류 변환회로
KR950026101A (ko) 링 발진 회로
KR970067328A (ko) 승압회로
KR890001104A (ko) 반도체집적회로
JPH05336736A (ja) 半導体集積回路の内部電圧発生装置
SU1683148A1 (ru) Преобразователь переменного напр жени
JPH07154146A (ja) 発振用集積回路および発振回路
KR101018092B1 (ko) 저전력 주파수 합성기
KR970024566A (ko) 주파수에 대한 위상비교기

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid