KR950022129A - 대칭 출력을 가진 전압 제어 발진기 및 상기 발진기에 사용된 논리 게이트 - Google Patents
대칭 출력을 가진 전압 제어 발진기 및 상기 발진기에 사용된 논리 게이트 Download PDFInfo
- Publication number
- KR950022129A KR950022129A KR1019940034072A KR19940034072A KR950022129A KR 950022129 A KR950022129 A KR 950022129A KR 1019940034072 A KR1019940034072 A KR 1019940034072A KR 19940034072 A KR19940034072 A KR 19940034072A KR 950022129 A KR950022129 A KR 950022129A
- Authority
- KR
- South Korea
- Prior art keywords
- terminal
- coupled
- output
- supply voltage
- power supply
- Prior art date
Links
- 230000000737 periodic effect Effects 0.000 claims abstract 4
- 238000010586 diagram Methods 0.000 description 4
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0231—Astable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/0944—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
- H03K19/0948—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/017—Adjustment of width or dutycycle of pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
- H03K3/0322—Ring oscillators with differential cells
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S331/00—Oscillators
- Y10S331/03—Logic gate active element oscillator
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
Abstract
전압 제어 발진기(VCO;23)는 래치(43)에 뒤따른 비교기(42)와 같은 주기적 신호 발생기(30) 및, 래치(43)로 부터의 출력신호에 비대칭으로 조정하도록 래치(43)의 출력에 접속된 NAND 게이트(31)와 같은 논리 게이트를 포함한다. 한 실시예에선, NAND 게이트(31)는 래치로부터의 제1 및 제2 출력 신호를 수신하고 제1 전원 전압 단자와 출력 노드(86)간에 결합된 2개의 풀업 트랜지스터(80,81)를 포함한다. 2개의 트랜지스터를 각각 포함하는 2개의 스위칭 브랜치(82,83 및 84,85)가 출력 노드(86)와 제2 전원 전압 단자간에 결합된다. 2개의 트랜지스터에 의해 수신된 입력 신호의 순서는 임의의 튜티 싸이클 비대칭동안 보상을 위해 2개의 스위칭 브랜치(82,83 및 84,85)간에 반전된다. 주파수 분할기(32)는 NAND 게이트(31)의 출력을 분할하여 듀티 싸이클 조정을 보상한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 제1도의 VCO의 부분적 블럭도와 부분적 논리도 및 부분적 개략도,
제3도는 제2도의 NAND 게이트의 개략도.
Claims (4)
- 입력 전압을 수신하는 입력 단자 및 주기적 차동 출력 신호의 포지티브 신호 및 네거티브 신호를 각기 제공하는 포지티브 및 네거티브 출력 단자를 구비한 주기적 신호 발생기(30) 및; 논리 게이트(31)를 포함하는데, 상기 논리 게이트는 제1 전원 전압 단자에 결합된 제1 단자와, VCO(23)의 출력 신호를 제공하는 출력 노드(86)에 결합된 제2 단자 및 제1 입력 신호를 수신하는 제어 단자를 구비한 제1 스위칭 요소(80)와, 제1 전원 전압 단자에 결합된 제1단자와, 상기 출력 노드(86)에 결합된 제2 단자 및 제2 입력 신호를 수신하는 제어 단자를 구비한 제2 스위칭 요소(81)와, 상기 출력 노드(86)에 결합된 제1 단자와, 제2 전원 전압 단자에 결합된 제2 단자 및, 상기 제1 및 제2 입력 신호를 각기 수신하는 제2 제어단자를 구비하며, 상기 제1 및 제2 입력 신호에 각기 응답하는 상기 출력 노드(86)와 상기 제2 전원 전압 단자 간에 직렬로 결합된 제1 및 제2 스위칭 서브요소를 포함하는 제3 스위칭 요소(82,83) 및, 상기 출력 노드(86)에 결합된 제1단자와, 상기 제2 전원 전압 단자에 결합된 제2단자 및 상기 제1 및 제2 입력 신호를 각기 수신하는 제2 제어 단자를 구비하며, 상기 제1 및 제2 입력 신호에 각기 응답하는 상기 출력 노드와 상기 제2 전원 전압 단자간에 직렬로 결합된 제3 및 제4 스위칭 서브 요소를 포함하는 제4 스위칭 요소(84,85)를 포함하는 것을 특징으로 하는 대칭 출력을 가진 전압 제어 발진기(VCO;23).
- 제1 전원 전압 단자에 결합된 제1 단자와, 논리 게이트(31)의 출력 신호를 제공하는 출력 노드(86)에 결합된 제2 단자 및 제1 입력 신호를 수신하는 제어 단자를 구비한 제1 스위칭 요소(80)와; 상기 제1 전원 전압 단자에 결합된 제1 단자와, 상기 출력 노드(86)에 결합된 제2 단자 및 제2 입력 신호를 수신하는 제어 단자를 구비한 제2 스위칭 요소(81)와; 상기 출력 노드(86)에 결합된 제1 단자와, 제2 전원 전압 단자에 결합된 제2 단자 및, 상기 제1 및 제2 입력 신호를 각기 수신하는 제1 및 제2 제어 단자를 구비하며, 상기 출력 노드 (86)와 상기 제2전원 전압 단자간에 직렬로 결합된 제1및 제2스위칭 서브 요소를 포함하는 제3 스위칭 요소(82,83) 및; 상기 출력 노드(86)에 결합된 제1 단자와, 상기 제2 전원 전압 단자에 결합된 제2 단자 및, 상기 제2 및 제1 입력 신호를 각기 수신하는 제1 및 제2 제어 단자를 구비하며, 상기 제2 및 제1 입력 신호에 각기 응답하는 상기 출력 노드와 상기 제2 전원 전압 단자간에 직렬로 결합된 제3 및 제4 스위칭 서브 요소를 포함하는 제4 스위칭 요소(84,85)를 포함하는 것으로 특징으로 하는 대칭 출력을 가진 논리 게이트(31).
- 제1 전원 전압 단자에 결합된 제1 전류 전극과, 제1 입력 신호를 수신하는 제어 전극 및 출력 노드(86)에 결합되어 논리 게이트(31)의 출력 신호를 제공하는 제2 전류 전극을 구비한 제1 트랜지스터(80)와, 상기 제1 전원 전압 단자에 결합된 제1 전류 전극과, 제2 입력 신호를 수신하는 제어 전극 및 상기 출력 노드(86)에 결합된 제2 전류 전극을 구비한 제2 트랜지스터(81)와; 상기 출력 노드(86)에 결합된 제1 전류 전극과, 상기 제1 입력 신호를 수신하는 제어 전극 및, 제2 전류 전극을 구비한 제3 트랜지스터(82)와; 상기 제3 트랜지스터(82)의 상기 제2 전류 전극에 결합된 제1 전류 전극과, 상기 제2 입력 신호를 수신하는 제어 전극 및, 제2 전원 전압 단자에 결합된 제2 전류 전극을 구비한 제4 트랜지스터(83)와; 상기 출력 노드(86)에 결합된 제1 전류 전극과, 상기 제2 입력 신호를 수신하는 제어 전극 및, 제2 전류 전극을 구비한 제5 트랜지스터(84) 및; 상기 제5 트랜지스터(84)의 제2 전류 전극에 결합된 제1 전류 전극과, 상기 제1 입력 신호를 수신하는 제어 전극 및, 상기 제2 전원 전압 단자에 결합된 제2 전류 전극을 구비한 제6 트랜지스터(85)를 포함하는 것을 특징으로 하는 대칭 출력을 가진 논리 게이트(31).
- 주기적 차동 입력 신호의 포지티브 및 네거티브 입력 신호를 각기 수신하는 포지티브 및 네거티브 입력 단자 및, 포지티브 및 네거티브 출력 단자를 구비한 입력 비교기(42)와; 상기 비교기(42)의 상기 포지티브 및 네거티브 출력 단자에 각기 결합된 포지티브 및 네거티브 입력 단자 및, 포지티브 및 네거티브 출력 단자를 구비한 차동 래치(43) 및, 상기 차동 래치(43)의 상기 포지티브 출력 단자에 결합된 제1 입력 단자와, 상기 차동 래치(43)의 상기 네거티브 출력 단자에 결합된 제2 입력 단자 및 상기 비교기(34)의 출력 신호를 제공하는 출력 단자를 구비한 논리 게이트(31)를 포함하여, 비교기(34)의 상기 출력 신호가 대칭인 것을 특징으로 하는 대칭 출력을 가진 단일-단부 출력 비교기에 대한 차동 입력.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/172,973 US5426384A (en) | 1993-12-27 | 1993-12-27 | Voltage controlled oscillator (VCO) with symmetrical output and logic gate for use in same |
US172973 | 1993-12-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950022129A true KR950022129A (ko) | 1995-07-26 |
Family
ID=22629956
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940034072A KR950022129A (ko) | 1993-12-27 | 1994-12-14 | 대칭 출력을 가진 전압 제어 발진기 및 상기 발진기에 사용된 논리 게이트 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5426384A (ko) |
EP (1) | EP0660517A3 (ko) |
JP (1) | JPH07212224A (ko) |
KR (1) | KR950022129A (ko) |
Families Citing this family (65)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08335860A (ja) * | 1995-06-08 | 1996-12-17 | Mitsubishi Electric Corp | 差動ラッチ回路 |
KR19990025790A (ko) * | 1997-09-18 | 1999-04-06 | 이계철 | 다중궤환 루프 링발진기 및 그 지연셀 |
US5963071A (en) * | 1998-01-22 | 1999-10-05 | Nanoamp Solutions, Inc. | Frequency doubler with adjustable duty cycle |
US6175248B1 (en) * | 1999-05-18 | 2001-01-16 | Level One Communications, Inc. | Pulse width distortion correction logic level converter |
SE519489C2 (sv) * | 1999-09-13 | 2003-03-04 | Ericsson Telefon Ab L M | VCO-omkopplare |
JP3753925B2 (ja) | 2000-05-12 | 2006-03-08 | 株式会社ルネサステクノロジ | 半導体集積回路 |
US8160864B1 (en) | 2000-10-26 | 2012-04-17 | Cypress Semiconductor Corporation | In-circuit emulator and pod synchronized boot |
US8103496B1 (en) | 2000-10-26 | 2012-01-24 | Cypress Semicondutor Corporation | Breakpoint control in an in-circuit emulation system |
US7765095B1 (en) | 2000-10-26 | 2010-07-27 | Cypress Semiconductor Corporation | Conditional branching in an in-circuit emulation system |
US8176296B2 (en) | 2000-10-26 | 2012-05-08 | Cypress Semiconductor Corporation | Programmable microcontroller architecture |
US7005933B1 (en) * | 2000-10-26 | 2006-02-28 | Cypress Semiconductor Corporation | Dual mode relaxation oscillator generating a clock signal operating at a frequency substantially same in both first and second power modes |
US8149048B1 (en) | 2000-10-26 | 2012-04-03 | Cypress Semiconductor Corporation | Apparatus and method for programmable power management in a programmable analog circuit block |
US6724220B1 (en) | 2000-10-26 | 2004-04-20 | Cyress Semiconductor Corporation | Programmable microcontroller architecture (mixed analog/digital) |
TW550447B (en) * | 2000-10-30 | 2003-09-01 | Realtek Semiconductor Corp | Signal generator with adjustable oscillation frequency and its method |
US7406674B1 (en) | 2001-10-24 | 2008-07-29 | Cypress Semiconductor Corporation | Method and apparatus for generating microcontroller configuration information |
US8078970B1 (en) | 2001-11-09 | 2011-12-13 | Cypress Semiconductor Corporation | Graphical user interface with user-selectable list-box |
US8042093B1 (en) | 2001-11-15 | 2011-10-18 | Cypress Semiconductor Corporation | System providing automatic source code generation for personalization and parameterization of user modules |
US7770113B1 (en) | 2001-11-19 | 2010-08-03 | Cypress Semiconductor Corporation | System and method for dynamically generating a configuration datasheet |
US6971004B1 (en) | 2001-11-19 | 2005-11-29 | Cypress Semiconductor Corp. | System and method of dynamically reconfiguring a programmable integrated circuit |
US7844437B1 (en) | 2001-11-19 | 2010-11-30 | Cypress Semiconductor Corporation | System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit |
US8069405B1 (en) | 2001-11-19 | 2011-11-29 | Cypress Semiconductor Corporation | User interface for efficiently browsing an electronic document using data-driven tabs |
US7774190B1 (en) | 2001-11-19 | 2010-08-10 | Cypress Semiconductor Corporation | Sleep and stall in an in-circuit emulation system |
US8103497B1 (en) | 2002-03-28 | 2012-01-24 | Cypress Semiconductor Corporation | External interface for event architecture |
US7308608B1 (en) | 2002-05-01 | 2007-12-11 | Cypress Semiconductor Corporation | Reconfigurable testing system and method |
US7761845B1 (en) | 2002-09-09 | 2010-07-20 | Cypress Semiconductor Corporation | Method for parameterizing a user module |
JP2005117140A (ja) | 2003-10-03 | 2005-04-28 | Nec Electronics Corp | 発振回路及びそれを備える半導体集積回路 |
US8095813B2 (en) * | 2004-03-22 | 2012-01-10 | Integrated Device Technology, Inc | Integrated circuit systems having processor-controlled clock signal generators therein that support efficient power management |
US20090146751A1 (en) * | 2007-12-05 | 2009-06-11 | Mobius Microsystems, Inc. | Clock, Frequency Reference, and Other Reference Signal Generator |
US7719371B2 (en) * | 2004-03-22 | 2010-05-18 | Integrated Device Technology, Inc. | Spread spectrum clock and reference signal generator |
US7295049B1 (en) | 2004-03-25 | 2007-11-13 | Cypress Semiconductor Corporation | Method and circuit for rapid alignment of signals |
US8286125B2 (en) | 2004-08-13 | 2012-10-09 | Cypress Semiconductor Corporation | Model for a hardware device-independent method of defining embedded firmware for programmable systems |
US8069436B2 (en) | 2004-08-13 | 2011-11-29 | Cypress Semiconductor Corporation | Providing hardware independence to automate code generation of processing device firmware |
US7332976B1 (en) | 2005-02-04 | 2008-02-19 | Cypress Semiconductor Corporation | Poly-phase frequency synthesis oscillator |
US7400183B1 (en) | 2005-05-05 | 2008-07-15 | Cypress Semiconductor Corporation | Voltage controlled oscillator delay cell and method |
US8089461B2 (en) | 2005-06-23 | 2012-01-03 | Cypress Semiconductor Corporation | Touch wake for electronic devices |
US8632730B2 (en) * | 2005-11-22 | 2014-01-21 | Alverix, Inc. | Assaying test strips having different capture reagents |
US8035455B1 (en) | 2005-12-21 | 2011-10-11 | Cypress Semiconductor Corporation | Oscillator amplitude control network |
US8085067B1 (en) | 2005-12-21 | 2011-12-27 | Cypress Semiconductor Corporation | Differential-to-single ended signal converter circuit and method |
US7634038B1 (en) * | 2006-01-24 | 2009-12-15 | Cadence Design Systems, Inc. | Wideband phase-locked loop with adaptive frequency response that tracks a reference |
US8067948B2 (en) | 2006-03-27 | 2011-11-29 | Cypress Semiconductor Corporation | Input/output multiplexer bus |
US8092083B2 (en) | 2007-04-17 | 2012-01-10 | Cypress Semiconductor Corporation | Temperature sensor with digital bandgap |
US9564902B2 (en) | 2007-04-17 | 2017-02-07 | Cypress Semiconductor Corporation | Dynamically configurable and re-configurable data path |
US8130025B2 (en) | 2007-04-17 | 2012-03-06 | Cypress Semiconductor Corporation | Numerical band gap |
US8026739B2 (en) | 2007-04-17 | 2011-09-27 | Cypress Semiconductor Corporation | System level interconnect with programmable switching |
US8040266B2 (en) | 2007-04-17 | 2011-10-18 | Cypress Semiconductor Corporation | Programmable sigma-delta analog-to-digital converter |
US8516025B2 (en) | 2007-04-17 | 2013-08-20 | Cypress Semiconductor Corporation | Clock driven dynamic datapath chaining |
US7737724B2 (en) | 2007-04-17 | 2010-06-15 | Cypress Semiconductor Corporation | Universal digital block interconnection and channel routing |
US9720805B1 (en) | 2007-04-25 | 2017-08-01 | Cypress Semiconductor Corporation | System and method for controlling a target device |
US8266575B1 (en) | 2007-04-25 | 2012-09-11 | Cypress Semiconductor Corporation | Systems and methods for dynamically reconfiguring a programmable system on a chip |
US8065653B1 (en) | 2007-04-25 | 2011-11-22 | Cypress Semiconductor Corporation | Configuration of programmable IC design elements |
US8049569B1 (en) | 2007-09-05 | 2011-11-01 | Cypress Semiconductor Corporation | Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes |
US8093958B2 (en) * | 2007-12-05 | 2012-01-10 | Integrated Device Technology, Inc. | Clock, frequency reference, and other reference signal generator with a controlled quality factor |
US7978017B2 (en) * | 2007-12-05 | 2011-07-12 | Integrated Device Technology, Inc. | Control voltage generator for a clock, frequency reference, and other reference signal generator |
US20090146750A1 (en) * | 2007-12-05 | 2009-06-11 | Mobius Microsystems, Inc. | Common Mode Controller for a Clock, Frequency Reference, and Other Reference Signal Generator |
US20090146748A1 (en) * | 2007-12-05 | 2009-06-11 | Mobius Microsystems, Inc. | Amplitude Controller for a Clock, Frequency Reference, and Other Reference Signal Generator |
US8217697B2 (en) * | 2008-11-19 | 2012-07-10 | Intersil Americas Inc. | Fault tolerant redundant clock circuit |
US8134414B2 (en) * | 2009-04-24 | 2012-03-13 | Integrated Device Technology, Inc. | Clock, frequency reference, and other reference signal generator with frequency stability over temperature variation |
US9448964B2 (en) | 2009-05-04 | 2016-09-20 | Cypress Semiconductor Corporation | Autonomous control in a programmable system |
US8164159B1 (en) | 2009-07-18 | 2012-04-24 | Intergrated Device Technologies, inc. | Semiconductor resonators with electromagnetic and environmental shielding and methods of forming same |
US9136836B2 (en) * | 2011-03-21 | 2015-09-15 | Semiconductor Components Industries, Llc | Converter including a bootstrap circuit and method |
US8373502B1 (en) * | 2011-09-20 | 2013-02-12 | Hong Kong Applied Science and Technology Research Institute Company Limited | Gm-C filter tuning circuit based on relaxation oscillator |
US8502559B2 (en) * | 2011-11-17 | 2013-08-06 | Stmicroelectronics International N.V. | Level translator |
US10727847B1 (en) | 2019-02-07 | 2020-07-28 | International Business Machines Corporation | Digital control of a voltage controlled oscillator frequency |
US10734975B1 (en) * | 2019-05-08 | 2020-08-04 | Nxp Usa, Inc. | Current-controlled oscillator |
CN113839649B (zh) * | 2021-09-16 | 2023-11-21 | 英韧科技(上海)有限公司 | 张弛振荡器、集成电路和电子设备 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3376721D1 (de) * | 1982-07-30 | 1988-06-23 | Toshiba Kk | Mos logic circuit |
US4839537A (en) * | 1986-11-29 | 1989-06-13 | Kabushiki Kaisha Toshiba | BicMO logic circuit |
JPH0355914A (ja) * | 1989-07-25 | 1991-03-11 | Fujitsu Ltd | 半導体装置 |
ES2077593T3 (es) * | 1990-02-05 | 1995-12-01 | Siemens Ag | Interruptor de proteccion de corriente diferencial con circuito de transductor con instalacion para la simetrizacion de curvas de señales. |
US5068551A (en) * | 1990-09-21 | 1991-11-26 | National Semiconductor Corporation | Apparatus and method for translating ECL signals to CMOS signals |
JP2897507B2 (ja) * | 1992-01-23 | 1999-05-31 | 三菱電機株式会社 | 半導体論理回路 |
US5194831A (en) * | 1992-02-18 | 1993-03-16 | Motorola, Inc. | Fully-differential relaxation-type voltage controlled oscillator and method therefor |
-
1993
- 1993-12-27 US US08/172,973 patent/US5426384A/en not_active Expired - Fee Related
-
1994
- 1994-12-01 EP EP94118909A patent/EP0660517A3/en not_active Withdrawn
- 1994-12-14 KR KR1019940034072A patent/KR950022129A/ko not_active Application Discontinuation
- 1994-12-21 JP JP6335099A patent/JPH07212224A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
EP0660517A2 (en) | 1995-06-28 |
US5426384A (en) | 1995-06-20 |
JPH07212224A (ja) | 1995-08-11 |
EP0660517A3 (en) | 1997-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950022129A (ko) | 대칭 출력을 가진 전압 제어 발진기 및 상기 발진기에 사용된 논리 게이트 | |
EP0735677B1 (en) | Oscillator circuit having oscillation frequency independent from the supply voltage value | |
US5444362A (en) | Dual back-bias voltage generating circuit with switched outputs | |
US4752703A (en) | Current source polarity switching circuit | |
KR940004973A (ko) | 반도체 소자의 모스(mos) 발진기 | |
KR900005455A (ko) | 레벨 변환 기능을 갖는 출력버퍼회로 | |
KR930009432B1 (ko) | 디지탈/아나로그 변환기용 전류소자 | |
KR940017156A (ko) | 제어 가능 지연 회로 | |
KR930020850A (ko) | 레벨 변환회로 | |
KR960019992A (ko) | 전류형 인버터회로, 전류형 논리회로, 전류형 래치회로, 반도체 집적회로, 전류형 링 발진기, 전압제어발진기 및 pll회로 | |
US4389728A (en) | Frequency divider | |
KR910002127A (ko) | 전원절환회로 | |
KR960003087A (ko) | 수정발진회로 | |
US6621358B2 (en) | Differential voltage controlled oscillator, and method therefor | |
KR930018822A (ko) | 저전력 레벨 변환기 | |
US5406142A (en) | Level shifting low to high supply voltage interface circuit | |
US4370628A (en) | Relaxation oscillator including constant current source and latch circuit | |
US4383224A (en) | NMOS Crystal oscillator | |
KR950004710A (ko) | 전압-전류 변환기 | |
JPS59175218A (ja) | Cmosインバ−タ | |
JP3087683B2 (ja) | 電圧制御発振回路 | |
KR930006875A (ko) | 집적회로 | |
JPS5795726A (en) | Voltage level shift circuit | |
US5220291A (en) | Complementary transistor oscillator | |
JPS6248119A (ja) | 半導体出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |