KR940020151A - 아날로그 컬러신호를 수신하는 액정 디스플레이장치용 신호레벨 변환회로 - Google Patents
아날로그 컬러신호를 수신하는 액정 디스플레이장치용 신호레벨 변환회로 Download PDFInfo
- Publication number
- KR940020151A KR940020151A KR1019940001734A KR19940001734A KR940020151A KR 940020151 A KR940020151 A KR 940020151A KR 1019940001734 A KR1019940001734 A KR 1019940001734A KR 19940001734 A KR19940001734 A KR 19940001734A KR 940020151 A KR940020151 A KR 940020151A
- Authority
- KR
- South Korea
- Prior art keywords
- input
- transistor
- circuit
- coupled
- node
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/66—Transforming electric information into light information
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Multimedia (AREA)
- Physics & Mathematics (AREA)
- Amplifiers (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
- Controls And Circuits For Display Device (AREA)
- Logic Circuits (AREA)
Abstract
본 발명의 신호레벨 변환회로는 입력신호가 공급되는 입력단자, 기준전압이 공급되는 기준단자, 제1입력노드, 제2입력노드, 및 출력노드를 갖고 있는 차동회로, 제1에미터 폴로워 트랜지스터를 포함하고, 입력신호를 레벨 시프트시키고, 레벨 시프트된 신호를 제1입력노드에 공급하기 위해 차동회로의 제1입력노드와 입력단자사이에 결합된 제1레벨 시프트회로, 및 제2에미터 폴로워 트랜지스터를 포함하고, 기준전압을 레벨 시프트시키고, 레벨 시프트된 기준전압을 제2입력노드에 공급하기 위해 차동회로의 제2입력노드와 기준단자 사이에 결합된 제2레벨 시프트회로를 포함한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 제1실시예에 따른 신호레벨 변환회로를 도시한 회로,
제3도는 제1도에 도시한 회로의 동작을 나타내는 전압파형도,
제4도는 본 발명의 제2실시예를 도시한 회로도,
제5도는 본 발명의 제3실시예를 도시한 회로도.
Claims (11)
- 입력신호가 공급되는 입력단자, 기준전압이 공급되는 기준단자, 제1 및 제2입력노드를 포함하는 차동회로, 전류원, 상기 제1입력노드에 접속된 베이스, 제1저항기를 통해 상기 전류원에 접속된 에미터, 제2저항기를 통해 바이어스라인에 접속된 콜렉터를 갖고 있는 제1트랜지스터, 상기 제2입력노드에 접속된 베이스, 제3저항기를 통해 상기 전류원에 접속된 에미터, 제4저항기를 통해 상기 바이어스라인에 접속된 콜렉터를 갖고 있는 제2트랜지스터, 상기 제1 및 제2트랜지스터의 콜렉터들 중 하나에 결합된 출력단자, 상기 입력신호를 레벨 시프트시키고, 레벨 시프트된 신호를 상기 제1입력노드에 공급하기 위해 상기 차동회로의 제1입력노드와 상기 입력단자사이에 결합된 제1레벨 시프트회로, 및 상기 기준전압을 레벨 시프트시키고, 레벨 시프트된 기준전압을 상기 제2입력노드에 공급하기 위해 상기 차동회로의 제2입력노드와 상기 기준단자 사이에 결합된 제2레벨 시프트회로를 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제1항에 있어서, 상기 제1레벨 시프트회로가 상기 입력단자에 접속된 베이스, 제1레벨 시프트 소자를 통해 상기 제1입력노드에 접속된 에미터를 갖고 있는 에미터 폴로워형의 제3트랜지스터, 및 상기 제1입력노드와 전원라인 사이에 결합된 제1전류원을 포함하고, 상기 제2레벨 시프트회로가 상기 기준단자에 접속된 베이스, 제2레벨 시프트 소자를 통해 상기 제2입력노드에 접속된 에미터를 갖고 잇는 에미터 폴로워형의 제4트랜지스터, 및 상기 제2입력노드와 상기 전원라인 사이에 결합된 제2전류원을 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제2항에 있어서, 상기 제1 및 제2레벨 시프트 소자가 저항기를 각각 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제2항에 있어서, 상기 제1 및 제2레벨 시프트 소자가 하나 이상의 다이오드를 각각 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 입력신호가 공급되는 입력단자, 기준전압이 공급되는 기준단자, 상기 입력단자, 상기 기준단자에 각각 접속된 제1 및 제2입력노드, 및 제1 및 제2출력노드를 갖고 있는 제1레벨 시프트회로, 상기 레벨 시프트회로의 상기 제1 및 제2출력노드에 각각 접속된 제3 및 제4입력노드, 및 제3출력노드를 갖고 있는 차동회로, 및 상기 차동회로의 상기 제3 및 제4출력노드들 중 하나에 결합된 출력단자를 포함하고, 상기 레벨 시프트회로가 베이스, 제1전압라인에 접속된 콜렉터 및 에미터를 갖고 있는 제1트랜지스터, 상기 입력신호를 상기 제1트랜지스터의 상기 베이스로 전달하기 위해 상기 제1트랜지스터의 베이스와 상기 제1입력노드 사이에 결합된 입력회로, 상기 제2입력노드에 접속된 베이스, 상기 제1전압라인에 접속된 콜렉터 및 에미터를 갖고 있는 제2트랜지스터, 상기 제1트랜지스터의 에미터와 상기 제1출력노드 사이에 결합된 제1레벨 시프트 소자, 상기 제2트랜지스터의 에미터와 상기 제2출력노드 사이에 결합된 제2레벨시프트 소자, 상기 제1출력노드와 제2전압라인 사이에 결합된 제1전류원, 및 상기 제2출력노드와 상기 제2전압라인 사이에 결합된 제2전류원을 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제5항에 있어서, 상기 기준전압회로가 정전압을 출력단에서 발생시키기 위한 정전압발생기, 베이스, 상기 제2전압라인에 결합된 콜렉터 및 상기 제2입력노드에 결합된 에미터를 갖고 있는 제3트랜지스터, 상기 정전압발생기의 출력단과 상기 제3트랜지스터의 베이스 사이에 결합된 제1저항기, 다이오드 및 상기 제3트랜지스터의 베이스와 상기 제1전압라인 사이에 결합된 제2저항기로 구성된 직렬 접속회로, 및 상기 제3트랜지스터의 에미터와 상기 제1전압라인 사이에 결합된 제3저항기를 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제6항에 있어서, 상기 입력회로가 상기 제1트랜지스터의 상기 베이스에 접속되는 상기 제1입력노드와 상기 제1전압라인 사이에 결합된 제4저항기를 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제6항에 있어서, 상기 입력회로가 상기 제1입력노드와 상기 제1전압라인 사이에 결합된 제4저항기, 상기 제1입력노드와 상기 제1전압라인 사이에 직렬로 각각 접속된 전계효과형인 제4 및 제5트랜지스터를 포함하고, 상기 제4 및 제5트랜지스터의 접속노드가 상기 제1트랜지스터의 상기 베이스에 접속되는 것을 특징으로 하는 신호레벨 변환회로.
- 제6항에 있어서, 상기 제1 및 제2레벨 시프트 소자가 저항기를 각각 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제6항에 있어서, 상기 제1 및 제2레벨 시프트 소자가 하나 이상의 다이오드를 각각 포함하는 것을 특징으로 하는 신호레벨 변환회로.
- 제6항에 있어서, 상기 차동회로가 제3전류원, 상기 제3입력노드에 접속된 베이스, 제4저항기를 통해 상기 제3전류원에 접속된 에미터, 및 상기 제3출력노드에 결합된 콜렉터를 갖고 있는 제4트랜지스터, 제5저항기, 상기 제4입력노드에 접속된 베이스, 제6저항기를 통해 상기 제3전류원에 접속된 에미터, 및 상기 제4출력노드에 접속된 콜렉터를 갖고 있는 제5트랜지스터, 및 제7저항기를 포함하는 것을 특징으로 하는 신호레벨 변환회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP93-014380 | 1993-02-01 | ||
JP5014380A JP2586785B2 (ja) | 1993-02-01 | 1993-02-01 | 信号レベル変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940020151A true KR940020151A (ko) | 1994-09-15 |
KR0120954B1 KR0120954B1 (ko) | 1997-10-22 |
Family
ID=11859444
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940001734A KR0120954B1 (ko) | 1993-02-01 | 1994-01-31 | 아날로그 컬러 신호를 수신하는 액정 디스플레이 장치용 신호 레벨 변환 회로 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5467043A (ko) |
EP (1) | EP0609844A3 (ko) |
JP (1) | JP2586785B2 (ko) |
KR (1) | KR0120954B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5764094A (en) * | 1995-06-02 | 1998-06-09 | Matsushita Electric Industrial Co., Ltd. | Level shift circuit for analog signal and signal waveform generator including the same |
JP3359844B2 (ja) | 1996-07-22 | 2002-12-24 | シャープ株式会社 | マトリクス型画像表示装置 |
JP3412131B2 (ja) * | 1998-06-23 | 2003-06-03 | 株式会社日立製作所 | 液晶表示装置 |
JP2000056330A (ja) * | 1998-08-06 | 2000-02-25 | Sony Corp | 液晶表示装置 |
JP4416901B2 (ja) | 2000-03-14 | 2010-02-17 | 株式会社半導体エネルギー研究所 | レベルシフタ |
KR100835518B1 (ko) * | 2001-12-20 | 2008-06-04 | 엘지디스플레이 주식회사 | 레벨 쉬프트 회로 |
US7535280B2 (en) * | 2004-04-30 | 2009-05-19 | Texas Instruments Incorporated | Apparatus and method for shifting a signal from a first reference level to a second reference level |
US7443202B2 (en) * | 2006-06-02 | 2008-10-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic apparatus having the same |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3956661A (en) * | 1973-11-20 | 1976-05-11 | Tokyo Sanyo Electric Co., Ltd. | D.C. power source with temperature compensation |
US3959666A (en) * | 1974-07-01 | 1976-05-25 | Honeywell Information Systems, Inc. | Logic level translator |
JPS52113339U (ko) * | 1976-02-26 | 1977-08-29 | ||
US4366397A (en) * | 1979-06-29 | 1982-12-28 | Hitachi, Ltd. | Level conversion circuit |
JPS57111116A (en) * | 1980-12-26 | 1982-07-10 | Fujitsu Ltd | Comparator having hysteresis |
US4401901A (en) * | 1981-06-01 | 1983-08-30 | Advanced Micro Devices, Inc. | Comparator |
JPH0656876B2 (ja) * | 1984-12-28 | 1994-07-27 | 富士通株式会社 | 半導体装置 |
JPS62218943A (ja) * | 1986-03-19 | 1987-09-26 | Sharp Corp | 液晶表示装置 |
EP0270296A3 (en) * | 1986-12-01 | 1990-02-07 | Fujitsu Limited | Semiconductor logic circuit |
US4791312A (en) * | 1987-06-08 | 1988-12-13 | Grumman Aerospace Corporation | Programmable level shifting interface device |
US4945258A (en) * | 1988-12-08 | 1990-07-31 | Grumman Aerospace Corporation | Monolithic gaAs high speed switch driver |
JPH03198089A (ja) * | 1989-12-27 | 1991-08-29 | Sharp Corp | 液晶表示装置の駆動回路 |
US4994691A (en) * | 1990-04-16 | 1991-02-19 | Advanced Micro Devices, Inc. | TTL-to-CML translator circuit |
JPH04249423A (ja) * | 1991-02-06 | 1992-09-04 | Nec Corp | マスタースライス型ecl回路 |
EP0501085B1 (en) * | 1991-02-28 | 1996-10-02 | International Business Machines Corporation | Level-shifter circuit for high-speed low-power biCMOS ECL to CMOS input buffers |
US5296760A (en) * | 1992-07-20 | 1994-03-22 | Motorola, Inc. | Voltage translator |
-
1993
- 1993-02-01 JP JP5014380A patent/JP2586785B2/ja not_active Expired - Fee Related
-
1994
- 1994-01-31 KR KR1019940001734A patent/KR0120954B1/ko active IP Right Grant
- 1994-02-01 EP EP94101483A patent/EP0609844A3/en not_active Withdrawn
- 1994-02-01 US US08/189,743 patent/US5467043A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5467043A (en) | 1995-11-14 |
EP0609844A2 (en) | 1994-08-10 |
KR0120954B1 (ko) | 1997-10-22 |
JPH06230740A (ja) | 1994-08-19 |
JP2586785B2 (ja) | 1997-03-05 |
EP0609844A3 (en) | 1995-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920020847A (ko) | 샘플밴드-갭 전압 기준 회로 | |
KR890009068A (ko) | 레벨변환회로 | |
KR940017155A (ko) | 기준 전압 발생기 | |
KR950002010A (ko) | 전류제어 전압발생회로 | |
KR970031344A (ko) | 반도체 회로 및 래치 회로(Latch circuit for receiving small amplitude signals) | |
KR910005571A (ko) | 고속 cmos 차동인터페이스 회로 | |
KR900013509A (ko) | 온도보상회로 | |
KR940015786A (ko) | 낮은 공급 전압에서 동작가능한 아날로그 곱셈기 | |
KR940020151A (ko) | 아날로그 컬러신호를 수신하는 액정 디스플레이장치용 신호레벨 변환회로 | |
KR940012849A (ko) | 온-칩 전압강하 변환기를 갖는 집적회로용 스트레스 모드 회로 | |
KR890001274A (ko) | 전류미러회로 | |
KR950010367A (ko) | 대칭적인 스위칭 지연을 갖는 트랜슬레이터 회로 | |
KR930020833A (ko) | 중폭기 장치 | |
KR960009360A (ko) | 전압/전류 변환회로 | |
KR870009478A (ko) | 입력회로 | |
KR890001287A (ko) | 논리 레벨 변환기 회로 | |
KR950034156A (ko) | 온도 검출 회로 | |
KR940001568A (ko) | 레벨 변환 회로 | |
KR860009555A (ko) | 저전압 디지탈 투 아날로그 변환기용 입력레벨 시프트 회로 | |
KR850006988A (ko) | 푸시-풀 증폭기 | |
KR850008253A (ko) | 차동 증폭기 | |
KR890013767A (ko) | biCMOS 인터페이스 회로 | |
KR880005743A (ko) | 비교기 | |
KR970019090A (ko) | 전압 제어 발진기(Voltage controlled oscillator having an oscillation frequency variation minimized in comparison with a power supply voltage variation) | |
KR950035121A (ko) | 액티브 필터 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120802 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20130801 Year of fee payment: 17 |