KR940008250A - 반도체 배타논리회로 - Google Patents
반도체 배타논리회로 Download PDFInfo
- Publication number
- KR940008250A KR940008250A KR1019920016728A KR920016728A KR940008250A KR 940008250 A KR940008250 A KR 940008250A KR 1019920016728 A KR1019920016728 A KR 1019920016728A KR 920016728 A KR920016728 A KR 920016728A KR 940008250 A KR940008250 A KR 940008250A
- Authority
- KR
- South Korea
- Prior art keywords
- input signal
- signal
- nmos transistor
- output
- pmos transistor
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
제1입력신호와 제2입력신호를 받아 배타 논리된 출력(Y)을 보내는 디지탈 논리회로에 있어서, 제2입력신호를 스위칭 제어신호로 하는 반도체 스위칭 소자인 제2NMOS트랜지스터 및 제2PMOS트랜지스터(N2),(P2)와, 제1입력신호 및 반전된 제1입력신호를 각각 스위칭 제어신호로 하는 반도체 스위칭 소자인 제1PMOS트랜지스터 및 제1NMOS트랜지스터 반도체스위칭 소자(P1),(N1)를 포함하고, 상기 제2입력 신호는 제1NMOS트랜지스터 및 제1PMOS트랜지스터(N1),(P1)측에 연결되어 스위칭시 출력(Y)되고, 상기 제1입력신호와 반전된 제1입력신호 각각은 제2PMOS트랜지스터(P2)와 제2NMOS트랜지스터(N2)측에 연결되어 스위칭시 출력(Y)되도록 연결되며 상기 반전된 신호는 신호 반전수단에 의한 출력임을 특징으로 하는 배타논리회로에 관한 것.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도와 제4도 각각은 본 발명에 따른 반도체 배타(XOR)및 비배타(XNOR) 논리회로의 상세 구성도.
Claims (2)
- 제1입력신호와 제2입력신호를 받아 배타 논리된 출력(Y)을 보내는 디지탈 논리회로에 있어서, 제2입력신호를 스위칭 제어신호로 하는 반도체 스위칭 소자인 제2 NMOS트랜지스터 및 제2 PMOS트랜지스터(N2),(P2)와, 제1입력신호 및 반전된 제1입력신호를 각각 스위칭 제어신호로 하는 반도체 스위칭 소자인 제1 PMOS트랜지스터 및 제1 NMOS트랜지스터 반도체스위칭 소자(P1),(N1)를 포함하고, 상기 제2입력 신호는 제1 NMOS트랜지스터 및 제1PMOS트랜지스터(N1),(P1)측에 연결되어 스위칭시 출력(Y)되고, 상기 제1입력신호와 반전된 제1입력신호 각각은 제2 PMOS트랜지스터(P2)와 제2 NMOS트랜지스터(N2)측에 연결되어 스위칭시 출력(Y)되도록 연결되며 상기 반전된 신호는 신호 반전수단에 의한 출력임을 특징으로 하는 반도체 배타논리회로.
- 제1입력신호와 제2입력신호를 받아 배타 논리된 출력(Y)을 내보내는 디지탈 논리회로에 있어서, 제2입력신호를 스위칭 제어신호로 하는 반도체 스위칭 소자인 제2 NMOS트랜지스터 및 제2 PMOS트랜지스터(N2),(P2)와, 제1입력신호 및 반전된 제1입력신호를 각각 스위칭 제어신호로 하는 제1 NMOS트랜지스터 및 제1 PMOS트랜지스터 (N1),(P1)를 포함하고, 상기 제2입력신호는 제1 NMOS 트랜지스터 및 제 1 PMOS 트랜지스터(N1),(P1)측에 연결되어 스위칭시 출력(Y)되고, 상기 제1입력신호와 제2 PMOS트랜지스터(P2)측에 연결되어 스위칭시 출력(Y)되도록 연결되며 상기 반전된 신호는 신호 반전수단에 의한 출력임을 특징으로 하는 반도체 배타논리회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016728A KR940008250A (ko) | 1992-09-15 | 1992-09-15 | 반도체 배타논리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016728A KR940008250A (ko) | 1992-09-15 | 1992-09-15 | 반도체 배타논리회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940008250A true KR940008250A (ko) | 1994-04-29 |
Family
ID=67148134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920016728A KR940008250A (ko) | 1992-09-15 | 1992-09-15 | 반도체 배타논리회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940008250A (ko) |
-
1992
- 1992-09-15 KR KR1019920016728A patent/KR940008250A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910017773A (ko) | 버퍼 회로 | |
KR970071829A (ko) | 반도체집적회로 | |
KR920019090A (ko) | 레벨 인버터회로 | |
KR920000177A (ko) | 반도체 집적회로장치 | |
KR870009528A (ko) | 버퍼회로 | |
KR950007287A (ko) | 디지탈 신호 처리용 지연 회로 | |
KR920013441A (ko) | 반도체집적회로 | |
KR960009408A (ko) | 노이즈 감소 출력 버퍼 | |
KR850005060A (ko) | 상보전계 효과 트랜지스터 구비형 디지탈 집적회로 | |
KR920001523A (ko) | 검출 회로를 포함하는 반도체 집적회로 | |
KR950013116A (ko) | 디지털신호 전송회로 | |
KR940008250A (ko) | 반도체 배타논리회로 | |
KR950010366A (ko) | 2 입력 기능들을 전부 제공하기 위한 베이스 셀 소자 | |
KR970067354A (ko) | 어드레스 천이 검출 회로 | |
KR970055409A (ko) | 매칭 딜레이 회로 | |
KR930005367A (ko) | 잡음제거회로 | |
KR940000256Y1 (ko) | 반가산기 회로 | |
KR970019079A (ko) | 클럭버퍼(Clock Buffer)회로 | |
KR960036334A (ko) | 가변형 지연회로 | |
KR0137983B1 (ko) | 가용성 지연회로 | |
KR970024601A (ko) | 배타적 논리합 회로 | |
KR970031324A (ko) | 인버터 기능을 갖는 프로그램이 가능한 양방향성 버퍼(Bidirectional buffer with the programmability of direction and logical functionality) | |
KR970055542A (ko) | 앤드게이트회로 | |
KR950024063A (ko) | 전 가산기 | |
KR950025527A (ko) | 전 가산기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |