KR930018726A - 반도체 집적회로 장치 - Google Patents
반도체 집적회로 장치 Download PDFInfo
- Publication number
- KR930018726A KR930018726A KR1019930002133A KR930002133A KR930018726A KR 930018726 A KR930018726 A KR 930018726A KR 1019930002133 A KR1019930002133 A KR 1019930002133A KR 930002133 A KR930002133 A KR 930002133A KR 930018726 A KR930018726 A KR 930018726A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- driving
- semiconductor integrated
- integrated circuit
- generating
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
출력단을 구성하는 하이레벨의 출력신호를 형성하는 제1의 출력소자와 로레벨의 출력신호를 형성하는 제2의 출력소자를 상보적인 스위치 제어하는 구동신호를 형성하는 구동단회로에 있어서, 그 콘덕턴스가 시간적으로 서서히 증가하도록 변화시키도록 제어한다.
구동신호를 형성하는 구동단측에서의 콘덕턴스의 순차제어에 의해 구동신호이 변화율을 완화해서 안정적으로 제어할 수 있으므로, 이것에 응해서 완화된 출력전류의 변화가 가능하게 되고 고집적화를 도모하면서 부하용량에 영향을 받지 않고서 출력 노이즈의 저감과 고속화가 가능하게 된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 출력회로의 일실시예를 나타내는 회로도.
제2도는 본 발명에 관한 출력회로의 다른 일실시예를 나타내는 회로도.
제3도는 본 발명에 관한 출력회로의 다른 일실시예를 나타내는 회로도.
제4도는 본 발명에 관한 출력회로의 다른 일실시예를 나타내는 회로도.
제5도는 본 발명에 관한 출력회로의 또 다른 일실시예를 나타내는 회로도.
Claims (10)
- 출력단자에서 고레벨신호를 생성하기 위한 제1출력 소자와, 상기 출력단자에서 저레벨신호를 생성하기 위한 제2출력 소자와, 상기 제1출력 소자의 제어단자에서 구동신호를 생성하기 위한 제1 및 제2 구동회로를 가지는 제1 구동수단과, 상기 제2출력 소자의 제어단자에서 구동신호를 생성하기 위한 제3 및 제4 구동회로를 가지는 제2 구동수단을 구비하고,, 상기 제1 및 제2 구동회로는 동작개시 타이밍이 서로 다르며, 상기 제3 및 제4 구동회로는 동작개시 타이밍이 서로 다른 것을 특징으로 하는 반도체 집적회로 장치.
- 제1항에 있어서, 상기 제1 및 제2 출력소자는 상보적 방법으로 스위치 제어되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제2항에 있어서, 상기 제1 및 제2 출력소자를 구성하는 MOSFET의 게이트에 각각 설치된 저항소자를 통해서 상기 구동신호가 공급되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제3항에 있어서, 상기 제1 출력소자로써 이용하는 상기 MOSFET의 게이트와 소스사이에 연결되는 추가의 MOSFET를 더 구비하고, 저레벨 측의 전위가 상기 추가 MOSFET의 게이트로 공급되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제4항에 있어서, 상기 출력단자를 플로팅하기 위한 수단을 더 구비한 것을 특징으로 하는 반도체 집적회로 장치.
- 출력단자에서 고레벨신호를 생성하기 위한 제1출력소자와, 상기 제1출력단자에 직렬로 연결되고, 상기 출력단자에서 저레벨의 신호를 생성하기 위한 제2의 출력소자를 포함하는 출력 회로와, 서로 상보적 방법으로 스위치 되는 상기 제1 및 제2 출력소자를 제어하기 위한 구동신호를 생성하기 위한 구동회로를 구비하고, 상기 제1 및 제2 출력소자의 콘덕턴스의 증가비가 상기 구동회로에 의해 제한되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제6항에 있어서, 상기 제1 및 제2 출력소자는 MOSFET로 각각 구성되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제7항에 있어서, 상기 구동회로는 공통출력에서 상기 구동신호를 생성하는 복수의 부회로로 분할되고, 상기 부회로의 동작개시 타이밍은 순차적으로 제어되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제8항에 있어서, 상기 출력회로는 서로 병렬로 연결된 복수의 부회로를 구비하고, 상기 부회로는 병렬 복수비트 출력신호를 생성하는 공통출력 제어신호에 의해 동시에 활성화 되는 것을 특징으로 하는 반도체 집적회로 장치.
- 제9항에 있어서, 상기 출력회로는 외부 소스에 의해 공급되는 클럭펄스에 의해 생성되는 내부 어드레스 신호를 이용하는 데이타를 계속해서 출력하기 위한 직렬출력기능을 가지는 것을 특징으로 하는 반도체 집적회로 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4078419A JPH05242674A (ja) | 1992-02-28 | 1992-02-28 | 半導体集積回路装置 |
JP92-78419 | 1992-02-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930018726A true KR930018726A (ko) | 1993-09-22 |
KR100276484B1 KR100276484B1 (ko) | 2001-01-15 |
Family
ID=13661530
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930002133A KR100276484B1 (ko) | 1992-02-28 | 1993-02-16 | 반도체 집적회로 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5623221A (ko) |
JP (1) | JPH05242674A (ko) |
KR (1) | KR100276484B1 (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR950000353B1 (ko) * | 1992-12-30 | 1995-01-13 | 현대전자산업 주식회사 | 집적회로용 출력 버퍼 회로 |
US5903043A (en) * | 1994-10-28 | 1999-05-11 | Canon Kabushiki Kaisha | Semiconductor device and an arithmetic and logic unit, a signal converter and a signal processing system using the same |
JP3309630B2 (ja) * | 1995-03-20 | 2002-07-29 | ソニー株式会社 | スイッチング回路およびこれを用いた電荷転送装置 |
US5898315A (en) * | 1996-05-17 | 1999-04-27 | Cypress Semiconductor Corp. | Output buffer circuit and method having improved access |
JP3544819B2 (ja) * | 1997-03-31 | 2004-07-21 | 株式会社 沖マイクロデザイン | 入力回路および出力回路ならびに入出力回路 |
TW402841B (en) * | 1997-04-24 | 2000-08-21 | Hitachi Ltd | Complementary MOS semiconductor circuit |
JP4160127B2 (ja) * | 1997-07-08 | 2008-10-01 | エヌエックスピー ビー ヴィ | スルーイング制御手段を有する出力段 |
US5939926A (en) * | 1998-02-13 | 1999-08-17 | Quantum Corporation | Integrated circuit output driver for differential transmission lines |
DE19855604C5 (de) * | 1998-12-02 | 2004-04-15 | Siemens Ag | Verfahren und Vorrichtung zum Ansteuern einer Leistungsendstufe |
JP2000187981A (ja) * | 1998-12-22 | 2000-07-04 | Mitsubishi Electric Corp | 同期型半導体記憶装置 |
US6535035B2 (en) * | 2000-11-17 | 2003-03-18 | Texas Instruments Incorporated | Driver and method for switching applications |
JP2003032098A (ja) * | 2001-07-16 | 2003-01-31 | Oki Electric Ind Co Ltd | 出力バッファ回路 |
JP4526935B2 (ja) * | 2004-11-25 | 2010-08-18 | パナソニック株式会社 | 出力バッファ回路 |
US7539050B2 (en) * | 2006-11-22 | 2009-05-26 | Qimonda North America Corp. | Resistive memory including refresh operation |
US20090027081A1 (en) * | 2007-07-25 | 2009-01-29 | International Business Machines Corporation | Eight Transistor Tri-State Driver Implementing Cascade Structures To Reduce Peak Current Consumption, Layout Area and Slew Rate |
CN106603056B (zh) * | 2011-12-31 | 2020-02-28 | 意法半导体研发(深圳)有限公司 | 具有精确电流导引发生器的模拟信号软开关控制电路 |
KR20150005299A (ko) * | 2013-07-05 | 2015-01-14 | 에스케이하이닉스 주식회사 | 출력 장치 및 출력 장치를 포함하는 출력 시스템 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4612466A (en) * | 1984-08-31 | 1986-09-16 | Rca Corporation | High-speed output driver |
JPH01128291A (ja) * | 1987-11-13 | 1989-05-19 | Hitachi Ltd | 半導体集積回路装置 |
US4857770A (en) * | 1988-02-29 | 1989-08-15 | Advanced Micro Devices, Inc. | Output buffer arrangement for reducing chip noise without speed penalty |
US5144163A (en) * | 1988-03-14 | 1992-09-01 | Matsushita Electric Industrial Co., Ltd. | Dynamic BiCMOS logic gates |
KR910002748B1 (ko) * | 1988-04-12 | 1991-05-04 | 삼성 반도체통신 주식회사 | 반도체장치에 있어서 데이타 출력 버퍼회로 |
US4961010A (en) * | 1989-05-19 | 1990-10-02 | National Semiconductor Corporation | Output buffer for reducing switching induced noise |
JPH03195120A (ja) * | 1989-12-22 | 1991-08-26 | Sharp Corp | 半導体出力回路 |
US5121011A (en) * | 1990-05-31 | 1992-06-09 | Fujitsu Limited | Driver circuit for driving an analog device |
-
1992
- 1992-02-28 JP JP4078419A patent/JPH05242674A/ja active Pending
-
1993
- 1993-02-16 KR KR1019930002133A patent/KR100276484B1/ko not_active IP Right Cessation
-
1995
- 1995-04-28 US US08/430,292 patent/US5623221A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5623221A (en) | 1997-04-22 |
KR100276484B1 (ko) | 2001-01-15 |
JPH05242674A (ja) | 1993-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930018726A (ko) | 반도체 집적회로 장치 | |
KR900004590B1 (ko) | 출력 버퍼회로 | |
US6646469B2 (en) | High voltage level shifter via capacitors | |
KR880011799A (ko) | 데이터출력 버퍼회로 및 전위변동 감축방법 | |
KR930008859A (ko) | 직류 전류를 제거한 데이타 출력 버퍼 | |
KR890017807A (ko) | 반도체 집적회로의 출력회로 | |
KR930003555A (ko) | 프로그램 가능한 출력 구동회로 | |
KR940008091A (ko) | 개량된 소프트 에러 저항을 갖는 모스 에스램(mos sram), 고전위 전원 전압강하 검출회로, 상보 신호 천이 검출회로 및 개량된 내부신호 시간마진을 갖는 반도체 장치 | |
KR930003556A (ko) | 점진적 턴-온 특성의 cmos 구동기 | |
KR960039641A (ko) | 고내압회로 및 전압레벨 변환회로 | |
KR930018856A (ko) | 제어된 출력레벨을 가지는 출력 버퍼 | |
KR890002967A (ko) | 반도체 집적회로 | |
US20050237085A1 (en) | Output buffer circuit | |
KR930018850A (ko) | 출력 버퍼장치 | |
KR930011221A (ko) | 사용자가 프로그램할 수 있는 집적회로 디바이스 | |
KR900001042A (ko) | Cmos 인버터를 구비한 반도체 집적회로 | |
KR950026112A (ko) | 데이타 출력버퍼 제어회로 | |
KR900008779A (ko) | 반도체 집적 회로의 출력 회로 | |
KR950013042A (ko) | 역 턴-오프장치를 포함하는 점진적으로 온되어지는 출력버퍼회로 | |
KR880011805A (ko) | 반도체 집적회로 | |
KR940010531A (ko) | 전력 전압보다 작은 진폭을 갖는 입력 신호를 위한 버퍼 회로 | |
KR930006875A (ko) | 집적회로 | |
KR910002083A (ko) | 출력회로 | |
JPH04234216A (ja) | 低ダイナミック・インピーダンスの単一駆動レベルシフター | |
KR910001770A (ko) | 구동 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030916 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |