KR910001770A - 구동 회로 - Google Patents
구동 회로 Download PDFInfo
- Publication number
- KR910001770A KR910001770A KR1019900008999A KR900008999A KR910001770A KR 910001770 A KR910001770 A KR 910001770A KR 1019900008999 A KR1019900008999 A KR 1019900008999A KR 900008999 A KR900008999 A KR 900008999A KR 910001770 A KR910001770 A KR 910001770A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit portion
- output
- operation signal
- drive
- supply circuit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Logic Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 동적 RAM 에 적용되는 본 발명의 실시예를 도시한 등가회로도,
제2도는 제1도 및 제3도의 주요 동작 상태를 도시한 타이밍도,
제3도는 제1도에 도시된 본 발명의 실시예가 적용되는 동적 RAM의 주요 구성을 개략적으로 도시한 블럭도.
Claims (6)
- 동작 신호를 제공하기 위해 입력 신호를 수신하는 동작 신호 공급 회로부, 구동 신호를 출력라인으로 출력시키기 위해 동작 신호를 수신하는 구동 신호 출력회로부, 구동 신호를 형성하기 위해 선정된 전압을 구동 신호출력 회로부에 제공하는 전압 공급회로부, 상기 구동 신호 출력 회로부의 전압 공급 회로부 측상에 제공된 바이폴라 스위칭 소자, 및 상기 전압 공급 회로부의 선정된 전압이 출력 라인의 구동 신호로서 출력되도록 바이폴라 스위칭 소자를 활성화시키는 동작 신호를 포함하는 것을 특징으로 하는 구동 회로.
- 제1항에 있어서, 상기 동작 신호 공급 회로부가 병렬로 배열된 게이트 전극을 갖고 있고, 선택된 디지털 입력을 수신하기 위해 다중 입력 AND 논리 회로를 정하며, 구동 신호를 수신하기 위해 출력 라인을 선택하는 X-디코더부를 정하는 다수의 직렬 접속된 전계 효과 트랜지스터를 포함하는 것을 특징으로 하는 구동 회로.
- 제2항에 있어서, 상기 동작 신호 공급 회로부가 상기 다수의 직렬 접속된 전계 효과 트랜지스터의 입력측에 접속되고, 상기 바이폴라 스위칭 소자의 베이스에 접속된 출력을 갖고 있는 인버터 회로를 포함하는 것을 특징으로 하는 구동회로.
- 제3항에 있어서, 상기 동작 신호 공급 회로부의 상기 인버터 회로가 출력으로 부터의 피드백 라인, 상기 동작 신호 공급 회로부의 상기 인버터 회로의 입력에 접속된 전압 공급 라인, 전압 공급 라인에 배치된 전계 효과 트랜시스터의 게이트에 접속되는 상기 인버터 회로의 출력으로 부터의 상기 피드백 라인을 포함하는 것을 특징으로 하는 구동회로.
- 제1항 내지 제4항중 어느 한 항에 있어서, 상기 바이폴라 스위칭 소자가 NPN바이폴라 트랜지스터를 포함하는 것을 특징으로 하는 구동 회로.
- 제1항 또는 2항에 있어서, 상기 바이폴라 스위칭 소자가 PNP 바이폴라 트랜지스터를 포함하는 것을 특징으로 하는 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1158757A JP3066595B2 (ja) | 1989-06-20 | 1989-06-20 | 駆動回路 |
JP1-158757 | 1989-06-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910001770A true KR910001770A (ko) | 1991-01-31 |
KR0184636B1 KR0184636B1 (ko) | 1999-04-15 |
Family
ID=15678679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900008999A KR0184636B1 (ko) | 1989-06-20 | 1990-06-19 | 구동회로 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP0405812B1 (ko) |
JP (1) | JP3066595B2 (ko) |
KR (1) | KR0184636B1 (ko) |
DE (1) | DE69031326T2 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07111084A (ja) * | 1993-10-13 | 1995-04-25 | Oki Micro Design Miyazaki:Kk | 半導体集積回路装置 |
JP2842181B2 (ja) * | 1993-11-04 | 1998-12-24 | 日本電気株式会社 | 半導体メモリ装置 |
US5534797A (en) * | 1994-12-23 | 1996-07-09 | At&T Corp. | Compact and fast row driver/decoder for semiconductor memory |
JP5034233B2 (ja) | 2005-12-28 | 2012-09-26 | 富士通株式会社 | アドレスデコーダ,記憶装置,処理装置及び記憶装置におけるアドレスデコード方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60253091A (ja) * | 1984-05-30 | 1985-12-13 | Fujitsu Ltd | 半導体記憶装置 |
JPS62232796A (ja) * | 1986-04-01 | 1987-10-13 | Toshiba Corp | 半導体記憶装置 |
US4769784A (en) * | 1986-08-19 | 1988-09-06 | Advanced Micro Devices, Inc. | Capacitor-plate bias generator for CMOS DRAM memories |
-
1989
- 1989-06-20 JP JP1158757A patent/JP3066595B2/ja not_active Expired - Lifetime
-
1990
- 1990-06-18 EP EP90306608A patent/EP0405812B1/en not_active Expired - Lifetime
- 1990-06-18 DE DE69031326T patent/DE69031326T2/de not_active Expired - Fee Related
- 1990-06-19 KR KR1019900008999A patent/KR0184636B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0405812B1 (en) | 1997-08-27 |
KR0184636B1 (ko) | 1999-04-15 |
JP3066595B2 (ja) | 2000-07-17 |
EP0405812A2 (en) | 1991-01-02 |
EP0405812A3 (ko) | 1994-04-06 |
DE69031326T2 (de) | 1998-01-02 |
DE69031326D1 (de) | 1997-10-02 |
JPH0323592A (ja) | 1991-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930003556A (ko) | 점진적 턴-온 특성의 cmos 구동기 | |
KR870009391A (ko) | 출력버퍼회로 | |
KR900013380A (ko) | 전압 제어회로 | |
KR850006783A (ko) | 스위칭 회로 | |
KR920006960A (ko) | 디스플레이장치의 구동회로 | |
KR880012014A (ko) | Bimos 논리회로 | |
KR880001108A (ko) | Cmos 입력회로 | |
KR880010423A (ko) | 반도체 기억장치 | |
KR880010576A (ko) | 논리회로 | |
KR920000177A (ko) | 반도체 집적회로장치 | |
KR950701469A (ko) | 모오스(mos) 전께효과 트랜지스터의 구동회로(drive circuitry for a mos field effect tranststor) | |
KR930018726A (ko) | 반도체 집적회로 장치 | |
KR880012009A (ko) | BiMOS 논리회로 | |
KR860009424A (ko) | 반도체 집적 회로 | |
KR910008863A (ko) | 반도체 집적회로 | |
KR890001274A (ko) | 전류미러회로 | |
KR910002127A (ko) | 전원절환회로 | |
KR860003712A (ko) | 논리게이트 회로 | |
KR900019315A (ko) | 전압 레벨 전환 회로 | |
KR910001770A (ko) | 구동 회로 | |
KR890016740A (ko) | Bi-CMOS인버터 회로 | |
KR940010531A (ko) | 전력 전압보다 작은 진폭을 갖는 입력 신호를 위한 버퍼 회로 | |
KR970066578A (ko) | 고전압 검출기 회로 | |
KR890011195A (ko) | 증폭회로 | |
KR910010866A (ko) | Bi-CMOS회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
G170 | Publication of correction | ||
FPAY | Annual fee payment |
Payment date: 20011029 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |