KR910002191A - 다이알 펄스 신호 및 듀알톤 다중 주파수 신호 발생용 다이알 신호 발생기 - Google Patents
다이알 펄스 신호 및 듀알톤 다중 주파수 신호 발생용 다이알 신호 발생기 Download PDFInfo
- Publication number
- KR910002191A KR910002191A KR1019890008015A KR890008015A KR910002191A KR 910002191 A KR910002191 A KR 910002191A KR 1019890008015 A KR1019890008015 A KR 1019890008015A KR 890008015 A KR890008015 A KR 890008015A KR 910002191 A KR910002191 A KR 910002191A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- bit
- nand gate
- supplied
- dial
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/26—Devices for calling a subscriber
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/26—Devices for calling a subscriber
- H04M1/30—Devices which can set up and transmit only one digit at a time
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/26—Devices for calling a subscriber
- H04M1/30—Devices which can set up and transmit only one digit at a time
- H04M1/50—Devices which can set up and transmit only one digit at a time by generating or selecting currents of predetermined frequencies or combinations of frequencies
- H04M1/505—Devices which can set up and transmit only one digit at a time by generating or selecting currents of predetermined frequencies or combinations of frequencies signals generated in digital form
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Telephone Function (AREA)
- Mobile Radio Communication Systems (AREA)
- Devices For Supply Of Signal Current (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Interface Circuits In Exchanges (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 양호한 실시예를 갖는 시스템의 개통도,
제4도는 제3도에 나타낸 실시예에서 사용되는 디코더에 대한 구성예의 회로도,
제5도는 제3도에 보인 실시예에서 사용된 디코더에 대한 또다른 구성예의 회로도.
Claims (9)
- 다이알 번호의 해당하는 다이알 데이타를 공급받는 다이알 신호 발생기에서, 상기 다이알 데이타를 기억하기 위한 레지스턴 수단과, 상기 레지스터 수단으로 부터 공되는 상기 다이알 데이타를 부호화하여 줌으로서 듀알톤 다중 주파수(DTNF) 시스템을 기초하여 해당하는 로우와 컬럼번호를 발생시키도록 상기 레지스터 수단에 연결되는 디코딩 수단과, 상기 디코딩 수단에 의해 발생되는 상기 로우와 컬럼 번호들로부터 DTMF 신호를 발생시키기 위해 상기 디코딩 수단에 연결되는 제1발생수단과, 그리고 상기 레지스터 수단으로부터 공급되는 상기 다이알 데이타로부터 다이알 펄스 신호를 발생시키기 위해 상기 레지스터 수단에 연결되는 제2발생 수단을 포함하는 것이 특징인 다이알 펄스신호와 듀알톤 다중 주파수 신호를 발생시키기 위한 다이알 신호 발생기.
- 제1항에 있어서, 상기 다이알 신호는 4-비트 다이알 데이타이며 상기 디코딩 수단은 상기 4-비트의 상기 다이알 데이타를 한번 반전시켜서 얻은 제1신호와 상기 4-비트의 상기 다이알 데이타를 두 번 반전시켜서 얻은 제2신호에 대해 NAND 연산을 행하여 논리신호를 발생시키기 위한 제1 NAND 게이트 수단과, 상기 논리 신호들에 대해 NAND 연산을 행하여 상기 로우 및 컬럼 번호를 출력시키기 위한 제2 NAND 게이트 수단을 포함하는 것이 특징인 다이알 신호 발생기.
- 제2항에 있어서, 상기 인버터는 상기 4-비트의 상기 다이알 데이타 각각에 대해 직렬로 연결되는 2인버터들을 포함하는 것이 특징인 다이알 신호 발생기.
- 제2항에 있어서, 상기 제1NAND 게이트 수단은 제1논리신호-제16논리신호를 제각기 출력시키는 제1NAND 게이트-제16NAND 게이트를 포함하며, 상기 제1NAND 게이트 수단에 의해 발생되는 상기 논리신호는 상기 제1 및 제16논리신호들을 포함하며, 상기 4-비트 다이알 데이타의 제1비트에 관한 상기 제1 신호는 상기 제1,3,5,7,9,11,13 및 15NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 제1비트에 관한 상기 제2신호는 상기 제2,4,6,8,10,12,14 및 16NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 제2비트에 관한 상기 제1신호는 상기 제1,2,5,6,9,10,13 및 14NAND 게이트에 공급되며, 상기 4-비드 다이알 데이타의 제2비트에 관한 상기 제2신호는 상기 제3,4,7,8,11,12,15 및 16NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 제3비트에 관한 상기 제1신호는 제1NAND 게이트-제4NAND 게이트와 상기 제9NAND 게이트-제12NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 제3비트에 관한 상기 제2신호는 상기 제5NAND 게이트-제8NAND 게이트와 상기 제13NAND 게이트-제16NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 제4비트에 관한 상기 제1신호는 상기 제1NAND 게이트-제8NAND 게이트에 공급되며, 그리고 상기 4-비트 다이알 데이타의 제4비트에 관한 상기 제2 신호는 상기 제9NAND 게이트-제16NAND 게이트에 공급되는 것이 특징인 다이알신호 발생기.
- 제4항에 있어서, 상기 로우번호는 제1로우신호-제4로우신호에 의해 한정되며, 또한 상기 컬럼번호는 제1컬럼신호-제4컬럼신호에 의해 한정되며, 상기 제2NAND 게이트 수단은 제17NAND 게이트 수단-제24NAND 게이트를 포함하며, 상기 제17NAND 게이트는 상기 제2논리신호-제4논리신호와 상기 제14논리신호를 공급받아서, 상기 제1로우신호를 발생시키며, 상기 제18NAND 게이트는 상기 제5논리신호-제7논리신호와 함께 제15논리신호를 공급받아서, 상기 제2로우신호를 발생시키며, 상기 제19NAND 게이트는 상기 제8논리신호-제10논리신호와 함께 제16논리신호를 공급받아서, 상기 제3로우신호를 발생시키며, 상기 제20NAND게이트는 상기 제1논리신호와 제11논리신호-제13논리신호를 공급받아서, 제4로우신호를 발생시키며, 상기 제21NAND 게이트는 상기 제2, 5 8 및 12논리신호들을 공급받아서, 상기 제1컬럼신호를 발생시키며, 상기 제22NAND 게이트는 상기 제3,6,9 및 11논리신호들을 공급받아서, 상기 제2컬럼신호를 발생시키며, 상기 제23NAND게이트는 상기 제4,7,10 및 13논리신호들을 공급받아서, 제3컬럼신호를 발생시키며, 상기 제24NAND 게이트는 상기 제1논리신호와 상기 제14논리신호-16논리신호들을 공급받아서 제4컴럼신호를 발생시키는 것을 특징인 다이알 신호 발생기.
- 제1항에 있어서, 상기 다이알 신호는 4-비트 다이알 데이타로서 상기 디코딩 수단은 상기 4-비트의 한번 반전시켜서 얻은 제1신호와 상기 4-비트를 두번 발전시켜 얻은 제2신호를 발생시키기 위한 인버터 수단과, 상기 4-비트 다이알 데이타의 제2비트-제4비트에 관한 상기 1 및 제2신호에 대해 NAND 동작을 수행하여 논리신호를 발생시키기 위한 NAND 게이트 수단과, 그리고 4-비트 다이알 데이타의 제1비트에 관한 상기 제1 및 제2신호와 상기 논리신호에 관해 NAND 연산을 수행하여 상기 로우와 컬럼번호들으 출력시키기 위한 논리게이트 수단을 포함하는 것이 특징인 다이알 신호 발생기.
- 제6항에 있어서, 상기 NAND 게이트 수단은 제1논리신호-제8논리신호를 출력시키기 위한 제1NAND 게이트-제8NAND 게이트를 포함하며, 상기 NAND 게이트에 의해 발생되는 상기 논리신호는 상기 제1 및 제8논리신호를 포함하며, 상기 4-비트 다이알 데이타의 상기 제2비트에 관한 상기 제1신호는 상기 제1, 제3, 제5 및 제7NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 상기 제2비트에 관한 상기 제2신호는 상기 제2. 제4. 제6. 및 제8NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 상기 제3비트에 관한 상기 제1신호는 상기 제1. 제2. 제5. 및 제6NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 상기 제3비트에 관한 상기 제2신호는 상기 제3. 제4. 제7 및 제8NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 상기 제4비트에 관한 상기 제1신호는 상기 제1NAND 게이트-제4NAND 게이트에 공급되며, 상기 4-비트 다이알 데이타의 상기 제4비트에 관한 상기 제2신호는 상기 제5NAND 게이트-제8NAND 게이트에 공급되는 것이 특징인 다이알 신호 발생기.
- 제7항에 있어서, 상기 로우번호는 제1로우신호-제4로우신호에 의해 한정되며, 상기 컬럼번호는 제1컬럼신호-제4컬럼신호에 의해 한정되며, 상기 논리게이트 수단은 상기 제1로우신호-제4로우신호와 상기 제1컬럼신호-제4컬럼신호를 출력시키기 위한 제1게이트 수단-제8게이트 수단을 포함하며, 상기 제1게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1신호와 상기 제1,2 및 7논리신호를 공급받아, 상기 제1로우신호를 발생시키며, 상기 제3게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1신호와 상기 제4,5 및 8논리신호를 공급받아, 상기 제3로우신호를 발생시키며, 상기 제4게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제2신호와 상기 제1,6 및 7논리신호를 공급받아 상기 제4로우신호를 발생시키며, 상기 제5게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1 및 제2신호와 상기 제1,3,4 및 6논리신호를 공급받아, 상기 제1컬럼신호를 발생시키며, 상기 제6게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1 및 제2신호와 상기 제2,3,5 및 6논리신호를 공급받아, 상기 제2컬럼신호를 발생시키며, 상기 제7게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1 및 제2신호와 상기 제2,4,5 및 7논리신호를 공급받아, 상기 제3컬럼신호를 발생시키며, 그리고 상기 제8게이트 수단은 상기 인버터 수단으로부터 공급되는 상기 제1비트에 관한 상기 제1 및 제2신호와 상기 제1,7 및 8논리신호를 공급받아, 상기 제3컬럼신호를 발생시키는 것이 특징인 다이아 신호 발생기.
- 제8항에 있어서, 상기 제1 게이트 수단-제8게이트 수단은 각각 인버터와 NAND 게이트를 포함하는 것이 특징인 다이알 신호 발생기.것을 특징인 다이알 신호 발생기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63143138A JPH01311745A (ja) | 1988-06-10 | 1988-06-10 | ダイヤル信号送出装置 |
JP63-143138 | 1988-06-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910002191A true KR910002191A (ko) | 1991-01-31 |
KR920003888B1 KR920003888B1 (ko) | 1992-05-16 |
Family
ID=15331813
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890008015A KR920003888B1 (ko) | 1988-06-10 | 1989-06-10 | 다이알 펄스신호 및 듀알톤 다중 주파수 신호 발생용 다이알 신호발생기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4998276A (ko) |
EP (1) | EP0346243B1 (ko) |
JP (1) | JPH01311745A (ko) |
KR (1) | KR920003888B1 (ko) |
DE (1) | DE68927139T2 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU622744B2 (en) * | 1989-02-02 | 1992-04-16 | Alcatel Australia Limited | Dialler chip mode signal |
US5398031A (en) * | 1989-07-28 | 1995-03-14 | Rohm Co., Ltd. | DTMF signal generating circuit |
JP2836759B2 (ja) * | 1990-06-01 | 1998-12-14 | ローム 株式会社 | 選択信号送出回路 |
BR9204291A (pt) * | 1992-10-30 | 1993-05-25 | Dpc Eletronica E Informatica L | Conversor de pulso para tom inteligente cpti |
US5369697A (en) * | 1993-04-30 | 1994-11-29 | Boston Technology, Inc. | Method and apparatus for automatically switching between pulse code and DTMF signals generated by a telephone |
US5706341A (en) * | 1994-12-30 | 1998-01-06 | Mitel, Inc. | Active digit cancelling parallel dialer |
US5771285A (en) * | 1996-02-07 | 1998-06-23 | Lucent Technologies | Circuit and method for detecting telephone line status and telephone instrument embodying the same |
GB2317063B (en) * | 1996-09-03 | 1999-03-03 | Holtek Microelectronics Inc | An adjustable-period dual-tone multifrequency generator |
GB2317251B (en) * | 1996-09-13 | 1998-12-16 | Holtek Microelectronics Inc | A cycle-modulating type of dual-tone multi-frequency generator |
CN1101990C (zh) * | 1997-02-18 | 2003-02-19 | 盛群半导体股份有限公司 | 交错取样式双音复频产生方法及装置 |
KR100258129B1 (ko) * | 1998-03-17 | 2000-06-01 | 서평원 | 톤과 디티엠에프 발생 기능을 포함한 에이티엠 셀 변환 장치 |
US6151514A (en) * | 1998-04-22 | 2000-11-21 | Nortel Networks Corporation | Method and apparatus for normalizing DTMF messages from a cellular mobile station |
US6366669B1 (en) * | 2000-04-26 | 2002-04-02 | Iosif Meynekhdrun | System and method for providing universal access to interactive voice response systems |
US8884664B1 (en) * | 2013-03-15 | 2014-11-11 | Anritsu Company | Systems and methods for generating low band frequency sine waves |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4156115A (en) * | 1978-03-30 | 1979-05-22 | Gte Automatic Electric Laboratories Incorporated | Apparatus and method for a multiple tone code sender system for automatic call initiation |
US4176287A (en) * | 1978-04-13 | 1979-11-27 | Motorola, Inc. | Versatile CMOS decoder |
US4357496A (en) * | 1979-12-13 | 1982-11-02 | Bell Telephone Laboratories, Incorporated | Keypad logic interface circuit |
JPS59231958A (ja) * | 1983-06-14 | 1984-12-26 | Sharp Corp | ト−ン、パルス兼用レパ−トリダイアラ |
JPS6012843A (ja) * | 1983-07-02 | 1985-01-23 | Rohm Co Ltd | 加入者電話機におけるダイヤル確認音発生回路 |
JPS60240252A (ja) * | 1984-05-15 | 1985-11-29 | Sharp Corp | デ−タ入出力機能付ダイアラ回路 |
JPS6120457A (ja) * | 1984-07-06 | 1986-01-29 | Toshiba Corp | 電話器のパルス・ト−ン信号送出装置 |
JPS6193760A (ja) * | 1984-10-12 | 1986-05-12 | Sanyo Electric Co Ltd | 電話機のキ−ト−ン発生装置 |
US4598174A (en) * | 1984-11-13 | 1986-07-01 | Gte Communication Systems Corp. | Circuit for detecting keypad conditions in a microprocessor controlled telephone instrument |
JPS61166251A (ja) * | 1984-12-14 | 1986-07-26 | Fujitsu Ltd | 回線信号の混在発生方式 |
JPS61247150A (ja) * | 1985-04-25 | 1986-11-04 | Fujitsu Ltd | 電話端末のdp/pb信号切替方法 |
JPH0681199B2 (ja) * | 1985-08-06 | 1994-10-12 | ロ−ム株式会社 | 選択信号送出装置 |
-
1988
- 1988-06-10 JP JP63143138A patent/JPH01311745A/ja active Pending
-
1989
- 1989-05-25 US US07/356,902 patent/US4998276A/en not_active Expired - Lifetime
- 1989-06-09 EP EP89401616A patent/EP0346243B1/en not_active Expired - Lifetime
- 1989-06-09 DE DE68927139T patent/DE68927139T2/de not_active Expired - Fee Related
- 1989-06-10 KR KR1019890008015A patent/KR920003888B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0346243A2 (en) | 1989-12-13 |
EP0346243A3 (en) | 1992-03-04 |
DE68927139D1 (de) | 1996-10-17 |
JPH01311745A (ja) | 1989-12-15 |
KR920003888B1 (ko) | 1992-05-16 |
DE68927139T2 (de) | 1997-01-23 |
US4998276A (en) | 1991-03-05 |
EP0346243B1 (en) | 1996-09-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910002191A (ko) | 다이알 펄스 신호 및 듀알톤 다중 주파수 신호 발생용 다이알 신호 발생기 | |
GB1345488A (en) | Memory system | |
KR910005321A (ko) | 반도체 기억장치 | |
US4095283A (en) | First in-first out memory array containing special bits for replacement addressing | |
KR880003327A (ko) | 신호 천이 검출회로 | |
GB1150603A (en) | Electronic Musical Instrument | |
KR900005469A (ko) | 시리얼 입출력 반도체 메모리 | |
US4154132A (en) | Rhythm pattern variation device | |
KR960039622A (ko) | 비중첩 신호 발생 회로 | |
SU1587599A1 (ru) | Устройство дл контрол доменной пам ти | |
SU1541603A1 (ru) | Генератор случайных чисел | |
SU459773A1 (ru) | Датчик случайных кодов | |
SU576574A1 (ru) | Устройство дл перебора сочетаний | |
SU959269A1 (ru) | Программируемый генератор сигналов | |
KR100321735B1 (ko) | 고주파 특성을 개선한 어드레스 카운터 | |
SU926619A1 (ru) | Устройство дл программного управлени технологическим оборудованием | |
SU1095397A1 (ru) | Преобразователь двоичного сигнала в балансный п тиуровневый сигнал | |
KR940003188A (ko) | 동기식 카운터회로 | |
SU984001A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU1555705A1 (ru) | Устройство дл формировани тестовых воздействий | |
SU1753598A1 (ru) | Формирователь кодов дл рельсовой цепи | |
SU1149312A1 (ru) | Устройство дл контрол микросхем оперативной пам ти | |
SU983757A1 (ru) | Устройство дл контрол пам ти | |
JPS5792484A (en) | Timing pulse generating circuit | |
KR960003195A (ko) | 디지탈 코릴레이션 값을 얻기 위한 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20040507 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |