KR900019225A - 반도체 비휘발성 메모리장치 - Google Patents

반도체 비휘발성 메모리장치 Download PDF

Info

Publication number
KR900019225A
KR900019225A KR1019890006532A KR890006532A KR900019225A KR 900019225 A KR900019225 A KR 900019225A KR 1019890006532 A KR1019890006532 A KR 1019890006532A KR 890006532 A KR890006532 A KR 890006532A KR 900019225 A KR900019225 A KR 900019225A
Authority
KR
South Korea
Prior art keywords
data storage
data
memory device
gate
applying
Prior art date
Application number
KR1019890006532A
Other languages
English (en)
Other versions
KR930007528B1 (ko
Inventor
마꼬도 고지마
다까시 다까다
Original Assignee
가나자와 후미오
마쯔시다덴시고오교오 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나자와 후미오, 마쯔시다덴시고오교오 가부시기가이샤 filed Critical 가나자와 후미오
Publication of KR900019225A publication Critical patent/KR900019225A/ko
Application granted granted Critical
Publication of KR930007528B1 publication Critical patent/KR930007528B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/08Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements
    • G11C17/10Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM
    • G11C17/12Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM using field-effect devices
    • G11C17/123Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM using field-effect devices comprising cells having several storage transistors connected in series
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

내용 없음

Description

반도체 비휘발성 메모리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 있어서 반도체 비휘발성 메모리장치의 기억세포블록에 대한 단면도, 제2도는 제1도의 동작을 설명하는 전압 - 전류특성곡선, 제3도는 제 1도에서 기억세포 블록 및 그 주변회로를 도시하는 회로도, 제4도는 제1실시예에서의 판독모우드의 동작을 설명하는 회로도.

Claims (15)

  1. 하나의 도전형 반도체 기판의 표면상에 형성된 역도전형의 소오스영역 및 드레인영역과, 상기 소오스 영역 및 드레인영역 사이의 상기 반도체 기판 표면상에 직렬로 접속된 다수의 데이타 저장부로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  2. 제1항에 있어서, 분리게이트가 상기 테이터 저장부의 한끝과 상기 소오스영역사이에 형성되고, 선택게이트가 상기 데이터 저장부의 다른 끝과 상기 드레인 영역사이에 접속되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  3. 제1항에 있어서, 상기 다수의 데이터 저장부는 상기 도전형 반도체 기판의 표면상에 형성된 얇은 산화물층과 상기 아주 얇은 산화물층의 표면상에 형성된 산화물층 이외의 절연층과, 그리고 산화물층 이외의 상기 절연층의 표면상에 틈이 없이 형성된 다수의 게이트로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  4. 제3항에 있어서, 제2의 산화물층이 산화물층이외의 상기 절연층과 상기 게이트사에 형성되는 것을 특징으로 하는 반도체 비휘발성 메모리 장치.
  5. 제3항에 있어서, 산화물층 이외의 상기 절연층은 질화규소층으로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  6. 제1항에 있어서, 상기 복수의 데이터저장부는, 상기 도전형 반도체 기판의 표면상에 일정한 간격으로 형성된 다수의 아주 얇은 산화물층과, 상기 다수의 아주 얇은 산화물층의 표면상에 각각 형성된 산화물층 이외의 다수의 절연층과 상기 다수의 절연층의 표면상에 각각 형성된 다수의 게이트와, 그리고 상기 다수의 아주 얇은 산화물층 사이의 상기 반도체 기판내에 형성된 역도전형의 화산영역으로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  7. 제6항에 있어서, 제 2 산화물층이 상기 산화물층 이외의 절연층과 상기 게이트사이에 형성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  8. 제6항에 있어서, 상기 산화물층 이외의 절연층은 질화규소층으로 형성되는 것을 특징으로 하는 반도체 비휘발성 메모리 장치.
  9. 각 기억세포블록이, 하나의 도전형 반도체 기판상에 형성된 역도전형의 소오스영역 및 드레인영역과, 상기 소으스 영역 및 드레인 영역사이의 반도체기판 표면상에 직렬로 다수의 데이터 저장부와, 상기 소오스 영역과 데이터 저장부의 한 끝 사이에 형성된 분리게이트와, 그리고 상기 드레인 영역과 데이타 저장부의 다른 끝 사이에 형성된 선택게이트로 구성되는 매트릭스형으로 배열된 다수의 기억세포블럭과, 보통 각 분리게이트의 게이트 전극, 데이터 저장부 및 종열 방향으로 배열된 상기 다수의 기억세포블록의 선택게이트에 접속되는 제어라인과 그리고 상기 비트라인과 제어라인에 일정한 전압을 인가하여 상기 기억세포블록의 특정 저장부에의 데이터 판독, 소거, 기록 또는 기록불능물 제어하는 수단으로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  10. 제9항에 있어서, 상기 제어수단은 저장 데이터와 관계없이 온상태에서 상기 데이터 저장부를 제어하기 위하여 데이터가 독출될 데이터저장부이외의 데이터 저장부의 게이트 전극에 1차 전압을 인가하는 수단과, 저장 데이터에 따라 온 또는 오프상태에서 상기 데이터 저장부를 제어하고 상기 데이터 저장부의 데이터를 상기 비트라인으로 독출하기 위하여 데이터가 독출될 상기 데이터 저장부의 게이트 전극에 2차 전압을 인가하는 수단으로 구성된 독출수단을 포함하는 것을 특징으로 하는 빈도체 비휘발성 메모리장치.
  11. 제9항에 있어서, 상기 제어수단은 축적상태에서 상기 데이터 저장부의 게이트전극에 양 또는 음의 고전압을 인가함으로써 적당한 데이터 저장부 내의 데이터를 소거하는 수단을 포함하는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  12. 제9항에 있어서, 상기 제어수단은, 첫번째 기간동안 상기 다수의 데이터 저장분와 상기 선택게이트를 온상태로 유지하여 상기 첫 번째 기간 전 또는 그 기간동안 데이터가 기록될 데이터저장부의 게이트 전극에만 양(또는 음)의 고전압을 가하여 상기 비트라인의 퍼텐셜을 고(또는 저) 레벨로 유지시키기 위한 수단과, 그리고 상기 데이터저장부 바로 밑의 부분을 강한 반전상태로 유지시키기 위하여 두번째 기간동안 데이터가 기록될 데이터 저장부에 양(또는 음)의 고전압을 인가하기 위한 수단으로 구성되는 기록수단을 포함하는 것을 특징으로 하는 반도체 비휘발성 메모리 장치.
  13. 제9항에 있어서, 상기 제어수단은 첫 번째 기간동안 상기 다수의 데이터자장부와 상기 선택게이트를 온 상 태로 유지하여 상기 첫번째 기간전 또는 그 기간동안에 데어터가 기록 개입중단 금지상태가 될 데이터 저장부의 게이트전극에만 양(또는 음)의 고전압을 인가하여 상기 비트라인의 퍼텐셜을 고(또는 저)레벨로 유지시키기 위한 수단과, 상기 데이터 저장부 바로 밑의 부분을 빈 상태로 유지시키기 위하여 두 번째 기간동안 데이터가 기록 개입중단 금지 상태가 될 데이터 저장부에 양(또는)음의 고전압을 인가하기 위한 수단으로 구성되는 기록개입중단금지 수단을 포함하는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  14. 하나의 도전형 반도체 기판에 형성된 역도전형의 소오스영역 및 드레인영역과, 상기 소오스 영역 및 드레인 영역사이의 상기 반도체 기판 표면상에 직렬 접속된 다수의 데이터 저장부와, 그리고 데이터를 기록 또는 기록 개입중단 금지로 하기 전에 상기 다수의 데이터 저장부의 게이트 전극의 퍼텐셜을 순차변화 시킴으로써 상기 다수의 데이터 저장부의 전하를 순차 이동시키고, 이에 의해 상기 다수의 데이터 저장부 밑에 반도체 기판을 빈 상태로 유지시키기 위하여 전하를 이동시키는 수단으로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
  15. 제14항에 있어서, 전하를 이동시키는 수단, 1차 타이밍에서 상기 드레인 영역에 1차 기록전압(+HV)을 인가하는 수단과, 2차 타이밍에서 상기 다수의 데이터 저장부의 게이트 전극에 다음의 조건을 만족시키는 것을 특징으로 하는 2차 전압(V1)을 인가하는 수단과, V1 VTW+1VTE1 여기서, VTW : 상기 데이터 저장부가 기록상태(>OV)에 있을때의 최소전압 VTE : 상기 데이터저장부가 소거상태(<OV)에 있을때의 최소전압 3∼n차 타이밍에서(n은 상기 데이터 저장부의 수와 같음)상기 다수의 데이터 저장부의 게이트 전극을 순차적으로 0볼트로 변화시키는 수단과, 그리고 그 다음의 타이밍에서 0볼트 또는 상기 1차전압(+HV)을 상기 드레인 영역에, 상기 1차 전압(+HV)을 상기 다수의 데이터 저장부중 특정 데이터 저장부의 게이트 전극에, 그리고 상기 2차 전압을 다른 데이터저장부의 게이트 전극에 인가하기 위한 수단으로 구성되는 것을 특징으로 하는 반도체 비휘발성 메모리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890006532A 1988-05-16 1989-05-16 반도체 비휘발성 메모리장치 KR930007528B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11854088 1988-05-16
JP63-118540 1988-05-16

Publications (2)

Publication Number Publication Date
KR900019225A true KR900019225A (ko) 1990-12-24
KR930007528B1 KR930007528B1 (ko) 1993-08-12

Family

ID=14739123

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890006532A KR930007528B1 (ko) 1988-05-16 1989-05-16 반도체 비휘발성 메모리장치

Country Status (5)

Country Link
US (1) US5157471A (ko)
EP (1) EP0342880B1 (ko)
JP (1) JPH07120723B2 (ko)
KR (1) KR930007528B1 (ko)
DE (1) DE68916855T2 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2862584B2 (ja) * 1989-08-31 1999-03-03 株式会社東芝 不揮発性半導体メモリ装置
US6744082B1 (en) * 2000-05-30 2004-06-01 Micron Technology, Inc. Static pass transistor logic with transistors with multiple vertical gates
JP3573691B2 (ja) * 2000-07-03 2004-10-06 シャープ株式会社 不揮発性半導体記憶装置およびその製造方法
JP2003196985A (ja) * 2001-12-25 2003-07-11 Nec Electronics Corp 半導体メモリ及び半導体メモリのビットライト又はバイトライト方法
US7209386B2 (en) 2004-07-06 2007-04-24 Macronix International Co., Ltd. Charge trapping non-volatile memory and method for gate-by-gate erase for same
JP2007151379A (ja) * 2005-10-26 2007-06-14 Toshiba Corp 回転電機
KR100825383B1 (ko) 2006-04-24 2008-04-29 삼성에스디아이 주식회사 비휘발성 메모리 소자, 이를 제조하는 방법 및 이를포함하는 유기 전계 발광 표시 장치

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3893152A (en) * 1973-07-25 1975-07-01 Hung Chang Lin Metal nitride oxide semiconductor integrated circuit structure
US4142176A (en) * 1976-09-27 1979-02-27 Mostek Corporation Series read only memory structure
JPS608559B2 (ja) * 1977-05-30 1985-03-04 日本電気株式会社 不揮発性半導体記憶装置
US4233526A (en) * 1977-04-08 1980-11-11 Nippon Electric Co., Ltd. Semiconductor memory device having multi-gate transistors
US4501007A (en) * 1978-05-25 1985-02-19 Hughes Aircraft Company CCD differentiator
US4230954A (en) * 1978-12-29 1980-10-28 International Business Machines Corporation Permanent or semipermanent charge transfer storage systems
US4476478A (en) * 1980-04-24 1984-10-09 Tokyo Shibaura Denki Kabushiki Kaisha Semiconductor read only memory and method of making the same
US4380804A (en) * 1980-12-29 1983-04-19 Ncr Corporation Earom cell matrix and logic arrays with common memory gate
US4613956A (en) * 1983-02-23 1986-09-23 Texas Instruments Incorporated Floating gate memory with improved dielectric
JPS60182162A (ja) * 1984-02-28 1985-09-17 Nec Corp 不揮発性半導体メモリ
JPS613458A (ja) * 1984-06-15 1986-01-09 Nec Corp Misトランジスタ
JPS6064500U (ja) * 1984-09-10 1985-05-07 日本電気株式会社 メモリ回路
JPS61193484A (ja) * 1985-02-22 1986-08-27 Hitachi Ltd 半導体装置
JPS62160765A (ja) * 1986-01-10 1987-07-16 Hitachi Ltd 電荷結合装置
NL8600185A (nl) * 1986-01-28 1987-08-17 Philips Nv Ladingsgekoppelde inrichting.
US4652339A (en) * 1986-02-24 1987-03-24 The United States Of America As Represented By The Secretary Of The Air Force CCD gate definition process
JPH084114B2 (ja) * 1986-06-20 1996-01-17 工業技術院長 半導体不揮発性ram
JPS6316670A (ja) * 1986-07-09 1988-01-23 Fuji Photo Film Co Ltd 電荷結合素子を用いた遅延素子
JPS6345863A (ja) * 1986-08-13 1988-02-26 Res Dev Corp Of Japan 半導体不揮発性メモリ
JPS63124467A (ja) * 1986-11-13 1988-05-27 Seiko Epson Corp 半導体装置

Also Published As

Publication number Publication date
DE68916855T2 (de) 1995-01-19
US5157471A (en) 1992-10-20
KR930007528B1 (ko) 1993-08-12
DE68916855D1 (de) 1994-08-25
JPH02110966A (ja) 1990-04-24
JPH07120723B2 (ja) 1995-12-20
EP0342880A3 (en) 1992-05-27
EP0342880A2 (en) 1989-11-23
EP0342880B1 (en) 1994-07-20

Similar Documents

Publication Publication Date Title
KR100264223B1 (ko) 플로팅게이트 낸드구조를 이용한 아날로그 기억방법 및 장치
US6141250A (en) Non-volatile semiconductor memory device
KR100218275B1 (ko) 벌크형 1트랜지스터 구조의 강유전체 메모리소자
US5812442A (en) Ferroelectric memory using leakage current and multi-numeration system ferroelectric memory
EP0042964B1 (en) Memory matrix using one-transistor floating gate mos cells
US5822239A (en) Method of writing data to a single transistor type ferroelectric memory
KR100540266B1 (ko) 비휘발성 수동 매트릭스 디바이스 및 그 독출 방법
KR900003885A (ko) 불휘발성 반도체메모리
KR880009380A (ko) 불휘발성 반도체메모리
KR910003818A (ko) 불휘발성 반도체기억장치 및 그 동작방법
US3838405A (en) Non-volatile diode cross point memory array
US3851317A (en) Double density non-volatile memory array
US5295096A (en) NAND type EEPROM and operating method therefor
KR900019225A (ko) 반도체 비휘발성 메모리장치
US4434479A (en) Nonvolatile memory sensing system
EP0055803B1 (en) Semiconductor memory
US5070480A (en) Nonvolatile associative memory system
TW420806B (en) Non-volatile semiconductor memory device
KR0142510B1 (ko) 비휘발성 반도체 메모리 장치
JPH0314272A (ja) 不揮発性半導体記憶装置
US3641512A (en) Integrated mnos memory organization
KR100355379B1 (ko) 강유전성메모리소자및그구동방법
EP0021777A1 (en) Semiconductor non-volatile memory device
US5198996A (en) Semiconductor non-volatile memory device
KR0165468B1 (ko) 반도체 메모리소자 및 그 제조방법 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971024

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee