JPS6064500U - メモリ回路 - Google Patents
メモリ回路Info
- Publication number
- JPS6064500U JPS6064500U JP13690684U JP13690684U JPS6064500U JP S6064500 U JPS6064500 U JP S6064500U JP 13690684 U JP13690684 U JP 13690684U JP 13690684 U JP13690684 U JP 13690684U JP S6064500 U JPS6064500 U JP S6064500U
- Authority
- JP
- Japan
- Prior art keywords
- column
- circuit
- memory circuit
- memory cell
- cell array
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Non-Volatile Memory (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のROMの一例の回竺図、第2図はROM
に使用するタイミング波形図、第3図は本考案の第1の
実施例9回路図、第4図は本考案の第2の実施例の回路
図、第5図は第2の実施戸に使用するタイミング波形図
である。 ・ 11・・・行選択デコ
ーダ回路、12・・・メモリ・セル回路、13,14・
・・列選択回路、15・・・NAND回路、M P 1
− M P 9・・・列充電用トランジスタ、M d
i”・・列放電用−トランジスタ、■N■・・・ROM
出力検出用イ″“−で・ 、
。 tltbyty ””
′□ θ 藺d−−−1−−−−−「−一1−一−−」−一一し二
ニーI +VcmL、勤工L−J−l読砿L−1 11グフレ 号4グル ー崎−し−−I−1コツC− l−廖砿り飛− 第50
に使用するタイミング波形図、第3図は本考案の第1の
実施例9回路図、第4図は本考案の第2の実施例の回路
図、第5図は第2の実施戸に使用するタイミング波形図
である。 ・ 11・・・行選択デコ
ーダ回路、12・・・メモリ・セル回路、13,14・
・・列選択回路、15・・・NAND回路、M P 1
− M P 9・・・列充電用トランジスタ、M d
i”・・列放電用−トランジスタ、■N■・・・ROM
出力検出用イ″“−で・ 、
。 tltbyty ””
′□ θ 藺d−−−1−−−−−「−一1−一−−」−一一し二
ニーI +VcmL、勤工L−J−l読砿L−1 11グフレ 号4グル ー崎−し−−I−1コツC− l−廖砿り飛− 第50
Claims (1)
- 複数の列線を含むメモリセルアレイの両側1こ列選択回
路を夫々設け、前記メモリセルアレイの各列線は上記列
選択回路の両方によって選択され、かつ各列線の充電電
位は少なくとも一方の列選択−回路を介して放電され゛
るように構成されていることを特徴とするメモリ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13690684U JPS6064500U (ja) | 1984-09-10 | 1984-09-10 | メモリ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13690684U JPS6064500U (ja) | 1984-09-10 | 1984-09-10 | メモリ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6064500U true JPS6064500U (ja) | 1985-05-07 |
Family
ID=30307675
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13690684U Pending JPS6064500U (ja) | 1984-09-10 | 1984-09-10 | メモリ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6064500U (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61255594A (ja) * | 1985-05-08 | 1986-11-13 | Seiko Epson Corp | 半導体メモリ回路 |
JPH01303696A (ja) * | 1988-06-01 | 1989-12-07 | Nec Corp | 読出専用半導体記憶装置 |
JPH02110966A (ja) * | 1988-05-16 | 1990-04-24 | Matsushita Electron Corp | 半導体不揮発性メモリデバイス |
-
1984
- 1984-09-10 JP JP13690684U patent/JPS6064500U/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61255594A (ja) * | 1985-05-08 | 1986-11-13 | Seiko Epson Corp | 半導体メモリ回路 |
JPH02110966A (ja) * | 1988-05-16 | 1990-04-24 | Matsushita Electron Corp | 半導体不揮発性メモリデバイス |
JPH01303696A (ja) * | 1988-06-01 | 1989-12-07 | Nec Corp | 読出専用半導体記憶装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6064500U (ja) | メモリ回路 | |
JPS614443U (ja) | 半導体集積回路 | |
JPS6365199U (ja) | ||
JPS6054334U (ja) | 集積回路装置 | |
JPS5998982U (ja) | ビツトの構造 | |
JPS60119141U (ja) | 論理回路 | |
JPS587300U (ja) | 半導体集積回路 | |
JPS6151549U (ja) | ||
JPS59138779U (ja) | 接続判別装置 | |
JPS5877900U (ja) | 半導体メモリ集積回路 | |
JPS6015549U (ja) | 梁筋 | |
JPS5885229U (ja) | キ−マトリクス回路 | |
JPS5818773U (ja) | 注記欄つきスコアブツク | |
JPS62151760U (ja) | ||
JPS62105547U (ja) | ||
JPS6018547U (ja) | Ic插入治具 | |
JPS58131645U (ja) | 太陽電池の故障検出装置 | |
JPS61168761U (ja) | ||
JPS6039257U (ja) | 固体センサ | |
JPS60120598U (ja) | メモリ回路 | |
JPS60140104U (ja) | Cio/dio自動切換回路 | |
JPS58136368U (ja) | コ−デイングシ−ト | |
JPS6142591U (ja) | 液晶表示装置 | |
JPS591198U (ja) | メモリ回路 | |
JPH0166698U (ja) |