KR870003567A - 리이드 프레임 및 그것을 사용한 반도체장치 - Google Patents

리이드 프레임 및 그것을 사용한 반도체장치 Download PDF

Info

Publication number
KR870003567A
KR870003567A KR1019860007346A KR860007346A KR870003567A KR 870003567 A KR870003567 A KR 870003567A KR 1019860007346 A KR1019860007346 A KR 1019860007346A KR 860007346 A KR860007346 A KR 860007346A KR 870003567 A KR870003567 A KR 870003567A
Authority
KR
South Korea
Prior art keywords
tab
lead
hook
vicinity
stress relief
Prior art date
Application number
KR1019860007346A
Other languages
English (en)
Other versions
KR950000204B1 (ko
Inventor
스스무 오기가와
아기라 미야이리
Original Assignee
미쓰다 가쓰시게
가부시기가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰다 가쓰시게, 가부시기가이샤 히다찌 세이사꾸쇼 filed Critical 미쓰다 가쓰시게
Publication of KR870003567A publication Critical patent/KR870003567A/ko
Application granted granted Critical
Publication of KR950000204B1 publication Critical patent/KR950000204B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49544Deformation absorbing parts in the lead frame plane, e.g. meanderline shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

내용 없음

Description

리이드 프레임 및 그것을 사용한 반도체장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 실시에 1인 반도체장치에 적용되는 리이드 프레임의 확대부분 평면도.
제2도는 본 실시에 1의 반도체장치를 도시하는 개략단면도.
제4도는 본 발명에 의한 실시에 2에 있는 반도체장치에 적응되는 리이드 프레임의 확대부분 평면도.

Claims (26)

  1. 펠렛취부용 탭을 프레임에 의해서 지지하기 위한 탭 걸이 리이드에 그 탭걸이 리이드와 봉지제와 결합을 강하게 하도록 작용하는 록크부가 형성되어, 그 록크부와 탭과의 사이에 응력 완화부가 형성되어 있는 것을 특징으로 하는 리이드 프레임.
  2. 상기 록크부가 탭 걸이 리이드에 형성된 스루홀인 것을 특징으로 하는 특허청구의 범위 제1항 기재의 리이드 프레임.
  3. 상기 록크부가 탭 걸이 리이드에 형성된 凹부, 凸부 또는 凹凸부인 것을 특징으로 하는 특허청구의 범위 제1항 기재의 리이드 프레임.
  4. 상기 응력완화부가 탭 걸이 리이드의 상기탭에 접하는 부분근방에 형성된 원호부으로 되는 것을 특징으로 하는 특허청구의 범위 제1항 기재의 리이드 프레임
  5. 상기 응력 완화부가, 탭 걸이 리이드의 상기탭에 접하는 부분 근방에 형성된 폭 광부으로 되는 것을 특징으로 하는 특허청구의 범위 제1항 기재의 리이드 프레임.
  6. 상기 응력완화부가 탭 걸이 리이드 근방의 탭에 형성된 스루홀에 의해서 구성되는 것을 특징으로 하는 특허청구의 범위 제1항 기재의 리이드 프레임.
  7. 내부중공의 사각형상의 탭과 상기 탭의 변(邊)의 중앙부와 프레임과를 연결하여 되는 적어도 1줌 이상의 탬 걸이 리이드와 프레임에서 탭에 향하여 연설되는 다수줄의 리이드를 구비한 리이드 프레임에 있어서, 탭과 탭 걸이 리이드와의 연결부 근방에 응력 완화부가 형성되는 것을 특징으로 하는 리이드 프레임.
  8. 특허청구의 범위 제7항에 있어서, 응력 완화부가 탭 걸이 리이드의 탭과의 연결부 근방에 형성된 원호부로 된다.
  9. 특허청구의 범위 제7항에 있어서, 응력 완화부가 탭 걸이 리이드의 탭과의 연결부 근방에 형성된 곡율(曰率)반경 1mm이상의 원호부로 된다.
  10. 특허청구의 범위 제7항에 있어서, 응력 완화부가 탭 걸이 리이드의 탭과의 연결부 근방에 형성된 폭광부로 된다.
  11. 특허청구의 범위 제7항에 있어서, 응력 완화부가 탭과 탭 걸이 리이드와의 연결부 근방의 탭에 형성된 스루홀으로 된다.
  12. 특허청구의 범위 제7항에 있어서, 응력 완화부가 탭과 탭 걸이 연결부 근방의 탭에 형성된 스루홀이며, 스로홀의 장축길이는 탭 걸이 리이드의 폭 수치 이상이다.
  13. 펠렛 취부용 탭을 프레임에 의해서 지지하기 위한 탭 걸이 리이드의 일부에 그 탭 걸이 리이드와 봉지 수지와의 결합을 강하게 하도록 작용하는 록크부가 형성되며, 또한 반도체 펠렛이 부착된 탭과, 그 록크부와의 사이에 응력완화부가 형성된 리이드 프레임을 사용하여 수지봉지에 의해 제조되는 것을 특징으로 하는 반도체장치.
  14. 상기 록크부가 탭 걸이 리이드에 형성된 스루홀인 것을 특징으로 하는 특허청구의 범위 제13항 기재의 반도체장치.
  15. 상기 록크부가 탭 걸이 리이드에 형성된 凹부, 凸부 또는 凹凸부인 것을 특징으로 하는 특허청구의 범위 제13항 기재의 반도체장치.
  16. 상기 응력 완화부가 탭 걸이 리이드의 상기 탭에 접하는 부분 근방에 형성된 원호부로 된 것을 특징으로 하는 특허청구의 범위 제13항 기재의 반도체장치.
  17. 상기 응력 완화부가 탭 걸이 리이드의 상기 탭에 접하는 부분 근방에 형성된 폭이 넓은 부분으로 되는 것을 특징으로 하는 특허 청구의 범위 제13항 기재의 반도체장치.
  18. 상기 응력 완화부가 탭 걸이 리이드 근방의 탭에 형성된 스루홀에 의해서 구성되는 것을 특징으로 하는 특허청구의 범위 제13항 기재의 반도체장치.
  19. 특허청구의 범위 제13항에 있어서, 리이드와 수지봉지의 패케이지의 형상은 DIP(Dual In Line Package)형상이다.
  20. 특허청구의 범위 제13항에 있어서, 리이드와 수지봉지의 패케이지의 형상은 플렛트 패케이지의 형이다.
  21. 사각형상의 탭과 탭의 변 중앙부에서 연설되어서 되는 탭 걸이 리이드와 탭에 정착된 펠렛과, 탭의 주변에 배치되어 있는 다수개의 리이드와 펠렛에 있어서의 다수개의 본딩 전국과 이것에 대응하는 리이드가 와이어 본딩되어서, 전기적 도통이 이루어지는 본딩 와이어와, 상기 펠렛본딩 와이어, 본딩 와이어가 접속되어 있는 영역근방의 리이드가 적어도 수지에 의해 봉지되어서 되는 패케이지를 가지는 반도체 장치에 있어서, 탭과 탭 걸이 리이드와의 연결부 근방에 응력 완화부가 형성되는 것을 특징으로 하는 반도체장치.
  22. 특허청구의 범위 제21항에 있어서, 응력 완화부가 탭걸이 리이드의 탭과의 연결부 근방에 형성된 원호부로 된다.
  23. 특허청구의 범위 제21항에 있어서, 응력 완화부가 탭걸이 리이드의 탭과의 연결부 근방에 형성된 곡율 반경 1mm이상의 원호부로 된다.
  24. 특허청구의 범위 제21항에 있어서, 응력완화부가, 탭 걸이 리이드의 탭과의 연결부 근방에 형성된 폭광부로 된다.
  25. 특허청구의 범위 제21항에 있어서, 응력 완화부가 탭과 탭 걸이 리이드와의 연결부 근방의 탭에 형성된 스루홀로 된다.
  26. 특허청구의 범위 제21항에 있어서, 응력완화부가, 탭과 탭 걸이 리이드와의 연결부 근방의 탭에 형성된 스루홀이며, 스루홀의 장축의 길이는 탭걸이 리이드의 폭치수 이상이다.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860007346A 1985-09-25 1986-09-03 리이드 프레임 및 그것을 사용한 반도체 장치 KR950000204B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP60-209951 1985-09-23
JP60209951A JPS6271252A (ja) 1985-09-25 1985-09-25 リ−ドフレ−ムおよびそれを用いた半導体装置

Publications (2)

Publication Number Publication Date
KR870003567A true KR870003567A (ko) 1987-04-18
KR950000204B1 KR950000204B1 (ko) 1995-01-11

Family

ID=16581365

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860007346A KR950000204B1 (ko) 1985-09-25 1986-09-03 리이드 프레임 및 그것을 사용한 반도체 장치

Country Status (2)

Country Link
JP (1) JPS6271252A (ko)
KR (1) KR950000204B1 (ko)

Also Published As

Publication number Publication date
JPS6271252A (ja) 1987-04-01
KR950000204B1 (ko) 1995-01-11

Similar Documents

Publication Publication Date Title
KR890015399A (ko) 반도체장치의 제조방법
KR960009136A (ko) 반도체 패키지 및 그 제조방법
KR840006561A (ko) 반도체장치 및 그 조립방법
KR970053752A (ko) 엘.오.씨(LOC:Lead On Chip) 패키지 및 그 제조방법
KR970060463A (ko) 수지밀봉형 반도체장치 및 그 제조방법
KR890007410A (ko) 반도체 장치
KR900007094A (ko) 성형 반도체 팩케지
KR870004509A (ko) 리드 프레임 및 이를 사용한 반도체 장치
KR970701430A (ko) 교차하는 본딩 와이어의 취급용 리드 프레임(lead frame for handling crossing bonding wires)
KR970024071A (ko) 수지봉합형 반도체 장치 및 그 제조방법(Improved plastic encapsulated semiconductor device having wing leads and method for manufacturing the same)
KR960702178A (ko) 플라스틱으로 캡슐봉입된 집적회로 패키지 및 그 제조방법(palstic encapsulated integrated circuit package and method of manufacturing the same)
KR870003567A (ko) 리이드 프레임 및 그것을 사용한 반도체장치
KR920015521A (ko) 반도체 장치 및 그 제조 방법
KR910001949A (ko) 무플래그 리드프레임, 피키지 및 방법
KR860003657A (ko) 집적회로 패키지
KR920007131A (ko) 반도체 장치
KR960005965A (ko) 반도체 장치
KR930011198A (ko) 반도체 패키지
KR920010851A (ko) 수지봉지형 반도체장치
KR950034719A (ko) 리드 프레임 및 이 리드 프레임을 포함한 패키지 디바이스 제조 방법
JPS61240644A (ja) 半導体装置
JPH0366150A (ja) 半導体集積回路装置
JPH03129840A (ja) 樹脂封止型半導体装置
JPH03116949A (ja) Icパッケージ及びicパッケージ用ケースの製造方法
JPS62122253A (ja) 半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011229

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee