KR20140117935A - 액정표시장치 및 이의 제조 방법 - Google Patents

액정표시장치 및 이의 제조 방법 Download PDF

Info

Publication number
KR20140117935A
KR20140117935A KR1020130032909A KR20130032909A KR20140117935A KR 20140117935 A KR20140117935 A KR 20140117935A KR 1020130032909 A KR1020130032909 A KR 1020130032909A KR 20130032909 A KR20130032909 A KR 20130032909A KR 20140117935 A KR20140117935 A KR 20140117935A
Authority
KR
South Korea
Prior art keywords
liquid crystal
electrode
substrate
crystal display
bump
Prior art date
Application number
KR1020130032909A
Other languages
English (en)
Other versions
KR102045504B1 (ko
Inventor
사카에 다나카
신기철
신철
히로시 요시모토
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130032909A priority Critical patent/KR102045504B1/ko
Priority to US13/962,600 priority patent/US20140293199A1/en
Priority to JP2014041825A priority patent/JP6412318B2/ja
Publication of KR20140117935A publication Critical patent/KR20140117935A/ko
Application granted granted Critical
Publication of KR102045504B1 publication Critical patent/KR102045504B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/40Arrangements for improving the aperture ratio

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

액정표시장치 및 이의 제조 방법에서, 제1 기판은 제1 절연 기판, 제1 절연 기판 상에 구비된 게이트 라인. 제1 절연 기판 상에 구비되고, 구동 전압을 수신하는 제1 전극, 게이트 라인과 교차하는 데이터 라인, 데이터 라인의 상부에서 데이터 라인을 따라 형성된 범프, 및 범프를 캡핑하는 쉴드 전극부 및 제1 전극의 중앙에 위치하는 공통 전극부를 포함하고, 기준 전압을 수신하는 제2 전극을 포함한다. 제2 기판은 제1 절연 기판과 마주하는 제2 절연 기판 및 제2 절연 기판 상에 구비된 다수의 색화소를 포함하는 컬러필터층을 포함한다. 서로 인접하는 두 개의 색화소는 범프의 상부에서 부분적으로 오버랩되어 제1 기판 측으로 돌출된 돌출부를 제공한다.

Description

액정표시장치 및 이의 제조 방법{LIQUID CRYSTAL DISLPLAY AND METHOD OF MANUFACTURING THE SAME}
본 발명은 액정표시장치 및 이의 제조 방법에 관한 것으로, 더욱 상세하게는 수평전계모드 액정표시장치 및 이의 제조 방법에 관한 것이다.
액정표시장치는 액정층을 이용하여 영상을 표시하는 평판 표시 장치이다. 액정 표시 장치는 액정층을 구동하는 방법에 따라 수평 전계 모드 또는 수직 전계 모드로 구분될 수 있다. 수평 전계 모드의 액정표시장치는 두 전극 사이에 수평 전계를 형성하여 액정층을 구동하고, 수직 전계 모드의 액정표시장치는 두 전극 사이에 수직 전계를 형성하여 액정층을 구동하여 영상을 표시한다.
수직 전계 모드의 액정표시장치에서 두 전극은 액정표시패널을 형성하는 두 기판에 각각 제공되지만, 수평 전계 모드의 액정표시장치에서 두 전극은 두 기판 중 어느 하나의 기판에 제공된다. 그러나, 수평 전계 모드에서 두 전극이 제공된 기판 측에 인접한 액정층의 액정 분자는 제어는 용이하나, 두 전극이 제공되지 않은 다른 기판 측에 인접한 액정층의 액정 분자는 제어가 용이하지 않다. 따라서, 수평 전계 모드 액정표시장치에서 투과율이 감소하고, 액정 분자의 제어를 위해 구동 전압을 증가시켜야하는 문제가 발생한다.
본 발명의 목적은 투과율을 향상시키면서 구동 전압을 감소시킬 수 있는 액정표시장치를 제공하는 것이다.
본 발명의 다른 목적은 상기한 액정표시장치를 제조하는 방법을 제공하는 것이다.
본 발명의 일 측면에 따른 액정표시장치는 제1 기판, 제2 기판, 상기 제1 기판과 제2 기판 사이에 개재된 액정층을 포함한다. 상기 제1 기판은 제1 절연 기판, 상기 제1 절연 기판 상에 구비된 게이트 라인. 상기 제1 절연 기판 상에 구비되고, 구동 전압을 수신하는 제1 전극, 상기 게이트 라인과 교차하는 데이터 라인, 상기 데이터 라인의 상부에서 상기 데이터 라인을 따라 형성된 범프, 및 상기 범프를 캡핑하는 쉴드 전극부 및 상기 제1 전극의 중앙에 위치하는 공통 전극부를 포함하고, 기준 전압을 수신하는 제2 전극을 포함한다. 상기 제2 기판은 상기 제1 절연 기판과 마주하는 제2 절연 기판 및 상기 제2 절연 기판 상에 구비된 다수의 색화소를 포함하는 컬러필터층을 포함한다.
여기서, 서로 인접하는 두 개의 색화소는 상기 범프의 상부에서 부분적으로 오버랩되어 상기 제1 기판 측으로 돌출된 돌출부를 제공한다.
본 발명의 다른 측면에 따른 액정표시장치의 제조 방법은 제1 기판을 제조하는 단계, 제2 기판을 제조하는 단계, 및 제1 기판과 제2 기판 사이에 액정층을 형성하는 단계를 포함한다. 상기 제1 기판을 제조하는 단계는 제1 절연 기판 상에 게이트 라인 및 구동 전압을 수신하는 제1 전극을 형성하는 단계, 상기 게이트 라인 및 제1 전극을 커버하는 게이트 절연막을 형성하는 단계, 상기 게이트 절연막 상에 상기 게이트 라인과 교차하는 데이터 라인을 형성하는 단계, 상기 데이터 라인을 커버하는 보호막을 형성하는 단계, 상기 보호막 상에 상기 데이터 라인을 따라 범프를 형성하는 단계, 및 상기 범프를 캡핑하는 쉴드 전극부 및 상기 제1 전극의 중앙에 위치하는 공통 전극부를 포함하고, 기준 전압을 수신하는 제2 전극을 형성하는 단계를 포함한다.
상기 제2 기판을 제조하는 단계는 상기 제1 절연 기판과 마주하는 제2 절연 기판 상에 구비된 다수의 색화소를 포함하는 컬러필터층을 형성하는 단계를 포함한다. 여기서, 서로 인접하는 두 개의 색화소는 상기 범프의 상부에서 부분적으로 오버랩되어 상기 제1 기판 측으로 돌출된 돌출부를 제공한다.
본 발명에 따르면, 데이터 라인을 따라 범프를 형성하고, 그 위로 쉴드 전극부가 캡핑됨으로써, 액정 분자의 제어가 용이하고, 그 결과 투과율이 향상되며, 소비 전력을 저감할 수 있다.
또한, 색화소에 의해 제공되는 제2 기판 측 돌출부와 제1 기판의 범프에 의해서 셀갭이 결정되므로, 셀갭을 유지하기 위한 별도의 스페이서가 불필요하게 되고, 스페이서를 형성하는 공정을 생략할 수 있어 제조 공정이 단순화될 수 있다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 블록도이다.
도 2는 도 1에 도시된 화소에 대한 등가 회로도이다.
도 3은 본 발명의 일 실시예에 따른 액정표시패널의 평면도이다.
도 4는 도 3에 도시된 절단선 I-I`에 따라 절단한 단면도이다.
도 5는 도 3에 도시된 절단선 Ⅱ-Ⅱ`에 따라 절단한 단면도이다.
도 6은 구동 전압에 따른 투과율을 나타낸 그래프이다.
도 7은 도 4에 도시된 제2 기판의 평면도이다.
도 8은 도 7에 도시된 절단선 Ⅲ-Ⅲ`에 따라 절단한 액정표시패널의 단면도이다.
도 9는 본 발명의 다른 실시예에 따른 제1 기판의 단면도이다.
도 10 본 발명의 다른 실시예에 따른 액정표시패널의 평면도이다.
도 11은 도 10에 도시된 절단선 Ⅳ-Ⅳ`에 따라 절단한 단면도이다.
도 12는 구동 전압에 따른 투과율을 나타낸 그래프이다.
도 13은 도 10에 도시된 Ⅴ-Ⅴ`에 따라 절단한 단면도이다.
도 14는 본 발명의 다른 실시예에 따른 제1 기판의 평면도이다.
도 15는 도 14에 도시된 절단선 Ⅵ-Ⅵ`에 따라 절단한 단면도이다.
도 16은 본 발명의 다른 실시예에 따른 제1 기판의 단면도이다.
도 17a 내지 도 17e는 도 3에 도시된 제1 기판의 제조 과정을 나타낸 평면도들이다.
도 18은 본 발명의 일 실시예에 따른 광 배향막의 배향 방향을 나타낸 평면도이다.
도 19는 본 발명의 다른 실시예에 따른 광 배향막의 배향 방향을 나타낸 평면도이다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명한다.
상술한 본 발명이 해결하고자 하는 과제, 과제 해결 수단, 및 효과는 첨부된 도면과 관련된 실시 예들을 통해서 용이하게 이해될 것이다. 각 도면은 명확한 설명을 위해 일부가 간략하거나 과장되게 표현되었다. 각 도면의 구성 요소들에 참조 번호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 동일한 부호를 가지도록 도시되었음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 블록도이고, 도 2는 도 1에 도시된 화소에 대한 등가 회로도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 액정표시장치(1000)는 영상을 표시하는 영상 표시부(300), 상기 영상 표시부(300)를 구동하는 게이트 구동부(400) 및 데이터 구동부(500), 상기 게이트 구동부(400)와 상기 데이터 구동부(500)의 구동을 제어하는 타이밍 컨트롤러(600)를 포함한다.
상기 영상 표시부(300)는 다수의 게이트 라인(G1~Gn), 다수의 데이터 라인(D1~Dm) 및 다수의 화소(PX)를 포함한다. 도 2에 도시한 바와 같이, 상기 영상 표시부(300)는 제1 기판(100), 상기 제1 기판(100)과 마주하는 제2 기판(200), 및 상기 제1 기판(100)과 제2 기판(200) 사이에 개재된 액정층(250)으로 이루어진 액정표시패널을 포함할 수 있다.
상기 다수의 게이트 라인(G1~Gn)과 상기 다수의 데이터 라인(D1~Dm)은 상기 제1 기판(100) 상에 구비된다. 상기 다수의 게이트 라인(G1~Gn)은 행 방향으로 연장되고 서로 평행하게 열 방향으로 배열된다. 상기 다수의 데이터 라인(D1~Dm)은 열 방향으로 연장되고, 서로 평행하게 행 방향으로 배열된다.
상기 다수의 화소 각각, 예를 들면 i번째(i는 1 이상의 정수) 게이트 라인(Gi)과 j번째(j는 1이상의 정수) 데이터 라인(Dj)에 연결된 화소는 박막 트랜지스터(Tr) 및 액정 커패시터(Clc)를 포함한다.
상기 박막 트랜지스터(Tr)는 상기 i번째 게이트 라인(Gi)에 연결된 게이트 전극, 상기 j번째 데이터 라인(Dj)에 연결된 소오스 전극, 및 상기 액정 커패시터(Clc)에 연결된 드레인 전극을 구비한다.
상기 액정 커패시터(Clc)는 상기 제1 기판(100)에 구비된 제1 전극(PE)과 제2 전극(CE)을 두 단자로 하며, 상기 액정층(250)은 유전체 역할을 수행한다. 상기 제1 전극(PE)은 상기 박막 트랜지스터(Tr)의 드레인 전극과 전기적으로 연결되며, 상기 제2 전극(CE)은 기준 전압(Vcom)을 수신한다.
한편, 상기 각 화소(PX)는 상기 제1 전극(PE)에 대응하는 상기 제2 기판(200)의 영역에 구비되어 기본색 중 하나를 나타내는 컬러 필터(230)를 포함한다.
다시, 도 1을 참고하면, 상기 타이밍 컨트롤러(600)는 상기 액정 표시 장치(1000)의 외부로부터 다수의 영상신호(RGB) 및 다수의 제어신호(CS)를 수신한다. 상기 타이밍 컨트롤러(600)는 상기 데이터 구동부(500)와의 인터페이스 사양에 맞도록 상기 영상신호들(RGB)의 데이터 포맷을 변환하고, 변환된 영상신호들(R'G'B')을 상기 데이터 구동부(500)로 제공한다. 또한, 상기 타이밍 컨트롤러(600)는 상기 다수의 제어신호(CS)에 근거하여 데이터 제어신호(D-CS, 예를 들어, 출력개시신호, 수평개시신호 등) 및 게이트 제어신호(G-CS, 예를 들어, 수직개시신호, 수직클럭신호, 및 수직클럭바신호)를 생성한다. 상기 데이터 제어신호(D-CS)는 상기 데이터 구동부(500)로 제공되고, 상기 게이트 제어신호(G-CS)는 상기 게이트 구동부(400)로 제공된다.
상기 게이트 구동부(400)는 상기 타이밍 컨트롤러(600)로부터 제공되는 상기 게이트 제어신호(G-CS)에 응답해서 게이트 신호를 순차적으로 출력한다. 따라서, 상기 다수의 화소(PX)는 상기 게이트 신호에 의해서 행 단위로 순차적으로 스캐닝될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(600)로부터 제공되는 상기 데이터 제어신호(D-CS)에 응답해서 상기 영상신호들(R'G'B')을 데이터 전압들로 변환하여 출력한다. 상기 출력된 데이터 전압들은 상기 영상 표시부(300)로 인가된다.
따라서, 각 화소(PX)는 상기 게이트 신호에 의해서 턴-온되고, 턴-온된 상기 화소(PX)는 상기 데이터 구동부(500)로부터 해당 데이터 전압을 수신하여 원하는 계조의 영상을 표시한다.
도 3은 본 발명의 일 실시예에 따른 액정표시패널의 평면도이고, 도 4는 도 3에 도시된 절단선 I-I`에 따라 절단한 단면도이며, 도 5는 도 3에 도시된 절단선 Ⅱ-Ⅱ`에 따라 절단한 단면도이다.
도 3 내지 도 5를 참조하면, 상기 영상 표시부(300)에 포함되는 상기 액정표시패널은 상기 제1 기판(100), 상기 제1 기판(100)과 마주하는 제2 기판(200), 및 상기 제1 기판(100)과 상기 제2 기판(200) 사이에 개재된 액정층(250)을 포함한다.
상기 제1 기판(100)은 투명한 유리 또는 플라스틱 등으로 만들어진 제1 절연 기판(110), 및 상기 제1 절연 기판(110) 상에 구비된 제1 게이트 라인(Gi-1), 제2 게이트 라인(Gi), 제1 데이터 라인(Dj) 및 제2 데이터 라인(Dj+1)을 포함한다.
상기 제1 및 제2 게이트 라인(Gi-1, Gi)은 제1 방향(A1)으로 연장되고, 상기 제1 방향(A1)과 직교하는 제2 방향(A2)으로 소정 간격 이격하여 배치된다. 상기 제1 및 제2 데이터 라인(Dj, Dj+1)은 상기 제2 방향(A2)으로 연장되고, 상기 제1 방향(A1)으로 소정 간격 이격하여 배치된다.
상기 제1 및 제2 게이트 라인(Gi-1, Gi)은 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 게이트 절연막(120)에 의해서 전기적으로 절연될 수 있다. 또한, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)은 보호막(130)에 의해서 커버될 수 있다.
도 3에 도시된 바와 같이, 상기 제1 및 제2 데이터 라인(Dj, Dj+1) 각각은 상기 제1 및 제2 게이트 라인(Gi-1, Gi) 사이의 이격 거리의 중심 지점을 관통하는 중심선(미도시)을 기준으로 대칭되게 절곡된 형상을 갖는다.
상기 제1 절연 기판(110) 상에는 제1 전극(PE), 박막 트랜지스터(Tr), 및 제2 전극(CE)이 더 구비된다. 구체적으로, 상기 박막 트랜지스터(Tr)는 상기 제2 게이트 라인(Gi)의 일부 영역으로 정의된 게이트 전극(GE)), 상기 제1 데이터 라인(Dj)으로부터 분기된 소오스 전극(SE) 및 상기 게이트 전극(GE) 상에서 상기 소오스 전극(SE)과 소정 간격 이격하여 배치되는 드레인 전극(DE)을 포함한다.
도 5에 도시된 바와 같이, 상기 게이트 전극(GE)은 두 개의 전극층이 적층된 이중막 구조를 갖는다. 상기 게이트 전극(GE)의 하부막(M1)은 투명한 도전성 물질(예를 들어, 인듐 틴 옥사이드 또는 인듐 징크 옥사이드)로 이루어지고, 상부막(M2)은 알루미늄, 구리 또는 몰리브덴과 같은 금속막으로 이루어진다.
상기 제1 전극(PE)은 상기 게이트 전극(GE)의 하부막(M1)과 동일한 물질로 이루어진다. 본 발명의 일 예로, 상기 제1 전극(PE)은 상기 제1 및 제2 게이트 라인(Gi-1, Gi), 제1 및 제2 데이터 라인(Dj, Dj+1)에 의해서 정의된 화소 영역 내에 구비되고, 각 화소 영역 내에서 하나의 통 전극 형태로 구비된다.
상기 게이트 전극(GE)과 상기 제1 전극(PE)은 게이트 절연막(120)에 의해서 커버된다. 상기 게이트 절연막(120) 상에는 액티브층(AL)이 형성되고, 상기 액티브층(AL) 상에는 서로 소정 간격 이격된 제1 및 제2 오믹 콘택층(OC1, OC2)이 형성된다. 상기 제1 오믹 콘택층(OC1) 위로는 상기 소오스 전극(SE)이 구비되고, 상기 제2 오믹 콘택층(OC2) 위로는 상기 드레인 전극(DE)이 구비된다.
상기 소오스 및 드레인 전극(SE, DE)은 상기 보호막(130)에 의해서 커버된다. 상기 보호막(130)에는 상기 드레인 전극(DE)을 부분적으로 노출시키는 제1 콘택홀(CH1)이 형성되고, 상기 제1 콘택홀(CH1)에 인접하여 상기 보호막(130) 및 상기 게이트 절연막(120)이 제거되어 상기 제1 전극(PE)을 부분적으로 노출시키는 제2 콘택홀(CH2)이 형성된다.
상기 보호막(130) 위로는 상기 제1 및 제2 콘택홀(CH1, CH2)을 통해 상기 드레인 전극(DE)과 상기 제1 전극(PE)을 전기적으로 연결시키는 브릿지 전극(BE)이 구비된다.
도 3 및 도 4를 참조하면, 상기 게이트 절연막(120) 위로는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)이 상기 제2 방향(A2)으로 길게 형성된다. 상기 제1 및 제2 데이터 라인(Dj, Dj+1) 각각은 두 개의 제1 및 제2 전극층(L1, L2)이 적층된 이중막 구조를 갖는다. 상기 제1 및 제2 데이터 라인(Dj, Dj+1)은 상기 보호막(130)에 의해서 커버된다.
상기 보호막(130) 위로는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라서 형성된 범프(140)가 제공된다. 본 발명의 일 예로, 상기 범프(140)는 화소 단위로 분리될 수도 있고, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 같이 라인 형태로 길게 형성될 수 있다.
또한, 상기 범프(140)를 상기 제1 및 제2 데이터 라인(Dj, Dj+1)의 연장 방향과 직교하는 상기 제1 방향(A1)으로 절단했을 때, 상기 범프(140)의 단면은 사다리꼴 형상을 가질 수 있다. 상기 범프(140)의 높이를 "h1"이라 할 때, 본 발명의 일 예로, h1은 2㎛ 내지 4㎛의 범위에 있을 수 있다.
한편, 상기 제2 전극(CE)은 상기 범프(140)를 캡핑하는 쉴드 전극부(P1) 및 상기 제1 전극(PE)의 중앙에 위치하는 공통 전극부(P2)를 포함한다. 상기 쉴드 전극부(P1) 및 상기 공통 전극부(P2)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라 평행하게 연장될 수 있다. 또한, 상기 쉴드 전극부(P1)와 상기 공통 전극부(P2)는 전기적으로 연결되어 기준 전압(Vcom, 도 2에 도시됨)을 수신할 수 있다.
상기 제2 전극(CE)의 상기 쉴드 전극부(P1)와 상기 공통 전극부(P2) 사이에는 슬릿(SL)이 형성된다. 상기 공통 전극부(P2)의 폭을 "W1"이라 하고, 상기 슬릿(SL)의 폭을 "W2"라고 할 때, 상기 W1은 상기 W2보다 작다. 상기 W1은 1.5㎛ 내지 3㎛의 범위에 있을 수 있으며, 상기 W2는 2.0㎛ 내지 4㎛의 범위에 있을 수 있다. 본 발명의 일 예로, 상기 W1이 3㎛일 경우, 상기 W2는 3.5㎛일 수 있다.
상기 쉴드 전극부(P1)는 상기 범프(140)의 상면과 측면을 캡핑하는 구조를 가지며, 상기 쉴드 전극부(P1)의 에지는 상기 제1 전극(PE)과 오버랩되도록 상기 보호막(130) 상으로 연장된다. 따라서, 상기 쉴드 전극부(P1)는 상기 제1 전극(PE)과 부분적으로 오버랩할 수 있다. 예를 들어, 상기 쉴드 전극부(P1)와 상기 제1 전극(PE)이 오버랩되는 폭은 대략 1.5㎛일 수 있다.
본 발명의 일 예로, 상기 범프(140)의 상기 제1 방향(A1)으로의 폭을 "W3"이라 하고, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)의 폭을 "W4"라 할 때, 상기 W3은 W4의 1.5배 내지 2배의 크기를 가질 수 있다. 예를 들어, 상기 W3이 4㎛인 경우, 상기 W4는 2㎛일 수 있다.
또한, 상기 범프(140)는 상기 쉴드 전극부(P1)와 상기 제1 및 제2 데이터 라인(Dj, Dj+1) 사이의 커패시턴스를 낮추기 위하여 저 유전율(예를 들어, 3.2 이하의 유전율)을 갖는 유기 절연 물질로 이루어질 수 있다. 또한, 상술한 바와 같이 상기 범프(140)를 상기 쉴드 전극부(P1)로 캡핑함으로써, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)에 의한 전계를 차폐할 수 있고, 그 결과 상기 제1 및 제2 데이터 라인(Dj, Dj+1) 부근에서 액정 분자의 오동작이 발생하는 것을 방지할 수 있다.
또한, 상기 쉴드 전극부(P1)는 상기 범프(140)의 상면 및 측면을 따라서 형성되어 상기 제2 기판(200) 측으로 돌출된 구조를 갖는다. 특히, 상기 범프(140)의 측면 상에 위치하는 상기 쉴드 전극부(P1)와 상기 제1 전극(PE) 사이에 형성되는 전계에 의해서 상기 제2 기판(200) 측에 인접하는 액정 분자들의 제어가 용이해진다. 따라서, 상기 액정표시패널(300)의 투과율이 상승하고, 상기 액정 분자들을 구동하기 위한 구동 전압이 증가되는 것을 방지할 수 있다.
도 6은 구동 전압에 따른 투과율을 나타낸 그래프이다.
단, 도 6에서 제1 그래프(G1)는 종래 패널 구조에서 구동 전압에 의한 투과율의 변화를 나타내고, 제2 그래프(G2)는 도 3에 도시된 패널 구조에서 구동 전압에 의한 투과율의 변화를 나타낸다.
도 6에 도시된 바와 같이, 동일 구동 전압에서의 투과율을 비교했을 때 상기 범프(140)의 상면 및 측면에 상기 쉴드 전극부(P1)를 형성하여 액정 분자를 제어하는 도 3의 패널 구조가 종래의 패널 구조에 비하여 투과율이 높게 나타났다. 따라서, 도 3의 패널 구조는 종래 패널 구조에 비하여 낮은 구동 전압을 이용해서 원하는 투과율을 얻을 수 있다. 그 결과, 투과율을 향상시킬 수 있으며, 소비 전력을 저감할 수 있다.
다시 도 4를 참조하면, 상기 제2 기판(200)은 투명한 유리 또는 플라스틱 등으로 만들어진 제2 절연 기판(210), 상기 제2 절연 기판(210) 상에 구비된 다수의 컬러 필터(230), 및 서로 인접하는 컬러 필터(230) 사이의 영역에 구비된 블랙 매트릭스(220)를 포함한다. 서로 인접하는 두 개의 컬러 필터(230)는 상기 블랙 매트릭스(220) 상부에서 소정 간격 이격된다. 이격된 부분에 의한 단차를 제거하기 위하여 상기 제2 기판(200)은 상기 컬러 필터들(230) 및 상기 블랙 매트릭스(220)를 커버하는 오버 코팅층(240)을 더 포함한다.
상기 제2 기판(200)은 상기 제1 기판(100)과 대향하여 결합하고, 상기 제1 및 제2 기판(100, 200) 사이에는 액정층(250)이 개재된다. 상기 액정표시패널(300)의 셀갭을 "d1"이라 하고, 상기 범프(140)의 높이를 "h1"이라 할 때, 상기 d1은 h1보다 크다. 본 발명의 일 예로, 상기 d1이 4㎛인 경우, 상기 h1은 3㎛일 수 있다.
상기 화소(PX)에 상기 제2 게이트 라인(Gi)을 통해 상기 게이트 신호가 인가되면, 상기 게이트 신호에 응답하여 상기 박막 트랜지스터(Tr)가 턴-온된다. 상기 제1 데이터 라인(Dj)으로 인가된 데이터 전압은 상기 턴-온된 박막 트랜지스터(Tr)의 상기 드레인 전극(DE)으로 출력되어 상기 제1 전극(PE)으로 인가된다. 상기 데이터 전압은 상기 액정층(250)의 액정 분자를 제어하는 구동 전압이다.
상기 데이터 전압을 수신한 상기 제1 전극(PE)은 상기 기준 전압(Vcom)을 수신하는 상기 제2 전극(CE)과 함께 전기장을 생성함으로써, 상기 제1 전극(PE)과 상기 제2 전극(CE) 위에 위치하는 상기 액정층(250)의 액정 분자의 방향을 결정한다. 이와 같이 결정된 액정 분자의 방향에 따라 액정층을 통과하는 빛의 편광이 변화된다.
상기 제1 전극(PE)과 상기 제2 전극(CE)은 상기 액정층(250)을 유전체로 액정 커패시터(Clc, 도 1에 도시됨)를 이루어 상기 박막 트랜지스터(Tr)가 턴-오프된 후에도 인가된 전압을 유지한다.
이하, 도 7 및 도 8을 참조하여 상기 액정표시패널(300)의 셀갭 유지 구조를 서술하기로 한다.
도 7은 도 4에 도시된 제2 기판의 평면도이고, 도 8은 도 7에 도시된 절단선 Ⅲ-Ⅲ`에 따라 절단한 액정표시패널의 단면도이다.
도 7 및 도 8을 참조하면, 상기 제2 절연기판(210) 상에는 블랙 매트릭스(220)가 제공된다. 상기 블랙 매트릭스(220)에는 상기 제1 절연기판(110)의 다수의 화소 영역에 각각 대응하여 개구된 다수의 개구부(221)가 형성된다.
상기 다수의 개구부(221)에 대응하여 상기 제2 절연기판(210) 상에는 레드, 그린 및 블루 색화소(R, G, B)가 제공된다. 상기 레드, 그린 및 블루 색화소(R, G, B)는 상기 제1 방향(A1)으로 순차적으로 배치된다. 인접하는 두 개의 색화소는 일부 영역을 제외하고 상기 제1 방향(A1)으로 소정 간격 이격되어 배치된다.
상기 인접하는 두 개의 색화소는 상기 일부 영역에서 서로 오버랩될 수 있다. 본 발명의 일 예로, 상기 두 개의 색화소가 오버랩된 영역은 상기 블랙 매트릭스(220)가 형성된 영역 내에 위치할 수 있다. 상기 제2 기판(200)에서 상기 두 개의 색화소가 오버랩되어 돌출된 부분을 중첩부(OLP)라 정의할 때, 상기 컬러필터층(230)을 커버하는 상기 오버 코팅층(240)은 상기 중첩부(OLP)를 따라 돌출된 형상을 갖는다.
따라서, 상기 제2 기판(200)에는 상기 중첩부(OLP)와 상기 오버 코팅층(240)으로 이루어져 상기 제1 기판(100) 측으로 돌출된 돌출부(PP)가 제공된다. 상기 돌출부(PP)는 상기 블랙 매트릭스(210)와 상기 제1 기판(100)의 상기 범프(140) 사이에 개재되고, 상기 범프(140)의 상면 상에 위치하는 층과 접촉한다. 따라서, 상기 액정표시패널(300)의 셀갭은 상기 돌출부(PP) 및 상기 범프(140)에 의해서 결정될 수 있다.
즉, 상기 액정표시패널(300)의 셀갭을 "d1"이라 하고, 상기 범프(140)의 높이를 "h1"이라 하며, 상기 돌출부(PP)의 높이를 "h2"라 하고, 상기 쉴드 전극층(P1)의 두께를 "t1"이라 할 때, 상기 d1은 h1, h2 및 t1의 합으로 정의될 수 있다.
도면에 도시하지는 않았지만, 상기 제1 및 제2 기판(100, 200)에 각각 배향막이 제공되는 경우, 상기 셀갭(d1)은 h1, h2 및 t1의 합에 상기 배향막들의 두께를 더한 값으로 정의될 수 있다.
도 7에 도시된 바와 같이, 상기 제2 기판(200)의 정면에서 볼 때, 상기 돌출부(PP)는 타원형 또는 원형의 도트 형태로 제공될 수 있다. 그러나, 상기 돌출부(PP)의 형태는 위 형상으로 한정되지 않고 다양하게 변형될 수 있다.
이처럼, 셀갭이 상기 범프(140)와 돌출부(PP)에 의해서 결정되면, 셀갭을 유지하기 위한 별도의 스페이서가 불필요하게 되고, 상기 액정표시패널(300)을 제조하는 과정에서 스페이서를 형성하는 공정을 생략할 수 있어 제조 공정이 단순화될 수 있다.
도 9는 본 발명의 다른 실시예에 따른 제1 기판의 단면도이다. 단, 도 9에 도시된 구성요소 중 도 4에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 9를 참조하면, 제2 전극(CE)의 쉴드 전극부(P1)와 공통 전극부(P2) 사이에는 슬릿(SL)(도 4에 도시됨)이 제공된다. 상기 슬릿(SL)에 대응하여 상기 게이트 절연막(120) 및 상기 보호막(130)에는 상기 제1 전극(PE)을 부분적으로 노출시키기 위한 오픈부(OP)가 제공된다. 상기 오픈부(OP)의 깊이(dp1)는 상기 게이트 절연막(120) 및 상기 보호막(130) 각각의 두께에 의해서 결정되며, 본 발명의 일 예로 상기 오픈부(OP)의 깊이(dp1)는 대략 0.6㎛일 수 있다.
이처럼, 상기 슬릿(SL)에 대응하여 상기 오픈부(OP)가 제공되면, 상기 슬릿(SL)에 대응하는 상기 제1 전극(PE)의 일부분이 노출된다. 따라서, 상기 제2 전극(CE) 상에 배향막(미도시)을 형성하는 경우, 상기 배향막은 상기 오픈부(OP)를 통해 노출된 상기 제1 전극(PE)과 직접적으로 콘택할 수 있다. 따라서, 상기 배향막의 표면에 불순물 이온 등의 전하 축적을 방지할 수 있고 그 결과 잔상이 발생하는 것을 방지할 수 있다.
도 10은 본 발명의 다른 실시예에 따른 액정표시패널의 평면도이고, 도 11은 도 10에 도시된 절단선 Ⅳ-Ⅳ`에 따라 절단한 단면도이다.
단, 도 10 및 도 11에 도시된 구성요소 중 도 3 내지 도 7에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 10 및 도 11을 참조하면, 상기 공통 전극부(P2)의 직하부에는 상기 제2 기판(200) 측으로 돌출된 돌출바(150)가 구비된다. 상기 돌출바(150)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라서 길게 연장된 바 형태로 형성된다. 상기 돌출바(150)는 도 10에 도시된 바와 같이 한 화소 단위로 분리될 수 있고, 다른 실시예로 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 동일하게 라인 형태로 길게 형성될 수 있다.
또한, 상기 돌출바(150)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 직교하는 상기 제1 방향(A1)으로 절단했을 때, 반타원 또는 반원 형상을 가질 수 있다.
상기 공통 전극부(P2)의 상기 제1 방향(A1)으로의 폭을 "W1"이라 하고, 상기 돌출바(150)의 상기 제1 방향(A1)으로의 폭을 "W6"이라 할 때, 상기 W1은 상기 W6보다 크다. 본 발명의 일 예로, 상기 W1이 3㎛일 경우, 상기 W6은 2㎛일 수 있다.
또한, 상기 범프(140)의 높이를 "h1"이라 하고, 상기 돌출바(150)의 높이를 "h3"라 할 때, 상기 h3는 상기 h1보다 작다. 본 발명의 일 예로, 상기 h1은 3㎛이고, 상기 h3는 1㎛일 수 있다.
수평전계모드 액정표시패널에서 상기 제1 및 제2 전극(PE, CE)이 모두 상기 제1 기판(100) 측에 위치하여, 상기 제2 기판(200) 측에 인접한 액정 분자들의 제어가 어려울 수 있으며, 이를 해결하기 위해 구동 전압을 증가시키면 소비 전력이 상승하는 문제가 발생할 수 있다.
그러나, 상기 공통 전극부(P2) 하부에 상기 돌출바(150)를 형성하면, 상기 공통 전극부(P2)는 상기 제2 기판(200) 측으로 돌출된 구조를 가질 수 있다. 이처럼, 상기 공통 전극부(P2)가 상기 제2 기판(200) 측으로 돌출되면, 상기 제2 기판(200)측에 인접한 액정 분자들의 제어가 용이해지고, 그로 인해 구동 전압의 증가를 방지하여 소비 전력을 저감할 수 있다.
상기한 이유에 의해서 상기 돌출부(150)의 높이(h3)는 높을수록 상기 제2 기판(200) 측 액정분자의 제어가 용이해지나, 상기 돌출부(150)의 폭(W6)이 제한되어 있어 상기 돌출부(150)의 높이(h3)를 상기 범프(140)의 높이(h1) 이상으로 증가시키는데에는 한계가 있다. 따라서, 상기 돌출바(150)의 높이(h3)는 상기 범프(140)의 높이(h1)보다 작다.
본 발명의 일 예로, 상기 돌출바(150)는 상기 보호막(130) 상에 구비되고, 상기 범프(140)와 동일한 물질로 동일한 공정을 통해서 형성될 수 있다.
도 12는 구동 전압에 따른 투과율을 나타낸 그래프이다.
단, 도 12에서 제1 그래프(G1)는 종래 패널 구조에서 구동 전압에 의한 투과율의 변화를 나타내고, 제2 그래프(G2)는 도 3에 도시된 패널 구조에서 구동 전압에 의한 투과율의 변화를 나타내며, 제3 그래프(G3)는 도 10에 도시된 패널 구조에서 구동 전압에 의한 투과율의 변화를 나타낸다.
도 12에 도시된 바와 같이, 동일 구동 전압에서의 투과율을 비교했을 때 상기 범프(140)의 상면 및 측면에 상기 쉴드 전극부(P1)를 형성하여 액정 분자를 제어하는 도 3의 패널 구조가 종래의 패널 구조에 비하여 투과율이 높게 나타났다.
또한, 동일 구동 전압에서의 투과율을 비교했을 때 상기 공통 전극부(P2)의 직하부에 상기 돌출바(150)를 형성하여 액정 분자를 제어하는 구조가 종래의 패널 구조 및 도 3의 패널 구조에 비하여 투과율이 높게 나타났다.
따라서, 도 10에 도시된 패널 구조는 종래 패널 구조에 비하여 낮은 구동 전압을 이용해서 원하는 투과율을 얻을 수 있다. 그 결과, 투과율을 향상시킬 수 있으며, 소비 전력을 저감할 수 있다.
도 13은 도 10에 도시된 Ⅴ-Ⅴ`에 따라 절단한 단면도이다.
도 13을 참조하면, 서로 인접하는 두 개의 색화소는 상기 일부 영역에서 서로 오버랩될 수 있다. 본 발명의 일 예로, 상기 두 개의 색화소가 오버랩된 영역은 상기 블랙 매트릭스(220)가 형성된 영역 내에 위치할 수 있다. 상기 제2 기판(200)에서 상기 두 개의 색화소가 오버랩되어 돌출된 부분을 중첩부(OLP)라 정의할 때, 상기 컬러필터층(230) 상에 형성되는 상기 오버 코팅층(240)은 상기 중첩부(OLP)를 따라 돌출된 형상을 갖는다.
따라서, 상기 제2 기판(200)에는 상기 중첩부(OLP)와 상기 오버 코팅층(240)으로 이루어져 상기 제1 기판(100) 측으로 돌출된 돌출부(PP)가 제공된다. 상기 돌출부(PP)는 상기 블랙 매트릭스(210)와 상기 제1 기판(100)의 상기 범프(140) 사이에 개재되고, 상기 범프(140)의 상면 상에 위치하는 층과 접촉한다. 따라서, 상기 액정표시패널(300)의 셀갭은 상기 돌출부(PP) 및 상기 범프(140)에 의해서 결정될 수 있다.
이처럼, 셀갭이 상기 범프(140)와 돌출부(PP)에 의해서 결정되면, 셀갭을 유지하기 위한 별도의 스페이서가 불필요하게 되고, 상기 액정표시패널(300)을 제조하는 과정에서 스페이서를 형성하는 공정을 생략할 수 있어 제조 공정이 단순화될 수 있다.
도 14는 본 발명의 다른 실시예에 따른 제1 기판의 평면도이고, 도 15는 도 14에 도시된 절단선 Ⅵ-Ⅵ`에 따라 절단한 단면도이다.
도 14 및 도 15를 참조하면, 상기 제1 전극(PE)의 직하부에는 상기 제2 기판(200) 측으로 돌출된 제1 및 제2 돌출바(161, 162)가 상기 제1 방향(A1)으로 서로 소정 간격 이격되어 구비된다. 본 발명의 일 예로, 상기 제1 및 제2 돌출바(161, 162) 각각은 상기 제2 전극(CE)에 형성되는 슬릿부(SL)에 대응하여 제공될 수 있다. 상기 슬릿(SL)의 상기 제1 방향(A1)으로의 폭을 "W2"이라 하고, 상기 제1 및 제2 돌출바(161, 162) 각각의 상기 제1 방향(A1)으로의 폭을 "W7"이라 할 때, 상기 W2는 상기 W7보다 크다. 본 발명의 일 예로, 상기 W2이 3.5㎛일 경우, 상기 W7은 2㎛일 수 있다.
또한, 상기 제1 및 제2 돌출바(161, 162)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라서 길게 연장된 바 형태로 형성된다. 상기 제1 및 제2 돌출바(161, 162)는 도 12에 도시된 바와 같이 한 화소 단위로 분리될 수 있고, 다른 실시예로 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 동일하게 라인 형태로 길게 형성될 수 있다.
상기 제1 및 제2 돌출바(161, 162)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 직교하는 상기 제1 방향(A1)으로 절단했을 때, 반타원 또는 반원 형상을 가질 수 있다. 본 발명의 일 예로, 상기 제1 및 제2 돌출바(161, 162)는 상기 제1 절연기판(110) 상에 구비될 수 있고, 유기 절연 물질로 이루어질 수 있다.
상기 제1 전극(PE) 하부에 상기 제1 및 제2 돌출바(161, 162)를 형성하면, 상기 제1 전극(PE)은 상기 제2 기판(200) 측으로 돌출된 구조를 가질 수 있다. 이처럼, 상기 제1 전극(PE)이 상기 제2 기판(200) 측으로 돌출되면, 상기 제2 기판(200) 측에 인접한 액정분자들의 제어가 용이해지고, 그로 인해 구동 전압의 증가를 방지하여 소비 전력을 저감할 수 있다.
도 16은 본 발명의 다른 실시예에 따른 제1 기판의 단면도이다.
도 16을 참조하면, 상기 제1 전극(PE)의 직하부에는 상기 제2 기판(200) 측으로 돌출된 제1 내지 제3 돌출바(161, 162, 163)가 상기 제1 방향(A1)으로 서로 소정 간격 이격되어 구비된다. 본 발명의 일 예로, 상기 제1 및 제2 돌출바(161, 162) 각각은 상기 제2 전극(CE)에 형성되는 슬릿(SL)에 대응하여 제공되고, 상기 제3 돌출바(163)는 상기 공통 전극부(P2)에 대응하여 제공될 수 있다.
상기 제1 및 제2 돌출바(161, 162) 각각의 상기 제1 방향으로의 폭을 "h7"이라 하고, 상기 제3 돌출바(163)의 상기 제1 방향으로의 폭을 "h8"이라 정의할 때, h7은 h8보다 크다. 본 발명의 일 예로, 상기 h7은 2㎛이고, 상기 h8은 1.5㎛일 수 있다.
상기 제1 내지 제3 돌출바(161, 162, 163)는 상기 제1 절연기판(110)과 상기 제1 전극(PE) 사이에 개재된다. 상기 제1 및 제2 돌출바(161, 162)에 의해서 상기 제1 전극(PE)은 상기 제2 기판(200) 측으로 돌출되고, 상기 제3 돌출바(163)에 의해서 상기 공통 전극부(P2)는 상기 제2 기판(200) 측으로 돌출된다. 따라서, 상기 제2 기판(200) 측에 인접한 액정분자들의 제어가 용이해지고, 그로 인해 구동 전압의 증가를 방지하여 소비 전력을 저감할 수 있다.
도 17a 내지 도 17e는 도 3 및 도 4에 도시된 제1 기판의 제조 과정을 나타낸 평면도들이다.
도 17a를 참조하면, 상기 제1 절연 기판(110) 상에 제1 및 제2 금속막을 순차적으로 형성하고, 제1 마스크를 통해 상기 제1 및 제2 금속막을 패터닝하여 상기 제1 절연 기판(110) 상에 제1 및 제2 게이트 라인(Gi-1, Gi), 제1 전극(PE)을 형성한다. 상기 제1 및 제2 금속막 중 하나는 인듐 틴 옥사이드와 같은 투명성 도전 물질로 이루어지고, 다른 하나는 알루미늄(Al)이나 알루미늄 합금 등 알루미늄 계열 금속, 은(Ag)이나 은 합금 등 은 계열 금속, 구리(Cu)나 구리 합금 등 구리 계열 금속, 몰리브덴(Mo)이나 몰리브덴 합금 등 몰리브덴 계열 금속, 크롬(Cr), 탄탈륨(Ta) 및 티타늄(Ti) 등으로 만들어질 수 있다.
상기 제1 및 제2 게이트 라인(Gi-1, Gi)은 상기 제1 및 제2 금속막이 순차적으로 적층된 이중막 구조를 갖는 반면, 상기 제1 전극(PE)은 상기 제1 및 제2 금속막(Gi-1, Gi) 중 투명성을 갖는 막으로 이루어진 단일막 구조를 갖는다.
도면에 도시하지는 않았지만, 상기 제1 및 제2 게이트 라인(Gi-1, Gi) 및 상기 제1 전극(PE)은 게이트 절연막(120)에 의해서 커버된다. 상기 게이트 절연막(120)은 실리콘 질화물(SiNx) 또는 실리콘 산화물(SiOx)로 이루어질 수 있다.
도 17b를 참조하면, 상기 게이트 절연막(120) 위에는 제3 및 제4 금속막이 순차적으로 형성되고, 제2 마스크를 이용하여 상기 제3 및 제4 금속막을 패터닝하여 소오스 전극(SE), 드레인 전극(DE), 상기 제1 및 제2 데이터 라인(Dj-1, Dj)을 형성한다. 상기 제3 금속막은 몰리브덴, 크롬, 탄탈륨 및 티타늄 등으로 이루어질 수 있고, 상기 제4 금속막은 구리 등으로 이루어질 수 있다.
상기 소오스 전극(SE) 및 상기 드레인 전극(DE)과 마주하는 상기 제1 및 제2 게이트 라인(Gi-1. Gi) 각각의 일부 영역이 게이트 전극(GE)으로 정의될 수 있다.
또한, 도면에 도시하지는 않았으나, 수소화 비정질 실리콘(hydrogenated amorphous silicon), 다결정 실리콘(polysilicon) 또는 산화물 반도체 등으로 만들어진 반도체층(AL, 도 4에 도시됨) 및 제1 및 제2 오믹 콘택층(OC1, OC2, 도 4에 도시됨)이 게이트 전극(GE)과 소오스 전극(SE) 사이, 상기 게이트 전극(GE)과 드레인 전극(DE) 사이에 형성될 수 있다.
다만, 상기 반도체층(AL)과 상기 제1 및 제2 오믹 콘택층(OC1, OC2)은 상기 제2 마스크를 통해 상기 제3 금속막을 패터닝하는 과정에서 형성될 수 있다. 이로써, 상기 박막 트랜지스터(Tr)가 완성된다.
도면에 도시하지는 않았지만, 상기 소오스 전극(SE), 상기 드레인 전극(DE), 상기 제1 및 제2 데이터 라인(Dj, Dj+1)은 보호막(130)에 의해서 커버된다.
도 17c를 참조하면, 상기 보호막(130) 위로 저 유전율(예를 들어, 3.0 이하의 유전율)을 갖는 유기 절연 물질을 형성한다. 이후, 제3 마스크를 이용하여 상기 유기 절연 물질을 패터닝하면, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라서 범프(140)가 형성된다. 본 발명의 일 예로, 상기 범프(140)는 화소 단위로 분리될 수도 있고, 상기 제1 및 제2 데이터 라인(Dj, Dj+1)과 같이 라인 형태로 길게 형성될 수 있다.
도 17d를 참조하면, 제4 마스크를 이용하여 상기 보호막(130)을 패터닝하면, 상기 보호막(130)에는 상기 드레인 전극(DE)을 노출시키기 위한 제1 콘택홀(CH1) 및 상기 제1 전극(PE)을 노출시키기 위한 제2 콘택홀(CH2)이 형성된다.
이후, 상기 보호막(130) 및 상기 범프(140) 상에 투명한 도전 물질을 형성하고, 제5 마스크를 이용하여 상기 도전 물질을 패터닝하면, 제2 전극(CE) 및 브릿지 전극(BE)이 형성된다.
도 17e를 참조하면, 상기 제2 전극(CE)은 상기 범프(140)를 캡핑하는 쉴드 전극부(P1) 및 상기 제1 전극(PE)의 중앙에 위치하는 공통 전극부(P2)를 포함한다. 상기 쉴드 전극부(P1) 및 상기 공통 전극부(P2)는 상기 제1 및 제2 데이터 라인(Dj, Dj+1)을 따라 평행하게 연장될 수 있다.
상기 제2 전극(CE)의 상기 쉴드 전극부(P1)와 상기 공통 전극부(P2) 사이에는 슬릿(SL)이 형성된다. 상기 쉴드 전극부(P1)는 상기 범프(140)의 상면 및 측면을 캡핑하는 구조를 가지며, 상기 쉴드 전극부(P1)의 에지는 상기 제1 전극(PE)과 오버랩된다.
상기 브릿지 전극(BE)은 상기 제1 콘택홀(CH1)을 통해 상기 드레인 전극(DE)과 직접적으로 콘택되고, 상기 제2 콘택홀(CH2)을 통해 상기 제1 전극(PE)과 직접적으로 콘택된다. 따라서, 상기 드레인 전극(CE)과 상기 제1 전극(PE)은 상기 브릿지 전극(BE)을 통해 서로 전기적으로 연결될 수 있다.
도 18은 본 발명의 일 실시예에 따른 광 배향막의 배향 방향을 나타낸 평면도이고, 도 19는 본 발명의 다른 실시예에 따른 광 배향막의 배향 방향을 나타낸 평면도이다.
도 18 및 도 19를 참조하면, 상기 제2 전극(CE) 상에는 배향막이 제공된다. 상기 배향막은 광(예를 들어, UV 또는 레이저)의 조사에 의해 분해(decomposition), 이합체화 반응(dimerization), 이성질체화반응(isomerization) 중 하나의 반응이 이루어지는 고분자 물질을 포함할 수 있다. 또한, 상기 배향막은 올리고머 신나메이트와 고분자계 신나메이트의 블랜드(blend)로 이루어질 수 있다.
상기 배향막은 러빙 공정을 통해 배향되는 것이 아니라 광에 의해서 배향된다. 광 배향 프로세스에서는 상기 배향막의 하부막 구조를 평탄화시키는 공정이 불필요하다. 따라서, 상기 범프(140)에 의해서 상기 제1 기판(100)이 평탄하지 않아도 배향 불량이 발생하지 않는다.
도 18에 도시된 바와 같이, 상기 액정 분자(251)가 포지티브형 액정 분자인 경우, 상기 배향막은 상기 제1 및 제2 데이터 라인(Dj, Dj+1)이 연장된 제2 방향(A2)으로 광배향 처리된다.
도 19에 도시된 바와 같이, 상기 액정 분자(251)가 네가티브형 액정 분자인 경우, 상기 배향막은 상기 제1 및 제2 게이트 라인(Gi-1, Gi)이 연장된 상기 제1 방향(A1)으로 광배향 처리된다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 제1 기판 200: 제2 기판
250 : 액정층 300 : 영상 표시부
400 : 게이트 구동부 500 : 데이터 구동부
600 : 타이밍 컨트롤러 1000 : 표시 장치
130 : 보호막 140 : 범프
150 : 돌출바 161, 162, 163 : 제1 내지 제3 돌출바
220 : 블랙 매트릭스 230 : 컬러필터층
240 : 오버코팅층

Claims (20)

  1. 제1 절연 기판,
    상기 제1 절연 기판 상에 구비된 게이트 라인.
    상기 제1 절연 기판 상에 구비되어 구동 전압을 수신하는 제1 전극,
    상기 게이트 라인과 교차하는 데이터 라인,
    상기 데이터 라인의 상부에서 상기 데이터 라인을 따라 형성된 범프, 및
    상기 범프를 캡핑하는 쉴드 전극부 및 상기 제1 전극의 중앙에 위치하는 공통 전극부를 포함하고, 기준 전압을 수신하는 제2 전극을 포함하는 제1 기판;
    상기 제1 절연 기판과 마주하는 제2 절연 기판 및 상기 제2 절연 기판 상에 구비된 다수의 색화소를 포함하는 컬러필터층을 포함하는 제2 기판; 및
    상기 제1 기판과 상기 제2 기판 사이에 개재된 액정층을 포함하고,
    서로 인접하는 두 개의 색화소는 상기 범프의 상부에서 부분적으로 오버랩되어 상기 제1 기판 측으로 돌출된 돌출부를 제공하는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서, 상기 범프와 상기 돌출부에 의해서 셀갭이 결정되는 것을 특징으로 하는 액정표시장치.
  3. 제1항에 있어서, 상기 돌출부는 상기 제2 기판을 평면에서 봤을 때 타원 형상 또는 원 형상을 갖고, 도트 형태로 배치되는 것을 특징으로 하는 액정표시장치.
  4. 제1항에 있어서, 상기 쉴드 전극부의 에지는 상기 제1 전극과 부분적으로 오버랩하는 것을 특징으로 하는 액정표시장치.
  5. 제1항에 있어서, 상기 범프의 폭은 상기 데이터 라인의 폭의 1.5배 내지 2배인 것을 특징으로 하는 액정표시장치.
  6. 제1항에 있어서, 상기 범프는 3.2 이하의 유전율을 갖는 유기 절연 물질로 이루어진 것을 특징으로 하는 액정표시장치.
  7. 제1항에 있어서, 상기 공통 전극부는 상기 데이터 라인과 평행한 것을 특징으로 하는 액정표시장치.
  8. 제1항에 있어서, 상기 제2 전극의 상기 쉴드 전극부와 상기 공통 전극부 사이에는 슬릿이 형성되고, 상기 슬릿의 폭은 상기 공통 전극부의 폭보다 큰 것을 특징으로 하는 액정표시장치.
  9. 제8항에 있어서, 상기 제1 기판은 상기 게이트 라인 및 상기 제1 전극을 커버하고, 그 위로 상기 데이터 라인이 형성되는 게이트 절연막, 및
    상기 데이터 라인을 커버하고, 그 위로 상기 범프가 형성되는 보호막을 더 포함하는 것을 특징으로 하는 액정표시장치.
  10. 제9항에 있어서, 상기 슬릿에 대응하여 상기 게이트 절연막 및 상기 보호막에는 상기 제1 전극을 노출시키는 오픈부가 제공되는 것을 특징으로 하는 액정표시장치.
  11. 제8항에 있어서, 상기 제1 전극의 직하부에는 상기 액정층 측으로 돌출되고, 상기 데이터 라인과 평행하게 연장된 바 형상을 갖는 하나 이상의 돌출바가 구비되는 것을 특징으로 하는 액정표시장치.
  12. 제11항에 있어서, 상기 돌출바는 상기 슬릿에 대응하여 구비되는 것을 특징으로 하는 액정표시장치.
  13. 제11항에 있어서, 상기 돌출바는 상기 공통 전극부에 대응하여 구비되는 것을 특징으로 하는 액정표시장치.
  14. 제1항에 있어서, 상기 공통 전극부의 직하부에는 상기 액정층 측으로 돌출되고, 상기 데이터 라인과 평행하게 연장된 바 형상을 갖는 돌출바가 구비되는 것을 특징으로 하는 액정표시장치.
  15. 제14항에 있어서, 상기 돌출바의 폭은 상기 공통 전극부의 폭보다 작은 것을 특징으로 하는 액정표시장치.
  16. 제14항에 있어서, 상기 돌출바의 높이는 상기 범프의 높이보다 작은 것을 특징으로 하는 액정표시장치.
  17. 제1 절연 기판 상에 게이트 라인 및 구동 전압을 수신하는 제1 전극을 형성하는 단계,
    상기 게이트 라인 및 제1 전극을 커버하는 게이트 절연막을 형성하는 단계,
    상기 게이트 절연막 상에 상기 게이트 라인과 교차하는 데이터 라인을 형성하는 단계,
    상기 데이터 라인을 커버하는 보호막을 형성하는 단계,
    상기 보호막 상에 상기 데이터 라인을 따라 범프를 형성하는 단계, 및
    상기 범프를 캡핑하는 쉴드 전극부 및 상기 제1 전극의 중앙에 위치하는 공통 전극부를 포함하고, 기준 전압을 수신하는 제2 전극을 형성하는 단계를 포함하는 제1 기판을 형성하는 단계;
    상기 제1 절연 기판과 마주하는 제2 절연 기판 및 상기 제2 절연 기판 상에 구비된 다수의 색화소를 포함하는 컬러필터층을 포함하는 제2 기판을 형성하는 단계; 및
    상기 제1 기판과 상기 제2 기판 사이에 개재된 액정층을 형성하는 단계를 포함하고,
    서로 인접하는 두 개의 색화소는 상기 범프의 상부에서 부분적으로 오버랩되어 상기 제1 기판 측으로 돌출된 돌출부를 제공하는 것을 특징으로 하는 액정표시장치의 제조 방법.
  18. 제17항에 있어서, 상기 제2 전극의 상기 쉴드 전극부와 상기 공통 전극부 사이에는 슬릿이 형성되고,
    상기 슬릿에 대응하여 상기 보호막 및 상기 게이트 절연막을 제거하여 오픈부를 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정표시장치의 제조 방법.
  19. 제17항에 있어서, 상기 범프를 형성하는 단계는,
    상기 공통 전극부의 직하부에 상기 액정층 측으로 돌출되고, 상기 데이터 라인과 평행하게 연장된 바 형상을 갖는 돌출바를 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조 방법.
  20. 제17항에 있어서, 상기 제1 전극을 형성하는 단계 이전에,
    상기 제1 전극의 직하부에 상기 액정층 측으로 돌출되고, 상기 데이터 라인과 평행하게 연장된 바 형상을 갖는 하나 이상의 돌출바를 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정표시장치.
KR1020130032909A 2013-03-27 2013-03-27 액정표시장치 및 이의 제조 방법 KR102045504B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020130032909A KR102045504B1 (ko) 2013-03-27 2013-03-27 액정표시장치 및 이의 제조 방법
US13/962,600 US20140293199A1 (en) 2013-03-27 2013-08-08 Liquid crystal display and method of manufacturing the same
JP2014041825A JP6412318B2 (ja) 2013-03-27 2014-03-04 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130032909A KR102045504B1 (ko) 2013-03-27 2013-03-27 액정표시장치 및 이의 제조 방법

Publications (2)

Publication Number Publication Date
KR20140117935A true KR20140117935A (ko) 2014-10-08
KR102045504B1 KR102045504B1 (ko) 2019-11-18

Family

ID=51620523

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130032909A KR102045504B1 (ko) 2013-03-27 2013-03-27 액정표시장치 및 이의 제조 방법

Country Status (3)

Country Link
US (1) US20140293199A1 (ko)
JP (1) JP6412318B2 (ko)
KR (1) KR102045504B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220103080A (ko) * 2014-12-30 2022-07-21 엘지디스플레이 주식회사 터치 일체형 디스플레이 장치

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5899103B2 (ja) * 2012-11-09 2016-04-06 株式会社ジャパンディスプレイ 液晶表示装置
KR102063987B1 (ko) * 2013-09-02 2020-01-08 엘지디스플레이 주식회사 액정표시장치
CN103645589B (zh) * 2013-12-10 2015-12-30 京东方科技集团股份有限公司 显示装置、阵列基板及其制作方法
JP6100153B2 (ja) * 2013-12-11 2017-03-22 株式会社ジャパンディスプレイ 液晶表示装置及び電子機器
KR20150102133A (ko) * 2014-02-27 2015-09-07 삼성디스플레이 주식회사 표시 패널, 이를 포함하는 표시 장치 및 이의 제조 방법
KR20160003357A (ko) * 2014-06-30 2016-01-11 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
KR20160043575A (ko) 2014-10-13 2016-04-22 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
CN204166255U (zh) * 2014-10-16 2015-02-18 京东方科技集团股份有限公司 一种显示面板及显示装置
KR20160090974A (ko) * 2015-01-22 2016-08-02 삼성디스플레이 주식회사 액정 표시 장치
CN105448933B (zh) * 2015-11-24 2018-10-30 深圳市华星光电技术有限公司 用于液晶面板中的阵列基板及其制作方法
WO2017126437A1 (ja) * 2016-01-20 2017-07-27 シャープ株式会社 液晶表示パネル
WO2017126438A1 (ja) * 2016-01-20 2017-07-27 シャープ株式会社 液晶表示パネルおよびその製造方法
US10394014B2 (en) 2016-03-22 2019-08-27 Amazon Technologies, Inc. Integrated black matrix including color filter materials
WO2018066459A1 (ja) * 2016-10-04 2018-04-12 Jsr株式会社 液晶装置及びその製造方法
KR102662681B1 (ko) * 2016-12-26 2024-04-30 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치와 그의 제조방법
CN107664880B (zh) * 2017-09-20 2018-09-14 南京中电熊猫液晶显示科技有限公司 一种液晶显示装置
CN207164424U (zh) * 2017-09-30 2018-03-30 合肥鑫晟光电科技有限公司 阵列基板、显示面板及显示装置
CN207265054U (zh) * 2017-10-24 2018-04-20 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
CN108681170B (zh) * 2018-07-26 2021-09-17 京东方科技集团股份有限公司 一种显示基板及其制造方法、显示装置
CN109343286A (zh) * 2018-11-21 2019-02-15 武汉华星光电技术有限公司 一种液晶显示面板
KR20200096357A (ko) * 2019-02-01 2020-08-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100269196B1 (ko) * 1996-08-05 2000-10-16 가네꼬 히사시 액정표시장치
KR20020070067A (ko) * 2001-02-28 2002-09-05 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
JP2007316321A (ja) * 2006-05-25 2007-12-06 Nec Lcd Technologies Ltd 横電界方式のアクティブマトリクス型液晶表示装置
KR20120113672A (ko) * 2011-04-05 2012-10-15 가부시키가이샤 재팬 디스프레이 이스트 액정 표시 장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001005007A (ja) * 1999-06-18 2001-01-12 Hitachi Ltd 液晶表示装置
JP4720970B2 (ja) * 2003-03-19 2011-07-13 日本電気株式会社 液晶表示装置
JP4174428B2 (ja) * 2004-01-08 2008-10-29 Nec液晶テクノロジー株式会社 液晶表示装置
TWI414864B (zh) * 2007-02-05 2013-11-11 Hydis Tech Co Ltd 邊緣電場切換模式之液晶顯示器
US8659734B2 (en) * 2011-01-03 2014-02-25 Samsung Display Co., Ltd. Liquid crystal display and manufacturing method thereof
KR20130115899A (ko) * 2012-04-13 2013-10-22 삼성디스플레이 주식회사 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100269196B1 (ko) * 1996-08-05 2000-10-16 가네꼬 히사시 액정표시장치
KR20020070067A (ko) * 2001-02-28 2002-09-05 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
JP2007316321A (ja) * 2006-05-25 2007-12-06 Nec Lcd Technologies Ltd 横電界方式のアクティブマトリクス型液晶表示装置
KR20120113672A (ko) * 2011-04-05 2012-10-15 가부시키가이샤 재팬 디스프레이 이스트 액정 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220103080A (ko) * 2014-12-30 2022-07-21 엘지디스플레이 주식회사 터치 일체형 디스플레이 장치

Also Published As

Publication number Publication date
US20140293199A1 (en) 2014-10-02
KR102045504B1 (ko) 2019-11-18
JP2014191348A (ja) 2014-10-06
JP6412318B2 (ja) 2018-10-24

Similar Documents

Publication Publication Date Title
KR102045504B1 (ko) 액정표시장치 및 이의 제조 방법
US8035779B2 (en) Thin film transistor display panel, liquid crystal display having the same, and method of manufacturing liquid crystal display
US9753322B2 (en) Liquid crystal display and method of manufacturing the same
KR101896377B1 (ko) 베젤이 최소화된 액정표시소자
JP4813164B2 (ja) 薄膜トランジスタ表示板及びこれを含む液晶表示装置
US8587619B2 (en) Display apparatus and method of driving the same
US20120057106A1 (en) Polarizer and liquid crystal display
KR101244897B1 (ko) 박막 트랜지스터 기판 및 이를 구비하는 액정 표시 장치
US8378354B2 (en) Liquid crystal display panel for common voltage compensation and manufacturing method of the same
JP5044098B2 (ja) アレイ基板及びその製造方法と、これを有する液晶表示装置
JP4448430B2 (ja) 下部基板、横電界モード液晶表示装置およびその製造方法
JP5127485B2 (ja) 液晶表示装置
EP0664473B1 (en) Active matrix type display device and manufacturing method thereof
US10768496B2 (en) Thin film transistor substrate and display panel
US9664972B2 (en) Liquid crystal display apparatus
US20150138475A1 (en) Array substrate and liquid crystal display panel provided with same
JP5026162B2 (ja) 液晶表示装置
JP2002116712A (ja) 表示装置および表示装置の製造方法
KR20130030975A (ko) 액정표시장치
KR20140094188A (ko) 액정 표시 장치 및 이의 제조 방법
WO2018168767A1 (ja) 液晶表示装置
KR101712544B1 (ko) 전기 영동 표시 장치
WO2017150502A1 (ja) 薄膜トランジスタ基板及び表示パネル
KR20130114998A (ko) 액정 표시 장치 및 이의 제조 방법
US7839463B2 (en) Thin film diode panel and manufacturing method of the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant