KR20130085821A - 패키지 온 패키지 구조체 - Google Patents

패키지 온 패키지 구조체 Download PDF

Info

Publication number
KR20130085821A
KR20130085821A KR1020120006914A KR20120006914A KR20130085821A KR 20130085821 A KR20130085821 A KR 20130085821A KR 1020120006914 A KR1020120006914 A KR 1020120006914A KR 20120006914 A KR20120006914 A KR 20120006914A KR 20130085821 A KR20130085821 A KR 20130085821A
Authority
KR
South Korea
Prior art keywords
package
semiconductor chip
trench
adhesive
substrate
Prior art date
Application number
KR1020120006914A
Other languages
English (en)
Other versions
KR101874803B1 (ko
Inventor
홍지선
김영민
김정우
나민옥
류효창
심종보
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020120006914A priority Critical patent/KR101874803B1/ko
Priority to US13/678,205 priority patent/US8829686B2/en
Publication of KR20130085821A publication Critical patent/KR20130085821A/ko
Application granted granted Critical
Publication of KR101874803B1 publication Critical patent/KR101874803B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45139Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

패키지 온 패키지 구조체는 제1 패키지, 상기 제1 패키지 상에 형성된 제2 패키지 및 상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되, 상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고 상기 제1 면 상에 형성된 랜드 패드를 포함하는 제1 기판, 상기 제1 면 상에 형성된 제1 반도체 칩 및 상기 제1 면 및 상기 제1 반도체 칩을 밀봉하되, 상기 제1 반도체 칩으로부터 이격되어 형성되고 상기 랜드 패드를 노출시키는 관통 비아 및 상기 제1 반도체 칩과 상기 관통 비아 사이에 형성된 트렌치를 포함하는 제1 봉지재를 포함하고, 상기 트렌치의 적어도 일부는 상기 접착재로 채워진다.

Description

패키지 온 패키지 구조체{Package on package assembly}
본 발명은 패키지 온 패키지 구조체에 관한 것이다.
반도체 장치의 소형화 및 고성능화로 인하여, 패키지 온 패키지 구조체를 소형화시키면서도, 상부 패키지(top package)와 하부 패키지(bottom package)를 연결하는 인터커넥션(interconnection)의 수를 증가시킬 것이 요구된다. 그러므로, 패키지 온 패키지의 인터커넥션의 파인 피치(fine pitch) 구현하는 기술이 개발되고 있다.
파인 피치의 구현을 위해서는, 인터커넥션이 소형화 되어야 하기 때문에, 인터커넥션과 상부 패키지의 랜드 패드 사이의 접합 면적, 및 인터커넥션과 하부 패키지의 랜드 패드 사이의 접합 면적이 축소될 수 있다. 인터커넥션의 수명은 인터커넥션과 랜드 패드 사이의 접합 면적에 비례한다. 그러므로, 인터커넥션이 소형화되면 인터커넥션의 수명이 감소할 수 있으며, 결과적으로 패키지 온 패키지 구조체의 신뢰성에 문제가 발생할 수 있다.
이를 해결하기 위해, 추가적으로 접착재를 사용하여 상부 패키지와 하부 패키지 사이의 결합력을 높임으로써, 인터커넥셔의 부담을 완화할 수 있다.
상부 패키지에 부착된 상부 솔더 볼과 하부 패키지에 부착된 하부 솔더 볼을 접합시킨 후, 리플로우(reflow) 공정을 통해 인터커넥션을 형성할 수 있다. 그런데, 상부 솔더 볼과 하부 솔더 볼에 접착재가 묻으면, 상부 솔더 볼과 하부 솔더 볼의 웨팅(wetting) 불량이 발생되어, 신뢰성이 저하된 인터커넥션이 형성될 수 있다.
본 발명이 해결하려는 과제는, 하부 패키지에 접착재의 흐름을 저지할 수 있도록 저장소(reservoir) 역할을 할 수 있는 트렌치를 형성하여, 접착재가 솔더 볼로 흐르는 것을 방지할 수 있는 패키지 온 패키지 구조체를 제공하는 것이다.
본 발명이 해결하려는 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 패키지 온 패키지 구조체의 일 실시예는 제1 패키지, 상기 제1 패키지 상에 형성된 제2 패키지 및 상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되, 상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고 상기 제1 면 상에 형성된 랜드 패드를 포함하는 제1 기판, 상기 제1 면 상에 형성된 제1 반도체 칩 및 상기 제1 면 및 상기 제1 반도체 칩을 밀봉하되, 상기 제1 반도체 칩으로부터 이격되어 형성되고 상기 랜드 패드를 노출시키는 관통 비아 및 상기 제1 반도체 칩과 상기 관통 비아 사이에 형성된 트렌치를 포함하는 제1 봉지재를 포함하고, 상기 트렌치의 적어도 일부는 상기 접착재로 채워진다.
상기 과제를 해결하기 위한 본 발명의 패키지 온 패키지 구조체의 다른 실시예는 제1 패키지, 상기 제1 패키지 상에 형성된 제2 패키지 및 상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되, 상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고, 상기 제1 면 상에 형성된 다수의 랜드 패드를 포함하는 기판, 상기 제1 면 상에 형성된 반도체 칩 및 상기 제1 면 및 상기 반도체 칩을 밀봉하되, 상기 반도체 칩으로부터 이격되어 상기 기판의 측면을 따라 배열되고 상기 랜드 패드를 각각 노출시키는 다수의 관통 비아 및 상기 반도체 칩과 상기 관통 비아 사이에 형성되며 상기 반도체 칩의 측면을 따라 연장된 트렌치를 포함하는 봉지재를 포함하고, 상기 트렌치의 적어도 일부는 상기 접착재로 채워진다.
본 발명의 기타 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1은 제1 패키지와 제2 패키지를 접합시키기 전의 본 발명의 제1 및 제2 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 2는 도 1의 제1 패키지의 단면도이다.
도 3은 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체에 포함되는 제1 패키지의 평면도이다.
도 4는 본 발명의 제1 및 제2 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 5는 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체에 포함되는 접착재가 형성된 제1 패키지의 평면도이다.
도 6은 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체에 포함되는 제1 패키지의 평면도이다.
도 7은 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체에 포함되는 접착재가 형성된 제1 패키지의 평면도이다.
도 8은 본 발명의 제3 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 9는 본 발명의 제4 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 10은 본 발명의 제5 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 11은 본 발명의 제6 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 12는 본 발명의 제7 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 13은 본 발명의 제1 실시예에 따른 반도체 시스템을 보여주는 평면도이다.
도 14는 본 발명의 제2 실시예에 따른 반도체 시스템을 보여주는 블록도이다.
도 15는 본 발명의 제3 실시예에 따른 반도체 시스템을 보여주는 블록도이다.
도 16은 본 발명의 제3 실시예에 따른 반도체 시스템이 적용되는 전자 기기의 예를 도시한 것이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
하나의 소자(elements)가 다른 소자와 "접속된(connected to)" 또는 "커플링된(coupled to)" 이라고 지칭되는 것은, 다른 소자와 직접 연결 또는 커플링된 경우 또는 중간에 다른 소자를 개재한 경우를 모두 포함한다. 반면, 하나의 소자가 다른 소자와 "직접 접속된(directly connected to)" 또는 "직접 커플링된(directly coupled to)"으로 지칭되는 것은 중간에 다른 소자를 개재하지 않은 것을 나타낸다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
비록 제1, 제2 등이 다양한 소자, 구성요소 및/또는 섹션들을 서술하기 위해서 사용되나, 이들 소자, 구성요소 및/또는 섹션들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자, 구성요소 또는 섹션들을 다른 소자, 구성요소 또는 섹션들과 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 소자, 제1 구성요소 또는 제1 섹션은 본 발명의 기술적 사상 내에서 제2 소자, 제2 구성요소 또는 제2 섹션일 수도 있음은 물론이다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
도 1 내지 도 5를 참조하여, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 도 1은 제1 패키지와 제2 패키지를 접합시키기 전의 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체의 단면도이다. 도 2는 도 1의 제1 패키지의 단면도이다. 도 3은 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체에 포함되는 제1 패키지의 평면도로서, 도 2의 제1 패키지의 평면도이다. 도 4는 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체의 단면도이다. 도 5는 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체에 포함되는 접착재가 형성된 제1 패키지의 평면도이다.
도 1 및 도 4를 참조하면, 패키지 온 패키지 구조체(1)는 제1 패키지(100), 제2 패키지(200) 및 접착재(300)를 포함한다.
패키지 온 패키지 구조체(1)는 제1 패키지(100) 상에 제2 패키지(200)가 형성된 패키지 온 패키지(Package on Package) 구조를 가진다. 제1 패키지(100)와 제2 패키지(200)는 접착재(300) 및 내부 접속 단자(330)에 의해 결합될 수 있다. 구체적으로, 접착재(300)는 제1 패키지(100)와 제2 패키지(200) 사이에 위치하며, 제1 패키지(100)와 제2 패키지(200)를 접착시킬 수 있다. 그리고, 내부 접속 단자(330)는 제1 패키지(100)와 제2 패키지(200) 사이에 위치하며, 제1 패키지(100)와 제2 패키지(200)를 전기적 및 물리적으로 연결시킬 수 있다.
도 1, 도 2 및 도 4를 참조하면, 제1 패키지(100)는 제1 기판(110), 제1 반도체 칩(140) 및 제1 봉지재(120)를 포함할 수 있다.
제1 기판(110)은 예컨대, 인쇄회로기판(PCB; Printed Circuit Board)일 수 있지만, 이에 제한되지 않는다. 제1 기판(110)은 서로 마주보는 제1 면(110a) 및 제2 면(110b)을 가진다. 구체적으로, 제1 기판(110)은 제1 및 제2 솔더 레지스트층(112, 113)이 제1 코어 절연층(111)의 양면 상에 각각 형성된 구조를 가질 수 있다. 예컨대, 제1 기판(110)의 제1 면(110a) 상에는 제1 솔더 레지스트층(112)이 위치할 수 있고, 제1 기판(110)의 제2 면(110b) 상에는 제2 솔더 레지스트층(113)이 위치할 수 있다.
제1 코어 절연층(111)은 절연 물질로 형성될 수 있고, 제1 및 제2 솔더 레지스트층(112, 113)은 솔더 레지스트(solder-resist)로 형성될 수 있지만, 이에 제한되지 않는다.
제1 기판(110)의 제1 및 제2 면(110a, 110b) 상에는 각각 제1 및 제2 랜드 패드(115, 117)가 형성될 수 있다. 제1 및 제2 솔더 레지스트층(112, 113)은 각각 제1 및 제2 랜드 패드(115, 117)를 노출시키도록 형성되므로, 제1 및 제2 랜드 패드(115, 117)는 다른 접속 단자와 접하여 전기적으로 연결될 수 있다. 구체적으로, 제1 랜드 패드(115)는 제1 연결 접속 단자(130) 및 내부 접속 단자(330)와 접하여 전기적으로 연결될 수 있다. 다만, 이에 제한되지 않으며, 도 1 및 도 3에 도시되지는 않았지만, 제2 외부 접속 단자(145)도 제1 랜드 패드(115)에 접하여 전기적으로 연결될 수 있다. 그리고, 제2 랜드 패드(117)는 제1 외부 접속 단자(135)와 접하여 전기적으로 연결될 수 있다.
제1 연결 접속 단자(130), 제1 및 제2 외부 접속 단자(135, 145) 및 내부 접속 단자(330)는 전도성 볼 또는 솔더 볼(solder ball)일 수 있으나, 이에 한정되지 않는다. 또한, 제1 연결 접속 단자(130), 제1 및 제2 외부 접속 단자(135, 145) 및 내부 접속 단자(330)는, 예컨대, 전도성 범프(conductive bump), 전도성 스페이서(conductive spacer) 및 핀 그리드 어레이(PGA; Pin Grid Array) 중 어느 하나 일 수도 있다.
제1 반도체 칩(140)은 제1 기판(110)의 제1 면(110a) 상에 형성될 수 있다. 구체적으로, 제1 반도체 칩(140)은 제1 기판(110)의 제1 면(110a) 상에 플립 칩(flip chip) 본딩 방식으로 실장될 수 있다. 그리고, 제1 반도체 칩(140)은 제2 외부 접속 단자(145)를 통해서 제1 기판(110)과 전기적으로 연결될 수 있다. 제1 반도체 칩(140)은 예컨대, DRAM이나 플래시 등의 메모리 칩이거나, 컨트롤러 등을 구성하는 로직 칩일 수 있지만, 이에 제한되지 않는다.
제1 봉지재(120)는 제1 기판(110)의 제1 면(110a)상에 형성되며, 제1 면(110a) 및 제1 반도체 칩(140)을 밀봉할 수 있다. 구체적으로, 제1 봉지재(120)는 제1 기판(110)의 제1 면(110a)을 덮고, 제1 반도체 칩(140)과 제1 기판(110)의 제1 면(110a) 사이의 공간을 채울 수 있다. 다만, 제1 반도체 칩(140)의 상면은 제1 봉지재(120)에 의해 덮이지 않고 노출될 수 있지만, 이에 제한되지 않는다.
제1 봉지재(120)는 관통 비아(121)와 제1 트렌치(123)를 포함할 수 있다. 관통 비아(121)와 제1 트렌치(123)는 제1 봉지재(120)를 제1 기판(110)의 제1 면(110a) 상에 형성한 후, 레이저 드릴링 공정(LDP; Laser Drilled Process)을 이용하여 형성될 수 있다. 즉, 레이저를 이용해 제1 봉지재(120)의 일부분을 제거하여, 관통 비아(121) 및 제1 트렌치(123)를 형성할 수 있다.
우선, 도 2를 참조하여, 관통 비아(121) 및 제1 트렌치(123)의 xz 평면 상의 단면에 대하여 설명한다.
관통 비아(121)는 제1 반도체 칩(140)으로부터 이격되어 형성될 수 있다. 관통 비아(121)는 제1 랜드 패드(115)의 적어도 일부를 노출시킬 수 있도록, 제1 랜드 패드(115) 상에 형성될 수 있다. 제1 연결 접속 단자(130) 및 내부 접속 단자(330)는 관통 비아(121)를 통과하여 제1 랜드 패드(115)와 접할 수 있다.
제1 트렌치(123)는 제1 반도체 칩(140)과 관통 비아(121) 사이에 형성될 수 있다. 제1 기판(110)의 제1 면(110a), 구체적으로, 제1 솔더 레지스트층(112)의 일부는 제1 트렌치(123)에 의해 노출될 수 있다. 다만, 이에 제한되지 않고, 제1 트렌치(123)는 제1 기판(110)의 제1 면(110a)을 노출시키지 않을 수도 있지만, 이에 대한 실시예는 후술한다.
제1 트렌치(123)는 포지티브(positive)한 측면 프로파일(profile)을 가질 수 있다. 즉, 제1 트렌치(123)의 상면의 단면적(S1)과 하면의 단면적(S2)이 서로 다를 수 있으며, 구체적으로, 상면의 단면적(S1)이 하면의 단면적(S2) 보다 클 수 있다. 다만, 제1 트렌치(123)의 단면의 형상은 도 2에 제한되지 않고 다양할 수 있으며, 이에 대한 실시예는 후술한다.
도 2 및 도 3을 참조하여, 관통 비아(121) 및 제1 트렌치(123)의 xy 평면 상의 단면에 대하여 설명한다.
관통 비아(121)는 제1 반도체 칩(140)으로부터 이격되어 제1 기판(110)의 측면을 따라 배열될 수 있다. 구체적으로, 관통 비아(121)는 제1 반도체 칩(140)을 둘러싸도록 제1 기판(110)의 외곽을 따라서 배열될 수 있지만, 이에 제한되지 않는다. 그리고, 제1 랜드 패드(115)는 관통 비아(121)를 통해 노출될 수 있다. 관통 비아(121)의 단면은 예컨대, 원형일 수 있지만, 이에 제한되지 않는다.
제1 반도체 칩(140)과 관통 비아(121) 사이에 제1 트렌치(123)가 형성될 수 있다. 그리고, 제1 트렌치(123)는 제1 반도체 칩(140)의 측면을 따라 길게 연장될 수 있다. 구체적으로, 제1 트렌치(123)는 제1 반도체 칩(140)의 측면을 따라, 제1 반도체 칩(140)을 둘러싸도록 연장된 형상을 가질 수 있다. 다만, 제1 트렌치(123)의 일방향으로 연장된 영역의 길이(L2)는 제1 반도체 칩(140)의 측면의 길이(L1) 보다 길 수 있다. 그리고, 제1 트렌치(123)를 통해, 제1 기판(110)의 제1 면(110a), 구체적으로 제1 솔더 레지스트층(112)이 노출될 수 있다.
제1 봉지재(120)는 예컨대, 에폭시 몰딩 컴파운드(EMC; Epoxy Molding Compound)로 형성될 수 있지만, 이에 제한되지 않는다. 그리고, 접착재(300)는 예컨대, 에폭시로 형성될 수 있다. 다만, 제1 봉지재(120)에 포함되는 필러(filler)의 크기가 접착재(300)에 포함되는 필러의 크기보다 크다는 점에서, 제1 봉지재(120)를 구성하는 물질과 접착재(300)를 구성하는 물질은 차이가 있을 수 있다.
제2 패키지(200)는 제2 기판(200), 제2 반도체 칩(240) 및 제2 봉지재(220)를 포함할 수 있다.
제2 기판(200)은 예컨대, 인쇄회로기판일 수 있지만, 이에 제한되지 않는다. 제2 기판(210)은 서로 마주보는 제3 면(210a) 및 제4 면(210b)을 가진다. 구체적으로, 제2 기판(210)은 제3 및 제4 솔더 레지스트층(212, 213)이 제2 코어 절연층(211)의 양면 상에 각각 형성된 구조를 가질 수 있다. 예컨대, 제2 기판(210)의 제3 면(210a) 상에는 제3 솔더 레지스트층(212)이 위치할 수 있고, 제2 기판(210)의 제4 면(210b) 상에는 제4 솔더 레지스트층(213)이 위치할 수 있다.
제2 코어 절연층(211)은 절연 물질로 형성될 수 있고, 제3 및 제4 솔더 레지스트층(212, 213)은 솔더 레지스트(solder-resist)로 형성될 수 있지만, 이에 제한되지 않는다.
제2 기판(210)의 제3 및 제4 면(212, 213) 상에는 각각 제3 및 제4 랜드 패드(215, 217)가 형성될 수 있다. 제3 및 제4 솔더 레지스트층(212, 213)은 각각 제3 및 제4 랜드 패드(215, 217)를 노출시키도록 형성되므로, 제3 및 제4 랜드 패드(212, 213)는 다른 접속 단자와 접하여 전기적으로 연결될 수 있다. 구체적으로, 제3 랜드 패드(215)는 와이어(243)와 접하여 전기적으로 연결될 수 있다. 그리고, 제4 랜드 패드(217)는 제2 연결 접속 단자(230) 및 내부 접속 단자(330)와 접하여 전기적으로 연결될 수 있다.
제2 반도체 칩(240)은 제2 기판(210)의 제3 면(210a) 상에 형성될 수 있다. 구체적으로, 제2 반도체 칩(240)은 제2 기판(210)의 제3 면(210a) 상에 칩 접착재(242)를 통해 부착될 수 있다. 다만, 이에 제한되지 않고, 제2 반도체 칩(240)은 제2 기판(210) 상에 플립 칩 방식으로 실장될 수도 있다. 그리고, 제2 반도체 칩(240)은 와이어(243)을 통해서 제2 기판(210)과 전기적으로 연결될 수 있다.
제2 봉지재(220)는 제2 기판(210)의 제3 면(210a)상에 형성되며, 제3 면(210a) 및 제2 반도체 칩(240)을 밀봉할 수 있다.
이어서, 도 1, 도 4 및 도 5를 참조하여, 제1 패키지(100)와 제2 패키지(200)를 결합하여, 패키지 온 패키지 구조체(1)를 형성하는 과정 및 패키지 온 패키지 구조체(1)에 대하여 설명한다.
도 1을 참조하여, 제1 패키지(100)와 제2 패키지(200) 사이에 접착재(300)를 위치시키고, 제1 패키지(100)의 제1 연결 접속 단자(130)와 제2 패키지(200)의 제2 연결 접속 단자(230)가 서로 접하도록 위치시킬 수 있다.
도 4 및 도 5를 참조하여, 제1 연결 접속 단자(130)와 제2 연결 접속 단자(230)를 리플로우(reflow) 하여, 내부 접속 단자(330)를 형성하고, 접착재(300)를 용융시켜, 접착재(300)가 제1 패키지(100)와 제2 패키지(200)에 접착되도록 할 수 있다.
리플로우 공정을 통해 형성되는 내부 접속 단자(330)의 일단은 제1 랜드 패드(115)와 접하고 타단은 제2 패키지(200)의 제4 랜드 패드(217)와 접할 수 있다. 그러므로, 제1 및 제2 패키지(100, 200)는 내부 접속 단자(330)를 통해 전기적으로 연결될 수 있다. 내부 접속 단자(330)는 관통 비아(121)를 통과하도록 형성될 수 있다.
그리고, 접착재(300)의 일면은 제1 패키지(100)의 제1 반도체 칩(140) 상면 및 제1 봉지재(120)의 일부 영역에 접착될 수 있다. 그리고, 접착재(300)의 타면은 제2 패키지(200)의 제2 기판(200)의 제4 면(210b) 상에 접착될 수 있다. 다만, 접착재(300)가 용융되면 유동성을 갖기 때문에, 제1 패키지(100)와 제2 패키지(200) 사이에서 흐를 수 있다. 리플로우 단계에서, 만약 제1 및 제2 연결 접속 단자(130, 230)까지 접착재(300)가 흘러서, 제1 및 제2 연결 접속 단자(130, 230)에 접착재(300)가 묻으면, 웨팅(wetting) 불량이 발생되어, 내부 접속 단자(330)의 신뢰성이 감소할 수 있다.
본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체(1)의 제1 패키지(100)는, 제1 반도체 칩(140)과 관통 비아(121) 사이에 형성된 제1 트렌치(123)를 포함하고 있다. 그러므로, 제1 반도체 칩(140) 상에서부터 흐르는 접착재(300)가 제1 트렌치(123)의 공간에 고이기 때문에, 제1 트렌치(123)는 접착재(300)가 관통 비아(121)까지 흐르는 것을 방지할 수 있다. 즉, 제1 트렌치(123)가 일종의 저장소(reservoir) 역할을 하기 때문에, 관통 비아(121)에 위치한 제1 연결 접속 단자(130)에 접착재(300)가 묻는 것이 방지될 수 있다.
특히, 제1 트렌치(123)는 1 반도체 칩(140)과 관통 비아(121) 사이에 위치하며, 제1 반도체 칩(140)의 측면을 따라 길게 연장되어 있고, 더욱이 제1 반도체 칩(140)을 둘러싸도록 형성되어 있다. 그러므로, 사방으로 유동하는 접착재(300)를 제1 트렌치(123)를 이용하여 저장할 수 있기 때문에, 접착재(300)의 흐름을 사방에서 차단할 수 있다. 결과적으로, 제1 기판(110)의 제1 면(110a)의 외곽을 따라 제1 반도체 칩(140)을 둘러싸도록 형성된 다수의 관통 비아(121)로 접착재(300)가 흐르는 것을 방지할 수 있다.
그러므로, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체(1)에 의하면, 제1 연결 접속 단자(130)에 접착재(300)가 묻는 것이 방지되어, 내부 접속 단자(330)의 신뢰성 저하를 방지할 수 있다.
결과적으로, 접착재(300)는 제1 반도체 칩(140) 상으로부터 연장되어 제1 트렌치(123)의 적어도 일부를 채울 수 있다. 그러므로, 접착재(300)의 일부는 제1 트렌치(123)를 통과하여, 제1 솔더 레지스트층(112)과 접할 수 있다. 즉, 접착재(300)의 일부는 제1 트렌치(123)에 의해 노출되는 제1 솔더 레지스트층(112)과 접할 수 있다. 다만, 접착재(300)는 관통 비아(121) 내에는 형성되지 않는다.
도 2, 도 4, 도 6 및 도 7을 참조하여, 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 6은 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체에 포함되는 제1 패키지의 평면도이다. 도 7은 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체에 포함되는 접착재가 형성된 제1 패키지의 평면도이다.
도 2 및 도 6을 참조하면, 본 발명의 제2 실시예에 따른 패키지 온 패키지 구조체(2)의 제1 패키지(101)는, 제1 반도체 칩(140)의 양측에, 제1 반도체 칩(140)의 측면을 따라 길게 연장된 형상의 제1 트렌치(123)를 포함할 수 있다. 제1 트렌치(123)는 제1 방향(예컨대, y방향)을 따라서 제1 기판(110)의 일단부터 타단까지 길게 연장될 수 있다. 다만, 이웃하는 제1 트렌치(123) 사이에는 관통 비아(121)가 형성되지 않을 수 있다. 즉, 이웃하는 제1 트렌치(123) 사이에는 노출되는 제1 랜드 패드(115)가 없을 수 있다.
구체적으로, 제1 반도체 칩(140)의 측면의 길이(L1)는 제1 트렌치(123)의 길이(L3) 보다 짧을 수 있다.
도 6 및 도 7을 참조하면, 접착재(300)가 이웃하는 제1 트렌치(123)에 의해 제1 기판(110)의 양측에 위치한 관통 비아(121)까지 흐르지 못할 수 있다. 도 5와 달리, 제1 반도체 칩(140)의 측면 중 제1 트렌치(123)에 의해 둘러싸이지 않은 측면을 따라서 접착재(300)가 흐를 수 있지만, 이웃하는 제1 트렌치(123) 사이에는 노출되는 제1 랜드 패드(115)가 없으므로 문제되지 않는다.
도 8을 참조하여, 본 발명의 제3 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 8은 본 발명의 제3 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 8을 참조하면, 본 발명의 제3 실시예에 따른 패키지 온 패키지 구조체(3)에서, 제1 패키지(102)의 제1 트렌치(123)는 제1 기판(110)의 제1 면(110a)을 노출시키지 않을 수 있다. 구체적으로, 제1 패키지(102)의 제1 트렌치(123)는 제1 솔더 레지스트층(112)을 노출시키지 않을 수 있다. 즉, 제1 트렌치(123)와 제1 기판(110)의 제1 면(110a) 사이에는 제1 봉지재(120)의 일부가 위치할 수 있다.
도 9를 참조하여, 본 발명의 제4 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 9는 본 발명의 제4 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 9를 참조하면, 본 발명의 제4 실시예에 따른 패키지 온 패키지 구조체(4)에서, 제1 패키지(103)의 제1 봉지재(120)는 제1 및 제2 트렌치(123, 125)를 포함할 수 있다. 즉, 제1 반도체 칩(140)과 관통 비아(121) 사이에 제1 및 제2 트렌치(123, 125)가 형성될 수 있다. 그러므로, 제1 및 제2 트렌치(123, 125) 모두에 접착재(300)가 저장될 수 있으므로, 접착재(300) 수용 공간이 증가하여, 저장소로서의 제1 및 제2 트렌치(123, 125)의 역할 수행 능력이 증가할 수 있다.
도 10을 참조하여, 본 발명의 제5 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 10은 본 발명의 제5 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 10을 참조하면, 본 발명의 제4 실시예에 따른 패키지 온 패키지 구조체(5)에서, xz 평면에서 제1 트렌치(123)의 단면이 직사각형 형상일 수 있다. 즉, 제1 트렌치(123)의 상면의 단면적과 하면의 단면적이 실질적(substantially) 동일할 수 있다.
도 12를 참조하여, 본 발명의 제6 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 12는 본 발명의 제6 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 11을 참조하면, 본 발명의 제5 실시예에 따른 패키지 온 패키지 구조체(6)에서, xz 평면에서 제1 트렌치(123)의 단면이 U자형 단면일 수 있다.
도 12를 참조하여, 본 발명의 제7 실시예에 따른 패키지 온 패키지 구조체를 설명한다. 다만, 본 발명의 제1 실시예에 따른 패키지 온 패키지 구조체와 차이점을 위주로 설명한다. 도 12는 본 발명의 제7 실시예에 따른 패키지 온 패키지 구조체의 단면도이다.
도 12를 참조하면, 본 발명의 제7 실시예에 따른 패키지 온 패키지 구조체(7)에서, 제1 패키지(106)에는 제1 및 제3 반도체 칩(140, 148)이 적층될 수 있다. 제1 반도체 칩(140)과 제3 반도체 칩(148)은 제3 외부 접속 단자(147)에 의해 전기적으로 연결될 수 있으며, 제1 반도체 칩(140)에는 제3 반도체 칩(148)과의 전기적 연결을 위한 관통 전극(146)이 형성될 수 있다.
도 13 내지 도 16을 참조하여, 본 발명의 제1 내지 제3 실시예에 따른 반도체 시스템을 설명한다.
도 13은 본 발명의 제1 실시예에 따른 반도체 시스템을 보여주는 평면도이다.
도 13을 참조하면, 본 발명의 제1 실시예에 따른 반도체 시스템(1000)은 패키지 모듈일 수 있다. 반도체 시스템(1000)은 외부 연결 단자(1002)가 구비된 모듈 기판(1004)과, 반도체 장치(1006, 1008)를 포함할 수 있다. 반도체 장치(1008)는 예시적으로 QFP(Quad Flat Package)된 것을 도시하였으나, 이에 한정되는 것은 아니다. 여기서, 반도체 장치(1006, 1008)는 도 1 내지 도 12를 이용하여 설명한 패키지 온 패키지 구조체 중 적어도 하나를 이용하여 형성될 수 있다. 즉, 패키지 온 패키지 구조체는 제1 패키지, 상기 제1 패키지 상에 형성된 제2 패키지 및 상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되, 상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고 상기 제1 면 상에 형성된 랜드 패드를 포함하는 제1 기판, 상기 제1 면 상에 형성된 제1 반도체 칩 및 상기 제1 면 및 상기 제1 반도체 칩을 밀봉하되, 상기 제1 반도체 칩으로부터 이격되어 형성되고 상기 랜드 패드를 노출시키는 관통 비아 및 상기 제1 반도체 칩과 상기 관통 비아 사이에 형성된 트렌치를 포함하는 제1 봉지재를 포함하고, 상기 트렌치의 적어도 일부는 상기 접착재로 채워지는 패키지 온 패키지 구조체를 이용하여 형성될 수 있다.
도 14는 본 발명의 제2 실시예에 따른 반도체 시스템을 보여주는 블록도이다.
도 14를 참조하면, 본 발명의 제2 실시예에 따른 반도체 시스템(1100)은 메모리 카드일 수 있다. 반도체 시스템(1100)는 하우징(1102) 내에 제어기(1104)와 메모리(1106)를 포함할 수 있다. 제어기(1104)와 메모리(1106)는 전기적인 신호를 교환할 수 있다. 예를 들어, 제어기(1104)의 명령(command)에 따라, 메모리(1106)와 제어기(1104)는 데이터(data)를 주고 받을 수 있다. 이에 따라, 반도체 시스템(1100)은 메모리(1106)에 데이터를 저장하거나 또는 메모리(1106)로부터 데이터를 외부로 출력할 수 있다. 제어기(1104)와 메모리(1106)는 도 1 내지 도 12를 이용하여 설명한 패키지 온 패키지 구조체 중 적어도 하나를 이용하여 형성될 수 있다.
반도체 시스템(1100)은 다양한 휴대용 기기의 데이터 저장 매체로 이용될 수 있다. 예를 들어, 반도체 시스템(1100)는 멀티미디어 카드(multimedia card; MMC) 또는 보안 디지털(secure digital; SD) 카드를 포함할 수 있다.
도 15는 본 발명의 제3 실시예에 따른 반도체 시스템을 보여주는 블록도이다. 도 15는 본 발명의 제3 실시예에 따른 반도체 시스템이 적용되는 전자 기기의 예를 도시한 것이다.
도 15를 참조하면, 본 발명의 제3 실시예에 따른 반도체 시스템(1200)은 메모리 시스템(1202), 프로세서(processor)(1204), 램(RAM)(1206) 및 유저 인터페이스(user interface)(1208)를 포함할 수 있고, 이들은 버스(bus)(1210)를 이용하여 서로 데이터 통신을 할 수 있다. 프로세서(1204)는 프로그램을 실행하고 반도체 시스템(1200)을 제어하는 역할을 할 수 있다. 램(1206)은 프로세서(1204)의 동작 메모리로서 사용될 수 있다. 프로세서(1204)와 램(1206)이 하나의 패키지에 포함될 수 있다. 예를 들어, 프로세서(1204)를 포함하는 로직 칩과 램(1206)을 포함하는 메모리 칩이 시스템 인 패키지에 포함되어 서로 무선 통신할 수 있다. 유저 인터페이스(1208)는 반도체 시스템(1200)에 데이터를 입력 또는 출력하는데 이용될 수 있다. 메모리 시스템(1202)은 프로세서(1204)의 동작을 위한 코드, 프로세서(1204)에 의해 처리된 데이터 또는 외부에서 입력된 데이터를 저장할 수 있다. 메모리 시스템(1202)은 제어기 및 메모리를 포함할 수 있으며, 도 14의 메모리 카드(1100)와 실질적으로 동일 또는 유사하게 구성될 수 있다.
한편, 본 발명의 제3 실시예에 따른 반도체 시스템(1200)은 다양한 전자 기기들의 전자 제어 장치에 적용될 수 있다. 예를 들어, 반도체 시스템은 휴대폰(도 16의 1300)에 적용될 수 있다. 그 밖에 반도체 시스템(1200)은 휴대용 게임기, 휴대용 노트북, MP3 플레이어, 네비게이션(navigation), 고상 디스크(solid state disk; SSD), 자동차 또는 가전제품(household appliances)에 적용될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
1-7: 패키지 온 패키지 구조체 100-106: 제1 패키지
110: 제1 기판 110a, 110b: 제1 및 제2 면
111: 제1 코어 절연층
112, 113, 212, 213: 제1 내지 제4 솔더 레지스트층
115: 제1 랜드 패드 117: 제2 랜드 패드
120: 제1 봉지재 121: 관통 비아
123: 제1 트렌치 130: 제1 연결 접속 단자
135: 제1 외부 접속 단자 140: 제1 반도체 칩
145: 제2 외부 접속 단자 200: 제2 패키지
210: 제2 기판 210a, 210b: 제3 및 제4 면
211: 제2 코어 절연층 215: 제3 랜드 패드
217: 제4 랜드 패드 220: 제2 봉지재
230: 제2 연결 접속 단자 240: 제2 반도체 칩
242: 칩 접착재 243: 와이어
300: 접착재 330: 내부 접속 단자

Claims (10)

  1. 제1 패키지;
    상기 제1 패키지 상에 형성된 제2 패키지; 및
    상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되,
    상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고 상기 제1 면 상에 형성된 랜드 패드를 포함하는 제1 기판;
    상기 제1 면 상에 형성된 제1 반도체 칩; 및
    상기 제1 면 및 상기 제1 반도체 칩을 밀봉하되, 상기 제1 반도체 칩으로부터 이격되어 형성되고 상기 랜드 패드를 노출시키는 관통 비아 및 상기 제1 반도체 칩과 상기 관통 비아 사이에 형성된 트렌치를 포함하는 제1 봉지재를 포함하고,
    상기 트렌치의 적어도 일부는 상기 접착재로 채워지는 패키지 온 패키지 구조체.
  2. 제1 항에 있어서,
    일단은 상기 랜드 패드와 접하고 타단은 상기 제2 패키지와 접하며, 상기 관통 비아를 통과하는 접속 단자를 더 포함하는 패키지 온 패키지 구조체.
  3. 제1 항에 있어서,
    상기 트렌치는 홈 형상으로 형성되고, 상기 트렌치는 상기 제1 면을 노출시키지 않는 패키지 온 패키지 구조체.
  4. 제3 항에 있어서,
    상기 트렌치와 상기 제1 면 사이에는 상기 제1 봉지재의 일부가 위치하는 패키지 온 패키지 구조체.
  5. 제1 항에 있어서,
    상기 제1 기판은, 제1 면 상에 상기 랜드 패드를 노출시키도록 형성된 솔더 레지스트층을 더 포함하되,
    상기 트렌치는 상기 솔더 레지스트층을 노출시키는 패키지 온 패키지 구조체.
  6. 제5 항에 있어서,
    상기 접착재의 일부는 상기 트렌치를 통과하여 상기 솔더 레지스트층과 접하는 패키지 온 패키지 구조체.
  7. 제1 항에 있어서,
    상기 접착재는 상기 제1 반도체 칩 상으로부터 연장되어 상기 트렌치의 적어도 일부를 채우고,
    상기 접착재는 상기 관통 비아 내에는 형성되지 않는 패키지 온 패키지 구조체.
  8. 제1 패키지;
    상기 제1 패키지 상에 형성된 제2 패키지; 및
    상기 제1 및 제2 패키지 사이에 위치하며 상기 제1 패키지와 상기 제2 패키지를 접착시키는 접착재를 포함하되,
    상기 제1 패키지는, 서로 마주보는 제1 면 및 제2 면을 갖고, 상기 제1 면 상에 형성된 다수의 랜드 패드를 포함하는 기판;
    상기 제1 면 상에 형성된 반도체 칩; 및
    상기 제1 면 및 상기 반도체 칩을 밀봉하되, 상기 반도체 칩으로부터 이격되어 상기 기판의 측면을 따라 배열되고 상기 랜드 패드를 각각 노출시키는 다수의 관통 비아 및 상기 반도체 칩과 상기 관통 비아 사이에 형성되며 상기 반도체 칩의 측면을 따라 연장된 트렌치를 포함하는 봉지재를 포함하고,
    상기 트렌치의 적어도 일부는 상기 접착재로 채워지는 패키지 온 패키지 구조체.
  9. 제8 항에 있어서,
    상기 트렌치의 길이는 상기 반도체 칩의 측면의 길이보다 긴 패키지 온 패키지 구조체.
  10. 제9 항에 있어서,
    상기 트렌치는 상기 반도체 칩의 측면을 따라 상기 반도체 칩을 둘러싸도록 연장된 패키지 온 패키지 구조체.
KR1020120006914A 2012-01-20 2012-01-20 패키지 온 패키지 구조체 KR101874803B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120006914A KR101874803B1 (ko) 2012-01-20 2012-01-20 패키지 온 패키지 구조체
US13/678,205 US8829686B2 (en) 2012-01-20 2012-11-15 Package-on-package assembly including adhesive containment element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120006914A KR101874803B1 (ko) 2012-01-20 2012-01-20 패키지 온 패키지 구조체

Publications (2)

Publication Number Publication Date
KR20130085821A true KR20130085821A (ko) 2013-07-30
KR101874803B1 KR101874803B1 (ko) 2018-08-03

Family

ID=48796570

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120006914A KR101874803B1 (ko) 2012-01-20 2012-01-20 패키지 온 패키지 구조체

Country Status (2)

Country Link
US (1) US8829686B2 (ko)
KR (1) KR101874803B1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8922024B2 (en) 2012-05-04 2014-12-30 Samsung Electronics Co., Ltd. Semiconductor packages including molding layers
KR20150053125A (ko) * 2013-11-07 2015-05-15 삼성전자주식회사 트렌치 형태의 오프닝을 갖는 반도체 패키지 및 그 제조방법
US9425121B2 (en) 2013-09-11 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with guiding trenches in buffer layer
US9455211B2 (en) 2013-09-11 2016-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with openings in buffer layer
US9978731B1 (en) 2016-12-28 2018-05-22 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package module

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8963336B2 (en) 2012-08-03 2015-02-24 Samsung Electronics Co., Ltd. Semiconductor packages, methods of manufacturing the same, and semiconductor package structures including the same
KR101970291B1 (ko) * 2012-08-03 2019-04-18 삼성전자주식회사 반도체 패키지의 제조 방법
US9627325B2 (en) * 2013-03-06 2017-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Package alignment structure and method of forming same
KR102076044B1 (ko) * 2013-05-16 2020-02-11 삼성전자주식회사 반도체 패키지 장치
US9252092B2 (en) * 2013-07-24 2016-02-02 Stats Chippac, Ltd. Semiconductor device and method of forming through mold hole with alignment and dimension control
KR102165024B1 (ko) * 2014-09-26 2020-10-13 인텔 코포레이션 와이어-접합 멀티-다이 스택을 구비한 집적 회로 패키지
KR102258101B1 (ko) 2014-12-05 2021-05-28 삼성전자주식회사 패키지 온 패키지와 이를 포함하는 모바일 컴퓨팅 장치
US10231338B2 (en) * 2015-06-24 2019-03-12 Intel Corporation Methods of forming trenches in packages structures and structures formed thereby
US10269720B2 (en) 2016-11-23 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated fan-out packaging
US10622340B2 (en) 2016-11-21 2020-04-14 Samsung Electronics Co., Ltd. Semiconductor package
KR20190004964A (ko) * 2017-07-05 2019-01-15 삼성전자주식회사 반도체 패키지
US10121722B1 (en) * 2017-09-30 2018-11-06 Intel Corporation Architecture material and process to improve thermal performance of the embedded die package
KR102517464B1 (ko) 2018-04-30 2023-04-04 에스케이하이닉스 주식회사 반도체 다이와 이격된 브리지 다이를 포함하는 반도체 패키지
US10903196B2 (en) 2018-04-30 2021-01-26 SK Hynix Inc. Semiconductor packages including bridge die
KR102448248B1 (ko) * 2018-05-24 2022-09-27 삼성전자주식회사 Pop형 반도체 패키지 및 그 제조 방법
US11462527B2 (en) * 2018-07-30 2022-10-04 Intel Corporation Micro-trenching mold interface in a pop package
JP2020038943A (ja) * 2018-09-05 2020-03-12 株式会社東芝 半導体装置および半導体装置の製造方法
KR20210018577A (ko) 2019-08-05 2021-02-18 삼성전자주식회사 반도체 패키지 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090022749A (ko) * 2007-08-31 2009-03-04 삼성전자주식회사 적층형 반도체 패키지, 그 형성방법 및 이를 구비하는전자장치
KR20100011648A (ko) * 2008-07-25 2010-02-03 삼성전자주식회사 칩 패키지, 이를 이용한 적층형 패키지 및 그 제조 방법
KR20110032522A (ko) * 2009-09-23 2011-03-30 삼성전자주식회사 패키지 온 패키지 타입의 반도체 패키지 및 그 제조방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7923790B1 (en) * 2007-03-09 2011-04-12 Silicon Laboratories Inc. Planar microshells for vacuum encapsulated devices and damascene method of manufacture
KR101020612B1 (ko) 2008-05-13 2011-03-09 앰코 테크놀로지 코리아 주식회사 반도체 패키지 제조용 몰드 및 이를 이용한 반도체 패키지제조 방법
US7851894B1 (en) 2008-12-23 2010-12-14 Amkor Technology, Inc. System and method for shielding of package on package (PoP) assemblies
US8012797B2 (en) * 2009-01-07 2011-09-06 Advanced Semiconductor Engineering, Inc. Method for forming stackable semiconductor device packages including openings with conductive bumps of specified geometries
KR101718011B1 (ko) * 2010-11-01 2017-03-21 삼성전자주식회사 반도체 패키지 및 그 제조방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090022749A (ko) * 2007-08-31 2009-03-04 삼성전자주식회사 적층형 반도체 패키지, 그 형성방법 및 이를 구비하는전자장치
KR20100011648A (ko) * 2008-07-25 2010-02-03 삼성전자주식회사 칩 패키지, 이를 이용한 적층형 패키지 및 그 제조 방법
KR20110032522A (ko) * 2009-09-23 2011-03-30 삼성전자주식회사 패키지 온 패키지 타입의 반도체 패키지 및 그 제조방법

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8922024B2 (en) 2012-05-04 2014-12-30 Samsung Electronics Co., Ltd. Semiconductor packages including molding layers
US9425121B2 (en) 2013-09-11 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with guiding trenches in buffer layer
US9455211B2 (en) 2013-09-11 2016-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with openings in buffer layer
US9633895B2 (en) 2013-09-11 2017-04-25 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with guiding trenches in buffer layer
US9799581B2 (en) 2013-09-11 2017-10-24 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with openings in buffer layer
US10083946B2 (en) 2013-09-11 2018-09-25 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with guiding trenches in buffer layer
US10354982B2 (en) 2013-09-11 2019-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out structure with guiding trenches in buffer layer
KR20150053125A (ko) * 2013-11-07 2015-05-15 삼성전자주식회사 트렌치 형태의 오프닝을 갖는 반도체 패키지 및 그 제조방법
US9978731B1 (en) 2016-12-28 2018-05-22 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package module
US10249601B2 (en) 2016-12-28 2019-04-02 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package module

Also Published As

Publication number Publication date
US8829686B2 (en) 2014-09-09
US20130187288A1 (en) 2013-07-25
KR101874803B1 (ko) 2018-08-03

Similar Documents

Publication Publication Date Title
KR101874803B1 (ko) 패키지 온 패키지 구조체
CN102867800B (zh) 将功能芯片连接至封装件以形成层叠封装件
US7838334B2 (en) Package-on-package device, semiconductor package and method for manufacturing the same
US8026584B2 (en) Semiconductor package, module, system having solder ball coupled to chip pad and manufacturing method thereof
KR101710178B1 (ko) 임베디이드 칩 온 칩 패키지 및 이를 포함하는 패키지 온 패키지
US7888785B2 (en) Semiconductor package embedded in substrate, system including the same and associated methods
JP5164599B2 (ja) 半導体パッケージ、半導体パッケージの製造方法、電子システムの製造方法、および、電子システム
JP4332567B2 (ja) 半導体装置の製造方法及び実装方法
US20120139109A1 (en) Printed circuit board for semiconductor package configured to improve solder joint reliability and semiconductor package having the same
KR101478247B1 (ko) 반도체 패키지 및 이를 이용한 멀티 칩 패키지
KR20130111780A (ko) Emi 차폐부를 갖는 반도체 장치
KR101810940B1 (ko) 관통 개구부가 형성된 반도체 칩을 포함하는 반도체 패키지
KR20100075204A (ko) 스터드 범프를 이용한 적층형 반도체 패키지, 반도체 패키지 모듈, 및 그 제조방법
KR20110099555A (ko) 적층형 반도체 패키지
CN103426839A (zh) 半导体封装
KR20130084866A (ko) 양면이 몰딩된 반도체 패키지
KR101934917B1 (ko) 반도체 패키지 및 그 제조 방법
US7968997B2 (en) Semiconductor device
KR20120077877A (ko) 반도체 패키지
KR20080067891A (ko) 멀티 칩 패키지
US20130032948A1 (en) Semiconductor device including substrate having grooves
JP2006066551A (ja) 半導体装置の製造方法
KR20130030935A (ko) 반도체 장치
CN105845642A (zh) 层叠封装及移动终端
CN117393534A (zh) 一种芯片封装结构及电子设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right