KR20110039510A - 압착 장치, 압착 방법, 실장체 및 압압판 - Google Patents
압착 장치, 압착 방법, 실장체 및 압압판 Download PDFInfo
- Publication number
- KR20110039510A KR20110039510A KR1020097025760A KR20097025760A KR20110039510A KR 20110039510 A KR20110039510 A KR 20110039510A KR 1020097025760 A KR1020097025760 A KR 1020097025760A KR 20097025760 A KR20097025760 A KR 20097025760A KR 20110039510 A KR20110039510 A KR 20110039510A
- Authority
- KR
- South Korea
- Prior art keywords
- electronic component
- pressing
- pressing portion
- substrate
- fluid
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K13/00—Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
- H05K13/04—Mounting of components, e.g. of leadless components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/303—Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
- H01L24/75—Apparatus for connecting with bump connectors or layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05568—Disposition the whole external layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05573—Single external layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/7525—Means for applying energy, e.g. heating means
- H01L2224/75251—Means for applying energy, e.g. heating means in the lower part of the bonding apparatus, e.g. in the apparatus chuck
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/7525—Means for applying energy, e.g. heating means
- H01L2224/753—Means for applying energy, e.g. heating means by means of pressure
- H01L2224/75301—Bonding head
- H01L2224/75314—Auxiliary members on the pressing surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/7525—Means for applying energy, e.g. heating means
- H01L2224/753—Means for applying energy, e.g. heating means by means of pressure
- H01L2224/75301—Bonding head
- H01L2224/75314—Auxiliary members on the pressing surface
- H01L2224/75315—Elastomer inlay
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/75981—Apparatus chuck
- H01L2224/75986—Auxiliary members on the pressing surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/832—Applying energy for connecting
- H01L2224/83201—Compression bonding
- H01L2224/83209—Compression bonding applying isostatic pressure, e.g. degassing using vacuum or a pressurised liquid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01045—Rhodium [Rh]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15788—Glasses, e.g. amorphous oxides, nitrides or fluorides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/07—Treatments involving liquids, e.g. plating, rinsing
- H05K2203/0736—Methods for applying liquids, e.g. spraying
- H05K2203/074—Features related to the fluid pressure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/15—Position of the PCB during processing
- H05K2203/1572—Processing both sides of a PCB by the same process; Providing a similar arrangement of components on both sides; Making interlayer connections from two sides
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/321—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
- H05K3/323—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/4913—Assembling to base an electrical component, e.g., capacitor, etc.
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/53—Means to assemble or disassemble
- Y10T29/5313—Means to assemble electrical device
- Y10T29/53174—Means to fasten electrical component to wiring board, base, or substrate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Wire Bonding (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
높이가 상위한 전자 부품을 기판에 압착 실장하는 경우 또는 이면에 전자 부품이 실장된 기판에 다른 전자 부품을 압착 실장하는 경우에 있어서도, 압착부에 균일한 압력을 가한다. 압착 장치(100)는, 제 1 압압부로서의 하부 압압부(102)와, 제 2 압압부로서의 상부 압압부(104)를 구비하며, 하부 압압부(102) 및 상부 압압부(104)에 끼워진, 예를 들어 기판 및 복수의 전자 부품을 압압하고, 기판과 복수의 전자 부품을 압착하는 압착 장치로서, 하부 압압부(102) 또는 상부 압압부(104)는 다일레이턴시 유체(116)를 가진다.
Description
본 발명은, 압착 장치, 압착 방법, 실장체 및 압압판에 관한 것이다. 본 발명은, 특히, 높이가 상위한 전자 부품을 기판에 압착 실장하는 경우 또는 이면에 전자 부품이 실장된 기판에 다른 전자 부품을 압착 실장하는 경우에 있어서도, 압착부에 균일한 압력을 가할 수 있는 압착 장치, 압착 방법, 실장체 및 압압판에 관한 것이다. 또한, 본 출원은, 하기의 일본 출원에 관련한다. 문헌 참조에 의한 편입이 인정되는 지정국에 대해서는, 아래와 같은 출원에 기재된 내용을 참조에 의해 본 출원에 인용하며, 본 출원의 일부로 한다.
일본 특원 2008206217 출원일 2008년 8월 8일
일본 특원 2008242946 출원일 2008년 9월 22일
종래, 압착 장치의 헤드 또는 받침대에 실리콘 고무 등의 엘라스토머를 갖춘 압착 장치가 보고되어 있다(예를 들어, 일본 특허문헌 1 및 일본 특허문헌 2). 엘 라스토머를 갖춘 압착 장치는, 높이가 다른 복수의 전자 부품을 기판에 대해서 일괄 압착시킬 수 있으므로, 전자 부품의 요철을 위해서 종래의 금속제의 헤드를 사용할 수 없는 경우에도 이용할 수 있다. 엘라스토머를 갖춘 압착 장치를 이용하여 압착함으로써, 전자 부품과 기판과의 접속 신뢰성도 향상한다.
[특허 문헌 1] 일본 특개 2007-227622호 공보
[특허 문헌 2] 일본 특허 3921459호
그러나, 최근, 파인피치(fine-pitch) 접속이 가속되는 것과 동시에, 실장 방법에 있어서도 파인피치 접속에 대응할 수 있는 접속 방법이 기대되고 있다. 최근에는, IC의 고밀도 실장이 진행되어, 기판 전극의 이면에 부품을 갖춘 상태로, 압착 공정에 진행되는 경우도 많다. 이러한 경우에도 신뢰성의 높은 접속의 실현이 기대된다.
상기 과제를 해결하기 위해서, 본 발명의 제 1 실시예에 있어서는, 제 1 압압부와 제 2 압압부를 구비하며, 상기 제 1 압압부 및 상기 제 2 압압부에 끼워진, 제 1 피압착물 및 제 2 피압착물을 압압하고, 상기 제 1 피압착물과 상기 제 2 피압착물을 압착하는 압착 장치로서, 상기 제 1 압압부 또는 상기 제 2 압압부는, 다일레이턴시(dilatancy) 유체를 갖는 압착 장치가 제공된다. 혹은, 제 1 압압부와 제 2 압압부를 구비하며, 상기 제 1 압압부 및 상기 제 2 압압부를 이용하여 압착을 실시하는 압착 장치로서, 상기 제 1 압압부 또는 상기 제 2 압압부가 다일레이턴시 유체를 갖는 압착 장치가 제공되어도 좋다.
상기 압착 장치에 있어서, 상기 제 1 압압부 또는 상기 제 2 압압부가 가열부를 가져도 좋다. 이 경우, 상기 가열부가 제 1 피압착물 또는 제 2 피압착물을 가열해도 좋다. 상기 압착 장치에 있어서, 상기 제 1 압압부 및 상기 제 2 압압부는, 대략 수평으로 배치되고, 상기 제 1 압압부는 상기 다일레이턴시 유체를 갖고, 상기 제 2 압압부는 상기 제 1 압압부보다 상방에 배치되어도 좋다. 상기 압착 장치에 있어서, 상기 다일레이턴시 유체의 표면을 덮는 피복 시트, 상기 피복 시트를 반송하는 반송부, 및 상기 제 1 압압부의 단부에 배치되어 상기 다일레이턴시 유체가 전기 피복 시트와 함께 반송되는 것을 억제하는 접절부;를 더 구비하며, 상기 제 1 압압부 및 상기 제 2 압압부는 상기 피복 시트를 개입시켜서 상기 압착을 실시해도 좋다. 상기 제 1 압압부 및 상기 제 2 압압부가, 상기 제 1 압압부 및 상기 제 2 압압부에 끼워진 제 1 피압착물 및 제 2 피압착물을 압압해도 좋다.
본 발명의 제 2 실시예에 있어서는, 제 1 피압착물 및 제 2 피압착물을 준비하는 단계; 상기 제 1 피압착물과 상기 제 2 피압착물과의 상대적인 위치관계를 조정하는 단계; 상기 제 1 피압착물 및 상기 제 2 피압착물을, 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하는 단계;를 구비하는 압착 방법으로서, 상기 제 1 압압부 또는 상기 제 2 압압부는, 다일레이턴시 유체를 갖는 압착 방법이 제공된다. 혹은, 제 1 피압착물과 제 2 피압착물과의 상대적인 위치관계를 조정하는 단계; 및 상기 제 1 피압착물 및 상기 제 2 피압착물을, 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하는 단계;를 구비하는 압착 방법으로서, 상기 제 1 압압부 또는 상기 제 2 압압부는 다일레이턴시 유체를 갖는 압착 방법이 제공되어도 괜찮다. 상기 압착 방법에 있어서, 상기 위치관계를 조정하는 단계 후에, 상기 제 1 피압착물과, 이방성 도전막과, 상기 제 2 피압착물을, 이 순서로 배치하는 단계를 더 구비하여도 좋다.
본 발명의 제 3 실시예에 대해서는, 제 1 전자 부품과, 제 2 전자 부품을 구비하는 실장체로서, 상기 제 1 전자 부품과 상기 제 2 전자 부품과의 상대적인 위치관계를 조정하여, 상기 제 1 전자 부품 및 상기 제 2 전자 부품을, 적어도 한편이 다일레이턴시 유체를 갖는 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하여 얻어지는 실장체가 제공된다.
본 발명의 제 4 실시예에 있어서는, 제 1 전자 부품과, 이방성 도전막과, 제 2 전자 부품을 구비하는 실장체로서, 상기 제 1 전자 부품과 상기 제 2 전자 부품과의 상대적인 위치관계를 조정하여, 상기 제 1 전자 부품과, 상기 이방성 도전막과, 상기 제 2 전자 부품을 이 순서로 배치하여, 상기 제 1 전자 부품 및 상기 제 2 전자 부품을, 적어도 한편이 다일레이턴시 유체를 갖는 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하여 얻어지는 실장체가 제공된다.
본 발명의 제 5 실시예에 있어서는, 기판과, 상기 기판에 실장되는 복수의 전자 부품을 구비하는 실장체로서, 상기 복수의 전자 부품은, 제 1 전자 부품, 제 2 전자 부품 및 제 3 전자 부품을, 상기 기판의 주면에 대략 평행한 방향으로, 이 순서로 가지며, 상기 기판의 주면에 대략 수직한 방향에 있어서, 상기 제 1 전자 부품 및 제 3 전자 부품과, 상기 제 2 전자 부품과의 거리의 최대치는 1 mm 이상이며, 상기 기판의 주면에 대략 평행한 방향에 있어서, 상기 제 1 전자 부품과 상기 제 3 전자 부품과의 거리의 최소치는 0.8 mm 이하인 실장체가 제공된다.
본 발명의 제 6 실시예에 있어서는, 다일레이턴시 유체와, 상기 다일레이턴시 유체를 보관 유지하는 기대를 구비하며, 복수의 전자 부품을 압착하여 전기적으로 결합하는 압착 장치에 이용되는 압압판이 제공된다.
또한, 상기의 발명의 개요는, 본 발명의 필요한 특징의 모두를 열거한 것은 아니다. 또한, 이러한 특징군의 부차적인 조합도 발명이 될 수 있다.
도 1은 본 실시예의 압착 장치(100)의 개요를 나타낸다.
도 2는 실장체(300)의 압착 공정에 있어서의 단면예를 나타낸다.
도 3은 실장체(300)의 압착 공정에 있어서의 단면예를 나타낸다.
도 4는 실장체(500)의 압착 공정에 있어서의 단면예를 나타낸다.
도 5는 실장체(500)의 압착 공정에 있어서의 단면예를 나타낸다.
도 6은 본 실시예의 변형예의 압착 장치(600)의 개요를 나타낸다.
도 7은 실장체(800)의 압착 공정에 있어서의 단면예를 나타낸다.
도 8은 실장체(800)의 압착 공정에 있어서의 단면예를 나타낸다.
도 9는 실시예 1의 실장체(300)의 단면예를 나타낸다.
도 10은 실시예 2의 평가 결과를 나타낸다.
[부호의 설명]
100 압착 장치
102 하부 압압부
104 상부 압압부
106 가동부
108 피복 시트
110 반송부
111 전원
112 제어부
114 압력부재
116 다일레이턴시 유체
118 기대
120 가열부
122 접절부
202 기판
204 도전부
206 제 1 전자 부품
208 도전부
210 제 2 전자 부품
212 도전부
214 전자 부품
216 도전부
220 이방성 도전막
222 결착수지
224 도전성 입자
300 실장체
402 도전부
404 플렉서블 프린트 회로
406 도전막
500 실장체
600 압착 장치
602 상부 압압부
604 다일레이턴시 유체
606 피복 백
608 기대
702 도전부
704 전자 부품
706 도전부
800 실장체
이하, 발명의 실시예를 통해서 본 발명을 설명하지만, 이하의 실시예는 특허청구범위에 따른 발명을 한정하는 것은 아니다. 또한, 실시예 중에 설명되어 있는 특징의 조합 모두가 발명의 해결 수단에 필수적 이지는 않다.
도 1은 본 실시예의 압착 장치(100)의 일례를 나타낸다. 압착 장치(100)는 기판에 복수의 전자 부품을 압착하여 기판과 전자 부품을 전기적으로 결합한다. 또한, 본 명세서에 있어서 「전자 부품」의 문언에는, 「배선 기판」을 포함하는 것으로 한다. 배선 기판은, 유리 에폭시, 베이크판 등의 절연판 또는 폴리이미드 등의 플렉서블 절연 시트에 동박 등의 도전막의 배선을 갖는 것을 예시할 수 있다. 도 1에 있어서 중력 방향을 아래방향으로 기재한다.
압착 장치(100)는, 하부 압압부(102), 상부 압압부(104), 가동부(106), 피복 시트(108), 반송부(110), 전원(111), 제어부(112) 및 압력부재(114)를 구비한다. 하부 압압부(102)는 다일레이턴시 유체(116), 기대(118) 및 가열부(120)를 갖는다
하부 압압부(102)는 제 1 압압부의 일례이어도 좋고, 압착 장치(100)에 이용되는 압압판으로서 기능한다. 하부 압압부(102)에 갖는 다일레이턴시 유체(116)는 전단 응력(shear stress)이 걸리면 액체 상태로부터 고체상태로 변화하는 물질이어도 좋다. 작은 전단 응력이면 유동성을 띠지만, 전단 응력이 커지면 고체상이 되므로, 피압착물의 형상에 맞추어 변형할 수 있는 동시에, 피압착물의 받침대로도 될 수 있다. 다일레이턴시 유체(116)는 입경이 모인 분체이며, 진구도가 1.5㎛ 이하, 평균 입경이 0.05㎛~30㎛의 분체인 것이 바람직하다. 진구도는, JIS B 1501에 규정된 볼 베어링용 강구의 측정 방법에 의해 측정할 수 있다.
다일레이턴시 유체(116)는, 완만하게 가압했을 경우에는 피압착물의 형상에 따라 접촉면의 형상이 변화하는 한편, 가압력을 적절히 선택하면 적당히 굳어져 가압력에 대한 항력을 일으킨다. 따라서, 다일레이턴시 유체(116)는, 피압착물의 전체를 다일레이턴시 유체(116)에 잠기게 하는 일 없이, 피압착물에 균일한 압력을 더할 수 있다.
기대(118)는 다일레이턴시 유체(116)를 보관 유지한다. 기대(118)는 다일레 이턴시 유체(116)를 받침대로서 기능하는 상태로 유지할 수 있으면 좋고, 다일레이턴시 유체(116)를 열화시키는 일없이 다일레이턴시 유체(116)에 의해 열화하지 않는 재료, 예를 들어 금속이면 좋다. 기대(118)는 단부에 접절부(122)를 포함해도 좋다. 접절부(122)는 피복 시트(108)가 압력부재(114)에 의해 억누를 수 있고, 피복 시트(108)를 교환할 때의 반송에 의해, 다일레이턴시 유체(116)가 피복 시트(108)와 함께 반송되는 것을 억제한다.
가열부(120)는 피압착물을 가열한다. 가열부(120)는, 예를 들어 저항 가열에 의한 히터, 램프 가열에 의한 할로겐 램프이어도 좋다. 가열부(120)는 전원(111)에 의해 전력이 공급되고, 전원(111)은 제어부(112)에 의해 제어된다. 본 실시예에서는, 가열부(120)는 기대(118)의 내부에 배치되고, 다일레이턴시 유체(116)를 개입시켜 피압착물을 가열한다. 혹은, 가열부(120)는 다일레이턴시 유체(116)의 내부에 배치되고, 다일레이턴시 유체(116)를 개입시켜 피압착물을 가열해도 괜찮다. 이 경우, 다일레이턴시 유체(116)는 내열성을 갖출 필요가 있다. 가열부(120)를 하부 압압부(102)에 구비하므로, 상부 압압부(104)에 가열부를 갖출 필요가 없고, 상부 압압부(104)의 기구를 간략화할 수 있다. 상부 압압부(104)가 상하 이동하는 경우, 기구의 간략화의 장점은 크다.
상부 압압부(104)는 제 2 압착부의 일례이어도 좋고, 가동부(106)에 의해서 상하 방향으로 이동한다. 상부 압압부(104)는, 예를 들어 금속 등의 비탄성체, 또 는 엘라스토머 등의 탄성체이어도 좋다. 상부 압압부(104)는 하부 압압부(102)보다 상방에 배치되고, 하부 압압부(102) 및 상부 압압부(104)는 대략 수평으로 배치된다. 하부 압압부(102) 및 상부 압압부(104)는, 하부 압압부(102) 및 상부 압압부(104)에 끼워진 피압착물을 압압하고, 피압착물을 압착한다.
피압착물인 기판의 이면에 이미 전자 부품이 실장되어 있는 경우, 상부 압압부(104)는 기판의 이면에 실장되어 있는 전자 부품의 형상에 따른 요철을 가져도 괜찮다. 또한, 본 실시예에서는, 하부 압압부(102)에 가열부(120)를 가지지만, 하부 압압부(102) 또는 상부 압압부(104) 중 어느 하나에 가열부(120)를 가져도 좋다. 상부 압압부(104)에 가열부를 갖추지 않는 경우는, 상부 압압부(104)의 압압면에 내열성이 부족한 엘라스토머재를 채용할 수 있다. 엘라스토머재를 이용하는 것으로 피압착물에 요철이 있었을 경우에도 피압착물을 균일하게 압압할 수 있다. 하부 압압부(102) 또는 상부 압압부(104)는 냉각부를 가져도 좋다.
가동부(106)는 상부 압압부(104)를 상하 방향으로 가동한다. 가동부(106)가 상부 압압부(104)를 아래방향으로 가동함으로써, 하부 압압부(102) 및 상부 압압부(104)가 피압착물을 사이에 두고, 피압착물을 압압한다.
피복 시트(108)는 다일레이턴시 유체(116)의 표면을 덮는다. 다일레이턴시 유체(116)와 전자 부품 사이에 피복 시트(108)를 삽입함으로써, 피압착물인 전자 부품으로의 다일레이턴시 분체의 부착을 방지할 수 있다. 하부 압압부(102)는 피복 시트(108)를 개입시켜 상부 압압부(104)와 함께 피압착물을 사이에 두고, 피복 시트(108)는 피압착물의 형상에 따라 늘어난다. 피복 시트(108)는 피압착물의 형상에 따라 늘어날 수 있는 한편, 깨지지 않는 재료 및 두께를 선택할 수 있다. 예를 들어, 폴리테트라플루오르에틸렌(PTFE) 시트를 예시할 수 있고, 두께는 0.05 mm를 예시할 수 있다. 피복 시트(108)는 압착 조작마다 교환해도 좋고, 이 경우, 예를 들어 도면 상의 화살표 A1의 방향으로 긴 시트 형상이어도 좋다.
반송부(110)는 피복 시트(108)를 예를 들어 화살표 A2 방향으로 권취함으로써 반송한다. 반송부(110)는 압착마다 다일레이턴시 유체(116)의 표면을 덮는 피복 시트(108)를 교환해도 좋다. 교환하는 경우에, 접절부(122)는 다일레이턴시 유체(116)가 피복 시트(108)와 함께 반송되는 것을 억제한다.
제어부(112)는 가동부(106), 반송부(110) 및 전원(111)의 동작을 제어한다. 도 1에 있어서 제어부(112)는 가동부(106) 및 반송부(110)의 한편과 접속하고 있지만, 제어부(112)와 접속되어 있지 않은 가동부(106) 및 반송부(110)의 다른 한편의 동작도 제어하고 있다.
도 2는 압착 공정에 있어서의 실장체의 단면예를 나타낸다. 기판(202)은 제 1 피압착물의 일례이어도 좋다. 기판(202)은, 주면에 대략 평행한 방향으로, 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)이 배치된다. 기판(202)은, 예를 들어 플라스틱, 고분자 필름, 실리콘 기판, 유리, 이들이 적층된 것이어도 좋다. 기판(202)은, 기판(202)과 다른 전자 부품 등을 전기적으로 접속하는 도전부(204)를 가져도 좋다.
제 1 전자 부품(206)은 제 2 피압착물의 일례이어도 좋다. 제 1 전자 부품(206)은 기판(202) 등에 접합되어 기능한다. 제 1 전자 부품(206)은, 제 1 전자 부품(206)과 기판(202) 등을 전기적으로 접속하는 도전부(208)를 가져도 좋다.
제 2 전자 부품(210)은 제 2 피압착물의 일례이어도 좋다. 제 2 전자 부품(210)은 기판(202) 등에 접합되어 기능한다. 제 2 전자 부품(210)은, 제 2 전자 부품(210)과 기판(202) 등을 전기적으로 접속하는 도전부(212)를 가져도 좋다.
제 3 전자 부품(214)은 제 2 피압착물의 일례이어도 좋다. 제 3 전자 부품(214)은 기판(202) 등에 접합되어 기능한다. 제 3 전자 부품(214)은, 제 3 전자 부품(214)과 기판(202) 등을 전기적으로 접속하는 도전부(216)를 가져도 좋다.
제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)은, 반전에 의한 볼형상 전극을 디스펜서로 격자모양으로 늘어놓은 Ball grid array(BGA) 또는 BGA의 볼형상 전극 대신에 평면 전극 패드를 격자모양으로 늘어놓은 Land grid array(LBA)이어도 좋다. 기판(202)의 주면에 대략 수직인 방향에 있어서, 제 1 전자 부품(206) 및 제 3 전자 부품(214)과 제 2 전자 부품(210)의 거리의 최대치는 1 mm 이상, 예를 들어 1 mm~1.5 mm이어도 좋다.
기판(202)의 주면에 평행한 방향에 있어서, 제 1 전자 부품(206)과 제 2 전자 부품(210)의 거리의 최소치 및 제 2 전자 부품(210)과 제 3 전자 부품(214)의 거리의 최소치는 0.05 mm 정도이어도 좋다. 기판(202)의 주면에 대략 평행한 방향에 있어서, 제 2 전자 부품(210)의 폭이 0.2 mm인 경우, 제 1 전자 부품(206)과 제 3 전자 부품(214)의 거리는 0.3 mm 정도로 할 수 있고, 예를 들어 0.3mm~0.8 mm로 할 수 있다. 다만, 폭의 최소치가 0.2 mm 미만의 전자 부품을 실현될 수 있었을 경우는, 기판(202)의 주면에 대략 평행한 방향에 있어서, 제 1 전자 부품(206)과 제 3 전자 부품(214)의 거리의 최소치는 0.3 mm보다 작은 값으로 할 수 있다.
이방성 도전막(220)은, 가압 및 가열되는 것으로, 예를 들어 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을 전기적 및 물리적으로 접합할 수 있다. 이방성 도전막(220)은, 피압착 부재를 압착했을 때에, 피압착 부재간을 결착수지(222)로 채우는데 충분한 두께를 가지면 좋다. 이방성 도전막(220)은, 접착제로서 기능하는 결착수지(222)와, 결착수지(222)에 분산된 도전성 입자(224)를 가지면 좋다. 이방성 도전막(220)은, 예를 들어 이방성 도전성 필름(ACF) 및 이방성 도전성 페이스트(ACP)이어도 좋다.
이방성 도전막(220)은, 기판(202)과, 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214) 사이에 가압됨으로써 눌러 부수어지고, 도전성 입자(224)가 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을 전기적으로 접속한다. 이방성 도전막(220)은, 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214) 사이에서 가열되면, 결착수지(222)가 경화함으로써, 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을 물리적으로 접합한다. 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214) 사이에는, 이방성 도전막(220) 대신에, 도전성 입자의 혼재하지 않는 에폭시 수지 필름 등의 NCF 접속을 할 수 있는 부재를 배치해도 괜찮다.
도 2는 기판(202), 및 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을 준비하는 단계; 기판(202)과 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)의 상대적인 위치관계를 조정하는 단계; 및 기판(202)과, 이방성 도전막(220)과, 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을, 이 순서로 배치하는 단계;를 경과한 상태를 나타내고 있다.
도 3은 압착 공정에 있어서의 실장체의 단면예를 나타낸다. 도 3은 기 판(202) 및 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을, 하부 압압부(102) 및 상부 압압부(104) 사이에 끼워, 압압하는 단계를 나타낸다. 실장체(300)는 다일레이턴시 유체(116)를 갖는 하부 압압부(102) 및 상부 압압부(104) 사이에 끼워, 가압 및 가열함으로써 얻을 수 있다.
도 4는 다른 압착 공정에 있어서의 실장체의 단면예를 나타낸다. 기판(202)이 갖는 도전부(402)는 도전성을 갖고 있고, 기판(202)과 다른 전자 부품 등을 전기적으로 접속한다. 플렉서블 프린트 회로(404)는 제 1 피압착물 및 제 2 피압착물의 일례이어도 좋다. 플렉서블 프린트 회로(404)는, 예를 들어 12㎛~50㎛의 두께를 가지는 필름상의 절연체를 기재로서도 좋다. 플렉서블 프린트 회로(404)는, 플렉서블 프린트 회로(404)와 기판(202) 등을 전기적으로 접속하는 도전막(406)을 가져도 괜찮다. 도전막(406)은, 예를 들어 동(copper)이어도 좋다.
도 4는 기판(202) 및 플렉서블 프린트 회로(404)를 준비하는 단계; 기판(202)과 플렉서블 프린트 회로(404)의 상대적인 위치관계를 조정하는 단계; 및 기판(202)과, 이방성 도전막(220)과, 플렉서블 프린트 회로(404)를, 이 순서로 배치하는 단계;를 거친 상태를 나타낸다.
도 5는 다른 압착 공정에 있어서의 실장체의 단면예를 나타낸다. 도 5는 기판(202) 및 플렉서블 프린트 회로(404)를, 하부 압압부(102) 및 상부 압압부(104) 사이에 끼워, 압압하는 단계를 나타낸다. 실장체(500)는 다일레이턴시 유체(116)를 갖는 하부 압압부(102) 및 상부 압압부(104) 사이에 끼워, 가압 및 가열함으로써 얻을 수 있다.
도 6은 본 실시예의 압착 장치(600)의 변경예의 개요를 나타낸다. 압착 장치(600)에 갖춰지는 상부 압압부(602)는 다일레이턴시 유체(604), 피복 백(606) 및 기대(608)를 가져도 좋다.
다일레이턴시 유체(604), 다일레이턴시 유체(116)와 같게 형성되어도 좋다. 피복 백(606)은, 제 1 실시예의 피복 시트(108)와 같은 재료로 형성되는 주머니 모양의 부재이어도 좋다. 피복 백(606)은 다일레이턴시 유체(604)가 주머니 내부에 봉입되고, 다일레이턴시 유체(604)를 주머니 외부로 흘리지 않으면 좋다. 기대(608)는, 제 1 실시예의 기대(118)와 마찬가지로, 다일레이턴시 유체(604)가 상부 압압부(602)로서 기능하는 상태로 유지하면 좋다.
도 7은 압착 장치(600)를 이용한 압착 공정에 있어서의 실장체의 단면예를 나타낸다. 기판(202)이 가지는 도전부(702)는 도전성을 갖고 있고, 기판(202)과 다른 전자 부품 등을 전기적으로 접속한다. 전자 부품(704)은 제 1 피압착물 및 제 2 피압착물의 일례이어도 좋다. 전자 부품(704)은 기판(202)에 접합되어 기능한다. 전자 부품(704)은, 전자 부품(704)과 기판(202) 등을 전기적으로 접속하는 도전부(706)를 가져도 좋다.
도 7은 압착 장치(600)를 이용한 압착 공정에 있어서, 기판(202) 및 복수의 전자 부품(704)을 준비하는 단계; 기판(202)과 복수의 전자 부품(704)의 상대적인 위치관계를 조정하는 단계; 및 기판(202)과 이방성 도전막(220)과 복수의 전자 부품(704)을, 이 순서로 배치하는 단계;를 거친 상태를 나타낸다.
도 8은 압착 장치(600)를 이용한 압착 공정의 실장체의 단면예를 나타낸다. 도 8은 기판(202) 및 복수의 전자 부품(704)을, 하부 압압부(102) 및 상부 압압부(602) 사이에 끼워, 압압하는 단계를 나타낸다. 실장체(800)는, 다일레이턴시 유체(116)을 가지는 하부 압압부(102) 및 다일레이턴시 유체(604)를 가지는 상부 압압부(602) 사이에 끼워, 가압 및 가열함으로써 얻을 수 있다.
[실시예 1]
도 9는 실시예 1의 실장체(300)의 단면예를 나타낸다. 실장체(300)는, 기판(202)과, 제 1 전자 부품(206), 제 2 전자 부품(210) 및 제 3 전자 부품(214)을 압착하여 형성했다. 내열성 유리기재 에폭시 수지 적층판을 기판(202)으로서 준비했다. 내열성 유리기재 에폭시 수지 적층을 재료로 한, 3×2 mm2의 표면적 및 1.35 mm의 높이를 가지는 더미 소자를, 제 1 전자 부품(206) 및 제 3 전자 부품(214)으 로서 준비했다. 0.35 mm의 높이를 가지는 1005 사이즈 0Ω 점퍼 저항체를 제 2 전자 부품(210)으로서 준비했다. 제 2 전자 부품(210)의 폭은 0.5 mm이다. 이방성 도전막(220)으로서 ACF를 준비했다.
기대(118)로서 모래 충전 받침대를 이용하여, 다일레이턴시 유체(116)로서 모래를 이용했다. 모래를 모래 충전 받침대에 충전하고, 하부 압압부(102)로 했다. 모래 충전 받침대에 충전한 모래의 평균 입경은 0.25 mm였다. 상부 압압부(104)로서 금속 헤드를 이용했다.
내열성 유리기재 에폭시 수지 적층판과 더미 소자 및 0Ω 점퍼 저항체의 상대적인 위치관계를 조정하고, 내열성 유리기재 에폭시 수지 적층판과 ACF와 더미 소자 및 0Ω 점퍼 저항체를, 이 순서로 배치했다. 내열성 유리기재 에폭시 수지 적층판 및 더미 소자 및 0Ω 점퍼 저항체를, 모래 충전 받침대 및 금속 헤드 사이에 끼워, 180℃의 온도 또한 2 MPa의 압력으로 20초간 열압착하고, 실장체(300)를 형성했다. 비교예 1로서, 하부 압압부(102)로서 세라믹제 받침대를 이용하여 상부 압압부(104)로서 탄성체를 이용하고, 실시예 1과 같은 조건으로 열압착하여 실장체를 형성했다.
더미 소자와 0Ω 점퍼 저항체의 높이차를 1.0 mm로 조정했을 경우와 1.5 mm로 조정했을 경우에 있어서, 0Ω 점퍼 저항체의 도통 접촉 저항을 평가했다. 더미 소자와 0Ω 점퍼 저항체와의 높이차 H는 도 9의 화살표 H로 나타난다.
[표 1]
높이차(H) (mm) |
소자 간격(D1) (mm) |
소자 간격(D2) (mm) |
실시예 1 | 비교예 1 |
1.0 |
0.9 | 0.2 | ○ | × |
1.1 | 0.3 | ○ | × | |
1.3 | 0.4 | ○ | ○ | |
1.5 |
0.9 | 0.2 | ○ | × |
1.1 | 0.3 | ○ | × | |
1.3 | 0.4 | ○ | × | |
1.5 | 0.5 | ○ | ○ |
표 1은 실시예 1의 실장체(300) 및 비교예 1의 실장체의 도통 접촉 저항의 평가 결과를 나타낸다. 「0」은 도통 접촉 저항이 0.2Ω 이하이며 도통할 수 있다고 판단했을 경우, 「X」는 도통 접촉 저항이 0.2Ω을 넘고 있으며 도통할 수 없다고 판단했을 경우를 나타내고 있다.
더미 소자[제 1 전자 부품(206) 및 제 3 전자 부품(214)]와 0Ω 점퍼 저항체[제 2 전자 부품(210)]와의 높이차 H를 1.0 mm로 조정했을 경우, 더미 소자의 간격 D1를 1.3 mm, 즉 더미 소자와 0Ω 점퍼 저항체와의 간격을 0.4 mm까지 열지 않으면 비교예 1에 있어서는 도통하지 않는다. 이에 대해, 실시예 1에서는, 더미 소자의 간격 D1를 0.9 mm, 즉 더미 소자와 0Ω 점퍼 저항체와의 간격을 0.2 mm까지 좁게 해도 도통했다. 더미 소자와 0Ω 점퍼 저항체와의 높이차 H를 1.5 mm로 조정했을 경우, 더미 소자의 간격 D1를 1.5 mm, 즉 더미 소자와 0Ω 점퍼 저항체의 간 격을 0.5 mm까지 열지 않으면 비교예 1에 있어서는 도통하지 않는데 대해, 실시예 1에서는, 더미 소자의 간격 D1를 0.9 mm, 즉 더미 소자와 0Ω 점퍼 저항체와의 간격을 0.2 mm까지 좁게 해도 도통했다. 표 1의 평가 결과는, 본 실시예의 기술을 적용하면, 실장체에 압착하는 부품의 압착 불량을 막을 수 있는 것을 나타내고 있다.
[실시예 2]
200㎛ 피치로 도전부를 가지는, 내열성 유리기재 에폭시 수지를 적층한 TEG(Test Element Group) 기판을 기판(202)으로서 준비했다. 기판(202)의 아래쪽 면에는, 1005 사이즈의 저항체를 접합했다. 200㎛ 피치로 도전부를 가지는 플렉서블 프린트 회로를 플렉서블 프린트 회로(404)로서 준비했다.
페녹시 수지(PKHH, 유니온 카바이트사제) 30 질량부, 액상 에폭시 수지(EP828, 재팬 엑폭시 레진사제) 10 질량부, 시란캅링제(A187, 모멘티브·퍼포먼스·마테리아르즈사제) 1 질량부, 고무 성분(SG80H, 나가세켐텍스사제) 10 질량부, 도전성 입자(NiAu 도금 φ5㎛, 소니 케미컬앤드 인포메이션 디바이스사제) 9 질량부, 경화제(HX3941HP, 아사히화성 케미컬즈사제) 40 질량부에 톨루엔을 더해, 고형분 50%의 수지액에 조정하고, 바 코터를 이용하여 박리 PET 필름(소니 케미컬 앤드 인포메이션 디바이스사제)에 도포한 후 80℃의 오븐으로 용매를 건조시켜, 두께 20㎛의 이방성 도전막(220)으로서 준비했다.
기대(118)로서, 모래 충전 받침대를 이용하여 다일레이턴시 유체(116)로서 모래를 이용했다. 모래를 모래 충전 받침대에 충전하고, 하부 압압부(102)로 했다. 모래 충전 받침대에 충전한 모래의 평균 입경은 0.25 mm였다. 상부 압압부(104)로서 금속 헤드를 이용했다.
TEG 기판과 플렉서블 프린트 회로와의 상대적인 위치관계를 조정하여, TEG 기판과 이방성 도전막(220)과 플렉서블 프린트 회로를, 이 순서로 배치했다. TEG 기판 및 플렉서블 프린트 회로를, 모래 충전 받침대 및 금속 헤드 사이에 끼워, 190℃의 온도 또한 3 MPa의 압력으로 10초간 열압착하고, 실장체(500)를 형성했다. 비교예 2로서, 하부 압압부(102)로서 러버 받침대를 이용하여 상부 압압부(104)로서 금속 헤드를 이용하고, 실시예 2와 같은 조건으로 열압착하여 실장체를 형성했다. 비교예 3으로서, 하부 압압부(102)로서 기판(202)의 아래쪽 면에 접합된 1005 R사이즈의 저항체의 형상에 따른 요철을 가진 굴입 받이대를 이용하는, 상부 압압부(104)로서 금속 헤드를 이용하여, 실시예 2와 같은 조건으로 열압착하여 실장체를 형성했다. 비교예 4로서, 아래쪽 면에 전자 부품이 접합되어 있지 않은 TEG 기판에 플렉서블 프린트 회로를 열압착하여 실장체를 형성했다.
85℃의 온도 및 85%RH의 습도의 고온 고습의 상황 하에서, 1000 hr의 기간 에이징을 했다. 실시예 2, 비교예 2, 비교예 3 및 비교예 4의 실장체의 기판과 플 렉서블 프린트 회로의 도통 저항을 평가했다. 도통 저항의 평가는 4 단자 프로빙을 이용하여 수행했다.
도 10은 실시예 2, 비교예 2, 비교예 3 및 비교예 4의 평가 결과를 나타낸다. 비교예 2 및 비교예 3은, 에이징 시간이 경과함에 따라, 도통 저항이 증대했다. 즉, 비교예 2 및 비교예 3의 실장체는 전기적인 접속이 불안정했다. 한편, 실시예 2는 에이징 시간이 경과했을 때의 도통 저항의 증대를, 비교예 4와 동일한 정도로 억제할 수 있었다. 실시예 2의 평가 결과는, 본 실시예의 기술의 적용에 의해, 실장체의 전기적인 접속을 안정시킬 수 있는 것을 나타내고 있다.
상기의 실시예에서는, 이른바 페이스다운 방식의 압착 장치(100) 및 압착 장치(600)를 설명했다. 그러나 압착 장치(100) 및 압착 장치(600)는 페이스다운 방식에 한정되지 않고, 예를 들어 복수의 전자 장치가 기판(202)의 위쪽에 배치된 상태로 압압하는 페이스압 방식을 채용해도 괜찮다. 또한, 하부 압압부(102) 및 상부 압압부(104)를 수평 방향으로 대향시켜 배치하고, 기판을 수직으로 세운 상태로 압압하는 방식을 채용해도 괜찮다.
이상, 본 발명을 실시예를 이용하여 설명했지만, 본 발명의 기술적 범위는 상기 실시예에 기재의 범위에는 한정되지 않는다. 상기 실시예에 다양한 변경 또는 개량을 더하는 것이 가능하다라고 하는 것이 당업자에게 분명하다. 그와 같은 변경 또는 개량을 더한 형태도 본 발명의 기술적 범위에 포함될 수 있는 것이 특허청구범위의 기재로부터 분명하다.
청구의 범위, 명세서, 및 도면 중에서 나타낸 장치, 시스템, 프로그램 및 방법에 있어서의 동작, 순서, 스텝, 및 단계 등의 각 처리의 실행 순서는, 특별 「보다 전에」, 「앞서」 등으로 명시하고 있지 않고, 또, 전처리의 출력을 후처리로 이용하는 것이 없는 한, 임의의 순서로 실현될 수 있는 일로 유의해야 한다. 청구의 범위, 명세서, 및 도면 중의 동작 플로우에 관해서, 편의상 「우선,」, 「다음에,」 등을 이용하여 설명했다고 해도, 이 순서로 실시하는 것이 필수인 것을 의미하는 것은 아니다.
Claims (11)
- 제 1 압압부와 제 2 압압부를 구비하며,상기 제 1 압압부 및 상기 제 2 압압부를 이용하여 압착을 실시하는 압착 장치에 있어서,상기 제 1 압압부 또는 상기 제 2 압압부가 다일레이턴시 유체를 가지는 압착 장치.
- 제1항에 있어서,상기 제 1 압압부 또는 상기 제 2 압압부가 가열부를 가지는 것을 특징으로 하는 압착 장치.
- 제1항 또는 제2항에 있어서,상기 제 1 압압부 및 상기 제 2 압압부는 대략 수평으로 배치되고,상기 제 1 압압부는 상기 다일레이턴시 유체를 갖고,상기 제 2 압압부는 상기 제 1 압압부보다 상방에 배치되는 것을 특징으로 하는 압착 장치.
- 제3항에 있어서,상기 다일레이턴시 유체의 표면을 덮는 피복 시트;상기 피복 시트를 반송하는 반송부; 및상기 제 1 압압부의 단부에 배치되고, 상기 다일레이턴시 유체가 상기 피복 시트와 함께 반송되는 것을 억제하는 접절부;를 더 구비하며,상기 제 1 압압부 및 상기 제 2 압압부는 상기 피복 시트를 개입시켜서 상기 압착을 실시하는 것을 특징으로 하는 압착 장치.
- 제1항 내지 제4항 중 어느 한 항에 있어서,상기 제 1 압압부 및 상기 제 2 압압부가, 상기 제 1 압압부 및 상기 제 2 압압부에 끼워진 제 1 피압착물 및 제 2 피압착물을 압압하는 것을 특징으로 하는 압착 장치.
- 제 1 피압착물과 제 2 피압착물의 상대적인 위치관계를 조정하는 단계; 및상기 제 1 피압착물 및 상기 제 2 피압착물을, 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하는 단계;를 구비하는 압착 방법에 있어서,상기 제 1 압압부 또는 상기 제 2 압압부는 다일레이턴시 유체를 가지는 압 착 방법.
- 제6항에 있어서,상기 위치관계를 조정하는 단계 후에,상기 제 1 피압착물과, 이방성 도전막과, 상기 제 2 피압착물을, 이 순서로 배치하는 단계를 더 구비하는 것을 특징으로 하는 압착 방법.
- 제 1 전자 부품과, 제 2 전자 부품을 구비한 실장체에 있어서,상기 제 1 전자 부품과 상기 제 2 전자 부품의 상대적인 위치관계를 조정하여, 상기 제 1 전자 부품 및 상기 제 2 전자 부품을, 적어도 한편이 다일레이턴시 유체를 가지는 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하여 얻어지는 실장체.
- 제 1 전자 부품과, 이방성 도전막과, 제 2 전자 부품을 구비한 실장체에 있어서,상기 제 1 전자 부품과 상기 제 2 전자 부품과의 상대적인 위치관계를 조정하여, 상기 제 1 전자 부품과, 상기 이방성 도전막과, 상기 제 2 전자 부품을 이 순서로 배치하여, 상기 제 1 전자 부품 및 상기 제 2 전자 부품을, 적어도 한편이 다일레이턴시 유체를 가지는 제 1 압압부 및 제 2 압압부 사이에 끼워, 압압하여 얻어지는 실장체.
- 기판과, 상기 기판에 실장되는 복수의 전자 부품을 구비한 실장체에 있어서,상기 복수의 전자 부품은, 제 1 전자 부품, 제 2 전자 부품 및 제 3 전자 부품을, 상기 기판의 주면에 대략 평행한 방향으로, 이 순서로 갖고,상기 기판의 주면에 대략 수직인 방향에 있어서, 상기 제 1 전자 부품 및 상기 제 3 전자 부품과, 상기 제 2 전자 부품과의 거리의 최대치는 1 mm 이상이며,상기 기판의 주면에 대략 평행한 방향에 있어서, 상기 제 1 전자 부품과 상기 제 3 전자 부품과의 거리의 최소치는 0.8 mm 이하인 실장체.
- 다일레이턴시 유체; 및상기 다일레이턴시 유체를 보관 유지하는 기대;를 구비하는, 복수의 전자 부품을 압착하여 전기적으로 결합하는 압착 장치에 이용되는 압압판.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2008-206217 | 2008-08-08 | ||
JP2008206217 | 2008-08-08 | ||
JP2008242946A JP4916494B2 (ja) | 2008-08-08 | 2008-09-22 | 圧着装置、圧着方法、および押圧板 |
JPJP-P-2008-242946 | 2008-09-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20110039510A true KR20110039510A (ko) | 2011-04-19 |
Family
ID=41663399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020097025760A KR20110039510A (ko) | 2008-08-08 | 2009-04-24 | 압착 장치, 압착 방법, 실장체 및 압압판 |
Country Status (8)
Country | Link |
---|---|
US (1) | US8296939B2 (ko) |
EP (1) | EP2309834B1 (ko) |
JP (1) | JP4916494B2 (ko) |
KR (1) | KR20110039510A (ko) |
CN (1) | CN101810067B (ko) |
HK (1) | HK1143023A1 (ko) |
TW (1) | TWI436700B (ko) |
WO (1) | WO2010016170A1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011109046A (ja) * | 2009-11-20 | 2011-06-02 | Sony Chemical & Information Device Corp | 実装装置および電子モジュールの製造方法 |
JP6041463B2 (ja) * | 2009-12-25 | 2016-12-07 | デクセリアルズ株式会社 | エポキシ樹脂組成物及びそれを用いた接合体の製造方法、並びに接合体 |
DE102010039749A1 (de) * | 2010-08-25 | 2012-03-01 | Robert Bosch Gmbh | Verfahren zur Bestückung einer Leiterplatte mit mehreren Bauteilen und elektrische Schaltung mit einer Leiterplatte und darauf montierten mehreren Bauteilen |
CN112863732B (zh) * | 2014-10-29 | 2023-01-17 | 迪睿合株式会社 | 连接结构体的制造方法、连接结构体以及导电材料 |
TWI581942B (zh) | 2015-04-08 | 2017-05-11 | 韋僑科技股份有限公司 | 跨橋裝置與系統及其軟性電路元件跨橋方法 |
TWI681701B (zh) * | 2018-09-03 | 2020-01-01 | 活躍科技股份有限公司 | 節能式壓板機 |
CN109335675B (zh) * | 2018-11-09 | 2024-07-05 | 南京富信节能科技有限公司 | 自动贴球顶机及其工作方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3529117A (en) * | 1969-09-11 | 1970-09-15 | Argus Eng Co | Soldering apparatus |
JPH0690099A (ja) * | 1992-06-09 | 1994-03-29 | Ibiden Co Ltd | 基板支持用治具 |
US5414298A (en) * | 1993-03-26 | 1995-05-09 | Tessera, Inc. | Semiconductor chip assemblies and components with pressure contact |
JPH08146451A (ja) * | 1994-11-16 | 1996-06-07 | Sony Corp | 回路装置の製造装置 |
JPH10150297A (ja) * | 1996-11-18 | 1998-06-02 | Toyo Commun Equip Co Ltd | 電子部品装着用サポート治具 |
JP2002017519A (ja) * | 2000-07-06 | 2002-01-22 | Toyo Tire & Rubber Co Ltd | 均圧マット |
JP2004322490A (ja) * | 2003-04-25 | 2004-11-18 | Konica Minolta Photo Imaging Inc | 積層体の製造方法及び積層体の製造装置 |
JP3921459B2 (ja) * | 2003-07-11 | 2007-05-30 | ソニーケミカル&インフォメーションデバイス株式会社 | 電気部品の実装方法及び実装装置 |
JP4274126B2 (ja) * | 2005-01-18 | 2009-06-03 | パナソニック株式会社 | 圧着装置および圧着方法 |
KR101253794B1 (ko) * | 2005-02-02 | 2013-04-12 | 데쿠세리아루즈 가부시키가이샤 | 전기 부품의 실장 장치 |
CN1307699C (zh) * | 2005-03-14 | 2007-03-28 | 西安交通大学 | 基于压接互连技术的电力电子集成模块的制备方法 |
JP4925669B2 (ja) * | 2006-01-13 | 2012-05-09 | ソニーケミカル&インフォメーションデバイス株式会社 | 圧着装置及び実装方法 |
JP4832107B2 (ja) * | 2006-02-23 | 2011-12-07 | ソニーケミカル&インフォメーションデバイス株式会社 | 実装方法 |
JP2007294607A (ja) * | 2006-04-24 | 2007-11-08 | Sony Chemical & Information Device Corp | 押圧ヘッド及び押圧装置 |
JP2008206217A (ja) | 2007-02-16 | 2008-09-04 | Yaskawa Electric Corp | 半導体スイッチング素子の寿命監視回路を有する半導体電力変換装置 |
JP2008242946A (ja) | 2007-03-28 | 2008-10-09 | Toshiba Corp | 電子機器およびキー押下判定方法 |
-
2008
- 2008-09-22 JP JP2008242946A patent/JP4916494B2/ja not_active Expired - Fee Related
-
2009
- 2009-04-24 EP EP09804657.6A patent/EP2309834B1/en not_active Not-in-force
- 2009-04-24 KR KR1020097025760A patent/KR20110039510A/ko not_active Application Discontinuation
- 2009-04-24 WO PCT/JP2009/001901 patent/WO2010016170A1/ja active Application Filing
- 2009-04-24 CN CN2009800004033A patent/CN101810067B/zh not_active Expired - Fee Related
- 2009-06-11 TW TW098119562A patent/TWI436700B/zh not_active IP Right Cessation
- 2009-12-10 US US12/635,651 patent/US8296939B2/en not_active Expired - Fee Related
-
2010
- 2010-09-26 HK HK10109179.2A patent/HK1143023A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TWI436700B (zh) | 2014-05-01 |
CN101810067A (zh) | 2010-08-18 |
EP2309834A1 (en) | 2011-04-13 |
WO2010016170A1 (ja) | 2010-02-11 |
HK1143023A1 (en) | 2010-12-17 |
JP2010062504A (ja) | 2010-03-18 |
EP2309834B1 (en) | 2015-02-25 |
US20100085723A1 (en) | 2010-04-08 |
US8296939B2 (en) | 2012-10-30 |
TW201018329A (en) | 2010-05-01 |
JP4916494B2 (ja) | 2012-04-11 |
EP2309834A4 (en) | 2011-09-14 |
CN101810067B (zh) | 2013-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101193735B1 (ko) | 접착필름, 접속방법 및 접합체 | |
KR101398307B1 (ko) | 전기 부품의 실장 방법 및 실장 장치 | |
KR20110039510A (ko) | 압착 장치, 압착 방법, 실장체 및 압압판 | |
WO2005006430A1 (ja) | 電気部品の実装方法及び実装装置 | |
WO2006082744A1 (ja) | 電気部品の実装装置 | |
KR100563890B1 (ko) | 전기적 접속 장치 및 전기적 접속 방법 | |
CN112204828B (zh) | 连接体的制造方法、连接方法 | |
CN102598884A (zh) | 封装装置及电子模块的制造方法 | |
KR101141990B1 (ko) | 전기 부품의 실장 방법 및 실장 장치 | |
JP3959654B2 (ja) | マルチチップ実装法 | |
JP2010067922A (ja) | 熱圧着装置及び電気部品の実装方法 | |
KR100738246B1 (ko) | 전기적 접속 재료 및 전기적 접속 방법 | |
JP2006352166A (ja) | マルチチップ実装法 | |
JP5552423B2 (ja) | 実装構造体 | |
KR102573777B1 (ko) | 접착제 조성물 및 접속체의 제조 방법 | |
JP4378788B2 (ja) | Icチップの接続方法 | |
JP2012124504A (ja) | 電気部品の実装方法 | |
JP5608504B2 (ja) | 接続方法及び接続構造体 | |
KR20170113037A (ko) | 접속체의 제조 방법 | |
JP2000174066A (ja) | 半導体装置の実装方法 | |
JP2016058718A (ja) | 電子部品、接続体、接続体の製造方法、電子部品の接続方法、緩衝材 | |
KR102471283B1 (ko) | 전자 부품, 접속체, 접속체의 제조 방법 및 전자 부품의 접속 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal |