KR20070041942A - 평판표시장치 및 그 화질제어방법 - Google Patents

평판표시장치 및 그 화질제어방법 Download PDF

Info

Publication number
KR20070041942A
KR20070041942A KR1020050097618A KR20050097618A KR20070041942A KR 20070041942 A KR20070041942 A KR 20070041942A KR 1020050097618 A KR1020050097618 A KR 1020050097618A KR 20050097618 A KR20050097618 A KR 20050097618A KR 20070041942 A KR20070041942 A KR 20070041942A
Authority
KR
South Korea
Prior art keywords
compensation value
data
mura
compensating
compensation
Prior art date
Application number
KR1020050097618A
Other languages
English (en)
Other versions
KR101136286B1 (ko
Inventor
조성학
정인재
장철상
이득수
김종훈
황종희
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050097618A priority Critical patent/KR101136286B1/ko
Priority to TW095119039A priority patent/TWI345187B/zh
Priority to CNB200610083543XA priority patent/CN100420982C/zh
Priority to JP2006166501A priority patent/JP4787081B2/ja
Priority to US11/477,386 priority patent/US7834836B2/en
Publication of KR20070041942A publication Critical patent/KR20070041942A/ko
Application granted granted Critical
Publication of KR101136286B1 publication Critical patent/KR101136286B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/10Dealing with defective pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 회로를 이용하여 무라를 보상함으로써 화질이 개선되도록 한 평판표시장치 및 그 화질제어 방법에 관한 것이다.
이 평판표시장치는 표시패널과; 상기 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에 대응하는 보상값이 저장된 메모리와; 상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 보상부와; 상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 구동부를 구비한다.
이 평판표시장치의 화질 제어방법은 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에서 휘도 및 색차를 측정하는 단계와; 상기 무라위치에 대응하는 보상값을 설정하는 단계와; 상기 무라위치에 표시될 데이터를 검출하는 단계와; 상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 단계와; 상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 단계를 포함한다.

Description

평판표시장치 및 그 화질제어방법{Flat Display Apparatus And Picture Quality Controling Method Thereof}
도 1은 부정형 무라를 나타내는 도면.
도 2는 수직 띠 형상의 무라를 나타내는 도면.
도 3은 점 형상의 무라를 나타내는 도면.
도 4는 본 발명의 무라 보상 단계를 나타내는 도면.
도 5는 감마특성을 나타내는 도면.
도 6은 본 발명에 따른 평판표시장치를 나타내는 도면.
도 7은 본 발명의 실시예에 따른 액정표시장치를 나타내는 도면.
도 8은 도 7의 보상회로를 나타내는 도면.
도 9는 도 8의 변조부의 무라 보상 알고리즘을 나타내는 도면.
도 10a 및 도 10b는 계조 보상 예를 나타내는 도면.
도 11은 픽셀 구성 예를 나타내는 도면.
도 12 및 도 13은 R,G,B,W 픽셀에 대한 보상 예를 나타내는 도면.
<도면의 주요 부호에 대한 설명>
101 : 데이터 구동회로 102 : 게이트 구동회로
103 : 액정표시패널 104 : 타이밍 컨트롤러
105 : 보상회로 106 : 데이터 라인
108 : 게이트 라인 110 : 구동부
111 : 표시패널 115 : 변조부
116 : 비휘발성 메모리 117 : 인터페이스 회로
118 : 레지스터
본 발명은 표시장치에 관한 것으로, 특히, 회로를 이용하여 무라를 보상함으로써 화질을 향상시키도록 한 평판표시장치 및 그 화질제어 방법에 관한 것이다.
최근 음극선관(Cathode Ray Tude)의 단점인 무게와 부피를 줄일 수 있는 각종 평판표시장치들이 대두되고 있다. 이러한 평판표시장치로는 액정표시장치(Liquid Crystal Display), 전계방출표시장치(Field Emission Display), 플라즈마표시패널(Plasma Display Panel) 및 유기발광소자(Organic Light Emitting Diode)표시장치 등이 있다.
이와 같은 평판표시장치들은 화상을 표시하기 위한 표시패널을 구비하며, 이러한 표시패널에는 테스트 과정에서 무라(Mura) 결함이 발견되고 있다. 여기서, 무라란 표시화면상 휘도차를 수반하는 표시얼룩을 말한다. 이러한 무라들은 대부분 제조 공정상 발생하며, 그 발생원인에 따라 점, 선, 띠, 원, 다각형 등과 같은 정형적인 형상을 가지기도 하고 부정형적인 형상을 가지기도 한다. 이와 같이 다양한 형상을 가지는 무라의 예를 도 1 내지 도 3에 나타내었다. 도 1은 부정형의 무라를 나타내고, 도 2는 수직 띠 형상의 무라, 도 3은 점 형상의 무라를 나타낸다. 이 중 수직 띠 형상의 무라는 주로 중첩노광, 렌즈수차 등의 원인으로 발생하며, 점 형상의 무라는 주로 이물질 등에 의해 발생한다. 이러한 무라 위치에 표시되는 화상은 주변의 비무라 영역에 비하여 더 어둡거나 더 밝게 보이게 되며 또한, 다른 비무라 영역에 비하여 색차가 달라지게 된다.
이러한 무라 결함은 그 정도에 따라 제품의 불량으로 이어지기도 하며, 이러한 제품의 불량은 수율을 떨어뜨리고, 이는 비용의 상승과 연결된다. 또한, 이러한 무라 결함이 발견된 제품이 양품으로 출하된다 하더라도, 무라로 인하여 저하된 화질은 제품의 신뢰도를 떨어뜨리게 된다.
따라서, 무라 결함을 개선하기 위하여 다양한 방법들이 제안되어 왔다. 하지만, 종래의 개선 방안들은 대부분 제조 공정상에서 문제점을 해결하고자 하는 것들이었고, 개선된 공정상에서 발생하는 무라 결함에 대하여는 적절히 대처하기가 어려운 단점이 있다.
따라서, 본 발명의 목적은 회로를 이용하여 무라를 보상함으로써 화질을 향 상시키도록 한 평판표시장치 및 그 화질제어 방법을 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 평판표시장치는 표시패널과; 상기 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에 대응하는 보상값이 저장된 메모리와; 상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 보상부와; 상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 구동부를 구비한다.
상기 보상값은 상기 무라위치의 위치별, 상기 무라위치에 표시될 데이터의 계조별로 다르게 설정된다.
상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며, 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값은 동일한 무라위치와 동일한 계조에서 동일한 값으로 설정된다.
상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며, 동일한 무라위치와 동일한 계조에서 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값 중 적어도 하나의 보상값이 다른 보상값과 다르다.
상기 메모리는 데이터 갱신이 가능한 비휘발성 메모리를 포함한다.
상기 비휘발성 메모리는 EEPROM을 포함한다.
상기 표시패널은 다수의 데이터라인들과 다수의 게이트라인들이 교차되고 다수의 액정셀들이 배치되는 액정표시패널을 포함하고; 상기 구동부는 상기 보정 데이터를 상기 데이터라인들에 공급하는 데이터 구동회로와; 상기 게이트라인들에 스캔펄스를 공급하기 위한 게이트 구동회로와; 상기 구동회로들을 제어하고 상기 보정 데이터를 상기 데이터 구동회로에 공급하기 위한 타이밍 콘트롤러를 구비한다.
상기 보상부는 상기 타이밍 콘트롤러에 내장된다.
본 발명의 실시예에 따른 평판표시장치의 화질 제어방법은 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에서 휘도 및 색차를 측정하는 단계와; 상기 무라위치에 대응하는 보상값을 설정하는 단계와; 상기 무라위치에 표시될 데이터를 검출하는 단계와; 상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 단계와; 상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 단계를 포함한다.
상기 보상값은 상기 무라위치의 위치별, 상기 무라위치에 표시될 데이터의 계조별로 다르게 설정된다.
상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며, 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값은 동일한 무라위치와 동일한 계조에서 동일한 값으로 설정된다.
상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며, 동일 한 무라위치와 동일한 계조에서 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값 중 적어도 하나의 보상값이 다른 보상값과 다르다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예의 설명을 통하여 명백하여 드러나게 될 것이다.
이하 도 4 내지 도 13을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4는 본 발명의 실시예에 따른 평판표시장치의 화질제어방법을 나타낸다.
도 4를 참조하면, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 먼저, 무라를 보상하기 위하여 카메라 등의 측정 장비를 이용하여 시편 평판표시장치에 입력신호를 인가한 후 화면 상태를 측정한다(S1). S1 단계에서 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 평판표시장치의 입력신호를 최저계조(Black)에서 최고계조(White)로 한 계조씩 증가시키면서, 시편 평판표시장치의 표시화상을 그 시편 평판표시장치보다 더 높은 해상도를 가지고, 더 높은 휘도 분해능을 가진 카메라 등의 측정 장비로 측정한다. 예를 들어, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 RGB 각각 8비트(bit)씩 입력신호를 받고, 1366×768의 해상도를 가진 평판표시장치의 경우 0 부터 255계조까지 총 256개의 화면을 측정하며, 이 때 측정된 각 화면은 1366×768 이상의 해상도를 가져야 하며, 휘도는 최소 8비트 이상의 해상도를 가져야 한다.
이렇게 측정된 결과를 분석하여 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 무라의 발생 유무를 파악한 후, 그 결과 시편 평판표시장치에 무라가 존재하는 것으로 판단되면 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 무라의 휘도 또는 색차를 보정하기 위한 보상값을 설정한 후, 그 보상값으로 입력 비디오 데이터를 변조하여 무라 위치의 휘도 또는 색차를 보상한다(S2). S2 단계에서, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 S1 단계에서 측정된 결과로부터 각 계조별 무라의 위치와 그 정도를 파악한 후 보상값을 결정한다. 보상값은 무라의 위치에 따라 휘도 또는 색차의 불균일 정도가 다르기 때문에 위치별로 최적화되어야 하며, 또한 도 5와 같은 감마특성을 고려하여 각 계조별로 최적화되어야 한다. 따라서, 보상값은 R, G, B 각각에서 각 계조별로 설정되거나 도 5에서 다수의 계조들을 포함하는 계조 구간(A, B, C, D)별로 설정될 수 있다. 예컨대, 보상값은 '무라 1' 위치에서 '+1', '무라 2' 위치에서 '-1', '무라 3' 위치에서 '0' 등으로 위치별로 최적화된 값으로 설정되고, 또한 '계조 구간 A'에서 '0', '계조 구간 B'에서 '0', '계조 구간 C'에서 '1', '계조 구간 D'에서 '1' 등으로 계조 구간별로 최적화된 값으로 설정될 수 있다. 따라서, 보상값은 동일한 무라 위치에서 계조별로 다르게 될 수 있고 또한, 동일한 계조에서 무라 위치별로 달라질 수 있다. 이와 같은 보상값은 휘도 보정시에 한 픽셀(Pixel)의 R, G, B 데이터 각각에 동일한 값으로 설정되어 R, G, B 서브픽셀을 포함한 한 픽셀 단위로 설정된다. 또한, 보상값은 색차 보정시에 R, G, B 데이터 각각에 다르게 설정된다. 예컨대, 특정 무라 위치에서 적색이 비무라 위치보다 더 두드러지게 보이면 R 보상값은 G, B 보상값에 비하여 더 작게 된다. 이렇게 설정된 보상값은 무라 위치 데이터와 함께 룩업 테이블로써 테이블화되어 비휘발성 메모리에 저장된다.
본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 S2 단계에서 설정된 보상값을 이용하여 무라 위치에 표시될 입력 디지털 비디오 데이터에 선택적으로 가산 또는 감산하여 해당 디지털 비디오 데이터를 변조한다.(S3) 이를 상세히 하면, S3 단계는 입력 디지털 비디오 데이터의 표시 위치와 계조를 판단하고 그 입력 디지털 비디오 데이터가 무라 위치에 표시될 데이터로 판단되면 그 데이터에 미리 설정된 보상값을 가산 또는 감산하여 표시 무라를 보상한다. 예컨데, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터의 표시 위치를 비휘발성 메모리에 저장된 무라 위치와 비교한 결과 입력 디지털 비디오 데이터가 무라 위치에 표시될 데이터로 판단되고, 이 무라 위치의 입력 디지털 비디오 데이터의 계조에 따른 보상값이 2계조를 높이기 위한 '2'로 설정된 경우, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터에 2를 가산함으로써 표시 무라를 보상한다. 그리고, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터의 표시 위치를 비휘발성 메모리에 저장된 무라 위치와 비교한 결과 입력 디지털 비디오 데이터가 무라 위치에 표시될 데이터로 판단되고, 이 무라 위치의 입력 디지털 비디오 데이터의 계조에 따른 보상값이 2계조를 낮추기 위한 '-2'로 설정된 경우, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터에 -2를 가산함으로써 표시 무라를 보상한다. 그리고, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터의 표시 위치를 비휘발성 메모리에 저장된 무라 위치와 비교한 결과 입력 디지털 비디오 데이터가 무라 위치에 표시될 데이터 로 판단되고, 이 무라 위치의 입력 디지털 비디오 데이터의 계조에 따른 보상값이 2계조를 낮추기 위한 '2'로 설정된 경우, 본 발명의 실시예에 따른 평판표시장치의 화질제어방법은 입력 디지털 비디오 데이터에 2를 감산함으로써 표시 무라를 보상한다.
이러한 입력 신호 보정(S3) 단계를 위하여 본 발명에 따른 평판표시장치는 도 6에 나타낸 바와 같이 비디오 데이터를 입력받아 이를 변조하여 표시패널(103)의 구동부(110)에 공급하는 보상회로(105)를 구비한다.
도 7은 본 발명의 실시예에 따른 액정표시장치를 나타낸다.
도 7을 참조하면, 본 발명의 제1 실시예에 따른 액정표시장치는 데이터라인(106)들과 게이트라인(108)들이 교차하고 그 교차부에 액정셀(Clc)을 구동하기 위한 TFT가 형성된 액정표시패널(103)과, 보정된 디지털 비디오 데이터(Rc/Gc/Bc)를 발생하는 보상회로(105)와, 보정된 디지털 비디오 데이터(Rc/Gc/Bc)를 이용하여 데이터라인(106)을 구동하는 데이터 구동회로(101)와, 게이트라인(106)들에 스캔펄스를 공급하는 게이트 구동회로(102)와, 데이터 구동회로(101) 및 게이트 구동회로(102)를 제어하는 타이밍 컨트롤러(104)를 구비한다.
액정표시패널(103)은 두 장의 기판(TFT 기판, 컬러필터 기판)의 사이에 액정분자들이 주입된다. TFT 기판 상에 형성된 데이터라인(106)들과 게이트라인(108)들은 상호 직교한다. 데이터라인(106)들과 게이트라인(108)들의 교차부에 형성된 TFT는 게이트라인(108)으로부터의 스캔신호에 응답하여 데이터라인(106)을 경유하여 공급되는 아날로그 감마보상전압을 액정셀(Clc)의 화소전극에 공급한다. 칼라 필터 기판 상에는 도시하지 않은 블랙매트릭스, 컬러필터 및 공통전극이 형성된다. 이 액정표시패널(103) 상에서 한 픽셀은 R 서브픽셀, G 서브픽셀 및 B 서브픽셀을 포함한다. 한편, 컬러필터 기판에 형성되는 공통전극은 전계 인가 방식에 따라 TFT 기판에 형성될 수 있다. TFT 기판과 컬러필터 기판에는 서로 수직의 편광축을 가지는 편광판이 각각 부착된다.
보상회로(105)는 시스템 인터페이스(System Interface)로부터 입력 디지털 비디오 데이터(Ri/Gi/Bi)를 공급받아 무라의 위치에 공급될 입력 디지털 비디오 데이터(Ri/Gi/Bi)를 변조하여 보정된 디지털 비디오 데이터(Rc/Gc/Bc)를 발생한다. 이러한 보상회로(105)에 대해서는 이 후 상세히 설명하기로 한다.
타이밍 콘트롤러(104)는 보상회로(105)를 경유하여 공급되는 수직/수평 동기 신호(Vsync, Hsync), 데이터 인에이블 신호(DE) 및 도트 클럭(DCLK)을 이용하여 게이트 구동회로(102)를 제어하기 위한 게이트 제어신호(GDC), 데이터 구동회로(101)를 제어하기 위한 데이터 제어신호(DDC)를 발생함과 아울러 보정된 디지털 비디오 데이터(Rc/Gc/Bc)를 도트 클럭(DCLK)에 맞추어 데이터 구동회로(101)에 공급한다.
데이터 구동회로(101)는 보정된 디지털 비디오 데이터(Rc/Gc/Bc)를 입력받아 이 디지털 비디오 데이터(Rc/Gc/Bc)를 아날로그 감마보상전압으로 변환하여 타이밍 콘트롤러(104)의 제어 하에 액정표시패널(103)의 데이터라인들(106)에 공급한다.
게이트 구동회로(102)는 스캔신호를 게이트라인들(108)에 공급함으로써 그 게이트라인들(108)에 접속된 TFT들을 턴-온(Turn-on)시켜 데이터의 픽셀전압 즉, 아날로그 감마보상전압이 공급될 1 수평라인의 액정셀들(Clc)을 선택한다. 데이터 구동회로(101)로부터 발생되는 아날로그 감마보상전압은 스캔펄스에 동기됨으로써 선택된 1 수평라인의 액정셀(Clc)에 공급된다.
이하 도 8 내지 도 10b를 참조하여 보상회로(105)에 대해 상세히 설명하기로 한다.
도 8를 참조하면 보상회로(105)는 무라의 위치 및 보상값이 저장되는 비휘발성 메모리(116)와, 입력 디지털 비디오 데이터(Ri, Gi, Bi)와 비휘발성 메모리(116)에 저장된 무라의 위치 및 보상값을 이용하여 보정된 디지털 비디오 데이터(Rc, Gc, Bc)를 발생하는 변조부(201)와, 보상회로(105)와 외부시스템 간의 통신을 위한 인터페이스 회로(117)와, 비휘발성 메모리(116)에 저장될 무라의 위치 및 보상값이 임시 저장되는 레지스터(118)를 구비한다.
비휘발성 메모리(116)에는 무라의 위치와 함께 무라의 각 위치별로 입력 디지털 비디오 데이터(Ri/Gi/Bi)의 계조에 따른 보상값에 대한 데이터가 저장된다. 계조에 따른 보상값이란 각 계조에 대응하는 보상값을 말하며, 이 보상값은 둘 이상의 계조를 포함하는 계조 구간에 대응하여 설정될 수 있다. 계조 구간별로 보상값이 설정되는 경우 비휘발성 메모리(116)에는 계조 구간에 대한 정보, 즉, 계조 구간이 포함하는 계조에 대한 정보도 저장된다. 이 비휘발성 메모리(116)는 외부 시스템으로부터의 전기적 신호에 의해 무라 위치와 보상값에 대한 데이터의 갱신이 가능한 EEPROM(Electrically Erasable Programmable Read Only Memory)을 포함할 수 있다.
인터페이스 회로(117)는 보상회로(105)와 외부시스템 간의 통신을 위한 구성 으로써 이 인터페이스 회로(117)는 I2C 등의 통신 표준 프로토콜 규격에 맞춰 설계된다. 외부 시스템에서는 이 인터페이스 회로(117)를 통해 비휘발성 메모리(116)에 저장된 데이터를 읽어들이거나 수정할 수 있다. 즉, 비휘발성 메모리(116)에 저장된 픽셀 위치(PD) 및 보상값(CD)에 대한 데이터는 공정상 변화, 적용 모델간 차이 등과 같은 이유에 의해 갱신이 요구되며, 사용자는 갱신하고자 하는 픽셀 위치(UPD) 및 보상값(UCD)에 대한 데이터를 외부 시스템에서 공급하여 비휘발성 메모리(116)에 저장된 데이터를 수정할 수 있다.
레지스터(118)에는 비휘발성 메모리를 업데이트 하기 위하여 인터페이스 회로(117)를 통해 전송되는 픽셀 위치(UPD) 및 보상값(UCD) 데이터가 임시 저장된다.
변조부(115)는 입력 디지털 비디오 데이터(Ri/Bi/Gi)가 비휘발성 메모리(116)에 저장된 무라의 위치에 공급될 비디오 데이터인지 판단하여, 입력 디지털 비디오 데이터(Ri/Bi/Gi)가 무라의 위치에 공급될 비디오 데이터이면 비휘발성 메모리(116)로부터 이 무라의 위치에 대한 계조별 보상값을 읽어들여 보정된 디지털 비디오 데이터(Rc/Bc/Gc)를 발생한다.
이러한 변조부(115)의 무라 보상 알고리즘을 도 9를 참조하여 상세히 설명하면, 변조부(115)는 우선, 수직/수평 동기 신호(Vsync, Hsync), 데이터 인에이블 신호(DE) 및 도트 클럭(DCLK)을 이용하여 입력 디지털 비디오 데이터(Ri/Gi/Bi)의 위치를 파악한다. 비휘발성 메모리(116)에 저장된 무라의 위치를 참조하여 입력 디지털 비디오 데이터(Ri/Gi/Bi)의 위치가 무라의 위치에 해당하면, 이 위치 데이터와 입력 디지털 비디오 데이터(Ri/Gi/Bi)의 계조 영역을 분석하여 비휘발성 메모리 (116)로부터 데이터를 읽어들이기 위한 어드레스(Address)값을 생성한다. 이 어드레스값이 지시하는 비휘발성 메모리의 어드레스에는 무라의 각 위치별로 입력 디지털 비디오 데이터(Ri/Gi/Bi)의 계조에 따른 보상값(R_증감량, G_증감량, B_증감량) 데이터가 저장되어 있으며, 이 보상값(R_증감량, G_증감량, B_증감량)에 따라 입력 디지털 비디오 데이터(Ri/Gi/Bi)를 증감하여 보정된 비디오 데이터(Rc/Gc/Bc)를 생성한다. 여기서, 동일한 무라 위치와 동일한 계조에서 한 픽셀에 대한 보상값(R_증감량, G_증감량, B_증감량)은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값 및 청색 데이터를 보상하기 위한 B 보상값이 동일한 값으로 설정되거나, 이 R 보상값, G 보상값 및 B 보상값 중 적어도 하나의 보상값이 다른 보상값과 다르게 설정될 수 있다. 예를 들어, 도 10a에서 보는 바와 같이 R 보상값, G 보상값 및 B 보상값에 대해서 동일하게 1계조 증가의 보상값이 설정되거나, 도 10b에서 보는 바와 같이 R 보상값은 1계조 증가의 보상값이 설정되고 G 보상값 및 B 보상값은 0계조를 보상하는 보상값, 즉, R 보상값에 의해 R 서브픽셀에 대해서만 1계조를 보상하고, G 서브픽셀 및 B 서브픽셀에 대해서는 계조 보상을 하지 않는 보상값이 설정될 수 있다. 이와 같이 R 서브픽셀에 대해서만 1계조의 보상이 이루어질 경우 이 R 서브픽셀을 포함하는 픽셀에서는 적색의 색감이 강해지게 되는 색차보정이 이루어진다.
위와 같은 보상회로(105)는 타이밍 컨트롤러(104)와 함께 원칩(One-Chip)화 되어 집적될 수 있다.
한편, 액정표시패널(103)에서 화면을 구성하는 최소단위인 픽셀(Pixel)은 도 11의 (a)에서 보는 바와 같이 R, G, B의 서브픽셀(Sub-Pixel(R), Sub-Pixel(G), Sub-Pixel(B))로 구성되는 것이 일반적이기는 하지만, (b)에서 보는 바와 같이 R, G, B의 서브픽셀(Sub-Pixel(R), Sub-Pixel(G), Sub-Pixel(B))에 백색(White)을 표현하는 W 서브픽셀(Sub-Pixel(W))이 더 포함되어 구성되기도 한다.
R, G, B, W의 서브픽셀이 한 픽셀을 구성하는 경우, 변조부(115)에서는 도 12에서 보는 바와 같이 W 서브픽셀의 계조 보상만으로 무라를 보상할 수 있으며, 또한 도 13에서와 같이 R, G, B, W 서브픽셀 각각에 대한 보상값이 적용되는 경우 계조 보상과 색차보정이 동시에 이루어 질 수 있다.
위 실시예에서는 보상회로(105)를 액정표시장치에 적용한 경우를 예로 들었으나 이러한 보상회로(105)는 액정표시장치 외의 다른 평판표시장치들에서도 그 적용이 가능하다.
상술한 바와 같이 본 발명에 따른 평판 표시장치 및 그 화질제어 방법은 회로를 이용하여 무라를 보상함으로써 공정상에서의 무라 보상에 대한 방안보다 다양한 발생원인에 따른 다양한 형상의 무라에 대하여 적절한 대처가 가능한 장점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니 라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (12)

  1. 표시패널과;
    상기 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에 대응하는 보상값이 저장된 메모리와;
    상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 보상부와;
    상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 구동부를 구비하는 것을 특징으로 하는 평판표시장치.
  2. 제 1 항에 있어서,
    상기 보상값은 상기 무라위치의 위치별, 상기 무라위치에 표시될 데이터의 계조별로 다르게 설정되는 것을 특징으로 하는 평판표시장치.
  3. 제 1 항에 있어서,
    상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며,
    상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값은 동일한 무라위치와 동일한 계조에서 동일한 값으로 설정되는 것을 특징하는 평판표시장치.
  4. 제 1 항에 있어서,
    상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며,
    동일한 무라위치와 동일한 계조에서 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값 중 적어도 하나의 보상값이 다른 보상값과 다른 것을 특징으로 하는 평판표시장치.
  5. 제 1 항에 있어서,
    상기 메모리는 데이터 갱신이 가능한 비휘발성 메모리를 포함하는 것을 특징으로 하는 평판표시장치.
  6. 제 5 항에 있어서,
    상기 비휘발성 메모리는 EEPROM을 포함하는 것을 특징으로 하는 평판표시장치.
  7. 제 1 항에 있어서,
    상기 표시패널은 다수의 데이터라인들과 다수의 게이트라인들이 교차되고 다수의 액정셀들이 배치되는 액정표시패널을 포함하고;
    상기 구동부는 상기 보정 데이터를 상기 데이터라인들에 공급하는 데이터 구동회로와;
    상기 게이트라인들에 스캔펄스를 공급하기 위한 게이트 구동회로와;
    상기 구동회로들을 제어하고 상기 보정 데이터를 상기 데이터 구동회로에 공급하기 위한 타이밍 콘트롤러를 구비하는 것을 특징으로 하는 평판표시장치.
  8. 제 7 항에 있어서,
    상기 보상부는 상기 타이밍 콘트롤러에 내장되는 것을 특징으로 하는 평판표시장치.
  9. 표시패널에서 다른 부분에 비하여 휘도 및 색도 중 어느 하나가 다른 무라위치에서 휘도 및 색차를 측정하는 단계와;
    상기 무라위치에 대응하는 보상값을 설정하는 단계와;
    상기 무라위치에 표시될 데이터를 검출하는 단계와;
    상기 무라위치에 표시될 데이터를 상기 보상값으로 증감하는 단계와;
    상기 보상부로부터의 보정 데이터를 상기 표시패널에 표시하는 단계를 포함하는 것을 특징으로 하는 평판표시장치의 화질 제어방법.
  10. 제 9 항에 있어서,
    상기 보상값은 상기 무라위치의 위치별, 상기 무라위치에 표시될 데이터의 계조별로 다르게 설정되는 것을 특징으로 하는 평판표시장치의 화질 제어방법.
  11. 제 9 항에 있어서,
    상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며,
    상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값은 동일한 무라위치와 동일한 계조에서 동일한 값으로 설정되는 것을 특징하는 평판표시장치의 화질 제어방법.
  12. 제 9 항에 있어서,
    상기 보상값은 적색 데이터를 보상하기 위한 R 보상값, 녹색 데이터를 보상하기 위한 G 보상값, 및 청색 데이터를 보상하기 위한 B 보상값을 포함하며,
    동일한 무라위치와 동일한 계조에서 상기 R 보상값, 상기 G 보상값, 및 상기 B 보상값 중 적어도 하나의 보상값이 다른 보상값과 다른 것을 특징으로 하는 평판표시장치의 화질 제어방법.
KR1020050097618A 2005-10-17 2005-10-17 평판표시장치 및 그 화질제어방법 KR101136286B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050097618A KR101136286B1 (ko) 2005-10-17 2005-10-17 평판표시장치 및 그 화질제어방법
TW095119039A TWI345187B (en) 2005-10-17 2006-05-29 Flat display apparatus and picture quality controlling method thereof
CNB200610083543XA CN100420982C (zh) 2005-10-17 2006-06-05 平板显示装置及其图像质量控制方法
JP2006166501A JP4787081B2 (ja) 2005-10-17 2006-06-15 平板表示装置及びその画質制御方法
US11/477,386 US7834836B2 (en) 2005-10-17 2006-06-30 Flat display apparatus and picture quality controlling method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050097618A KR101136286B1 (ko) 2005-10-17 2005-10-17 평판표시장치 및 그 화질제어방법

Publications (2)

Publication Number Publication Date
KR20070041942A true KR20070041942A (ko) 2007-04-20
KR101136286B1 KR101136286B1 (ko) 2012-04-19

Family

ID=37947714

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050097618A KR101136286B1 (ko) 2005-10-17 2005-10-17 평판표시장치 및 그 화질제어방법

Country Status (5)

Country Link
US (1) US7834836B2 (ko)
JP (1) JP4787081B2 (ko)
KR (1) KR101136286B1 (ko)
CN (1) CN100420982C (ko)
TW (1) TWI345187B (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101286537B1 (ko) * 2007-06-14 2013-07-17 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치
KR101362145B1 (ko) * 2007-05-16 2014-02-12 엘지디스플레이 주식회사 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법
KR20150078850A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 표시장치와 그 감마 보상 방법
KR20160053284A (ko) * 2014-11-03 2016-05-13 엘지디스플레이 주식회사 타이밍 컨트롤러, 표시장치 및 구동방법
KR20170021432A (ko) * 2015-08-17 2017-02-28 삼성디스플레이 주식회사 표시 구동 집적회로, 표시 장치 및 표시 장치의 구동 방법
KR20170081032A (ko) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 잔상 영역 보정용 단말 및 이를 이용한 잔상 영역 보정 방법 및 장치
US9721530B2 (en) 2014-07-21 2017-08-01 Samsung Display Co., Ltd. Method of displaying an image, display apparatus performing the same, method of calculating a correction value applied to the same and method of correcting grayscale data

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8036456B2 (en) * 2006-09-13 2011-10-11 Hewlett-Packard Development Company, L.P. Masking a visual defect
JP5229713B2 (ja) * 2007-01-29 2013-07-03 株式会社ジャパンディスプレイイースト 表示装置
TWI363330B (en) * 2007-05-24 2012-05-01 Au Optronics Corp Pulse generation circuit and display apparatus for adjusting display brightness of a picture
US10810918B2 (en) * 2007-06-14 2020-10-20 Lg Display Co., Ltd. Video display device capable of compensating for display defects
US9779644B2 (en) * 2007-08-08 2017-10-03 Landmark Screens, Llc Method for computing drive currents for a plurality of LEDs in a pixel of a signboard to achieve a desired color at a desired luminous intensity
US7768180B2 (en) * 2007-08-08 2010-08-03 Landmark Screens, Llc Enclosure for housing a plurality of pixels of a graphical display
US9659513B2 (en) * 2007-08-08 2017-05-23 Landmark Screens, Llc Method for compensating for a chromaticity shift due to ambient light in an electronic signboard
US9262118B2 (en) * 2007-08-08 2016-02-16 Landmark Screens, Llc Graphical display comprising a plurality of modules each controlling a group of pixels corresponding to a portion of the graphical display
US9536463B2 (en) * 2007-08-08 2017-01-03 Landmark Screens, Llc Method for fault-healing in a light emitting diode (LED) based display
US9620038B2 (en) * 2007-08-08 2017-04-11 Landmark Screens, Llc Method for displaying a single image for diagnostic purpose without interrupting an observer's perception of the display of a sequence of images
US8243090B2 (en) * 2007-08-08 2012-08-14 Landmark Screens, Llc Method for mapping a color specified using a smaller color gamut to a larger color gamut
US9342266B2 (en) 2007-08-08 2016-05-17 Landmark Screens, Llc Apparatus for dynamically circumventing faults in the light emitting diodes (LEDs) of a pixel in a graphical display
KR101308465B1 (ko) * 2008-06-04 2013-09-16 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치
KR101274707B1 (ko) * 2008-06-05 2013-06-12 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치의 보상 회로 및방법
KR101323457B1 (ko) * 2008-12-10 2013-10-29 엘지디스플레이 주식회사 평판표시장치의 표시결함 보상방법 및 장치
KR101279129B1 (ko) * 2010-12-09 2013-06-26 엘지디스플레이 주식회사 입체영상 표시장치와 그 구동방법
KR102151262B1 (ko) 2013-09-11 2020-09-03 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하는 표시 장치, 이에 적용되는 보정값 산출 방법 및 계조 데이터의 보정 방법
EP2879123A3 (en) * 2013-11-28 2015-11-25 Samsung Electronics Co., Ltd Apparatus and method for generating correction data, and image quality correction system thereof
KR20150073370A (ko) * 2013-12-23 2015-07-01 주식회사 코윈디에스티 곡면 패널 디스플레이 결함 리페어 장치
CN104537990A (zh) 2014-12-24 2015-04-22 深圳市华星光电技术有限公司 提高显示图像均匀性的方法及装置
CN104680994B (zh) * 2015-03-09 2017-09-15 深圳市华星光电技术有限公司 一种液晶显示器的驱动方法及驱动装置
CN106531045B (zh) * 2015-09-11 2021-06-22 三星电子株式会社 时序控制器及包含该时序控制器的显示装置
CN106328083B (zh) * 2016-10-10 2017-11-10 深圳市华星光电技术有限公司 一种液晶显示器及其补偿数据存储方法
CN107977182A (zh) * 2017-12-07 2018-05-01 深圳吉迪思电子科技有限公司 一种显示屏驱动系统及方法
US11545058B2 (en) 2019-03-14 2023-01-03 Sharp Nec Display Solutions, Ltd. Electronic device and control method for electronic device
CN110992887B (zh) * 2019-12-26 2021-03-30 昆山国显光电有限公司 Mura补偿数据获取方法、装置和显示装置
US20220035675A1 (en) * 2020-08-02 2022-02-03 Avatar Cognition Barcelona S.L. Pattern recognition system utilizing self-replicating nodes

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61137194A (ja) * 1984-12-10 1986-06-24 キヤノン株式会社 液晶表示パネルの補正駆動方法
JPS61243495A (ja) * 1985-04-20 1986-10-29 三洋電機株式会社 液晶表示装置の表示むら補償方法
JPH06138486A (ja) * 1992-10-28 1994-05-20 Toshiba Corp 液晶表示装置及びその駆動方法
JPH06138849A (ja) * 1992-10-30 1994-05-20 Sharp Corp 液晶映像表示装置
JPH06195048A (ja) * 1992-11-09 1994-07-15 Sony Corp 画素欠陥補償装置
JP3672586B2 (ja) * 1994-03-24 2005-07-20 株式会社半導体エネルギー研究所 補正システムおよびその動作方法
JPH07261710A (ja) 1994-03-25 1995-10-13 Matsushita Electric Ind Co Ltd 液晶駆動装置
JPH08179727A (ja) * 1994-12-20 1996-07-12 Fujitsu General Ltd 液晶プロジェクタ
JP2000209603A (ja) * 1999-01-12 2000-07-28 Nec Corp 色むら補正装置、色むら補正方法
KR100375806B1 (ko) * 1999-02-01 2003-03-15 가부시끼가이샤 도시바 색 얼룩 보정 장치 및 휘도 얼룩 보정 장치
JP2000341716A (ja) * 1999-05-31 2000-12-08 Matsushita Electric Ind Co Ltd 階調補正回路および階調補正方法
SG119173A1 (en) * 1999-07-08 2006-02-28 Nichia Corp Image display apparatus and its method of operation
TW575855B (en) * 1999-08-05 2004-02-11 Sharp Kk Display device
JP2001209358A (ja) * 2000-01-26 2001-08-03 Seiko Epson Corp 表示画像のムラ補正
JP2001209351A (ja) * 2000-01-28 2001-08-03 Sanyo Electric Co Ltd 投写型映像表示装置
JP2001231053A (ja) * 2000-02-15 2001-08-24 Sony Corp 画像表示装置の補正データ作成方法
JP3747768B2 (ja) 2000-03-17 2006-02-22 株式会社日立製作所 液晶表示装置
JP3473600B2 (ja) * 2000-12-01 2003-12-08 セイコーエプソン株式会社 液晶表示装置、画像データ補正回路、画像データ補正方法および電子機器
JP2002366109A (ja) * 2001-06-06 2002-12-20 Victor Co Of Japan Ltd アクティブマトリクス型液晶表示装置
US7227596B2 (en) * 2001-06-23 2007-06-05 Thomson Licensing Colour defects in a display panel due to different time response of phosphors
US7009627B2 (en) * 2001-11-21 2006-03-07 Canon Kabushiki Kaisha Display apparatus, and image signal processing apparatus and drive control apparatus for the same
KR100840316B1 (ko) * 2001-11-26 2008-06-20 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
CN1209662C (zh) * 2001-12-17 2005-07-06 精工爱普生株式会社 显示装置及电子机器
JP4139189B2 (ja) 2002-06-03 2008-08-27 シャープ株式会社 液晶表示装置
JP3843058B2 (ja) * 2002-10-30 2006-11-08 三洋電機株式会社 ガンマ補正データ書き換え装置
KR100910557B1 (ko) * 2002-11-12 2009-08-03 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP4330871B2 (ja) * 2002-11-28 2009-09-16 シャープ株式会社 液晶駆動装置
JP4032947B2 (ja) * 2002-12-04 2008-01-16 株式会社デンソー クロック同期式シリアル通信装置および半導体集積回路装置
KR100549067B1 (ko) * 2003-09-23 2006-02-06 삼성전자주식회사 디스플레이장치 및 그 제어방법
TWI277934B (en) 2003-10-28 2007-04-01 Novatek Microelectronics Corp Liquid crystal display panel and driving circuit thereof
JP4617076B2 (ja) * 2003-10-29 2011-01-19 シャープ株式会社 表示補正回路及び表示装置
JP4114655B2 (ja) * 2003-11-12 2008-07-09 セイコーエプソン株式会社 輝度ムラの補正方法、輝度ムラの補正回路、電気光学装置および電子機器
KR101013631B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액정 표시소자의 구동장치 및 그 구동방법

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101362145B1 (ko) * 2007-05-16 2014-02-12 엘지디스플레이 주식회사 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법
KR101286537B1 (ko) * 2007-06-14 2013-07-17 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치
KR20150078850A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 표시장치와 그 감마 보상 방법
US9721530B2 (en) 2014-07-21 2017-08-01 Samsung Display Co., Ltd. Method of displaying an image, display apparatus performing the same, method of calculating a correction value applied to the same and method of correcting grayscale data
KR20160053284A (ko) * 2014-11-03 2016-05-13 엘지디스플레이 주식회사 타이밍 컨트롤러, 표시장치 및 구동방법
KR20170021432A (ko) * 2015-08-17 2017-02-28 삼성디스플레이 주식회사 표시 구동 집적회로, 표시 장치 및 표시 장치의 구동 방법
KR20170081032A (ko) * 2015-12-31 2017-07-11 엘지디스플레이 주식회사 잔상 영역 보정용 단말 및 이를 이용한 잔상 영역 보정 방법 및 장치

Also Published As

Publication number Publication date
TWI345187B (en) 2011-07-11
CN1952735A (zh) 2007-04-25
US20070085790A1 (en) 2007-04-19
JP2007114733A (ja) 2007-05-10
KR101136286B1 (ko) 2012-04-19
US7834836B2 (en) 2010-11-16
CN100420982C (zh) 2008-09-24
TW200717385A (en) 2007-05-01
JP4787081B2 (ja) 2011-10-05

Similar Documents

Publication Publication Date Title
KR101136286B1 (ko) 평판표시장치 및 그 화질제어방법
KR101127843B1 (ko) 평판표시장치 및 그 화질제어방법
KR101137856B1 (ko) 평판표시장치 및 그 화질제어방법
KR101201314B1 (ko) 평판표시장치의 제조방법 및 장치
JP4668854B2 (ja) 平板表示装置、その製造方法、その製造装置、その画質制御方法及びその画質制御装置
JP5302518B2 (ja) 平板表示装置及びそのデータ多重変調方法
JP4602942B2 (ja) 平板表示装置とその画質制御装置及び方法
KR101182324B1 (ko) 평판표시장치의 화질제어 방법
US8189017B2 (en) Apparatus and method for controlling picture quality of flat panel display
KR101274707B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치의 보상 회로 및방법
KR101362145B1 (ko) 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법
KR101329074B1 (ko) 평판표시장치의 화질제어 장치 및 방법
KR101296655B1 (ko) 영상 표시 장치의 데이터 보상 회로 및 방법
KR101286537B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치
KR100610620B1 (ko) 액정표시장치와 그 화이트밸런스 보정방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170320

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190318

Year of fee payment: 8