KR20070010288A - 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈 - Google Patents

디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈 Download PDF

Info

Publication number
KR20070010288A
KR20070010288A KR1020050064755A KR20050064755A KR20070010288A KR 20070010288 A KR20070010288 A KR 20070010288A KR 1020050064755 A KR1020050064755 A KR 1020050064755A KR 20050064755 A KR20050064755 A KR 20050064755A KR 20070010288 A KR20070010288 A KR 20070010288A
Authority
KR
South Korea
Prior art keywords
input
insulating substrate
signal lines
film
output
Prior art date
Application number
KR1020050064755A
Other languages
English (en)
Other versions
KR100723492B1 (ko
Inventor
정예정
강사윤
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050064755A priority Critical patent/KR100723492B1/ko
Priority to US11/488,011 priority patent/US7683471B2/en
Publication of KR20070010288A publication Critical patent/KR20070010288A/ko
Application granted granted Critical
Publication of KR100723492B1 publication Critical patent/KR100723492B1/ko
Priority to US12/706,888 priority patent/US7999341B2/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0615Mirror array, i.e. array having only a reflection symmetry, i.e. bilateral symmetry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 디스플레이 드라이버 집적회로 장치와 필름 및 이들을 포함하는 모듈에 관한 것이다. 본 발명에 따른 필름은 절연 기판과, 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 신호선들에 연결되며 사각형으로 배열된 제1 다수개의 내부 리드들과, 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들과, 상기 절연 기판의 타 면에 형성되며 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들, 및 상기 절연 기판의 일 면에 형성되며 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 구비함으로써 필름에 형성되는 출력 신호선들의 수가 대폭적으로 증가된다.

Description

디스플레이 드라이버 집적회로 장치와 필름 및 이들을 포함하는 모듈{Display driver integrated circuit device, film package and module including them}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 종래의 디스플레이 드라이버 집적회로 장치의 입출력 패드들의 배열 형태를 보여주는 평면도이다.
도 2는 도 1에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 종래의 필름의 평면도이다.
도 3은 본 발명에 따른 디스플레이 드라이버 집적회로 장치의 입출력 패드들의 배열 형태를 보여주는 평면도이다.
도 4는 도 3에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 본 발명의 필름의 일 면을 보여주는 평면도이다.
도 5는 도 3에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 본 발명의 필름의 타 면을 보여주는 평면도이다.
도 6은 본 발명에 따른 필름 패키지의 측단면도이다.
도 7은 본 발명에 따른 평판 디스플레이 모듈의 측단면도이다.
도 8은 도 7에 도시된 평판 디스플레이 모듈의 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
301; 디스플레이 드라이버 집적회로 장치
311; 입력 패드들, 321; 출력 패드들
401; 필름, 405; 절연 기판
411; 출력 단자들, 421; 출력 신호선들
431; 제1 내부 리드들, 441; 제2 내부 리드들
511; 입력 단자들, 521; 입력 신호선들
531; 비어홀들, 601; 필름 패키지
611; 범프들, 621; 보호막
631; 몰딩 수지, 701; 평판 디스플레이 모듈
711; 인쇄 회로 기판, 717; 전자 소자들
721; 평판 디스플레이 장치
본 발명은 디스플레이 드라이버 집적회로 장치와 필름 및 이들을 포함하는 모듈에 관한 것으로서, 특히 디스플레이 드라이버 집적회로 장치의 입출력 패드들의 배열 형태 및 이것이 실장되는 필름의 구조에 관한 것이다.
사회가 점차 정보화 시대로 발전함에 따라 두께가 얇고 가벼운 특성을 갖는 평판 디스플레이 장치가 개발되고 있다. 평판 디스플레이 장치로는 액정 디스플레이, 플라즈마 디스플레이 패널(Plasma Display Panel), 전계 방출 디스플레이(Field Emission Display) 등이 있다. 액정 디스플레이는 노트북 컴퓨터나 데스크탑 컴퓨터와 같은 중형 제품으로부터 전자 시계, 전자 계산기, 이동통신 단말기 등과 같은 소형 제품에 많이 채용되며, 플라즈마 디스플레이 패널은 대형 텔레비전에 많이 채용된다.
평판 디스플레이 장치에는 이를 구동하는 구동 장치가 연결된다. 구동 장치는 여러 가지 제어 신호와 데이터를 생성하는 소자들이 실장되는 인쇄 회로 기판과, 상기 인쇄 회로 기판을 상기 액정 패널에 전기적으로 연결시켜주며 상기 액정 패널을 구동하는 디스플레이 드라이버 집적회로 장치가 실장된 필름 패키지 또는 테이프를 포함한다.
도 1은 종래의 디스플레이 드라이버 집적회로 장치의 입출력 패드들의 배열 형태를 보여주는 평면도이다. 도 1을 참조하면, 종래의 디스플레이 드라이버 집적회로 장치(101)의 입력 패드들(111)과 출력 패드들(121)은 디스플레이 드라이버 집적회로 장치(101)의 4변들에 배열되어 있다. 즉, 입력 패드들(111)은 앞 변에 배열되고, 출력 패드들(121)은 좌우 변들과 뒷 변 및 앞 변의 일부에 배열된다.
입력 패드들(111) 사이의 피치(P1)는 출력 패드들(121) 사이의 피치(P2)보다 더 길다. 때문에, 입력 패드들(111)이 차지하는 영역이 넓으며, 이로 인하여 출력 패드들(121)이 형성될 수 있는 영역이 좁아져서 출력 패드들(121)의 수가 증가되지 못한다.
도 2는 도 1에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 종래의 필름의 평면도이다. 도 2를 참조하면, 종래의 필름(201)은 절연 기판(205), 다수개의 입력 단자들(211), 다수개의 출력 단자들(221), 다수개의 입력 신호선들(231), 다수개의 출력 신호선들(241) 및 다수개의 내부 리드들(251)을 구비한다.
다수개의 입력 단자들(211)은 인쇄 회로 기판(미도시)에 연결되고, 다수개의 출력 단자들(221)은 평판 디스플레이 장치(미도시)에 연결되며, 다수개의 내부 리드들(251)은 디스플레이 드라이버 집적회로 장치(도 1의 101)의 입출력 패드들(111,121)에 연결된다.
도 2에 따르면, 다수개의 입출력 단자들(211,221)과 다수개의 입출력 신호선들(231,241) 및 다수개의 내부 리드들(251)은 모두 절연 기판(205)의 일 면에 형성되어 있다.
상술한 바와 같이, 종래의 디스플레이 드라이버 집적회로 장치(101)의 입력 패드들(111)과 출력 패드들(121)은 모두 디스플레이 드라이버 집적회로 장치(101)의 4변에 배열되며, 종래의 필름(201)에 구비되는 다수개의 입출력 단자들(211,221)과 다수개의 입출력 신호선들(231,241) 및 다수개의 내부 리드들(251)은 모두 절연 기판(205)의 일 면에 형성된다.
따라서, 종래의 디스플레이 드라이버 집적회로 장치(101)와 필름(201)은 다음과 같은 문제점들을 가지고 있다.
첫째, 디스플레이 드라이버 집적회로 장치(101)의 입출력 패드들(111,121) 사이의 피치(P1 또는 P2)를 무한정 축소시킬 수가 없는 관계로, 입출력 패드들 (111,121)의 수가 증가되면 디스플레이 드라이버 집적회로 장치(101)의 크기가 커진다.
둘째, 디스플레이 드라이버 집적회로 장치(101)의 크기가 고정된 상태에서 입출력 패드들(111,121)의 수가 더 이상 증가되지 않는다.
셋째, 디스플레이 드라이버 집적회로 장치(101)의 입출력 패드들(111,121)의 수를 증가시키기 위하여 입력 패드들(111,121) 사이의 피치(P1)가 감소됨에 따라 외부로부터 입력 패드들(111)로 입력되는 신호들에 전자 간섭(Eletro-Magnetic Interference; EMI)이 발생하기 쉽다.
넷째, 디스플레이 드라이버 집적회로 장치(101)의 입출력 패드들(111,121)의 수가 한정됨에 따라 필름(201)에 형성되는 입출력 신호선들(231,241)의 수도 더 이상 증가되지 않는다. 따라서, 필름의 채널 수가 더 이상 확장되지 않는다.
따라서, 본 발명의 목적은 크기가 축소되는 디스플레이 드라이버 집적회로 장치를 제공하는 것이다.
본 발명의 다른 목적은 입출력 패드들의 수가 증가되는 디스플레이 드라이버 집적회로 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 입력 패드들에 발생하는 정전기를 방지하는 디스플레이 드라이버 집적회로 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 신호선들의 수가 증가되는 필름을 제공하는 것이다.
상기 기술적 과제를 이루기 위하여 본 발명은,
영상을 표시하는 평판 디스플레이 장치를 구동하는 디스플레이 드라이버 집적회로 장치에 있어서, 중앙부에 배열된 다수개의 입력 패드들; 및 4변에 배열된 다수개의 출력 패드들을 구비하는 것을 특징으로 하는 디스플레이 드라이버 집적회로 장치를 제공한다.
상기 기술적 과제를 이루기 위하여 본 발명은 또한,
평판 디스플레이 장치를 구동하는 디스플레이 드라이버 집적회로 장치가 장착되는 필름에 있어서, 절연 기판; 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들; 상기 절연 기판의 일 면에 형성되며, 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들; 상기 절연 기판의 일 면에 형성되며, 상기 다수개의 출력 신호선들에 연결되며, 사각형으로 배열된 제1 다수개의 내부 리드들; 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들; 상기 절연 기판의 타 면에 형성되며, 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들; 및 상기 절연 기판의 일 면에 형성되며, 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며, 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 구비하는 것을 특징으로 하는 필름을 제공한다.
상기 기술적 과제를 이루기 위하여 본 발명은 또한,
절연 기판과, 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들과, 상 기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 신호선들에 연결되며 사각형으로 배열된 제1 다수개의 내부 리드들과, 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들과, 상기 절연 기판의 타 면에 형성되며 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들, 및 상기 절연 기판의 일 면에 형성되며 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 갖는 필름; 및 중앙부에 배열된 다수개의 입력 패드들과 4변에 배열된 다수개의 출력 패드들을 구비하며, 상기 필름에 실장된 디스플레이 드라이버 집적회로 장치를 구비하는 것을 특징으로 하는 필름 패키지를 제공한다.
상기 기술적 과제를 이루기 위하여 본 발명은 또한,
중앙부에 배열된 다수개의 입력 패드들과 4변에 배열된 다수개의 출력 패드들을 구비하는 디스플레이 드라이버 집적회로 장치, 및 절연 기판과, 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 신호선들에 연결되며 사각형으로 배열된 제1 다수개의 내부 리드들과, 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들과, 상기 절연 기판의 타 면에 형성되며 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 절연 기판에 형성 된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 갖는 필름을 구비하는 필름 패키지; 상기 필름 패키지의 입력 단자들과 전기적으로 접합된 인쇄 회로 기판; 및 영상을 표시하며, 상기 필름 패키지의 출력 단자들과 전기적으로 접합된 평판 디스플레이 장치를 구비하는 것을 특징으로 하는 평판 디스플레이 모듈을 제공한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명에 따른 디스플레이 드라이버 집적회로 장치의 입출력 패드들의 배열 형태를 보여주는 평면도이다. 도 3을 참조하면, 디스플레이 드라이버 집적회로 장치(301)는 입력 패드들(311)과 출력 패드들(321)을 구비한다.
출력 패드들(321)은 4변에 걸쳐 1열로 배열되고, 입력 패드들(311)은 중앙부에 1열로 배열된다. 일반적으로 출력 패드들(321)의 수는 입력 패드들(311)의 수보다 많기 때문에 4변에 배열된다.
입력 패드들(311) 사이의 피치(P1)는 출력 패드들(321) 사이의 피치(P2)보다 길다.
입력 패드들(311)에는 외부 신호들이 입력되며, 상기 외부 신호들에는 서지(surge) 전압과 같은 정전기 신호가 포함되어 입력될 수가 있다. 이러한 정전기 신호는 디스플레이 드라이버 집적회로 장치(301)의 내부 회로를 손상시킬 수가 있 다. 상기 정전기 신호를 제거하기 위하여 입력 패드들(311)에는 정전기 방지 회로(미도시)가 연결된다.
이와 같이, 정전기 방지 회로가 입력 패드들(311)에 연결되기 때문에 입력 패드들(311) 사이의 피치(P1)는 출력 패드들(321) 사이의 피치(P2)보다 길어질 수밖에 없으며, 이러한 이유로 입력 패드들(311) 사이의 피치(P1)를 줄이는 데는 한계가 있다.
따라서, 도 3에 도시된 바와 같이 입력 패드들(311)을 중앙부에 배열함으로써, 입력 패드들(311) 사이의 피치(P1)를 중분히 확보할 수가 있게 되어 정전기 발생을 방지할 수 있다. 또한, 입력 패드들(311)을 중앙부에 배열함으로써, 4변에 형성되는 출력 패드들(321)의 수가 대폭적으로 증가된다.
도 4는 도 3에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 본 발명의 필름의 일 면을 보여주는 평면도이다. 도 4를 참조하면, 필름(401)은 절연 기판(411), 다수개의 출력 단자들(411), 다수개의 출력 신호선들(421), 제1 다수개의 내부 리드들(431) 및 제2 다수개의 내부 리드들(441)을 구비한다.
다수개의 출력 단자들(411)은 평판 디스플레이 장치에 연결된다.
다수개의 출력 신호선들(421)은 다수개의 출력 단자들(411)에 연결된다.
제1 다수개의 내부 리드들(431)은 다수개의 출력 신호선들(421)에 연결된다. 제1 다수개의 내부 리드들(431)은 1열로써 사각형으로 배열된다. 제1 다수개의 내부 리드들(431)은 디스플레이 드라이버 집적회로 장치(도 3의 301)의 출력 패드들(도 3의 321)과 전기적으로 접합된다. 따라서, 제1 다수개의 내부 리드들(431)의 배열 형태는 디스플레이 드라이버 집적회로 장치(도 3의 301)의 출력 패드들(도 3의 321)의 배열 형태와 같다.
제2 다수개의 내부 리드들(441)은 제1 다수개의 내부 리드들(431)의 중앙부에 1열로 배열된다. 제2 다수개의 내부 리드들(441)은 디스플레이 드라이버 집적회로 장치(도 3의 301)의 입력 패드들(도 3의 311)과 전기적으로 접합된다. 따라서, 제2 다수개의 내부 리드들(441)의 배열 형태는 디스플레이 드라이버 집적회로 장치(도 3의 301)의 입력 패드들(도 3의 311)의 배열 형태와 같다.
다수개의 출력 단자들(411), 다수개의 출력 신호선들(421), 제1 다수개의 내부 리드들(431) 및 제2 다수개의 내부 리드들(441)은 모두 절연 기판(405) 위에 형성되며, 동박(Cu)과 같은 도전 물질로 구성된다. 이 때, 상기 동박의 표면에는 주석, 금, 니켈 또는 땜납 등으로 도금될 수 있다.
다수개의 출력 신호선들(421)은 외부로 노출되지 않도록 솔더 레지스트(solder resist) 등과 같은 보호막으로 덮여지지만, 다수개의 출력 단자들(411), 제1 다수개의 내부 리드들(431) 및 제2 다수개의 내부 리드들(441)은 보호막으로 덮여지지 않고 외부로 노출된다.
절연 기판(405)은 폴리이미드 수지, 폴리에스테르 수지와 같은 절연 물질로 구성되며, 연성(flexible)을 갖는다.
도 5는 도 3에 도시된 디스플레이 드라이버 집적회로 장치가 장착되는 본 발명의 필름의 타 면을 보여주는 평면도이다. 도 5를 참조하면, 필름(401)은 절연 기판(405), 다수개의 입력 단자들(511) 및 다수개의 입력 신호선들(521)을 구비한 다.
다수개의 입력 단자들(511)은 인쇄 회로 기판에 연결된다. 인쇄 회로 기판에는 디스플레이 드라이버 집적회로 장치(도 3의 301)에 전기 신호를 제공하는 전자 소자들이 실장된다.
다수개의 입력 신호선들(521)은 다수개의 입력 단자들(511)에 연결된다. 다수개의 입력 신호선들(521)은 절연 기판(405)에 형성된 다수개의 비어홀들(531)을 통하여 제2 다수개의 내부 리드들(도 4의 441)과 전기적으로 연결된다. 다수개의 비어홀들(531)에는 입력 신호선들(521)과 같은 도전물질로 채워진다.
다수개의 입력 단자들(511)과 다수개의 입력 신호선들(521)은 모두 절연 기판(405) 위에 형성되며, 동박과 같은 도전 물질로 구성된다. 이 때, 상기 동박의 표면에는 주석, 금, 니켈 또는 땜납으로 도금될 수 있다.
다수개의 입력 신호선들(521)은 외부로 노출되지 않도록 솔더 레지스트와 같은 보호막으로 덮여지지만, 다수개의 입력 단자들(511)은 보호막으로 덮여지지 않고 외부로 노출된다.
도 4 및 도 5에 도시된 바와 같이, 절연 기판(405)의 일 면에는 다수개의 출력 단자들(411), 다수개의 출력 신호선들(421), 제1 다수개의 내부 리드들(431) 및 제2 다수개의 내부 리드들(441)이 형성되고, 절연 기판(405)의 타 면에는 다수개의 입력 단자들(511)과 다수개의 입력 신호선들(521)이 배열됨으로써, 절연 기판(405)에 형성되는 출력 신호선들(421)의 수가 대폭 증가된다.
도 6은 본 발명에 따른 필름 패키지의 측단면도이다. 도 6을 참조하면, 필 름 패키지(601)는 필름에 실장된 디스플레이 드라이버 집적회로 장치(301)를 구비한다. 디스플레이 드라이버 집적회로 장치(301)는 COF(Chip On Film) 기술 또는 TAB(Tape Automated Bonding) 기술에 의해 필름에 실장된다.
필름은 절연 기판(405)을 구비한다. 절연 기판(405)의 일 면에는 출력 단자들(411), 출력 신호선들(421), 제1 내부 리드들(431), 제2 내부 리드들(441)이 형성되어 있고, 절연 기판(405)의 타 면에는 입력 단자들(511), 입력 신호선들(521)이 형성되어 있다. 제2 내부 리드들(441)은 절연 기판(405)에 형성된 비어홀들(531)에 채워진 도전 물질을 통하여 입력 신호선들(521)과 전기적으로 연결된다. 비어홀들(531)은 레이저 또는 펀칭(punching) 기술에 의해 만들어질 수 있으며, 제2 내부 리드들(441)의 수만큼 형성된다. 비어홀들(531)에 채워지는 도전물질로는 알루미늄, 은, 금, 구리, 니켈 등이 있다. 입력 신호선들(521)과 출력 신호선들(421)은 보호막(621)으로 덮여서 보호된다.
디스플레이 드라이버 집적회로 장치(301)의 출력 패드들(321)과 입력 패드들(311)에는 범프들(611)이 접착되어 있다. 범프(611)는 알루미늄, 금, 구리, 솔더 등과 같은 도전 물질로 구성된다. 디스플레이 드라이버 집적회로 장치(301)의 출력 패드들(321)은 제1 내부 리드들(431)과 전기적으로 접합되고, 디스플레이 드라이버 집적회로 장치(301)의 입력 패드들(311)은 제2 내부 리드들(441)과 전기적으로 접합된다. 입출력 패드들(311,321)과 제1 및 제2 내부 리드들(431,441)은 열압착에 의해 상호 접합될 수 있다. 상기 접합된 입출력 패드들(311,321)과 제1 및 제2 내부 리드들(431,441)은 절연성 수지(631)에 의해 밀봉되어 외부 노이즈나 충 격으로부터 보호된다. 절연성 수지(631)로는 에폭시 수지, 실리콘 수지 등이 사용된다.
도 6를 참조하면, 입력 단자들(511)과 출력 단자들(411)은 서로 반대편에 형성된다.
이와 같이, 크기가 작은 디스플레이 드라이버 집적회로 장치(301)가 실장됨에 따라 필름 패키지(601)의 크기가 축소된다. 또한, 출력 신호선들(421)의 수가 확장됨으로써 필름 패키지(601)의 제작 비용이 절감된다.
도 7은 본 발명에 따른 평판 디스플레이 모듈의 측단면도이고, 도 8은 도 7에 도시된 평판 디스플레이 모듈의 평면도이다. 도 7 및 도 8을 참조하면, 평판 디스플레이 모듈(701)은 필름 패키지(601), 인쇄 회로 기판(711) 및 평판 디스플레이 장치(721)를 구비한다.
인쇄 회로 기판(711)의 출력 단자들(715)은 필름 패키지(601)의 입력 단자들(511)에 연결된다. 인쇄 회로 기판(711)에는 디스플레이 드라이버 집적회로 장치(301)에 전기 신호를 제공하는 전자 소자들(717)이 실장된다.
평판 디스플레이 장치(721)의 입력 단자들(725)은 필름 패키지(601)의 출력 단자들(411)에 연결된다.
인쇄 회로 기판(711)의 출력 단자들(715)과 필름 패키지(601)의 입력 단자들(511), 및 필름 패키지(601)의 출력 단자들(411)과 평판 디스플레이 장치(721)의 입력 단자들(725)은 열압착 공정에 의해 전기적으로 접합될 수 있다. 상기 열압착 공정을 진행할 때, 인쇄 회로 기판(711)의 출력 단자들(715)과 필름 패키지(601)의 입력 단자들(511), 및 필름 패키지(601)의 출력 단자들(411)과 평판 디스플레이 장치(721)의 입력 단자들(725) 사이에는 이방성 도전 수지(Anisotropic Conductive Film)와 같은 접착제를 넣는 것이 바람직하다.
평판 디스플레이 장치(721)는 영상을 표시하는 장치로서, 액정 디스플레이(Liquid Crystal Display; LCD), TFT(Thin Film Transistor)-LCD, 플라즈마 디스플레이 패널(Plasma Display Panel), FED(Field Emission Display), 유기 EL(Organic ElectroLuminescence)을 포함한다.
이와 같이, 많은 수의 출력 신호선들(421)이 구성된 필름 패키지(601)를 구비함으로써 평판 디스플레이 모듈(701)의 크기가 축소된다.
도면과 명세서에 최적 실시예가 개시되었으며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 기재된 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이, 디스플레이 드라이버 집적회로 장치(301)의 입력 패드들(311)을 디스플레이 드라이버 집적회로 장치(301)의 중앙부에 배열함으로써, 입력 패드들(311) 사이의 피치(P1)를 중분히 확보할 수가 있게 되어 입력 패드들(311)에 발생하는 정전기가 방지된다.
또, 디스플레이 드라이버 집적회로 장치(301)의 4변에는 출력 패드들(321)만을 배열함으로써, 출력 패드들(321)의 수가 대폭적으로 증가된다. 여기서, 출력 패드들(321)의 수를 증가시키지 않을 경우에는 디스플레이 드라이버 집적회로 장치(301)의 크기가 축소된다.
또한, 필름(401)의 절연 기판(405)의 일 면에 다수개의 출력 단자들(411), 다수개의 출력 신호선들(421), 제1 다수개의 내부 리드들(431) 및 제2 다수개의 내부 리드들(441)이 형성되고, 절연 기판(405)의 타 면에 다수개의 입력 단자들(511)과 다수개의 입력 신호선들(521)이 형성됨으로써, 출력 신호선들(421)의 수가 크게 증가된다. 따라서, 필름(401)과 필름 패키지(601)와 평판 디스플레이 모듈(701)의 제조비가 감소된다.

Claims (17)

  1. 영상을 표시하는 평판 디스플레이 장치를 구동하는 디스플레이 드라이버 집적회로 장치에 있어서,
    중앙부에 배열된 다수개의 입력 패드들; 및
    4변에 배열된 다수개의 출력 패드들을 구비하는 것을 특징으로 하는 디스플레이 드라이버 집적회로 장치.
  2. 제1항에 있어서, 상기 입력 패드들 사이의 피치는
    상기 출력 패드들 사이의 피치보다 더 긴 것을 특징으로 하는 디스플레이 드라이버 집적회로 장치.
  3. 제1항에 있어서, 상기 다수개의 입력 패드들과 상기 다수개의 출력 패드들에는 범프들이 접착된 것을 특징으로 하는 디스플레이 드라이버 집적회로 장치.
  4. 평판 디스플레이 장치를 구동하는 디스플레이 드라이버 집적회로 장치가 장착되는 필름에 있어서,
    절연 기판;
    상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들;
    상기 절연 기판의 일 면에 형성되며, 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들;
    상기 절연 기판의 일 면에 형성되며, 상기 다수개의 출력 신호선들에 연결되며, 사각형으로 배열된 제1 다수개의 내부 리드들;
    상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들;
    상기 절연 기판의 타 면에 형성되며, 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들; 및
    상기 절연 기판의 일 면에 형성되며, 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며, 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 구비하는 것을 특징으로 하는 필름.
  5. 제4항에 있어서, 상기 다수개의 입력 단자들과 상기 다수개의 출력 단자들은 서로 반대편에 형성된 것을 특징으로 하는 필름.
  6. 제4항에 있어서, 상기 다수개의 입력 신호선들과 상기 다수개의 출력 신호선들은 보호막으로 덮여있는 것을 특징으로 하는 필름.
  7. 제4항에 있어서, 상기 다수개의 입력 단자들, 상기 다수개의 출력 단자들, 상기 제1 다수개의 내부 리드들 및 상기 제2 다수개의 내부 리드들은 보호막으로 덮여있지 않고 외부로 노출된 것을 특징으로 하는 필름.
  8. 제4항에 있어서, 상기 다수개의 입력 단자들과 상기 다수개의 출력 단자들은 일렬로 배열되어 있는 것을 특징으로 하는 필름.
  9. 제4항에 있어서, 상기 절연 기판은 연성을 갖는 것을 특징으로 하는 필름.
  10. 절연 기판과, 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 신호선들에 연결되며 사각형으로 배열된 제1 다수개의 내부 리드들과, 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들과, 상기 절연 기판의 타 면에 형성되며 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들, 및 상기 절연 기판의 일 면에 형성되며 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 갖는 필름; 및
    중앙부에 배열된 다수개의 입력 패드들과 4변에 배열된 다수개의 출력 패드들을 구비하며, 상기 필름에 실장된 디스플레이 드라이버 집적회로 장치를 구비하는 것을 특징으로 하는 필름 패키지.
  11. 제10항에 있어서, 상기 제1 다수개의 내부 리드들과 상기 다수개의 출력 패 드들이 전기적으로 접합되며, 상기 제2 다수개의 내부 리드들과 상기 다수개의 입력 패드들이 전기적으로 접합된 것을 특징으로 하는 필름 패키지.
  12. 제10항에 있어서, 상기 다수개의 입력 패드들과 상기 다수개의 출력 패드들에는 범프들이 접착되어 있으며, 상기 범프들을 열압착시킴에 따라 상기 제1 다수개의 내부 리드들과 상기 다수개의 출력 패드들, 및 상기 제2 다수개의 내부 리드들과 상기 다수개의 입력 패드들이 전기적으로 접합된 것을 특징으로 하는 필름 패키지.
  13. 제11항 또는 제12항에 있어서, 상기 접합된 입출력 패드들과 제1 및 제2 다수개의 내부 리들은 절연성 수지에 의해 밀봉된 것을 특징으로 하는 필름 패키지.
  14. 제10항에 있어서, 상기 디스플레이 드라이버 집적회로 장치는 칩온필름(COF) 기술에 의해 상기 필름에 실장된 것을 특징으로 하는 필름 패키지.
  15. 중앙부에 배열된 다수개의 입력 패드들과 4변에 배열된 다수개의 출력 패드들을 구비하는 디스플레이 드라이버 집적회로 장치, 및 절연 기판과, 상기 절연 기판의 일 면에 형성된 다수개의 출력 단자들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 단자들에 연결된 다수개의 출력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 다수개의 출력 신호선들에 연결되며 사각형으로 배열된 제1 다수개의 내부 리드들과, 상기 절연 기판의 타 면에 형성된 다수개의 입력 단자들과, 상기 절연 기판의 타 면에 형성되며 상기 다수개의 입력 단자들에 연결된 다수개의 입력 신호선들과, 상기 절연 기판의 일 면에 형성되며 상기 절연 기판에 형성된 다수개의 비어홀들을 통하여 상기 다수개의 입력 신호선들과 전기적으로 연결되며 상기 제1 다수개의 내부 리드들의 중앙부에 배열된 제2 다수개의 내부 리드들을 갖는 필름을 구비하는 필름 패키지;
    상기 필름 패키지의 입력 단자들과 전기적으로 접합된 인쇄 회로 기판; 및
    영상을 표시하며, 상기 필름 패키지의 출력 단자들과 전기적으로 접합된 평판 디스플레이 장치를 구비하는 것을 특징으로 하는 평판 디스플레이 모듈.
  16. 제15항에 있어서, 상기 평판 디스플레이 장치는
    액정 디스플레이, 플라즈마 디스플레이 패널을 포함하는 것을 특징으로 하는 평판 디스플레이 모듈.
  17. 제15항에 있어서, 상기 인쇄 회로 기판은
    상기 디스플레이 드라이버 집적회로 장치에 전기 신호를 제공하는 전자 소자들을 구비하는 것을 특징으로 하는 평판 디스플레이 모듈.
KR1020050064755A 2005-07-18 2005-07-18 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈 KR100723492B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050064755A KR100723492B1 (ko) 2005-07-18 2005-07-18 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈
US11/488,011 US7683471B2 (en) 2005-07-18 2006-07-18 Display driver integrated circuit device, film, and module
US12/706,888 US7999341B2 (en) 2005-07-18 2010-02-17 Display driver integrated circuit device, film, and module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050064755A KR100723492B1 (ko) 2005-07-18 2005-07-18 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈

Publications (2)

Publication Number Publication Date
KR20070010288A true KR20070010288A (ko) 2007-01-24
KR100723492B1 KR100723492B1 (ko) 2007-06-04

Family

ID=37661339

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050064755A KR100723492B1 (ko) 2005-07-18 2005-07-18 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈

Country Status (2)

Country Link
US (2) US7683471B2 (ko)
KR (1) KR100723492B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140121178A (ko) * 2013-04-05 2014-10-15 삼성전자주식회사 칩 온 필름 패키지 및 이를 포함하는 장치 어셈블리
US9019248B2 (en) 2010-12-01 2015-04-28 Samsung Electro-Mechanics Co., Ltd. Electronic paper display device and method for manufacturing the same
KR20160091500A (ko) * 2015-01-23 2016-08-03 삼성전자주식회사 반도체 패키지 및 이를 사용하는 패키지 모듈
CN107037647A (zh) * 2017-05-27 2017-08-11 京东方科技集团股份有限公司 一种显示面板、显示装置及显示面板的制作方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4951496B2 (ja) * 2007-12-26 2012-06-13 株式会社日立ハイテクノロジーズ 画像生成方法及びその画像生成装置
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
KR101633373B1 (ko) * 2012-01-09 2016-06-24 삼성전자 주식회사 Cof 패키지 및 이를 포함하는 반도체 장치
KR101900738B1 (ko) * 2012-08-23 2018-09-20 삼성전자주식회사 칩 온 필름
KR101989824B1 (ko) 2012-12-07 2019-06-17 삼성전자주식회사 디스플레이 모듈
KR102391249B1 (ko) * 2015-05-28 2022-04-28 삼성디스플레이 주식회사 표시 장치
KR102525875B1 (ko) * 2016-06-24 2023-04-27 삼성전자주식회사 필름 패키지, 패키지 모듈, 및 패키지의 제조 방법
KR102508527B1 (ko) 2016-07-01 2023-03-09 삼성전자주식회사 필름형 반도체 패키지
CN108338805B (zh) * 2017-01-22 2024-05-28 苏州瑞派宁科技有限公司 一种用于pet系统的时间校正装置
KR102449619B1 (ko) 2017-12-14 2022-09-30 삼성전자주식회사 반도체 패키지 및 이를 포함하는 반도체 모듈
CN110557887B (zh) * 2018-05-31 2021-10-12 京东方科技集团股份有限公司 电路对位组件及显示装置
CN109976050B (zh) * 2019-04-15 2024-01-26 武汉华星光电技术有限公司 显示面板及适用于该显示面板的芯片
JP7108350B1 (ja) 2022-03-25 2022-07-28 株式会社セレブレクス 狭額縁ディスプレイモジュール及びデータ出力装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02246235A (ja) * 1989-03-20 1990-10-02 Fujitsu Ltd 集積回路装置
JP2837027B2 (ja) 1992-06-17 1998-12-14 シャープ株式会社 テープキャリアパッケージ
KR100370698B1 (ko) * 1992-09-08 2003-03-31 세이코 엡슨 가부시키가이샤 액정표시장치
JP2833996B2 (ja) * 1994-05-25 1998-12-09 日本電気株式会社 フレキシブルフィルム及びこれを有する半導体装置
JP3501316B2 (ja) * 1995-06-16 2004-03-02 株式会社ルネサステクノロジ 半導体装置及びその製造方法
US5986334A (en) * 1996-10-04 1999-11-16 Anam Industrial Co., Ltd. Semiconductor package having light, thin, simple and compact structure
JP3779789B2 (ja) * 1997-01-31 2006-05-31 株式会社ルネサステクノロジ 半導体装置およびその製造方法
US6018188A (en) * 1997-03-28 2000-01-25 Nec Corporation Semiconductor device
JPH11191577A (ja) * 1997-10-24 1999-07-13 Seiko Epson Corp テープキャリア、半導体アッセンブリ及び半導体装置並びにこれらの製造方法並びに電子機器
JP2001142090A (ja) 1999-11-11 2001-05-25 Hitachi Ltd 液晶表示装置
JP2001274323A (ja) * 2000-03-24 2001-10-05 Hitachi Ltd 半導体装置とそれを搭載した半導体モジュール、および半導体装置の製造方法
KR100687535B1 (ko) 2000-05-10 2007-02-27 삼성전자주식회사 액정표시장치의 구동장치
US6740950B2 (en) * 2001-01-15 2004-05-25 Amkor Technology, Inc. Optical device packages having improved conductor efficiency, optical coupling and thermal transfer
US6885107B2 (en) * 2002-08-29 2005-04-26 Micron Technology, Inc. Flip-chip image sensor packages and methods of fabrication
KR100665184B1 (ko) * 2003-11-26 2007-01-04 삼성전자주식회사 반도체 칩, 상기 칩이 실장된 테이프 캐리어 패키지 및상기 테이프 캐리어 패키지를 포함하는 액정표시장치
KR100632807B1 (ko) * 2004-11-26 2006-10-16 삼성전자주식회사 반도체 칩 및 그를 포함하는 탭 패키지
JP2007299929A (ja) * 2006-04-28 2007-11-15 Matsushita Electric Ind Co Ltd 光学デバイス装置とそれを用いた光学デバイスモジュール

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9019248B2 (en) 2010-12-01 2015-04-28 Samsung Electro-Mechanics Co., Ltd. Electronic paper display device and method for manufacturing the same
KR20140121178A (ko) * 2013-04-05 2014-10-15 삼성전자주식회사 칩 온 필름 패키지 및 이를 포함하는 장치 어셈블리
KR20160091500A (ko) * 2015-01-23 2016-08-03 삼성전자주식회사 반도체 패키지 및 이를 사용하는 패키지 모듈
CN107037647A (zh) * 2017-05-27 2017-08-11 京东方科技集团股份有限公司 一种显示面板、显示装置及显示面板的制作方法
US11264551B2 (en) 2017-05-27 2022-03-01 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel, display device and method for manufacturing display panel
CN107037647B (zh) * 2017-05-27 2022-06-17 京东方科技集团股份有限公司 一种显示面板、显示装置及显示面板的制作方法

Also Published As

Publication number Publication date
US20100141617A1 (en) 2010-06-10
US7999341B2 (en) 2011-08-16
US7683471B2 (en) 2010-03-23
US20070013857A1 (en) 2007-01-18
KR100723492B1 (ko) 2007-06-04

Similar Documents

Publication Publication Date Title
KR100723492B1 (ko) 디스플레이 드라이버 집적회로 장치와 필름 및 이들을포함하는 모듈
US9818732B2 (en) Chip-on-film package and device assembly including the same
US7599193B2 (en) Tape circuit substrate with reduced size of base film
CN111725265B (zh) 显示模组和显示装置
KR101896348B1 (ko) 칩 온 필름 패키지 및 이를 포함하는 장치 어셈블리
US7580086B2 (en) Display module and flexible packaging unit thereof
US20210104594A1 (en) Display panel, preparation method thereof and display device
JP2006030368A (ja) 電気光学装置、実装構造体及び電子機器
JP3286582B2 (ja) 表示装置及び表示装置の製造方法
KR20180058879A (ko) 전자파 차단 필름 및 이를 포함하는 표시장치
US20070081117A1 (en) Display device and a circuit thereon
CN111458941A (zh) 显示模组、其制作方法及显示装置
WO2017138443A1 (ja) 半導体装置及び表示装置
CN109496067B (zh) 柔性电路板、显示面板和显示装置
KR20200128258A (ko) 표시 장치
EP2760011A1 (en) Flat panel display device
KR20190078946A (ko) 칩온필름 및 이를 구비한 표시장치
KR20080075282A (ko) 회로 필름과 이를 이용한 평판표시장치
KR20100048528A (ko) 터치입력장치
JP2007329316A (ja) 配線基板及び実装構造体
KR20070011752A (ko) 플렉서블 디스플레이 장치 및 그 제조방법
CN116125696A (zh) 一种显示模组及显示装置
WO2023103052A1 (zh) 阵列基板与显示装置
KR20240038450A (ko) 칩 온 필름 반도체 패키지 및 칩 온 필름 기판
KR20240028638A (ko) 반도체 패키지 및 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160429

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170427

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180430

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190429

Year of fee payment: 13