KR20050081428A - 동축 비아홀을 구비한 인쇄회로기판 - Google Patents

동축 비아홀을 구비한 인쇄회로기판 Download PDF

Info

Publication number
KR20050081428A
KR20050081428A KR1020040009666A KR20040009666A KR20050081428A KR 20050081428 A KR20050081428 A KR 20050081428A KR 1020040009666 A KR1020040009666 A KR 1020040009666A KR 20040009666 A KR20040009666 A KR 20040009666A KR 20050081428 A KR20050081428 A KR 20050081428A
Authority
KR
South Korea
Prior art keywords
via hole
hole
outer diameter
circuit board
printed circuit
Prior art date
Application number
KR1020040009666A
Other languages
English (en)
Other versions
KR100651414B1 (ko
Inventor
김영우
민병렬
류창명
김한
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020040009666A priority Critical patent/KR100651414B1/ko
Priority to US11/042,360 priority patent/US7408120B2/en
Priority to CNB2005100071008A priority patent/CN100444702C/zh
Publication of KR20050081428A publication Critical patent/KR20050081428A/ko
Application granted granted Critical
Publication of KR100651414B1 publication Critical patent/KR100651414B1/ko

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04DROOF COVERINGS; SKY-LIGHTS; GUTTERS; ROOF-WORKING TOOLS
    • E04D13/00Special arrangements or devices in connection with roof coverings; Protection against birds; Roof drainage ; Sky-lights
    • E04D13/03Sky-lights; Domes; Ventilating sky-lights
    • E04D13/0305Supports or connecting means for sky-lights of flat or domed shape
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04DROOF COVERINGS; SKY-LIGHTS; GUTTERS; ROOF-WORKING TOOLS
    • E04D13/00Special arrangements or devices in connection with roof coverings; Protection against birds; Roof drainage ; Sky-lights
    • E04D13/02Roof-covering aspects of dormer windows
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09536Buried plated through-holes, i.e. plated through-holes formed in a core before lamination
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09809Coaxial layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/429Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

본 발명은 인쇄회로기판의 회로를 연결하는 비아홀의 외부에 접지 역할을 하는 외경 접지홀을 형성함으로써, 비아홀에서 발생하는 잡음의 영향을 최소화하는 동축 비아홀을 구비한 인쇄회로기판에 관한 것이다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판은 회로 패턴이 형성되어 있는 다수의 회로층; 상기 다수의 회로층 사이에 각각 위치하는 다수의 절연층; 연속적인 곡선 단면을 가지며, 상기 연속적인 곡선 단면이 상기 다수의 회로층 중 하나의 표면과 수직하게 연장되고, 내측벽이 도전성 물질로 도금되는 비아홀; 상기 다수의 비아홀 중 적어도 하나의 비아홀을 내부에 포함하는 폐곡선의 단면을 구비하며, 상기 폐곡선의 단면이 소정의 간격을 두고 상기 내부에 포함된 비아홀의 중심축 방향을 따라 연장되고, 내측벽이 도전성 물질로 도금되는 외경 접지홀; 및 상기 외경 접지홀 내부에 포함된 신호 전달 비아홀과 상기 외경 접지홀 사이에 충진되는 절연 물질을 포함하는 것을 특징으로 한다.

Description

동축 비아홀을 구비한 인쇄회로기판{Printed circuit board having coaxial via hole}
본 발명은 동축 비아홀(coaxial via hole)을 구비한 인쇄회로기판에 관한 것으로, 보다 상세하게는 인쇄회로기판의 회로를 연결하는 비아홀의 외부에 접지 역할을 하는 외경 접지홀을 형성함으로써, 비아홀에서 발생하는 잡음의 영향을 최소화하는 동축 비아홀을 구비한 인쇄회로기판에 관한 것이다.
최근 노트북, PDA, 휴대전화 등의 휴대형 정보기기가 소형화 및 고기능화 되어감에 따라, 휴대형 정보기기에 사용되는 인쇄회로기판도 고집적화가 요구된다. 이에 따라, 인쇄회로기판의 각 층들간의 회로 연결을 위한 비아홀의 고집적화가 요구되고 있다.
도 1은 다양한 형태의 비아홀(11, 12, 13, 14)이 형성된 인쇄회로기판의 단면도이다.
도 1에 나타낸 바와 같이, 인쇄회로기판에 형성되는 비아홀은 용도와 형태에 따라 내층과 내층의 회로를 연결하는 내부 비아홀(inner via hole; 11), 계단 모양의 회로 연결 통로를 갖는 스태거형 비아홀(staggered via hole; 12), 다수의 비아홀이 적층된 스택형 비아홀(stacked via hole; 13), 층과 다른 층을 연결하는 도통홀(through via hole; 14) 등으로 구분된다.
인쇄회로기판의 비아홀은 다른 회로 패턴이나 소자 등과의 임피던스 부정합(impedance mismatching)으로 인하여 전달잡음 또는 반사잡음 등의 잡음이 발생한다.
이러한 비아홀에서 발생되는 잡음은 저속 신호에서는 큰 문제가 되지 않으나, 데이터 전송량이 급증으로 인한 대역폭 확대와 신호처리의 고속화되어감에 따라 출력 신호에 영향을 미치는 주요 요인이 된다.
따라서, 인쇄회로기판의 비아홀에서 발생되는 잡음을 줄이는 방안으로 레이저 드릴을 이용한 비아홀 가공 방법과 도통홀과 함께 스태거형 비아홀 또는 스택형 비아홀 설계 방법이 연구되어 왔다.
그러나, 레이저 드릴을 이용한 비아홀 가공 방법은 집적도를 향상시키고 잡음을 어느정도 줄일 수 있으나, 다층 인쇄회로기판처럼 인쇄회로기판의 두께가 두꺼운 경우 가공하기 어려운 문제점이 있었다.
한편, 도통홀과 함께 스태거형 비아홀 또는 스택형 비아홀 설계 방법은 레이저 드릴로 가공되는 인쇄회로기판의 두께를 줄일 수 있으나, 본질적으로 고주파수화 되어감에 따라 비아홀의 도전체인 구리층의 인덕턴스(inductance)의 증가와 함께 커패시턴스(capacitance)의 영향에 의하여 발생되는 잡음이 매우 증가하는 문제점이 있었다.
도 1로 돌아가면, 종래의 인쇄회로기판의 비아홀 구조는 전원 공급층 또는 다른 신호 전달층(20)이 비아홀에서 발생되는 전달 잡음에 노출되어 있기 때문에, 전원 공급이나 신호 전달이 왜곡되는 문제점도 있었다.
상기 문제점을 해결하기 위한 본 발명의 기술적 과제는 인쇄회로기판의 고주파수 신호로 인하여 비아홀에서 발생하는 잡음의 영향을 최소화하는 인쇄회로기판을 제공하는 것이다.
본 발명의 다른 기술적 과제는 인쇄회로기판의 비아홀의 외부에 접지 역할을 하는 외경 접지홀을 형성하여 비아홀에서 발생하는 잡음의 영향을 최소화하는 동축 비아홀을 구비한 인쇄회로기판을 제공하는 것이다.
상기 기술적 과제를 해결하기 위하여, 본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판은 회로 패턴이 형성되어 있는 다수의 회로층; 상기 다수의 회로층 사이에 각각 위치하는 다수의 절연층; 연속적인 곡선 단면을 가지며, 상기 연속적인 곡선 단면이 상기 다수의 회로층 중 하나의 표면과 수직하게 연장되고, 내측벽이 도전성 물질로 도금되는 비아홀; 상기 다수의 비아홀 중 적어도 하나의 비아홀을 내부에 포함하는 폐곡선의 단면을 구비하며, 상기 폐곡선의 단면이 소정의 간격을 두고 상기 내부에 포함된 비아홀의 중심축 방향을 따라 연장되고, 내측벽이 도전성 물질로 도금되는 외경 접지홀; 및 상기 외경 접지홀 내부에 포함된 비아홀과 상기 외경 접지홀 사이에 충진되는 절연 물질을 포함하는 것을 특징으로 한다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판의 상기 외경 접지홀 내부에 포함된 비아홀은 내층과 내층을 연결하는 내부 비아홀(inner via hole), 계단 모양의 회로 연결 통로를 갖는 스태거형 비아홀(staggered via hole), 다수의 비아홀이 적층된 스택형 비아홀(stacked via hole), 층과 층을 연결하는 도통홀(through via hole) 및 선택적으로 회로층과 회로층을 연결하는 블라인드 비아홀(blind via hole)로 구성된 군으로부터 선택된 비아홀인 것이 바람직하다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판의 상기 외경 접지홀은 접지(ground)되어 있는 것이 바람직하다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판의 상기 외경 접지홀의 도전성 물질은 동도금층인 것이 바람직하다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판의 상기 외경 접지홀 내부에 포함된 비아홀의 중심축은 상기 외경 접지홀의 중심축과 동축인 것이 바람직하다.
본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판의 상기 외경 접지홀 내부에 포함된 비아홀의 중심축은 상기 외경 접지홀의 중심축과 평행인 축인 것이 바림직하다.
이하, 도면을 참조하여 본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판을 상세히 설명하기로 한다.
도 2a는 본 발명의 제 1 실시예에 따른 하나의 신호 전달 내부 비아홀(141)을 포함하는 동축 비아홀(140)을 구비한 인쇄회로기판의 단면도이고, 도 2b는 본 발명의 제 1 실시예에 따른 하나의 내부 비아홀(141)을 포함하는 동축 비아홀(140)의 사시도이다.
도 2a 및 도 2b에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(140)을 구비한 인쇄회로기판은 회로 패턴이 형성된 외층들(131, 132)간에 신호를 전달하는 하나의 내부 비아홀(141) 및 상기 내부 비아홀(141)의 단면을 내부에 포함하는 원형의 단면을 가지고 있으며 소정의 간격를 두고 상기 내부 비아홀(141)의 중심축 방향을 따라 인쇄회로기판의 내층에서 다른 내층으로 연장되는 외경 접지홀(142)을 포함한다.
여기서 외경 접지홀(142)은 Cu와 같은 도전성 물질이고, 내부 비아홀(141)과 단락되지 않도록 두 홀 사이가 절연 물질(143)로 충진되는 것이 바람직하다. 따라서, 외경 접지홀(142)과 내부 비아홀(141)이 서로 독립적으로 신호를 전달할 수 있다.
이러한 외경 접지홀(142)은 내부 비아홀(141)에서 발생되는 잡음을 차폐할 수 있도록 접지되어 있다. 또한, 외경 접지홀(142)은 내부 비아홀(141)의 주위를 균일하게 둘러싸기 때문에, 내부 비아홀(141)이 다른 회로 패턴 또는 소자와 임피던스 정합(impedance matching)을 달성할 수 있다. 따라서, 본 발명에 따른 인쇄회로기판은 내부 비아홀(141)과 다른 회로 패턴 또는 소자와 임피던스 정합을 통하여 종래의 비아홀에서 발생되는 반사 잡음을 최소화할 수 있다.
도 2a에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(140)에 인접하여 전원 공급층 또는 다른 신호 전달층(121, 122)이 존재하는 경우, 내부 비아홀(141)에서 발생되는 잡음은 외경 접지홀(142)에서 차단되어 전원 공급층 또는 다른 신호 전달층(121, 122)에 영향을 주지 않는다. 이 경우, 내부 비아홀(141), 외경 접지홀(142) 및 전원 공급층 또는 다른 신호 전달층(121, 122)은 서로 독립적으로 신호를 전달할 수 있다.
일실시예로서, 본 발명에 따른 인쇄회로기판의 제조 방법을 살펴보면, 내층에 회로 패턴이 형성된 인쇄회로기판에 소정의 직경으로 외경 접지홀(142)을 가공한다. 다음, 무전해동도금 및 전해동도금을 실시하여 외경 접지홀(142)을 동도금한다. 그 다음, 절연물질로 외경 접지홀(142)을 절연 물질(143)로 충진하고, 절연물질로 적층한 후, 드릴을 이용한 신호 전달 내부 비아홀(141)을 가공한 후 동도금을 수행하고 그후에 외층에 회로 패턴이 형성을 하게 되면, 도 2a와 같은 본 발명에 따른 동축 비아홀(140)을 구비한 인쇄회로기판이 제조된다. 여기서 외경 접지홀(142)과 내부 비아홀(141)은 서로 동축(coaxial) 또는 평행한 축(parallel axis) 형태로 제작되는 것이 바람직하다.
일실시예에 따른 제조 방법에서 동축 비아홀(140)을 구비한 인쇄회로기판의 외경 접지홀(142)은 소정의 직경을 가지는 원통형으로 제작되었으나, 사용 목적 또는 용도에 따라 다양한 형태로 제작될 수 있다.
도 3a는 본 발명의 제 2 실시예에 따른 하나의 외층(231 또는 232)에서 블라인드 비아홀(blind via hole; 231a 또는 232a)을 통해 내층에 동축 비아홀을(240) 연결하는 인쇄 회로 기판 단면도이고, 도 3b는 본 발명의 제 2 실시예에 따른 외층(231 또는 232)에서 블라인드 비아홀(231a 또는 232a)을 통해 내층에 동축 비아홀(240)을 연결하는 사시도이다.
도 3a 및 도 3b에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(240)을 구비한 인쇄회로기판은 블라인드 비아홀(blind via hole; 231a, 232a)과 내층의 회로패턴을 통하여 외층(231, 232)에서 내층으로 블라인드 비아홀(231a, 232a)을 통하여 연결되고 다시 내층에서 패턴을 통하여 내층 동축 비아홀과(240) 연결되는 구조로서 블라인드 비아홀(231a, 232a)과 내층 동축 비아홀(240)은 소정의 간격을 두고 있다.
여기서 내부 비아홀(241)의 양단부에는 실장되는 블라인드 비아홀(231a, 232a)과 회로를 연결하기 위한 랜드(241a)가 형성되고, 외경 접지홀(242)은 Cu와 같은 도전성 물질이고, 내부 비아홀(241)과 단락되지 않도록 두 홀 사이가 절연 물질(243)로 충진되는 것이 바람직하다. 따라서, 외경 접지홀(242)과 내부 비아홀(241)이 서로 독립적으로 신호를 전달할 수 있다.
상술한 제 1 실시예에서와 마찬가지로, 도 3a 및 도 3b의 제 2 실시예에서의 외경 접지홀(242)은 내부 비아홀(141)에서 발생되는 잡음을 차폐할 수 있도록 접지되어 있다. 또한, 외경 접지홀(242)은 내부 비아홀(241의 주위를 균일하게 둘러싸기 때문에, 스태거형 내부 비아홀(241)이 다른 회로 패턴 또는 소자와 임피던스 정합(impedance matching)을 달성할 수 있다. 따라서, 본 발명에 따른 인쇄회로기판은 내부 비아홀(241)과 다른 회로 패턴 또는 소자와 임피던스 정합을 통하여 종래의 비아홀에서 발생되는 반사 잡음을 최소화할 수 있다.
도 3a에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(240)에 인접하여 전원 공급층 또는 다른 신호 전달층(221, 222)이 존재하는 경우, 내부 비아홀(241)에서 발생되는 잡음은 외경 접지홀(242)에서 차단되어 전원 공급층 또는 다른 신호 전달층(221, 222)에 영향을 주지 않는다. 이 경우, 스태거형 내부 비아홀(241), 외경 접지홀(242) 및 전원 공급층 또는 다른 신호 전달층(221, 222)은 서로 독립적으로 신호를 전달할 수 있다.
여기서, 인쇄회로기판의 외층(231, 232)의 블라인드 비아홀(231a, 232a)에서 발생될 수 있는 잡음이 다른 회로 패턴 또는 소자에 영향을 줄 수 있는 것을 생각할 수 있으나, 그 크기가 매우 작기 때문에 무시할 수 있다.
도 3a 및 도 3b에서, 인쇄회로기판의 외경 접지홀(242)은 소정의 직경을 가지는 원통형으로 제작되었으나, 사용 목적 또는 용도에 따라 다양한 형태로 제작될 수 있으며, 외경 접지홀(242)과 내부 비아홀(241)은 서로 동축 또는 평행한 축 형태로 제작되는 것이 바람직하다.
도 4a는 본 발명의 제 3 실시예에 따른 하나의 스태거형 내부 비아홀(341)을 포함하는 동축 비아홀(340)을 구비한 인쇄회로기판의 단면도이고, 도 4b는 본 발명의 제 3 실시예에 따른 하나의 스태거형 내부 비아홀(341)을 포함하는 동축 비아홀(340)의 사시도이다.
도 4a 및 도 4b에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(340)을 구비한 인쇄회로기판은 블라인드 비아홀(331a, 332a)과 랜드(341a)를 통하여 외층(331, 332)에 신호를 전달하는 하나의 스태거형 내부 비아홀(341) 및 상기 스태거형 내부 비아홀(341)의 단면을 내부에 포함하는 원형의 단면을 가지고 있으며 소정의 간격를 두고 상기 스태거형 내부 비아홀(341)의 중심축 방향을 따라 인쇄회로기판의 내층에서 다른 내층으로 연장되는 외경 접지홀(342)을 포함한다.
여기서 외경 접지홀(342)은 Cu와 같은 도전성 물질이고, 스태거형 내부 비아홀(341)과 단락되지 않도록 두 홀 사이가 절연 물질(343)로 충진되는 것이 바람직하다. 따라서, 외경 접지홀(342)과 내부 비아홀(341)이 서로 독립적으로 신호를 전달할 수 있다.
도 4a 및 도 4b의 동축 비아홀(340)을 구비한 인쇄회로기판을 도 3a 및 도 3b의 동축 비아홀(240)을 구비한 인쇄회로기판과 비교하여 보면, 내층의 회로패턴이 아닌 스태거형 내부 비아홀(341)의 랜드(341a)를 통하여 외층(331, 332)의 블라인드 비아홀(331a, 332a)과 신호를 전달하는 차이점이 있다.
도 5a는 본 발명의 제 4 실시예에 따른 두 개의 내부 비아홀(441a, 441b)을 포함하는 동축 비아홀(440)을 구비한 인쇄회로기판의 단면도이고, 도 5b는 본 발명의 제 4 실시예에 따른 두 개의 내부 비아홀(441a, 441b)을 포함하는 동축 비아홀(440)의 사시도이다.
도 5a 및 도 5b에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(440)을 구비한 인쇄회로기판은 회로 패턴이 형성된 외층들(431, 432)간에 신호를 전달하는 두 개의 내부 비아홀(441a, 441b) 및 상기 두 개의 내부 비아홀(441a, 441b)의 단면을 내부에 포함하는 원형의 단면을 가지고 있으며 소정의 간격를 두고 상기 두 개의 내부 비아홀(441a, 441b)의 중심축 방향을 따라 인쇄회로기판의 외층(431)에서 다른 외층(432)으로 연장되는 외경 접지홀(442)을 포함한다. 여기서 외경 접지홀(442)은 Cu와 같은 도전성 물질이고, 두 개의 내부 비아홀(441a, 441b)과 단락되지 않도록 두 홀 사이가 절연 물질(443)로 충진되는 것이 바람직하다. 따라서, 외경 접지홀(442)과 두 개의 내부 비아홀(441a, 441b)이 서로 독립적으로 신호를 전달할 수 있다.
도 5a 및 도 5b의 동축 비아홀(440)을 구비한 인쇄회로기판을 도 2a 및 도 2b의 동축 비아홀(140)을 구비한 인쇄회로기판과 비교하여 보면, 외경 접지홀(442) 내부에 두 개의 내부 비아홀(441a, 441b)이 형성되어 있는 차이점이 있다. 그러나, 신호를 전달하는 내부 비아홀(441a, 441b)이 두 개가 형성되어 있으므로, 별개의 두 신호가 아닌 차동 신호(differential signal)를 전달할 수 있는 장점이 있다.
도 6a는 본 발명의 제 5 실시예에 따른 네 개의 내부 비아홀(541a, 541b, 541c, 541d)을 포함하는 동축 비아홀(540)을 구비한 인쇄회로기판의 단면도이고, 도 6b는 본 발명의 제 5 실시예에 따른 네 개의 내부 비아홀(541a, 541b, 541c, 541d)을 포함하는 동축 비아홀(540)의 사시도이며, 도 7은 본 발명의 제 6 실시예에 따른 네 개의 내부 비아홀(641a, 641b, 641c, 642d)을 포함하는 동축 비아홀(640)의 사시도이다.
도 6a 및 도 6b에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(540)을 구비한 인쇄회로기판은 회로 패턴이 형성된 외층(531, 532)들간에 신호를 전달하는 네 개의 내부 비아홀(541a, 541b, 541c, 541d) 및 상기 네 개의 내부 비아홀(541a, 541b, 541c, 541d)의 단면을 내부에 포함하는 원형의 단면을 가지고 있으며 소정의 간격를 두고 상기 네 개의 내부 비아홀(541a, 541b, 541c, 541d)의 중심축 방향을 따라 인쇄회로기판의 외층(531)에서 다른 외층(532)으로 연장되는 외경 접지홀(542)을 포함한다. 여기서 외경 접지홀(542)은 Cu와 같은 도전성 물질이고, 네 개의 내부 비아홀(541a, 541b, 541c, 541d) 과 단락되지 않도록 두 홀 사이가 절연 물질(543)로 충진되는 것이 바람직하다. 따라서, 외경 접지홀(542)과 네 개의 내부 비아홀(541a, 541b, 541c, 541d) 이 서로 독립적으로 신호를 전달할 수 있다.
도 6a 및 도 6b의 동축 비아홀(540)을 구비한 인쇄회로기판을 도 5a 및 도 5b의 동축 비아홀(440)을 구비한 인쇄회로기판과 비교하여 보면, 외경 접지홀(542) 내부에 네 개의 내부 비아홀(541a, 541b, 541c, 541d)이 형성되어 있으므로, 별개의 네 가지 신호, 두 쌍의 차동 신호, 별개의 두 가지 신호와 한 쌍의 차동 신호 등의 다양한 형태의 신호를 전달할 수 있다.
도 6b 및 도 7에 나타낸 바와 같이, 본 발명에 따른 동축 비아홀(540, 640)의 외경 접지홀(542, 642)의 단면은 타원형 및 원형으로 나타내었으나, 이는 일실시예에 불과하며 사용목적, 용도 또는 설계에 따라 다각형 등의 다양한 형태가 가능하다.
이상에서 본 발명에 대하여 설명하였으나 이는 일실시예에 지나지 않는 바, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 얼마든지 다양한 변화 및 변형이 가능함은 당업자에게는 자명한 사실일 것이다. 하지만, 이들은 본 발명의 범위 내에 속한다는 것은 이하의 청구범위를 통해서 확연해 질 것이다.
상술한 바와 같이, 본 발명은 인쇄회로기판의 비아홀의 외부에 접지 역할을 하는 외경 접지홀을 형성하여 고속 신호 스위칭으로 인하여 비아홀에서 발생하는 잡음의 영향을 최소화하는 동축 비아홀을 구비한 인쇄회로기판을 제공한다.
따라서, 본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판은 내부 비아홀과 다른 회로 패턴 또는 소자와 임피던스 정합을 이룰 수 있으므로, 인쇄회로기판의 전기적인 성능이 향상시키는 효과가 있다.
또한, 본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판은 내부 비아홀에서 발생하는 전달 잡음이 전원 공급층으로 유입되는 것이 외경 접지홀에서 차단하므로, 인쇄회로기판의 전원 공급의 안정성을 향상시키는 효과도 있다.
또한, 본 발명에 따른 동축 비아홀을 구비한 인쇄회로기판은 고속의 신호를 전달하는 비아홀들 간의 상호 영향을 외경 접지홀을 통하여 차단할 수 있으므로, 비아홀의 집적도를 향상시킬 수 있는 효과도 있다.
도 1은 다양한 형태의 비아홀이 형성된 인쇄회로기판의 단면도.
도 2a는 본 발명의 제 1 실시예에 따른 하나의 신호 전달 내부 비아홀을 포함하는 동축 비아홀을 구비한 인쇄회로기판의 단면도.
도 2b는 본 발명의 제 1 실시예에 따른 하나의 내부 비아홀을 포함하는 동축 비아홀의 사시도.
도 3a는 본 발명의 제 2 실시예에 따른 하나의 외층에서 블라인드 비아 홀을 통해 내층에 동축 비아홀을 연결하는 인쇄 회로 기판 단면도.
도 3b는 본 발명의 제 2 실시예에 따른 외층에서 블라인드 비아 홀을 통해 내층에 동축 비아홀을 연결하는 사시도.
도 4a는 본 발명의 제 3 실시예에 따른 하나의 스태거형 내부 비아홀을 포함하는 동축 비아홀을 구비한 인쇄회로기판의 단면도.
도 4b는 본 발명의 제 3 실시예에 따른 하나의 스태거형 내부 비아홀을 포함하는 동축 비아홀의 사시도.
도 5a는 본 발명의 제 4 실시예에 따른 두 개의 내부 비아홀을 포함하는 동축 비아홀을 구비한 인쇄회로기판의 단면도.
도 5b는 본 발명의 제 4 실시예에 따른 두 개의 내부 비아홀을 포함하는 동축 비아홀의 사시도.
도 6a는 본 발명의 제 5 실시예에 따른 네 개의 내부 비아홀을 포함하는 동축 비아홀을 구비한 인쇄회로기판의 단면도.
도 6b는 본 발명의 제 5 실시예에 따른 네 개의 내부 비아홀을 포함하는 동축 비아홀의 사시도.
도 7은 본 발명의 제 6 실시예에 따른 네 개의 내부 비아홀을 포함하는 동축 비아홀의 사시도.
*도면의 주요 부분에 대한 부호의 설명*
11 : 내부 비아홀
12 : 스태거형 비아홀
13 : 스택형 비아홀
14 : 도통홀
20, 121, 122, 221, 222, 321, 321, 421, 422, 521, 522 : 전원 공급층 또는 다른 신호 전달층
131, 132, 231, 232, 331, 332, 431, 432, 531, 532 : 외층
140, 240, 340, 440, 540, 640 : 동축 비아홀
141, 241, 341, 441a, 441b, 541a, 541b, 541c, 541d, 641a, 641b, 641c, 641d : 내부 비아홀
142, 242, 342, 442, 542, 642 : 외경 접지홀
143, 243, 343, 443, 543, 643 : 절연 물질
231a, 232a, 331a, 332a : 블라인드 비아홀
241a, 341a : 내부 비아홀의 랜드

Claims (6)

  1. 회로 패턴이 형성되어 있는 다수의 회로층;
    상기 다수의 회로층 사이에 각각 위치하는 다수의 절연층;
    연속적인 곡선 단면을 가지며, 상기 연속적인 곡선 단면이 상기 다수의 회로층 중 하나의 표면과 수직하게 연장되고, 내측벽이 도전성 물질로 도금되는 비아홀;
    상기 다수의 비아홀 중 적어도 하나의 비아홀을 내부에 포함하는 폐곡선의 단면을 구비하며, 상기 폐곡선의 단면이 소정의 간격을 두고 상기 내부에 포함된 비아홀의 중심축 방향을 따라 연장되고, 내측벽이 도전성 물질로 도금되는 외경 접지홀; 및
    상기 외경 접지홀 내부에 포함된 비아홀과 상기 외경 접지홀 사이에 충진되는 절연 물질을 포함하는 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
  2. 제 1 항에 있어서,
    상기 외경 접지홀 내부에 포함된 비아홀은 내층과 내층을 연결하는 내부 비아홀(inner via hole), 계단 모양의 회로 연결 통로를 갖는 스태거형 비아홀(staggered via hole), 다수의 비아홀이 적층된 스택형 비아홀(stacked via hole), 외층과 외층을 연결하는 도통홀(through via hole) 및 선택적으로 회로층과 회로층을 연결하는 블라인드 비아홀(blind via hole)로 구성된 군으로부터 선택된 비아홀인 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
  3. 제 1 항에 있어서,
    상기 외경 접지홀은 접지(ground)되어 있는 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
  4. 제 1 항에 있어서,
    상기 외경 접지홀의 도전성 물질은 동도금층인 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
  5. 제 1 항에 있어서,
    상기 외경 접지홀 내부에 포함된 비아홀의 중심축은 상기 외경 접지홀의 중심축과 동축인 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
  6. 제 1 항에 있어서,
    상기 외경 접지홀 내부에 포함된 비아홀의 중심축은 상기 외경 접지홀의 중심축과 평행인 축인 것을 특징으로 하는 동축 비아홀을 구비한 인쇄회로기판.
KR1020040009666A 2004-02-13 2004-02-13 동축 비아홀을 구비한 인쇄회로기판 KR100651414B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040009666A KR100651414B1 (ko) 2004-02-13 2004-02-13 동축 비아홀을 구비한 인쇄회로기판
US11/042,360 US7408120B2 (en) 2004-02-13 2005-01-24 Printed circuit board having axially parallel via holes
CNB2005100071008A CN100444702C (zh) 2004-02-13 2005-02-07 具有轴向平行通孔的印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040009666A KR100651414B1 (ko) 2004-02-13 2004-02-13 동축 비아홀을 구비한 인쇄회로기판

Publications (2)

Publication Number Publication Date
KR20050081428A true KR20050081428A (ko) 2005-08-19
KR100651414B1 KR100651414B1 (ko) 2006-11-29

Family

ID=34836741

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040009666A KR100651414B1 (ko) 2004-02-13 2004-02-13 동축 비아홀을 구비한 인쇄회로기판

Country Status (3)

Country Link
US (1) US7408120B2 (ko)
KR (1) KR100651414B1 (ko)
CN (1) CN100444702C (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730593B1 (ko) * 2005-09-07 2007-06-20 세크론 주식회사 이너비아 다층인쇄회로기판 제조 장치 및 그 방법
US8723047B2 (en) 2007-03-23 2014-05-13 Huawei Technologies Co., Ltd. Printed circuit board, design method thereof and mainboard of terminal product

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4430976B2 (ja) * 2004-05-10 2010-03-10 富士通株式会社 配線基板及びその製造方法
SG135065A1 (en) * 2006-02-20 2007-09-28 Micron Technology Inc Conductive vias having two or more elements for providing communication between traces in different substrate planes, semiconductor device assemblies including such vias, and accompanying methods
US20070230150A1 (en) * 2005-11-29 2007-10-04 International Business Machines Corporation Power supply structure for high power circuit packages
TWI300264B (en) * 2006-03-27 2008-08-21 Advanced Semiconductor Eng Signal transmission structure, package structure and bonding method thereof
JP4650948B2 (ja) * 2006-05-08 2011-03-16 株式会社東海理化電機製作所 スルーホールのはんだ付け構造
US20080067665A1 (en) * 2006-09-20 2008-03-20 Azniza Binti Abd Aziz Via structure
KR101335987B1 (ko) * 2007-01-11 2013-12-04 삼성전자주식회사 다층 인쇄회로기판
US7701057B1 (en) * 2007-04-25 2010-04-20 Xilinx, Inc. Semiconductor device having structures for reducing substrate noise coupled from through die vias
WO2009008741A1 (en) * 2007-07-09 2009-01-15 Power Concepts Nz Limited Layered structure connection and assembly
US20090201654A1 (en) * 2008-02-08 2009-08-13 Lambert Simonovich Method and system for improving electrical performance of vias for high data rate transmission
KR20090096174A (ko) * 2008-03-07 2009-09-10 주식회사 하이닉스반도체 회로 기판 및 이를 이용한 반도체 패키지
KR100990546B1 (ko) * 2008-12-08 2010-10-29 삼성전기주식회사 비아 단부에 매립된 도금패턴을 갖는 인쇄회로기판 및 이의제조방법
TWI393490B (zh) * 2008-12-31 2013-04-11 Ind Tech Res Inst 多組同軸導線於基材之單一通孔中之結構與其製作方法
US20100178176A1 (en) * 2009-01-09 2010-07-15 Jeremy Kenyon Retractable Pump System
JP5330863B2 (ja) * 2009-03-04 2013-10-30 パナソニック株式会社 半導体装置の製造方法
CN101945537A (zh) * 2009-07-10 2011-01-12 英华达(上海)电子有限公司 一种具有过孔结构的印刷电路板及其制造方法
US9591756B2 (en) * 2011-05-24 2017-03-07 Mitsubishi Electric Corporation High-frequency package
US9204533B2 (en) * 2011-10-31 2015-12-01 Samsung Electro-Mechanics Co., Ltd. Asymmetrical multilayer substrate, RF module, and method for manufacturing asymmetrical multilayer substrate
CN102523701B (zh) * 2011-12-26 2014-08-06 深圳市星河电路有限公司 一种阶梯凸台vip孔树脂塞孔板制作方法
US9406587B2 (en) * 2012-06-26 2016-08-02 Intel Corporation Substrate conductor structure and method
WO2014034443A1 (ja) * 2012-08-31 2014-03-06 ソニー株式会社 配線基板及び配線基板の製造方法
CN103731971A (zh) * 2012-10-12 2014-04-16 昆山华扬电子有限公司 线路板金属孔屏蔽结构及其方法
US9888562B2 (en) * 2012-12-24 2018-02-06 Apple Inc. Electromagnetic interference shielding and strain relief structures for coupled printed circuits
KR102041243B1 (ko) 2013-04-26 2019-11-07 삼성전자주식회사 반도체 패키지
TWI484876B (zh) * 2013-12-20 2015-05-11 Ind Tech Res Inst 具傳輸孔之電路板及其製造方法
US9801275B2 (en) 2014-02-17 2017-10-24 Lg Innotek Co., Ltd. Printed circuit board and method of manufacturing the same
CN104902694B (zh) * 2014-03-05 2018-02-23 深南电路有限公司 内层厚铜电路板的加工方法和内层厚铜电路板
CN104023484A (zh) * 2014-05-09 2014-09-03 东莞市五株电子科技有限公司 一种印制电路板叠通孔结构的制造方法
US9807867B2 (en) * 2016-02-04 2017-10-31 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect structure and method of manufacturing the same
EP3435747A4 (en) * 2016-03-24 2019-11-27 Kyocera Corporation PRINTED CIRCUIT BOARD AND MANUFACTURING METHOD THEREFOR
JP6711229B2 (ja) * 2016-09-30 2020-06-17 日亜化学工業株式会社 プリント基板の製造方法及び発光装置の製造方法
CN107318221A (zh) * 2017-08-25 2017-11-03 郑州云海信息技术有限公司 一种过孔及其制造方法和印制电路板
US11160163B2 (en) * 2017-11-17 2021-10-26 Texas Instruments Incorporated Electronic substrate having differential coaxial vias
KR102611780B1 (ko) * 2018-10-26 2023-12-11 삼성전자 주식회사 관통 배선이 형성된 영역을 둘러싸는 개구부 및 개구부의 측면에 도전성 부재가 형성된 기판을 포함하는 기판 연결 부재 및 이를 포함하는 전자 장치
CN112867243A (zh) * 2021-01-06 2021-05-28 英韧科技(上海)有限公司 多层电路板
US20220240375A1 (en) * 2021-01-28 2022-07-28 Unimicron Technology Corp. Co-axial via structure and manufacturing method of the same
US11792918B2 (en) 2021-01-28 2023-10-17 Unimicron Technology Corp. Co-axial via structure
US20230253339A1 (en) * 2022-02-09 2023-08-10 Nxp Usa, Inc. Microelectronic packages having coaxially-shielded radio frequency input/output interfaces
CN114945240A (zh) * 2022-05-23 2022-08-26 维沃移动通信有限公司 转接板、电路板和电子设备
CN115135000A (zh) * 2022-08-09 2022-09-30 生益电子股份有限公司 印制电路板以及制备方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5140110A (en) * 1986-03-13 1992-08-18 Nintendo Co. Ltd. Printed circuit board capable of preventing electromagnetic interference
JPH0637416A (ja) * 1992-07-14 1994-02-10 Fujitsu Ltd プリント配線板
JP2819523B2 (ja) * 1992-10-09 1998-10-30 インターナショナル・ビジネス・マシーンズ・コーポレイション 印刷配線板及びその製造方法
JPH0828581B2 (ja) * 1993-05-31 1996-03-21 日本電気株式会社 多層印刷配線板およびその製造方法
US5623160A (en) * 1995-09-14 1997-04-22 Liberkowski; Janusz B. Signal-routing or interconnect substrate, structure and apparatus
US5949030A (en) * 1997-11-14 1999-09-07 International Business Machines Corporation Vias and method for making the same in organic board and chip carriers
JP2001196745A (ja) * 2000-01-12 2001-07-19 Ngk Spark Plug Co Ltd 多層プリント配線板
JP2001244635A (ja) 2000-03-01 2001-09-07 Ibiden Co Ltd プリント配線板の製造方法
US6479764B1 (en) * 2000-05-10 2002-11-12 International Business Machines Corporation Via structure with dual current path
JP3546823B2 (ja) * 2000-09-07 2004-07-28 インターナショナル・ビジネス・マシーンズ・コーポレーション スルーホール構造および該スルーホール構造を含むプリント基板
WO2002085821A2 (en) * 2001-04-24 2002-10-31 Shell International Research Maatschappij B.V. In situ recovery from a relatively permeable formation containing heavy hydrocarbons
JP2002353588A (ja) * 2001-05-29 2002-12-06 Mitsubishi Electric Corp 配線基板及び配線基板の製造方法
US7154047B2 (en) * 2004-02-27 2006-12-26 Texas Instruments Incorporated Via structure of packages for high frequency semiconductor devices
JP4430976B2 (ja) * 2004-05-10 2010-03-10 富士通株式会社 配線基板及びその製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730593B1 (ko) * 2005-09-07 2007-06-20 세크론 주식회사 이너비아 다층인쇄회로기판 제조 장치 및 그 방법
US8723047B2 (en) 2007-03-23 2014-05-13 Huawei Technologies Co., Ltd. Printed circuit board, design method thereof and mainboard of terminal product
US9519308B2 (en) 2007-03-23 2016-12-13 Huawei Technologies Co., Ltd. Printed circuit board, design method thereof and mainboard of terminal product

Also Published As

Publication number Publication date
CN100444702C (zh) 2008-12-17
US7408120B2 (en) 2008-08-05
US20050178585A1 (en) 2005-08-18
CN1655662A (zh) 2005-08-17
KR100651414B1 (ko) 2006-11-29

Similar Documents

Publication Publication Date Title
KR100651414B1 (ko) 동축 비아홀을 구비한 인쇄회로기판
US7385470B2 (en) Technique for reducing via capacitance
US8309863B2 (en) Printed wiring board
US8481866B2 (en) Adjacent plated through holes with staggered couplings for crosstalk reduction in high speed printed circuit boards
US7501586B2 (en) Apparatus and method for improving printed circuit board signal layer transitions
US8183468B2 (en) Electromagnetic bandgap structure, printed circuit board comprising this and method thereof
US10201085B2 (en) Methods of forming blind vias for printed circuit boards
US8604357B2 (en) Wiring board having via and method forming a via in a wiring board
CN107969065B (zh) 一种印刷电路板
WO2007102597A1 (en) Broadband transition from a via interconnection to a planar transmission line in a multilayer substrate
US20020130739A1 (en) Embedded waveguide and embedded electromagnetic shielding
JP2007158675A (ja) 多層プリント回路基板のビア構造、それを有する帯域阻止フィルタ
US10045435B2 (en) Concentric vias and printed circuit board containing same
JP2004241680A (ja) 多層プリント基板
US7291916B2 (en) Signal transmission structure and circuit substrate thereof
US20080087460A1 (en) Apparatus and method for a printed circuit board that reduces capacitance loading of through-holes
US20150008029A1 (en) Circuit board and method of manufacturing the same
CN112672518B (zh) 一种消除60GHz内谐振的差分过孔结构优化方法
US8487195B2 (en) Via structure for multi-gigahertz signaling
JP2015018944A (ja) プリント回路板
CN108990258B (zh) 一种pcb板及一种电子设备
CN113709962B (zh) 一种差分信号传输多层pcb板结构
CN101562951B (zh) 线路板及其制作方法
JP2004165916A (ja) パターンアンテナ内蔵回路基板
Raikar et al. Mitigation of Electromagnetic Interference in high speed circuits

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121002

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130916

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee