TWI393490B - 多組同軸導線於基材之單一通孔中之結構與其製作方法 - Google Patents
多組同軸導線於基材之單一通孔中之結構與其製作方法 Download PDFInfo
- Publication number
- TWI393490B TWI393490B TW097151842A TW97151842A TWI393490B TW I393490 B TWI393490 B TW I393490B TW 097151842 A TW097151842 A TW 097151842A TW 97151842 A TW97151842 A TW 97151842A TW I393490 B TWI393490 B TW I393490B
- Authority
- TW
- Taiwan
- Prior art keywords
- wires
- outer ring
- coaxial
- substrate
- hole
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
- H05K1/0222—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors for shielding around a single via or around a group of vias, e.g. coaxial vias or vias surrounded by a grounded via fence
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09636—Details of adjacent, not connected vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09645—Patterning on via walls; Plural lands around one hole
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09809—Coaxial layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/429—Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Structure Of Printed Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Description
本發明是有關於一種導線於基材的通孔中之結構,且特別是有關於一種多組同軸導線於基材之單一通孔中之結構。
隨著半導體製程越來越精密,在未來45奈米(nm)以下之製程中,如欲將寬度低於45奈米之極細導線通過孔徑大於1微米(μm)之通孔,以連接至另一極細導線,勢必會產生極嚴重的阻抗不匹配之問題,以致於無法進行高速的訊號傳輸。然而,若在通孔中設置多數導線以解決上述問題,則多數導線之間會有嚴重的訊號干擾問題。
例如,美國第5,587,119號專利係揭露一個同軸導線結構。請參照圖1A至圖1F,其為依照美國第5,587,119號專利之方法製作的同軸導線結構剖面示意圖。首先,請參照圖1A,提供基材102;接著製作第一通孔104於基材102中,其中基材102具有上表面106以及下表面108,而第一通孔104具有孔壁表面110,如圖1B所示。參照圖1C,再製作表面金屬層112、以及孔壁金屬層114;產生具有孔壁金屬層114的第二通孔116。接著,填充絕緣材料118於第二通孔116中,如圖1D所示。然後,參照圖1E,在絕緣材料118中心製作第三通孔120。最後,如圖1F所示,在第三通孔120中填入金屬導線122,使孔壁金屬層114、絕緣材料118、與中心的金屬導線122構成同軸導線結構100。同軸導線結構100中,孔壁金屬層114可以接地,且因其包圍中心的金屬導線122,故金屬導線122可以得到良好的電磁屏蔽(Electromagnetic Shielding),用以消除訊號干擾(Crosstalk)。
另外,美國第5,421,083號專利也揭露了一個同軸導線結構,如圖2所示,其為依照美國第5,421,083號專利之方法製作的同軸導線結構剖面示意圖。同軸導線結構200包括基材202、第一導電層204、第二導電層206、第一絕緣層208與第二絕緣層210。此發明提供第一導電層204與第二導電層206同時通過通孔以傳輸訊號。
再者,美國第6,943,452號專利也揭露了一個同軸導線結構,如圖3所示,其為美國第6,943,452號專利之同軸導線結構剖面示意圖。同軸導線結構300包括一圓柱狀導線304,其可放入導電管306中,並與導電管306電性連接,其中導電管306設置於複合基材302中,且導電管306周圍設有多數個接地裝置308,其環繞導電管306。然而,接地裝置308並非上下連續。
美國第7,404,250號專利也揭露了一個同軸導線結構,如圖4所示,其為美國第7,404,250號專利之同軸導線結構剖面示意圖。同軸導線結構400包括第一導線404、環繞於第一導線404的絕緣層406、環繞於絕緣層406的第二導線410與導電層408,其中導電層408與第一導線404電性相連。如同美國第5,421,083號專利,此發明提供第一導線404與第二導線410同時通過通孔以傳輸訊號。
美國第6,943,452號專利與中華民國第I248330號專利也分別揭露一個導線結構,其包括接地裝置,以減少導線之訊號干擾。美國第7,129,567號專利則揭露於單一通孔中設置多數導線。
在半導體製程愈來愈精密的情況下,一個通孔中製作多組同軸導線是未來必然的趨勢,以便提高單位面積內的電路密度,使得產品更為輕薄短小。然而由上述可之,先前技藝僅顯示在單一通孔中製作一條同軸導線,或在單一通孔中製作多數導線但未解決訊號干擾之問題。因此,能避免訊號干擾之問題,且於單一通孔中製作多數同軸導線之發明是被迫切需要的。
本發明提供一種製作方法,可用於製作上述導線於基材的通孔中之結構。在一實施例中,此製作方法包括提供第一基材與第二基材並於第一基材之一表面上製作第一導電層,再於第二基材之一表面上製作第二導電層,並將第一基材置於第二導電層上。接著,於第一基材中製作通孔,並設置外環導體於通孔。繼之,圖案化外環導體,以產生多數環狀凹槽,其中環狀凹槽中形成至少一導線。最後,填充絕緣材料於該些環狀凹槽。
本發明亦提供一種在基材之單一通孔中具有多組同軸導線之結構,其中包含一基材,該基材包含至少一通孔,以及多組同軸導線安置於所述之通孔內,每一組所述之同軸導線至少包括一外環導體、一環狀絕緣材料、以及一導線。
為了讓本發明之上述特徵能更明顯易懂,下文特舉實施例,並配合圖示做詳細說明如下。
底下將以不同的實施例,說明本發明所提出的導線於基材的通孔中之結構與其製造方法。
請同時參照圖5A與圖5B,其分別為本發明一實施例之導線於基材的通孔中之結構的上視示意圖與剖面示意圖。基材502具有通孔504,通孔504中具有外環導體506與兩條導線508,外環導體506環繞導線508。絕緣材料510設置於外環導體506與導線508之間,且導線508之上端與下端裸露,以與導電層電性連接。導電層512電性連接於外環導體506,使其接地。由於導線508被外環導體506所環繞,故能獲得完整的電磁屏蔽之效果。
請參照圖6A至圖6L,其為依照本發明一實施例製作之導線於基材的通孔中之結構的剖面示意圖。首先,如圖6A所示,提供第一基材602,並於其一表面上設置第一導電層612,且製作第一通孔614,並提供第二基材622,其一表面上設置第二導電層624。將第一基材602以其另一表面設置於第二導電層624上。接著,參照圖6B,設置外環導體606以填滿第一通孔614,其中外環導體606電性連接第一導電層612與第二導電層624。圖案化外環導體606以及下方的第二導電層624,產生環狀凹槽610,且環狀凹槽610內有導線608L與導線608R(其本來為外環導體606之一部分),如圖6C所示。繼之,以絕緣材料610D填充環狀凹槽610以及外環導體606、第一導電層612、導線608L與導線608R之表面,並圖案化絕緣材料610D以暴露導線608L與導線608R之表面,如圖6D所示。接著,參照圖6E,設置第三導電層616,且圖案化第三導電層616使得導線608L電性連接第三導電層616。然後,參照圖6F,設置絕緣材料層618D,並圖案化絕緣材料層618D以暴露導線608R之上端。接著,設置第四導電層620,且圖案化第四導電層620使得導線608R電性連接第四導電層620,如圖6G所示。
然後,製作基材602下方之電路。請參照圖6H,將第二基材622去除,設置絕緣材料層626D並將其圖案化,以裸露導線608L與導線608R之另一表面,如圖6I所示。繼之,設置第五導電層628,且圖案化第五導電層628使其與導線608L電性連接。最後,參照圖6K,設置絕緣材料層630D並將其圖案化,以裸露導線608R之另一表面,並設置第六導電層632,且圖案化第六導電層632使其與導線608R電性連接,如圖6L所示。此外,上述第一至第六之六層導電層中,第一導電層612與第二導電層624可將外環導體606電性耦合接地;另第三導電層616、第四導電層620、第五導電層628與第六導電層632可分別將導線608L及導線608R電性耦合至其他訊號或電位。
本實施例揭示四層訊號導電層與兩層接地導電層,但本發明並不以此為限,訊號導電層與接地導電層之數目可以更多或更少。
請參照圖7,其為本發明一實施例之導線於基材的通孔中之結構的示意圖。本發明可製作成多層結構,分別連接至不同導電層。第一外環導體706A、第二外環導體706B與第三外環導體706C皆位於本發明之第一通孔中,且其分別具有第一導線708A、第二導線708B與第三導線708C,可分別連接至第一導電層716A、第二導電層716B與第三導電層716C,且第一至第三導電層可分別電性耦合至其他訊號或電位。另外,第一外環導體706A、第二外環導體706B與第三外環導體706C如同蛋糕狀堆疊,其中第一外環導體706A具有最大之半徑,第三外環導體706C具有最小之半徑,且三者皆可藉由第四導電層712電性耦合接地。
本實施例揭示三層訊號導電層、一層接地導電層與三個外環導體,但本發明並不以此為限,訊號導電層、接地導電層與外環導體之數目可以更多或更少。
請參照圖8,其為本發明一實施例之導線於基材的通孔中之結構的示意圖。本發明之外環導體也可分別電性連接至不同接地導電層。第一外環導體806A、第二外環導體806B與第三外環導體806C皆位於本發明之第一通孔中,且其分別具有第一導線808A、第二導線808B與第三導線808C,可分別連接至第一導電層816A、第二導電層816B與第三導電層816C,且第一至第三導電層可分別電性耦合至其他訊號或電位。另外,第一外環導體806A、第二外環導體806B與第三外環導體806C如同蛋糕狀堆疊,其中第一外環導體806A具有最大之半徑,第三外環導體806C具有最小之半徑,且可分別藉由第四導電層812A、第五導電層812B與第六導電層812C電性耦合接地。在本實施例中,第一導電層812A、第一導線808A、第二導電層812B、第二導線808B、第三導電層812C與第三導線808C堆疊排列,可使其有更好的電性表現。
本實施例揭示三層訊號導電層、三層接地導電層與三個外環導體,但本發明並不以此為限,訊號導電層、接地導電層與外環導體之數目可以更多或更少。
上述實施例中,通孔、外環導體與導線為圓形,但本發明並不以此為限,通孔、外環導體與導線可為方形或其他形狀。
此外,上述實施例中,導電層、外環導體與導線可為金屬或是其他導電材料。
上述實施例提供一導線於基材的通孔中之結構,其可避免訊號干擾之問題,可用於基材之一表面之電路與另一表面之電路之間的垂直連接(vertical interconnection)結構及製程,且適用於積體電路製程以及電路板等多層電路製程。
上述實施例係於單一通孔中製作多數同軸導線。同軸導線中具有導線,其用以電性連接位於通孔不同表面的電路。外環導體包覆導線,以提供電磁屏蔽並解決訊號干擾之問題;其中外環導體可以接地。
上述實施例所提供之導線於基材的通孔中之結構,由於其單一通孔中具有多數同軸導線,故能解決阻抗不匹配之問題。
上述實施例所提供之導線於基材的通孔中之結構,可以適用於電性連接基材之一表面之多數層電路與另一表面之多數層電路,以便提高單位面積內的電路密度。
除此之外,上述實施例提供一種製作方法,可用於製作上述導線於基材的通孔中之結構。在本發明一實施例中,於上述第一導電層與第二導電層之表面再設置多數圖案化的絕緣材料層與導電層,以增加電路密度,且基材不同表面上之導電層透過通孔中之導線電性連接。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
502、602、622、702、802...基材
504、614...通孔
506、606、706A~706C、806A~806C...外環導體
610...環狀凹槽
508、608R、608L、708A~708C、808A~808C...導線
510、610D...絕緣材料
618D、626D、630D...絕緣材料層
512、612、624、712、812A~812C...導電層
616、620、628、632、716A~716C、816A~816C...導電層
圖1A至圖1F為依照美國第5,587,119號專利之方法製作的同軸導線結構剖面示意圖。
圖2為依照美國第5,421,083號專利之方法製作的同軸導線結構剖面示意圖。
圖3為美國第6,943,452號專利之同軸導線結構剖面示意圖。
圖4為美國第7,404,250號專利之同軸導線結構剖面示意圖。
圖5A為本發明一實施例之導線於基材的通孔中之結構的上視示意圖。
圖5B為本發明一實施例之導線於基材的通孔中之結構的剖面示意圖。
圖6A至圖6L為依照本發明一實施例製作之導線於基材的通孔中之結構的剖面示意圖。
圖7為本發明一實施例之導線於基材的通孔中之結構的示意圖。
圖8為本發明一實施例之導線於基材的通孔中之結構的示意圖。
602...基材
606...外環導體
608R、608L...導線
610D...絕緣材料
618D...絕緣材料層
612、624...導電層
616、620、628、632...導電層
Claims (29)
- 一種在基材之單一通孔內製作多組同軸導線之製造方法,包含:準備一第一基材,其中所述之第一基材之一表面形成一第一導電層以及一第一通孔;準備一第二基材,其中所述之第二基材之一表面形成一第二導電層;將所述之第一基材安置在所述之第二基材的第二導電層上;填充一外環導體層於所述之第一通孔;環狀蝕刻所述之外環導體層,產生多組環狀凹槽;以及填充一第一絕緣材料於所述之環狀凹溝,以產生多組同軸導線。
- 如申請專利範圍第1項所述之一種在基材之單一通孔內製作多組同軸導線之製程,其中:每一環狀凹槽中至少包含一導線,以形成至少一第一組導線與一第二組導線。
- 如申請專利範圍第2項所述之一種在基材之單一通孔內製作多組同軸導線之製程,更包含:在所述之第一導電層、外環導體層與導線上沉積一圖案化之第二絕緣材料層,並裸露所述之同軸導線中第一組導線與第二組導線的上端;在所述之圖案化第二絕緣材料層上沈積一圖案化之第三導電層,將所述之第一組導線電性耦合至所述之第一基材上之第三導電層。
- 如申請專利範圍第3項所述之一種在基材之單一通孔內製作多組同軸導線之製程,更包含:在所述之圖案化第二絕緣材料層與圖案化第三導電層上沉積一圖案化之第三絕緣材料層,並裸露所述之同軸導線中所述之第二組導線的上端;在所述之圖案化第三絕緣材料層上沉積一圖案化第四導電層,將所述之第二組導線電性耦合至所述之第一基材上之第四導電層。
- 如申請專利範圍第4項所述之一種在基材之單一通孔內製作多組同軸導線之製程,更包含:去除所述之第二基材;在所述之第二導電層面對結合所述之第一基材的另一表面上,沉積一圖案化之第四絕緣材料層,並裸露所述之第一組導線與第二組導線的下端;在所述之圖案化第四絕緣材料層上沉積一圖案化第五導電層,將所述之第一組導線電性耦合至所述之第一基材下方之第五導電層。
- 如申請專利範圍第5項所述之一種在基材之單一通孔內製作多組同軸導線之製程,更包含:在所述之圖案化第四絕緣材料層與圖案化第五導電層上沉積一圖案化之第五絕緣材料層,並裸露所述之第二組導線的下端;在所述之圖案化之第五絕緣材料層上沉積一圖案化之第六導電層,將所述之第二組導線電性耦合至所述之第一基材下方之第六導電層。
- 一種在基材之單一通孔中具有多組同軸導線之結構,包含:一基材包含至少一通孔;一第一外環導體,安置於所述之通孔內,其中該第一外環導體包括多個第一通孔;一第二外環導體,安置於所述之第一外環導體內,其中該第二外環導體包括多個第二通孔;以及多個同軸導線,至少包括一第一群的多個同軸導線與一第二群之多個同軸導線,其中所述之第一群的該些同軸導線安置於所述之該些第一通孔,所述之第二群的該些同軸導線安置分別安置於所述之該些第二通孔。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群之該些同軸導線安置於所述之通孔中最外圈並環狀排列。
- 如申請專利範圍第8項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第二群之該些同軸導線安置於所述之通孔中次外圈並環狀排列,其中所述之第二群的該些同軸導線上端突出於所述之第一群同軸導線上端。
- 如申請專利範圍第9項所述之一種在基材之單一通孔中具有多組同軸導線之結構,更包含一第三外環導體,安置於所述之第二外環導體內,其中該第三外環導體包括多個第三通孔;以及一第三群的多個同軸導線,安置於所述之該些第三通孔中,其中所述之第三群同軸導線上端突出於所述之第二群 的該些同軸導線上端。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一外環導體或所述之第二外環導體其中之一,電性耦合至地面電位。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中部分所述之第一外環導體或所述之第二外環導體的該些同軸導線電性耦合至信號線。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中部分所述之第一外環導體或所述之第二外環導體的該些同軸導線電性耦合至所述之基材上方同一導電層。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中部分所述之第一外環導體或所述之第二外環導體的該些同軸導線分別電性耦合至所述之基材上方之不同導電層。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中部分所述之第一外環導體或所述之第二外環導體的該些同軸導線電性耦合至所述之基材下方同一導電層。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中部分所述之第一外環導體或所述之第二外環導體的該些同軸導線分別電性耦合至所述之基材下方不同導電層。
- 如申請專利範圍第7項所述之一種在基材之單一通 孔中具有多組同軸導線之結構,其中所述第一外環導體與所述第二外環導體係整合為一體者。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述第一外環導體與所述第二外環導體的高度等於所述之通孔高度。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述第一外環導體與所述第二外環導體的高度大於所述之通孔高度。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群的該些同軸導線之兩端齊平於所述之第一外環導體之兩端,所述之第二群的該些同軸導線之兩端齊平於所述之第二外環導體之兩端。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群的該些同軸導線之兩端凸出於所述之第一外環導體之兩端,所述之第二群的該些同軸導線之兩端凸出於所述之第二外環導體之兩端。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群的該些同軸導線連接到一第一導體層;以及所述之第二群的該些同軸導線連接到一第二導體層。
- 如申請專利範圍第7項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中 所述之第一群的該些同軸導線包括多個第一導線,分別安置於所述之第一外環導體之該些第一通孔內;以及多個第一絕緣層,每一該第一絕緣層對應地環繞包覆該些第一導線其中之一,其中所述之第一外環導體分別環繞包覆該些第一絕緣層之外側;所述之第二群的該些同軸導線包括多個第二導線,分別安置於所述之第二外環導體之該些第二通孔內;以及多個第二絕緣層,每一該第二絕緣層對應地環繞包覆該些第二導線其中之一,其中所述之第二外環導體分別環繞包覆該些第二絕緣層之外側。
- 如申請專利範圍第10項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群的該些同軸導線包括多個第一導線,分別安置於所述之第一外環導體之該些第一通孔內;以及多個第一絕緣層,每一該第一絕緣層對應地環繞包覆該些第一導線其中之一,其中所述之第一外環導體分別環繞包覆該些第一絕緣層之外側;所述之第二群的該些同軸導線包括多個第二導線,分別安置於所述之第二外環導體之該些第二通孔內;以及多個第二絕緣層,每一該第二絕緣層對應地環繞包覆該些第二導線其中之一,其中所述之第二外環 導體分別環繞包覆該些第二絕緣層之外側;以及所述之第三群的該些同軸導線包括多個第三導線,分別安置於所述之第三外環導體之該些第三通孔內;以及多個第三絕緣層,每一該第三絕緣層對應地環繞包覆該些第三導線其中之一,其中所述之第三外環導體分別環繞包覆該些第三絕緣層之外側。
- 如申請專利範圍第10項所述之一種在基材之單一通孔中具有多組同軸導線之結構,其中所述之第一群的該些同軸導線連接到一第四導體層;所述之第二群的該些同軸導線連接到一第五導體層;以及所述之第三群的該些同軸導線連接到一第六導體層。
- 一種多組同軸導線結構,包含:一基材,包含至少一通孔;一外環導體,安置於所述之通孔內,其中該外環導體包括多個第一通孔;一導電層,位於該基材上;多個導線,分別安置於所述之該些第一通孔內;多個絕緣層,每一該絕緣層對應地環繞包覆該些導線其中之一,其中所述之外環導體分別環繞包覆該些絕緣層之外側。
- 如申請專利範圍第26項所述之多組同軸導線結構,其中,該些導線的每一該導線包括一上端與一下端,而該些導線的該些上端與該些下端裸露,用以電性連接到 該基材之一或多個其他導電層。
- 如申請專利範圍第26項所述之多組同軸導線結構,其中,該導電層電性連接到該該外環導體,用以使該外環導體連接到一電位。
- 如申請專利範圍第28項所述之多組同軸導線結構,其中,該電位為一接地電位。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW097151842A TWI393490B (zh) | 2008-12-31 | 2008-12-31 | 多組同軸導線於基材之單一通孔中之結構與其製作方法 |
US12/468,058 US8304666B2 (en) | 2008-12-31 | 2009-05-19 | Structure of multiple coaxial leads within single via in substrate and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW097151842A TWI393490B (zh) | 2008-12-31 | 2008-12-31 | 多組同軸導線於基材之單一通孔中之結構與其製作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201026169A TW201026169A (en) | 2010-07-01 |
TWI393490B true TWI393490B (zh) | 2013-04-11 |
Family
ID=42283505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097151842A TWI393490B (zh) | 2008-12-31 | 2008-12-31 | 多組同軸導線於基材之單一通孔中之結構與其製作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8304666B2 (zh) |
TW (1) | TWI393490B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9706656B2 (en) | 2014-12-15 | 2017-07-11 | Industrial Technology Research Institute | Signal transmission board and method for manufacturing the same |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI238513B (en) * | 2003-03-04 | 2005-08-21 | Rohm & Haas Elect Mat | Coaxial waveguide microstructures and methods of formation thereof |
JP2008188755A (ja) | 2006-12-30 | 2008-08-21 | Rohm & Haas Electronic Materials Llc | 三次元微細構造体およびその形成方法 |
US7898356B2 (en) | 2007-03-20 | 2011-03-01 | Nuvotronics, Llc | Coaxial transmission line microstructures and methods of formation thereof |
EP3104450A3 (en) | 2007-03-20 | 2016-12-28 | Nuvotronics, LLC | Integrated electronic components and methods of formation thereof |
US20110123783A1 (en) | 2009-11-23 | 2011-05-26 | David Sherrer | Multilayer build processses and devices thereof |
US8917150B2 (en) | 2010-01-22 | 2014-12-23 | Nuvotronics, Llc | Waveguide balun having waveguide structures disposed over a ground plane and having probes located in channels |
WO2011091334A2 (en) * | 2010-01-22 | 2011-07-28 | Nuvotronics, Llc | Thermal management |
US8629536B2 (en) | 2011-02-01 | 2014-01-14 | International Business Machines Corporation | High performance on-chip vertical coaxial cable, method of manufacture and design structure |
US8866300B1 (en) | 2011-06-05 | 2014-10-21 | Nuvotronics, Llc | Devices and methods for solder flow control in three-dimensional microstructures |
US8814601B1 (en) * | 2011-06-06 | 2014-08-26 | Nuvotronics, Llc | Batch fabricated microconnectors |
US9993982B2 (en) | 2011-07-13 | 2018-06-12 | Nuvotronics, Inc. | Methods of fabricating electronic and mechanical structures |
US8916781B2 (en) | 2011-11-15 | 2014-12-23 | Invensas Corporation | Cavities containing multi-wiring structures and devices |
US9343393B2 (en) | 2012-08-15 | 2016-05-17 | Industrial Technology Research Institute | Semiconductor substrate assembly with embedded resistance element |
US9325044B2 (en) | 2013-01-26 | 2016-04-26 | Nuvotronics, Inc. | Multi-layer digital elliptic filter and method |
US9306254B1 (en) | 2013-03-15 | 2016-04-05 | Nuvotronics, Inc. | Substrate-free mechanical interconnection of electronic sub-systems using a spring configuration |
US9306255B1 (en) | 2013-03-15 | 2016-04-05 | Nuvotronics, Inc. | Microstructure including microstructural waveguide elements and/or IC chips that are mechanically interconnected to each other |
TWI484876B (zh) | 2013-12-20 | 2015-05-11 | Ind Tech Res Inst | 具傳輸孔之電路板及其製造方法 |
JP6535347B2 (ja) | 2014-01-17 | 2019-06-26 | ヌボトロニクス、インク. | ウエハースケールのテスト・インターフェース・ユニット:高速および高密度の混合信号インターコネクトおよびコンタクタのための低損失および高絶縁性の装置および方法 |
US10847469B2 (en) | 2016-04-26 | 2020-11-24 | Cubic Corporation | CTE compensation for wafer-level and chip-scale packages and assemblies |
US10511073B2 (en) | 2014-12-03 | 2019-12-17 | Cubic Corporation | Systems and methods for manufacturing stacked circuits and transmission lines |
TWI576026B (zh) | 2015-07-17 | 2017-03-21 | 財團法人工業技術研究院 | 電路結構 |
US20170365574A1 (en) * | 2016-06-16 | 2017-12-21 | International Business Machines Corporation | Microwave connectors for semiconductor wafers |
US10727391B2 (en) | 2017-09-29 | 2020-07-28 | International Business Machines Corporation | Bump bonded cryogenic chip carrier |
US11160163B2 (en) | 2017-11-17 | 2021-10-26 | Texas Instruments Incorporated | Electronic substrate having differential coaxial vias |
US10319654B1 (en) | 2017-12-01 | 2019-06-11 | Cubic Corporation | Integrated chip scale packages |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW525417B (en) * | 2000-08-11 | 2003-03-21 | Ind Tech Res Inst | Composite through hole structure |
US7129567B2 (en) * | 2004-08-31 | 2006-10-31 | Micron Technology, Inc. | Substrate, semiconductor die, multichip module, and system including a via structure comprising a plurality of conductive elements |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5421083A (en) * | 1994-04-01 | 1995-06-06 | Motorola, Inc. | Method of manufacturing a circuit carrying substrate having coaxial via holes |
US5587119A (en) | 1994-09-14 | 1996-12-24 | E-Systems, Inc. | Method for manufacturing a coaxial interconnect |
US5541567A (en) * | 1994-10-17 | 1996-07-30 | International Business Machines Corporation | Coaxial vias in an electronic substrate |
JP4195731B2 (ja) * | 1996-07-25 | 2008-12-10 | 富士通株式会社 | 多層プリント板及びこれを利用した高周波回路装置 |
US5949030A (en) * | 1997-11-14 | 1999-09-07 | International Business Machines Corporation | Vias and method for making the same in organic board and chip carriers |
US6388198B1 (en) * | 1999-03-09 | 2002-05-14 | International Business Machines Corporation | Coaxial wiring within SOI semiconductor, PCB to system for high speed operation and signal quality |
US6388208B1 (en) * | 1999-06-11 | 2002-05-14 | Teradyne, Inc. | Multi-connection via with electrically isolated segments |
US6479764B1 (en) * | 2000-05-10 | 2002-11-12 | International Business Machines Corporation | Via structure with dual current path |
JP2002353588A (ja) * | 2001-05-29 | 2002-12-06 | Mitsubishi Electric Corp | 配線基板及び配線基板の製造方法 |
US6770822B2 (en) * | 2002-02-22 | 2004-08-03 | Bridgewave Communications, Inc. | High frequency device packages and methods |
KR100651414B1 (ko) * | 2004-02-13 | 2006-11-29 | 삼성전기주식회사 | 동축 비아홀을 구비한 인쇄회로기판 |
JP4430976B2 (ja) * | 2004-05-10 | 2010-03-10 | 富士通株式会社 | 配線基板及びその製造方法 |
SG135065A1 (en) * | 2006-02-20 | 2007-09-28 | Micron Technology Inc | Conductive vias having two or more elements for providing communication between traces in different substrate planes, semiconductor device assemblies including such vias, and accompanying methods |
TWI248330B (en) | 2005-01-14 | 2006-01-21 | Ind Tech Res Inst | High frequency and wide band impedance matching via |
US7679005B2 (en) * | 2005-03-23 | 2010-03-16 | Endicott Interconnect Technologies, Inc. | Circuitized substrate with shielded signal lines and plated-thru-holes and method of making same, and electrical assembly and information handling system utilizing same |
US20070230150A1 (en) * | 2005-11-29 | 2007-10-04 | International Business Machines Corporation | Power supply structure for high power circuit packages |
US7404250B2 (en) * | 2005-12-02 | 2008-07-29 | Cisco Technology, Inc. | Method for fabricating a printed circuit board having a coaxial via |
-
2008
- 2008-12-31 TW TW097151842A patent/TWI393490B/zh active
-
2009
- 2009-05-19 US US12/468,058 patent/US8304666B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW525417B (en) * | 2000-08-11 | 2003-03-21 | Ind Tech Res Inst | Composite through hole structure |
US7129567B2 (en) * | 2004-08-31 | 2006-10-31 | Micron Technology, Inc. | Substrate, semiconductor die, multichip module, and system including a via structure comprising a plurality of conductive elements |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9706656B2 (en) | 2014-12-15 | 2017-07-11 | Industrial Technology Research Institute | Signal transmission board and method for manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
US20100163296A1 (en) | 2010-07-01 |
US8304666B2 (en) | 2012-11-06 |
TW201026169A (en) | 2010-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI393490B (zh) | 多組同軸導線於基材之單一通孔中之結構與其製作方法 | |
US9258883B2 (en) | Via structure | |
US7382629B2 (en) | Circuit substrate and method of manufacturing plated through slot thereon | |
US8853848B2 (en) | Interconnection structure, apparatus therewith, circuit structure therewith | |
US20050196898A1 (en) | Process of plating through hole | |
US7564675B2 (en) | Face-centered cubic structure capacitor and method of fabricating the same | |
TWI335785B (en) | Circuit board structure and fabrication method thereof | |
US20050252683A1 (en) | Circuit substrate and method of manufacturing plated through slot thereon | |
JP5172341B2 (ja) | 基板アッセンブリ、多層回路板アッセンブリ、ボール・グリッド・アレーパッケージ、電子アッセンブリ、基板アッセンブリ内の寄生容量を最小にする方法および基板アッセンブリを製造する方法 | |
JP2005210712A (ja) | 擬似同軸伝送線 | |
CN103064223B (zh) | 一种阵列基板和一种显示面板 | |
TWI685001B (zh) | 封裝基材及同軸金屬柱的製造方法 | |
CN104254917A (zh) | 用于半导体封装的多层基底 | |
CN102111951A (zh) | 多层布线基板 | |
TWI469698B (zh) | 線路結構及其製作方法 | |
TW201513748A (zh) | 軟性電路板及其製造方法 | |
KR20140092277A (ko) | 신규한 전송 라인을 갖는 ic 지지 기판 | |
WO2023138129A1 (zh) | 一种连接线结构及其形成方法 | |
TWI597003B (zh) | 電路板及其製作方法 | |
JP2009088063A (ja) | 半導体装置およびその設計方法 | |
CN114442858B (zh) | 一种触控显示面板和触控显示装置 | |
TWI427519B (zh) | Capacitive touch structure and manufacturing method thereof | |
TWI576033B (zh) | 線路基板及其製作方法 | |
US6946727B2 (en) | Vertical routing structure | |
WO2023225905A1 (zh) | 滤波器及其制作方法、电子设备 |