KR19980018996A - 전자 기기 및 이의 동작 모드 제어 방법(Electronic Apparatus and Operation Mode Controlling Method Therefor) - Google Patents

전자 기기 및 이의 동작 모드 제어 방법(Electronic Apparatus and Operation Mode Controlling Method Therefor) Download PDF

Info

Publication number
KR19980018996A
KR19980018996A KR1019970040865A KR19970040865A KR19980018996A KR 19980018996 A KR19980018996 A KR 19980018996A KR 1019970040865 A KR1019970040865 A KR 1019970040865A KR 19970040865 A KR19970040865 A KR 19970040865A KR 19980018996 A KR19980018996 A KR 19980018996A
Authority
KR
South Korea
Prior art keywords
electronic device
layer controller
link layer
bus
power supply
Prior art date
Application number
KR1019970040865A
Other languages
English (en)
Other versions
KR100514262B1 (ko
Inventor
유끼히꼬 아오끼
준지 가또
Original Assignee
이데이 노부유끼
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼가이샤 filed Critical 이데이 노부유끼
Publication of KR19980018996A publication Critical patent/KR19980018996A/ko
Application granted granted Critical
Publication of KR100514262B1 publication Critical patent/KR100514262B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40078Bus configuration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40045Details regarding the feeding of energy to the node from the bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Small-Scale Networks (AREA)
  • Power Sources (AREA)
  • Information Transfer Systems (AREA)
  • Electrotherapy Devices (AREA)
  • Debugging And Monitoring (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

본 발명은 IEEE 1394 직렬 버스 상의 노드의 통신 인터페이스의 전력 소모를 감소시킬 수 있는 전자 기기 및 이의 동작 모드 제어 방법을 제공한다. 이러한 전자 기기는 물리층 제어기, 링크층 제어기, 및 CPU로 구성된 통신 인터페이스를 포함한다. 상기 전자 기기가 IEEE 1394 직렬 버스를 통해 다른 전자 기기에 접속되지 않았을 때는, 링크층 제어기가 동작하지 않지만, 접속이 이루어진 후에는, 링크층 제어기가 동작한다.

Description

전자 기기 및 이의 동작 모드 제어 방법
본 발명은 예를 들면 IEEE 고성능 직렬 버스 포맷을 사용하는 직렬 버스에 접속하여 사용하는 전자 기기에 관한 것으로서, 특히 통신 인터페이스의 소비 전력이 감소된 전자 기기에 관한 것이다.
개인용 컴퓨터, 디지탈 비디오 카세트 레코더, 및 디지탈 텔레비젼 수상기와 같은 전자 기기가 IEEE 1394 직렬 버스로 상호 접속되어 디지탈 비디오 신호, 디지탈 오디오 신호, 및 제어 신호의 패킷(packet)들이 이 전자 기기 사이에서 전달되는 시스템이 이용 가능하다.
도 5는 상기 기술한 형태의 시스템의 예를 도시하고 있다. 도 5를 참조하면, 전자 기기 A - C는 개인용 컴퓨터, 디지탈 비디오 카세트 레코더, 및 다른 전자 기기일 수 있다. 전자 기기 A 및 B의 포트(port)들 P 및 전자 기기 B 및 C의 포토들 P는 각각 IEEE 1394 직렬 버스 케이블들(11 및 12)로 상호 접속된다. 이러한 전자 기기는 이하 노드(node)들로서 언급된다.
도시되지는 않았으나, 각각의 IEEE 1394 케이블들(11 및 12)은 그 내부에 제공된 두쌍의 트위스티드 페어 케이블을 구비한다. 두쌍의 트위스티드 페어 케이블들중 한쌍은 데이타 전송에 사용되고, 다른 한쌍은 스트로브(strobe) 신호 전송에 사용된다. 각각의 노드는 두쌍의 트위스티드 페어 케이블들중 하나에 바이어스 전압을 출력하고 다른 쌍의 트위스티드 페어 케이블의 바이어스 전압을 검출한다.
도 5에 도시된 바와 같이, 각각의 노드는 IEEE 1394 직렬 버스를 통한 통신을 수행하기 위해 인터페이스(이하 1394 인터페이스로 언급)로서 물리층(physical layer) 제어기(PHY)(13), 링크(LINK)층 제어기(14), 및 CPU(15)를 포함한다. 물리층 제어기(13)는 IC로 구성되고 버스 초기화, 송수신 데이타의 부호화/복호화, 버스 조정(bus arbitration), 바이어스 전압의 출력/검출 등의 기능들을 구비한다. 한편, 링크층 제어기(14)는 IC로 구성되고 에러 정정 코드의 생성/검출, 패킷의 생성/검출 등과 같은 링크층 제어 기능들을 구비한다. 더우기, CPU(15)는 마이크로컴퓨터로 구성되고 어플리케이션(application)등을 위한 제어 기능을 구비한다.
상술한 구성을 갖는 통신 시스템에서, 만약 각각의 노드 A - C에 전력이 공급되면, 전력 전압이 노드의 물리층 제어기(13), 링크층 제어기(14), 및 CPU(15) 모두에 공급된다. 그 결과, 노드의 물리층 제어기(13)는 IEEE 1394 직렬 버스(11)의 두쌍의 트위스티드 페어 케이블들중 하나에 바이어스 전압을 출력한다. 이 바이어스 전압은 IEEE 1394 직렬 버스에 의해 직접 접속된 다른 노드의 물리층 제어기를 통해 검출된다. 그 결과, 각각의 노드는 다른 노드가 그 자신에 접속되었음을 검출한다.
만약 각각의 노드의 물리층 제어기에서 버스로 출력된 바이어스 전압이 다른 노드의 물리층 제어기에 의해 검출된다면, 버스 리셋팅(resetting)이 일어나고, 개개의 노드들에 대한 물리적인 어드레스의 할당이 소정의 시간 내에 자동적으로 완료된다. 그 다음에, 개개의 노드들에 대한 물리적인 어드레스 할당이 완료된 후에, 노드 A - C는 프로토콜에 의해 결정된 버스 리셋팅 후에 필요한 처리를 시작한다.
상술한 각각의 노드들에 있어서, 노드에 전력이 공급될 때, 전력 전압이 노드의 물리층 제어기, 링크층 제어기, 및 CPU 모두에 공급된다. 따라서, 노드가 버스에 의해 다른 노드에 접속되지 않을 때, 이러한 블럭들에 의해 전력이 낭비된다. 그러므로, 상기의 노드가 카메라 일체형 비디오 카셋트 레코더 등과 같이 배터리에 의해 구동되는 장치인 경우에, 이 장치의 연속 사용 가능 시간은 감소된다.
본 발명의 목적은 1394 인터페이스와 같은 통신 인터페이스의 전력 소비 감소가 가능한 전자 기기 및 이의 동작 모드 제어 방법을 제공하는 것이다.
상술한 목적을 이루기 위해, 본 발명의 한 특징에 따라서, 버스를 통해 통신을 수행하는 통신 인터페이스(interface)를 구비하되, 통신 인터페이스는 물리층 제어기, 링크(link)층 제어기, 및 CPU를 포함하며, 링크층 제어기는 상기 전자 기기가 버스를 통해 제2 전자 기기에 접속되지 않았을 때는 동작하지 않고 제2 전자 기기에 접속된 후에 동작하도록 구성된, 버스를 통해 제2 전자 기기에 접속되어 통신하기 위한 시스템용 전자 기기가 제공된다.
본 발명의 또다른 특징에 따라서, 상기 버스를 통해 통신을 수행하기 위한 통신 인터페이스를 구비하되, 상기 통신 인터페이스는 물리층 제어기, 링크층 제어기, 및 어플리케이션(application)층 등을 위한 제어기를 포함하며, 상기 링크층 제어기는 상기 전자 기기가 파워-온(power-on) 상태에 있는 경우에도, 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기에 접속된 것이 확인된 후까지 리셋(reset) 상태를 유지하는 전력 공급 모드를 구비하고, 상기 링크층 제어기의 상기 전력 공급 모드의 리셋 상태는 접속이 확인된 후에 해제되는, 시스템에서 버스를 통해 제2 전자 기기에 접속되어 통신하기 위한 시스템용 전자 기기가 제공된다.
본 발명의 또다른 특징에 따라서, 상기 전자 기기가 버스를 통해 접속된 제2 전자 기기와 통신을 시도할 때, 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기와 접속되지 않은 동안에는 링크층 제어기가 동작하지 않고, 접속이 이루어진 후에 동작되도록 상기 전자 기기 내의 상기 링크층 제어기를 제어하는 단계를 포함하는 전자 기기의 동작 모드 제어 방법이 제공된다.
본 발명의 또다른 특징에 따라서, 상기 전자 기기가 버스를 통해 접속된 제2 전자기기와 통신을 시도할 때, 상기 전자 기기가 파워-온 상태에 있는 경우에도, 링크층 제어기의 전력 공급 모드는 상기 버스를 통해 상기 전자 기기가 상기 제2 전자 기기에 접속된 것이 확인될 때까지 리셋 상태로 유지되고, 접속이 확인된 후에는 상기 링크층 제어기의 전력 공급 모드의 리셋 상태가 해제되도록 상기 전자 기기 내의 상기 링크층 제어기를 제어하는 단계를 포함하는 전자 기기의 동작 모드 제어 방법이 제공된다.
상술한 본 발명의 전자 기기 및 동작 모드 제어 방법들에서, 전자 기기가 버스를 통해 제2 전자 기기에 접속되지 않았을 때, 링크층 제어기는 동작하지 않고, 접속이 이루어진 후에, 링크층 제어기가 동작한다. 그 결과, 전자 기기가 임의의 다른 전자 기기에 접속되지 않았을 때는, 링크층 제어기가 전력을 소비하지 않게 되어, 절전을 이룰수 있다.
본 발명의 상기 및 다른 목적, 특징 및 장점들은 다음의 상세한 설명과 첨부된 특허 청구의 범위로부터 명백해질 것이다.
도 1은 본 발명이 적용된 시스템을 도시한 개략도.
도 2는 도 1에 도시된 시스템의 각각의 전자 기기의 1394 인터페이스의 모드들을 도시한 도면.
도 3은 도 1에 도시된 카메라 일체형 디지탈 비디오 카셋트 레코더와 다른 노드 사이에서 IEEE 1394 직렬 버스에 의해 전해지는 신호들의 흐름을 도시하며 카메라 일체형 디지탈 비디오 카셋트 레코더 내의 1394 인터페이스의 일반적인 동작에 대응하는 개략도.
도 4a - 4b는 도 3에 도시된 1394 인터페이스의 동작을 도시한 블럭도들.
도 5는 복수의 노드들이 IEEE 1394 직렬 버스에 의해 상호 접속되어 통신이 노드들 사이에서 수행되는 시스템을 도시한 개략도.
* 도면의 주요 부분에 대한 부호의 설명
13 : PHY(물리층 제어기)
14 : 링크층 제어기
15 : CPU
도 1은 본 발명이 적용된 시스템을 도시한다. 도 1을 참조하면, 도시된 시스템은 카메라 일체형 디지탈 비디오 카셋트 레코더(DCAM)와 디지탈 비디오 카셋트 레코더(DVCR)인 두 개의 노드들로 구성된다. 카메라 일체형 디지탈 비디오 카셋트 레코더와 디지탈 비디오 카셋트 레코더는 IEEE 1394 직렬 버스의 케이블로 상호 접속된다.
도 2는 노드들 각각의 1394 인터페이스의 모드들을 도시한다. 도 2를 참조하면, 전력 공급 설정은 전체 노드로의 전력 공급을 나타낸다. 더우기, 전력 공급의 오프는 외부로부터 본 기기로의 전력 전압이 없다는 것, 즉 기기가 플러그에 접속되지 않았거나 혹은 내부에 장착된 배터리가 없거나 혹은 외부로부터 전력 전압이 공급되었으나 기기의 전력 공급 스위치가 오프 상태로 설정되어 있음을 나타낸다. 한편, 전력 공급의 온은 외부로부터 전력 전압이 공급되고 기기의 전력 스위치가 온 상태로 설정되어 있음을 나타낸다. 카메라 일체형 디지탈 비디오 카셋트 레코더에서, 온은 카메라 일체형 디지탈 비디오 카셋트 레코더가 비디오 모드 혹은 카메라 모드로 설정되었음을 나타낸다.
더우기, 버스 접속의 예 혹은 아니오는 기기가 IEEE 1394 직렬 버스에 의해 임의의 다른 기기에 접속되었는지 여부를 나타낸다. 한편, 1394 인터페이스 모드는 1394 인터페이스의 모드를 나타낸다.
도 2에 도시된 바와 같이, 전력 설정이 오프일 때는, 1394 인터페이스의 모드는 버스 접속의 여부에 상관없이 오프이다. 상기의 예에서, 1394 인터페이스를 구성하는 CPU, 링크층 제어기, 및 물리층 제어기의 각각의 블럭들의 전력 공급 모드는 리셋된다. 전력 공급 모드가 리셋일 때, 블럭은 동작하지 않는다.
전력 공급 설정이 온일 때, 만약 버스 접속이 없다면, 1394 인터페이스의 모드는 대기(standby)가 되지만, 만약 버스 접속이 있다면, 1394 인터페이스의 모드는 온이 된다. 1394 인터페이스의 모드가 대기이든 혹은 온이든, CPU 및 물리층 제어기의 전력 공급 모드들은 온이 된다. 전력 공급 모드들이 온일 때, 상기의 블럭들은 보편적인 동작을 수행한다. 한편, 1394 인터페이스의 모드가 대기일 때는 링크층 제어기의 전력 공급 모드는 리셋이 되지만, 1394 인터페이스의 모드가 온일 때는 온이 된다. 전력 공급 모드가 온일 때, 링크층 제어기는 보편적인 동작을 수행한다.
도 3은 도 1에 도시된 카메라 일체형 디지탈 비디오 카셋트 레코더와 또다른 노드(여기서는, 디지탈 비디오 카셋트 레코더) 사이에서 IEEE 1394 직렬 버스에 의해 전해지는 신호들의 흐름을 도시하며 카메라 일체형 디지탈 비디오 카셋트 레코더 내의 1394 인터페이스의 일반적인 동작에 대응하는 개략도이다. 더우기, 도 4a는 도 3의 전반부의 1394 인터페이스의 동작을 도시하고, 도 4b는 도 3의 후반부의 1394 인터페이스의 동작을 도시한다. 다음에서, 본 실시예의 1394 인터페이스의 동작이 도 1, 3, 4a, 및 4b를 참조로 기술될 것이다.
먼저, 카메라 일체형 디지탈 비디오 카셋트 레코더와 디지탈 비디오 카셋트 레코더의 전력 공급 설정이 오프에서 온으로 된다. 그 다음에, 카메라 일체형 디지탈 비디오 카셋트 레코더와 디지탈 비디오 카셋트 레코더는 도 1에 도시된 바와 같은 IEEE 1394 직렬 버스의 케이블에 의해 서로 접속된다.
카메라 일체형 디지탈 비디오 카셋트 레코더와 디지탈 비디오 카셋트 레코더가 오프에서 온으로 변경될 때, CPU(15)의 전력 공급 모드는 도 3에 도시된 바와 같이 온으로 변경되어, 물리층 제어기(13)의 전력 공급 모드의 리셋팅은 CPU(15)의 제어하에서 해제된다. 그러나, 링크층 제어기(14)의 전력 공급 모드는 리셋 상태를 유지한다. 그 다음에, 링크층 제어기(14)의 전력 공급 모드(LPS : 링크 전력 상태(LINK POWER STATUS))는 CPU(15)에서 물리층 제어기(13)로 전송된다. 리셋 상태에서는, 전력 공급 모드는 LPS = 0이 된다.
물리층 제어기(13)의 전력 공급 모드가 온 상태로 변경된 후에, 물리층 제어기(13)는 바이어스 전압(TP 바이어스)을 연관된 IEEE 1394 직렬 버스에 출력한다. 유사하게, 다른 노드인 디지탈 비디오 카셋트 레코더도 바이어스 전압(TP 바이어스)을 IEEE 1394 직렬 버스에 출력한다.
카메라 일체형 디지탈 비디오 카셋트 레코더의 물리층 제어기(13)가 디지탈 비디오 카셋트 레코더에서 IEEE 1394 직렬 버스로 출력된 바이어스 전압을 검출할 때, 바이어스 전압을 CPU(15)에 전송한다. 그러므로 CPU(15)는 카메라 일체형 디지탈 비디오 카셋트 레코더가 IEEE 1394 직렬 버스에 의해 다른 노드에 접속되었다는 것을 인식한다. 더우기, 바이어스 전압이 검출될 때, 물리층 제어기(13)는 버스 리셋팅을 시작한다.
버스 리셋팅이 시작된 후에, 노드들의 접속 관계(트리 구조)가 자동적으로 결정된다. 접속 관계에 있어서, 카메라 일체형 디지탈 비디오 카셋트 레코더는 부모가 되고 디지탈 비디오 카셋트 레코더는 자식이 되는 것으로 결정되었다고 가정된다.
트리 구조가 결정된 후에, 자기 ID 패킷은 트리 구조의 자식 노드로부터 시작해서 순서대로 노드들에서 IEEE 1394 직렬 버스로 연속적으로 전송된다. 그 다음에, 오름차순의 물리 ID 번호들이 ID 패킷들의 전송 순서대로 노드들에 할당된다. 여기서, 물리 어드레스 #0은 그것의 자기 ID 패킷을 먼저 전송하는 디지탈 비디오 카셋트 레코더에 할당되고, 물리 어드레스 #1은 그것의 자기 ID 패킷을 후에 전송하는 카메라 일체형 디지탈 비디오 카셋트 레코더에 할당된다.
각각의 노드의 물리층 제어기(13)는 IEEE 1394 직렬 버스에서 수신된 자기 ID 패킷들의 수로부터 IEEE 1394 직렬 버스에 접속된 노드들의 총수를 알 수 있다. 여기서, 각각의 노드의 물리층 제어기(13)는 단지 노드에 직접 접속된 다른 노드로부터만 자기 ID 패킷을 수신하므로, 노드들의 총수가 2라는 것이 식별된다.
자기 ID 패킷은 링크층 제어기(14)의 상태를 나타내는 정보(L 비트), 및 그 자신의 노드가 버스의 노드를 관리하는 아이소크로너스 리소스 매니저(IRM : isochronous resource manager)로서 동작할 수 있는지 여부를 나타내는 정보(C 비트)를 구비한다. 여기서, 카메라 일체형 디지탈 비디오 카셋트 레코더에 의해 전송된 자기 ID 패킷은 L 비트 = 0(이는 링크층 제어기가 리셋 모드임을 나타낸다) 및 C 비트 = 1(이는 카메라 일체형 디지탈 비디오 카셋트 레코더가 아이소크로너스 리소스 매니저로 동작할 수 있음을 나타낸다)을 갖는다.
IEEE 1394 직렬 버스로 디지탈 비디오 신호와 같은 아이소크로너스 데이타를 보내려는 노드는 사용 대역과 사용 채널에 대해 상술한 아이소크로너스 리소스 매니저를 요구해서 데이타의 송출 권한을 부여받을 수 있다. 그 다음에, C 비트 = 1, L 비트 = 1이고 물리 어드레스가 최대인 노드가 아이소크로너스 리소스 매니저로서 동작 할 수 있는 동안, 도 3의 전반부에 도시된 상태에서, 링크층 제어기(14)는 리셋이므로, CPU(15)가 아이소크로너스 리소스 매니저, 노드들의 총수등에 대해 링크층 제어기(14)를 조사한다해도, 응답은 획득될 수 없다.
그러므로, CPU(15)는 LPS = 1을 물리층 제어기(13)로 전송하고 링크층 제어기(14)의 전력 공급 모드의 리셋팅을 해제하여 전력 공급 모드를 온으로 변경한다. 그 다음에, CPU(15)는 물리층 제어기(13)에 버스 리셋팅의 시작을 지시한다.
버스 리셋팅이 개작된 후에, 노드들의 접속 관계(트리 구조)는 상술한 바와 같이 자동적으로 결정된다. 상기의 예에서, 카메라 일체형 디지탈 비디오 카셋트 레코더의 물리 어드레스를 최대로 하기 위해, CPU(15)는 물리층 제어기(13)에 루트 홀드 비트(RHB : root hold bit)를 1로 설정할 것을 지시한다. RHB = 1일 때, 물리층 제어기(13)는 IEEE 1394 직렬 버스에 접속된 다른 기기로의 접속 관계(트리 구조)에 대한 조사의 타이밍(timing)을 지연시키서 물리층 제어기(13)가 트리 구조의 부모(루트)가 될 수 있고 최대 물리 어드레스를 갖게 한다. 여기서, 카메라 일체형 디지탈 비디오 카셋트 레코더는 부모가 되고 디지탈 비디오 카셋트 레코더는 자식이 된다고 가정된다.
트리 구조가 결정된 후에, 자기 ID 패킷은 자기 ID 패킷은 트리 구조의 자식 노드로부터 시작해서 순서대로 노드들에서 임의의 다른 노드로 연속적으로 전송된다. 여기서, 물리 어드레스 #0은 그것의 자기 ID 패킷을 먼저 전송하는 카메라 일체형 디지탈 비디오 카셋트 레코더에 할당되고, 물리 어드레스 #1은 그것의 자기 ID 패킷을 후에 전송하는 디지탈 비디오 카셋트 레코더에 할당된다. 그 다음에, 카메라 일체형 디지탈 비디오 카셋트 레코더로부터 전송된 자기 ID 패킷은 L 비트 = 1(이는 링크층 제어기가 온 모드임을 나타낸다) 및 C 비트 = 1(이는 카메라 일체형 디지탈 비디오 카셋트 레코더가 아이소크로너스 리소스 매니저로 동작할 수 있음을 나타낸다)을 갖는다.
각각의 노드의 물리층 제어기(13)는 수신된 자기 ID 패킷들을 링크층 제어기(14)로 전송한다. 링크층 제어기(14)는 수신된 자기 ID 패킷들의 수로부터 IEEE 1394 직렬 버스에 접속된 노드들의 총수를 식별할 수 있다. 여기서, 단지 직접 접속된 다른 노드로부터 전송된 자기 ID 패킷만이 수신되므로, 노드들의 총수가 2라는 것이 식별될 수 있다. 그 다음에, 카메라 일체형 디지탈 비디오 카셋트 레코더는 노드들의 총수가 2이고 카메라 일체형 디지탈 비디오 카셋트 레코더 자신의 물리 어드레스가 #1이라는 사실들로부터 카메라 일체형 디지타 비디오 카셋트 레코더 자신이 IEEE 직렬 버스에 접속된 노드들중 최대의 물리 어드레스를 갖는다는 것을 식별할 수 있다. 따라서, 카메라 일체형 디지탈 비디오 카셋트 레코더 내의 링크층 제어기(14)는 총 노드 수가 2이고 아이소크로너스 리소스 매니저의 물리 어드레스가 #1(즉,카메라 일체형 비디오 카셋트 레코더 자신)이라는 것을 식별할 수 있다.
만약 CPU(15)가 아이소크로너스 리소스 매니저 및 총 노드수에 대해 링크층 제어기(14)를 조사한다면, 링크층 제어기(14)로부터 응답을 수신해서 아이소크로너스 리소스 매니저가 카메라 일체형 디지탈 비디오 카셋트 레코더 자신이라는 것을 식별할 수 있다. 상기의 방법은 도 4b에 도시되어 있다. 그 결과, 카메라 일체형 디지탈 비디오 카셋트 레코더는 그 자신에 의해 대역과 채널을 얻어서, 이들을 내부 레지스터에 등록하고 아이소크로너스 데이타에 즉시 송출할 수 있다.
상술한 실시예의 시스템은 카메라 일체형 디지탈 비디오 카셋트 레코더와 디지탈 비디오 카셋트 레코더를 포함하는 두 개의 노드들을 포함했지만, 본 발명은 개인용 컴퓨터와 같은 3개 이상의 상이한 노드들을 포함하는 다른 시스템들에도 유사하게 적용될 수 있다는 것이 인식될 것이다.
상술한 본 발명에서, 본 기술 분야에 숙련된 자에게는 본 발명의 본질 및 범위로부터 벗어나지 않으면서 많은 변화 및 변경이 가해질 수 있다는 것이 명백할 것이다.

Claims (20)

  1. 시스템에서 버스를 통해 제2 전자 기기에 접속되어 통신하는 시스템용 전자 기기에 있어서, 상기 버스를 통해 통신을 수행하기 위한 통신 인터페이스(interface)를 구비하되, 상기 통신 인터페이스는 물리층 제어기, 링크(link)층 제어기, 및 CPU를 포함하며, 상기 링크층 제어기는 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기에 접속되지 않았을 때는 동작하지 않고 상기 제2 전자 기기에 접속된 후에 동작하도록 구성된 전자 기기.
  2. 제1항에 있어서, 상기 물리층 제어기는 상기 전자 기기가 상기 제2 전자 기기에 접속되는 것을 검출하여 상기 CPU에 이 검출을 통지하며, 상기 CPU는 상기 링크층 제어기를 동작시키는 전자 기기.
  3. 제1항에 있어서, 상기 버스는 IEEE 1394 포맷(format)에 따른 직렬 버스인 전자 기기.
  4. 제1항에 있어서, 상기 전자 기기는 배터리로 구동 가능한 전자 기기.
  5. 시스템에서 버스를 통해 제2 전자 기기에 접속되어 통신하는 시스템용 전자 기기에 있어서, 상기 버스를 통해 통신을 수행하기 위한 통신 인터페이스를 구비하되, 상기 통신 인터페이스는 물리층 제어기, 링크층 제어기, 및 어플리케이션(application)층 등을 위한 제어기를 포함하며, 상기 링크층 제어기는 상기 전자 기기가 파워-온(power-on) 상태에 있는 경우에도, 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기에 접속된 것이 확인된 후까지 리셋(reset) 상태를 유지하는 전력 공급 모드를 구비하고, 상기 링크층 제어기의 상기 전력 공급 모드의 리셋 상태는 접속이 확인된 후에 해제되는 전자 기기.
  6. 제5항에 있어서, 상기 어플리케이션층 등을 위한 제어기는 CPU로 구성된 전자 기기.
  7. 제6항에 있어서, 상기 물리층은 상기 전자 기기가 상기 제2 전자 기기에 접속되는 것을 검출하여 이를 상기 CPU에 통지하며, 상기 CPU는 이 통지에 응답하여 상기 링크층 제어기의 전력 공급 모드의 리셋 상태를 해제하는 전자 기기.
  8. 제7항에 있어서, 상기 전자 기기는 상기 링크층 제어기의 전력 공급 모드의 리셋 상태를 전력 상태를 나타내는 정보로서 유지하는 전자 기기.
  9. 제8항에 있어서, 상기 CPU가 상기 물리층 제어기로부터 상기 통지를 수신할 때, 상기 CPU는 상기 링크층 제어기를 조사하여, 만약 상기 링크층 제어기의 상기 전력 상태를 나타내는 정보가 리셋 모드라면, 상기 CPU는 상기 링크층 제어기의 전력 상태를 나타내는 상기 정보의 리셋 상태를 해제해서 상기 링크층 제어기의 동작을 가능하게 하는 전자 기기.
  10. 제9항에 있어서, 상기 전력 상태를 나타내는 정보는 상기 링크층 제어기의 상태를 나타내는 비트이고, 상기 전자 기기에 의해 전송될 자기 ID 패킷(self ID packet) 내에 포함되어 있는 전자 기기.
  11. 제5항에 있어서, 상기 버스는 IEEE 1394 포맷에 따른 직렬 버스인 전자 기기.
  12. 제5항에 있어서, 상기 전자 기기는 배터리로 동작 가능한 전자 기기.
  13. 전자 기기의 동작 모드 제어 방법에 있어서, 상기 전자 기기가 버스를 통해 접속된 제2 전자 기기와 통신을 시도할 때, 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기와 접속되지 않은 동안에는 링크층 제어기가 동작하지 않고, 접속이 이루어진 후에 동작되도록 상기 전자 기기 내의 상기 링크층 제어기를 제어하는 단계를 포함하는 전자 기기 동작 모드 제어 방법.
  14. 전자 기기의 동작 모드 제어 방법에 있어서, 상기 전자 기기가 버스를 통해 접속된 제2 전자 기기와 통신을 시도할 때, 상기 전자 기기가 파워-온 상태에 있는 경우에도, 링크층 제어기의 전력 공급 모드는 상기 버스를 통해 상기 전자 기기가 상기 제2 전자 기기에 접속된 것이 확인될 때까지 리셋 상태로 유지되고, 접속이 확인된 후에는 상기 링크층 제어기의 전력 공급 모드의 리셋 상태가 해제되도록 상기 전자 기기 내의 상기 링크층 제어기를 제어하는 단계를 포함하는 전자 기기 동작 모드 제어 방법.
  15. 제14항에 있어서, 상기 통신은 통신 인터페이스에 의해 수행되고, 상기 통신 인터페이스는 물리층 제어기, 상기 링크층 제어기, 및 어플리케이션층 등을 위한 제어 기능 소자를 포함하는 전자 기기 동작 모드 제어 방법.
  16. 제15항에 있어서, 상기 전자 기기로의 전력 공급이 오프(off) 상태에서 온 상태로 될 때, 상기 어플리케이션층 등을 위한 제어 기능 소자의 전력 공급 모드는 턴온(turn on)되고, 상기 물리층 제어기의 전력 공급 모드는 리셋되며, 상기 링크층 제어기로의 전력 공급은 상기 전자 기기가 상기 버스를 통해 상기 제2 전자 기기에 접속된 것이 검출될 때까지 턴온되지 않는 전자 기기 동작 모드 제어 방법.
  17. 제16항에 있어서, 상기 어플리케이션층 등을 위한 제어 기능 소자의 전력 공급 모드가 턴온되고 상기 물리층 제어기의 전력 공급 모드가 해제된 후에, 상기 물리층 제어기는 바이어스 전압을 상기 버스로 출력하고 상기 제2 전자 기기로부터 바이어스 전압을 검출하는 전자 기기 동작 모드 제어 방법.
  18. 제17항에 있어서, 상기 바이어스 전압이 검출될 때, 상기 버스의 리셋팅(resetting)이 시작되고, 그 후에 서로 접속된 상기 제1 및 제2 전자 기기 사이의 접속 관계가 결정되는 전자 기기 동작 모드 제어 방법.
  19. 제18항에 있어서, 상기 접속 관계가 결정된 후에, 상기 어플리케이션층 등을 위한 제어 기능 소자는 상기 링크층 제어기를 조사하여, 만약 상기 링크층 제어기의 전력 상태가 리셋 모드라면, 상기 CPU는 상기 링크층 제어기의 전력 공급 모드의 리셋 상태를 해제하는 전자 기기 동작 모드 제어 방법.
  20. 제19항에 있어서, 상기 링크층 제어기의 전력 공급 모드의 리셋 상태가 해제된 후에 상기 물리층 제어기에 의해 상기 버스의 리셋팅이 재시작되는 전자 기기 동작 모드 제어 방법.
KR1019970040865A 1996-08-26 1997-08-26 전자장치 및 이의 동작모드제어방법 KR100514262B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP24260796A JP3601205B2 (ja) 1996-08-26 1996-08-26 電子機器及びその動作モード制御方法
JP96-242607 1996-08-26

Publications (2)

Publication Number Publication Date
KR19980018996A true KR19980018996A (ko) 1998-06-05
KR100514262B1 KR100514262B1 (ko) 2005-11-25

Family

ID=17091574

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970040865A KR100514262B1 (ko) 1996-08-26 1997-08-26 전자장치 및 이의 동작모드제어방법

Country Status (7)

Country Link
US (1) US5919261A (ko)
EP (1) EP0827062B1 (ko)
JP (1) JP3601205B2 (ko)
KR (1) KR100514262B1 (ko)
CN (1) CN100481800C (ko)
AT (1) ATE363094T1 (ko)
DE (1) DE69737743T2 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100385205B1 (ko) * 1998-08-21 2003-05-27 후지쯔 가부시끼가이샤 접속 제어 장치 및 접속 제어 방법
KR100587278B1 (ko) * 1999-02-08 2006-06-08 엘지전자 주식회사 버스시스템에서의 노드 웨이크-업(Wake-up) 장치 및 방법
KR100775378B1 (ko) * 1999-07-06 2007-11-12 마쯔시다덴기산교 가부시키가이샤 기기 제어 방법 및 그 방법을 기록한 프로그램 기록 매체

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10303949A (ja) * 1997-04-30 1998-11-13 Hitachi Ltd バス制御装置および情報処理システム
US6219697B1 (en) * 1997-05-02 2001-04-17 3Com Corporation Method and apparatus for operating the internet protocol over a high-speed serial bus
US6131129A (en) * 1997-07-30 2000-10-10 Sony Corporation Of Japan Computer system within an AV/C based media changer subunit providing a standarized command set
US6275882B1 (en) * 1997-09-30 2001-08-14 Encanto Networks Method and apparatus for providing a hot docking interface for transmitting digital video data
US6298406B1 (en) * 1997-10-24 2001-10-02 Sony Corporation Method of and apparatus for detecting direction of reception of bus packets and controlling direction of transmission of bus packets within an IEEE 1394 serial bus node
US6157972A (en) * 1997-12-05 2000-12-05 Texas Instruments Incorporated Apparatus and method for processing packetized information over a serial bus
EP0932103A1 (en) * 1998-01-27 1999-07-28 Deutsche Thomson-Brandt Gmbh Method and apparatus for transferring bi-directionally data between an IEEE 1394 bus and device
KR100556471B1 (ko) * 1998-03-20 2006-05-25 엘지전자 주식회사 마이컴의초기화방법
KR100298979B1 (ko) * 1998-06-12 2001-09-06 윤종용 아이 트리플 이 1394 시리얼 버스 토폴로지 최적화방법
JP2000020175A (ja) * 1998-06-26 2000-01-21 Toshiba Corp 電子機器
WO2000003519A1 (fr) * 1998-07-09 2000-01-20 Sony Corporation Procede de commande de communication, systeme de communication et dispositif electronique
US6505255B1 (en) 1999-04-29 2003-01-07 Mitsubishi Electric Information Technology Center America, Inc. (Ita) Method for formatting and routing data between an external network and an internal network
US6496862B1 (en) 1998-08-25 2002-12-17 Mitsubishi Electric Research Laboratories, Inc. Remote monitoring and control of devices connected to an IEEE 1394 bus via a gateway device
US7013354B1 (en) * 1998-10-05 2006-03-14 Canon Kabushiki Kaisha Channel protocol for IEEE 1394 data transmission
US6604201B1 (en) 1998-10-28 2003-08-05 Matsushita Electric Industrial Co., Ltd. Network unit with power saving mode inhibit based on interconnection relationship to neighboring nodes which is stored on the unit
EP1033855A1 (en) * 1999-03-03 2000-09-06 Deutsche Thomson-Brandt Gmbh Method and apparatus for transferring data on a bus to or from a device to be controlled by said bus
US6378000B1 (en) 1999-04-29 2002-04-23 Mitsubish Electric Research Laboratories, Inc Address mapping in home entertainment network
US6633547B1 (en) 1999-04-29 2003-10-14 Mitsubishi Electric Research Laboratories, Inc. Command and control transfer
US6523064B1 (en) 1999-04-29 2003-02-18 Mitsubishi Electric Research Laboratories, Inc Network gateway for collecting geographic data information
US7016595B1 (en) 1999-05-28 2006-03-21 Nikon Corporation Television set capable of controlling external device and image storage controlled by television set
JP4449141B2 (ja) * 2000-02-22 2010-04-14 ソニー株式会社 電源制御装置、電源制御システム
US6704819B1 (en) * 2000-04-19 2004-03-09 Microsoft Corporation Method and apparatus for device sharing and arbitration
JP3544932B2 (ja) 2000-10-05 2004-07-21 Necエレクトロニクス株式会社 電子装置及びその電力制御方法
EP1211895A1 (en) * 2000-11-30 2002-06-05 Deutsche Thomson-Brandt Gmbh Circuit arrangement for processing a band of digital television channels
JP2002176466A (ja) * 2000-12-08 2002-06-21 Fuji Film Microdevices Co Ltd 信号処理回路及び信号処理方法
WO2003054673A1 (en) * 2001-12-21 2003-07-03 Koninklijke Philips Electronics N.V. Communication bus system operable in a sleep mode and a normal mode
US20030145143A1 (en) * 2002-01-31 2003-07-31 Adelman Lonnie W. Communicable coupling systems for electronic appliances
JP3844218B2 (ja) * 2002-04-03 2006-11-08 ソニー株式会社 信号処理システム、信号入力装置及び通信制御方法
JP4506221B2 (ja) * 2004-03-18 2010-07-21 富士ゼロックス株式会社 複合機およびその制御方法
KR100703795B1 (ko) * 2005-09-06 2007-04-06 삼성전자주식회사 버스 리셋 발생시 식별 정보를 획득하는 장치 및 그 방법
US9323311B2 (en) * 2006-06-22 2016-04-26 Broadcom Corporation Method and system for packet based signaling between A Mac and A PHY to manage energy efficient network devices and/or protocols
US7681051B2 (en) * 2006-08-30 2010-03-16 Agere Systems Inc. Transitioning of a port in a communications system from an active state to a standby state
US8259482B2 (en) * 2009-12-28 2012-09-04 Advanced Connection Technology, Inc. Power adapter apparatus and power management method
EP2339430B1 (en) * 2009-12-28 2013-09-18 Advanced Connection Technology, Inc. Power adaptation device and power supply management method

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4652874A (en) * 1984-12-24 1987-03-24 Motorola, Inc. Serial communication interface for a local network controller
US5007051A (en) * 1987-09-30 1991-04-09 Hewlett-Packard Company Link layer protocol and apparatus for data communication
CA2091851A1 (en) * 1992-03-25 1993-09-26 Michael J. Sherman Link layered communications network and method
US5404544A (en) * 1992-06-05 1995-04-04 Advanced Micro Devices System for periodically transmitting signal to/from sleeping node identifying its existence to a network and awakening the sleeping node responding to received instruction
JPH07134628A (ja) * 1993-11-10 1995-05-23 Hitachi Ltd 省電力制御方法および情報処理装置
JP3617105B2 (ja) * 1995-02-16 2005-02-02 ソニー株式会社 電子機器及びその動作モード制御方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100385205B1 (ko) * 1998-08-21 2003-05-27 후지쯔 가부시끼가이샤 접속 제어 장치 및 접속 제어 방법
KR100587278B1 (ko) * 1999-02-08 2006-06-08 엘지전자 주식회사 버스시스템에서의 노드 웨이크-업(Wake-up) 장치 및 방법
KR100775378B1 (ko) * 1999-07-06 2007-11-12 마쯔시다덴기산교 가부시키가이샤 기기 제어 방법 및 그 방법을 기록한 프로그램 기록 매체

Also Published As

Publication number Publication date
JPH1070561A (ja) 1998-03-10
EP0827062A1 (en) 1998-03-04
CN100481800C (zh) 2009-04-22
KR100514262B1 (ko) 2005-11-25
CN1175833A (zh) 1998-03-11
DE69737743D1 (de) 2007-07-05
US5919261A (en) 1999-07-06
EP0827062B1 (en) 2007-05-23
DE69737743T2 (de) 2008-06-26
ATE363094T1 (de) 2007-06-15
JP3601205B2 (ja) 2004-12-15

Similar Documents

Publication Publication Date Title
KR100514262B1 (ko) 전자장치 및 이의 동작모드제어방법
JP3617105B2 (ja) 電子機器及びその動作モード制御方法
TWI401930B (zh) 接收器與接收方法
US6237106B1 (en) Communication apparatus and method, and program in computer readable medium
WO2011048658A1 (ja) 複数の通信インターフェイスを有する情報処理装置、該情報処理装置の制御方法
EP0739112B1 (en) Electronic devices and operating mode control thereof
JPH10229410A (ja) データ処理装置、電子機器および通信システム
JP3987163B2 (ja) データ通信システム
US20060017811A1 (en) Communication system, electronic apparatus, control apparatus, and computer-readable storage medium
US20040122991A1 (en) Communication apparatus
JP4246580B2 (ja) データ通信システム
US8171185B2 (en) Electronic device and communication method
KR100587278B1 (ko) 버스시스템에서의 노드 웨이크-업(Wake-up) 장치 및 방법
JP2004194220A (ja) データ通信装置、デジタルビデオカメラ、データ通信装置の制御方法、記録媒体およびプログラム
JPH10290246A (ja) 通信装置および通信方法
JP3495878B2 (ja) データ処理方法、データ処理装置及びプリンタ
JP2002300176A (ja) データ通信装置、データ通信方法、データ通信方法のプログラム及びデータ通信方法のプログラムを記録した記録媒体
JP3593882B2 (ja) 印刷装置及びインターフェース制御方法
KR100499461B1 (ko) 버스시스템에서의 에러 노드 검색방법
KR100608847B1 (ko) 링크기능을 이용한 비디오레코더의 재생방법
JP2001125686A (ja) 外部インタフェース回路
KR100608846B1 (ko) 링크기능을 이용한 비디오레코더의 녹화방법
JP2001077877A (ja) 通信装置及びその制御方法並びに情報処理装置
JPH10283136A (ja) データ処理方法、データ処理装置、プリンタ及び記憶媒体
JP2001024675A (ja) 電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120827

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130823

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150828

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160829

Year of fee payment: 12

EXPY Expiration of term