KR100797874B1 - 정전압 전원 회로 및 정전압 전원 회로의 제어 방법 - Google Patents

정전압 전원 회로 및 정전압 전원 회로의 제어 방법 Download PDF

Info

Publication number
KR100797874B1
KR100797874B1 KR1020060049056A KR20060049056A KR100797874B1 KR 100797874 B1 KR100797874 B1 KR 100797874B1 KR 1020060049056 A KR1020060049056 A KR 1020060049056A KR 20060049056 A KR20060049056 A KR 20060049056A KR 100797874 B1 KR100797874 B1 KR 100797874B1
Authority
KR
South Korea
Prior art keywords
voltage
output
circuit
proportional
reference voltage
Prior art date
Application number
KR1020060049056A
Other languages
English (en)
Other versions
KR20060125565A (ko
Inventor
순세이 다나카
Original Assignee
가부시키가이샤 리코
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 리코 filed Critical 가부시키가이샤 리코
Publication of KR20060125565A publication Critical patent/KR20060125565A/ko
Application granted granted Critical
Publication of KR100797874B1 publication Critical patent/KR100797874B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current 
    • G05F1/46Regulating voltage or current  wherein the variable actually regulated by the final control device is DC
    • G05F1/56Regulating voltage or current  wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for DC mains or DC distribution networks
    • H02J1/04Constant-current supply systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Control Of Voltage And Current In General (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있고, 일정한 출력 전압을 공급할 수 있는 정전압 전원 회로가 시작되어 있다. 이 정전압 전원 회로는 제1 출력 트랜지스터와 제1 출력 전압 제어부를 갖고 제1 기준 전압을 발생시키며 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하는 제1 정전압 회로와, 제2 출력 트랜지스터와 제2 출력 전압 제어부를 갖고 제2 기준 전압을 발생시키며 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하는 제2 정전압 회로를 포함한다.
제1 출력 전압 제어부 또는 제2 출력 전압 제어부가 외부에서 입력되는 제어 신호에 따라서 동작하는 경우, 제1 기준 전압 또는 제2 기준 전압의 상승 에지가 제1 비례 전압 또는 제2 비례 전압의 상승 에지보다 늦어지도록 지연된다.

Description

정전압 전원 회로 및 정전압 전원 회로의 제어 방법{CONSTANT VOLTAGE POWER SUPPLY CIRCUIT AND METHOD OF CONTROLLING THE SAME}
도 1은 본 발명의 제1 실시형태에서의 정전압 전원 회로의 회로예를 도시한 도면.
도 2는 도 1의 지연 회로의 회로예를 도시한 도면.
도 3은 도 1의 정전압 전원 회로의 신호 파형예를 도시한 타이밍 차트.
도 4는 본 발명의 제1 실시형태에서의 정전압 전원 회로의 다른 회로예를 도시한 도면.
도 5는 도 4의 정전압 전원 회로의 신호 파형예를 도시한 타이밍 차트.
도 6은 본 발명의 제1 실시형태에서의 정전압 전원 회로의 다른 회로예를 도시한 도면.
도 7은 본 발명의 제1 실시형태에서의 정전압 전원 회로의 다른 회로예를 도시한 도면.
도 8은 본 발명의 제2 실시형태에서의 정전압 전원 회로의 회로예를 도시한 도면.
도 9는 도 8의 정전압 전원 회로의 신호 파형예를 도시한 타이밍 차트.
도 10은 본 발명의 제2 실시형태에서의 정전압 전원 회로의 다른 회로예를 도시한 도면.
도 11은 정전압 전원 회로의 종래예를 도시한 회로도.
도 12는 도 11의 정전압 전원 회로의 신호 파형예를 도시한 타이밍 차트.
<도면의 주요 부분에 대한 부호의 설명>
1: 정전압 전원 회로
2, 3: 정전압 회로
11, 21: 기준 전압 발생 회로
12, 13, 22, 23: 스위치
14, 24: 지연 회로
M11, M21: 출력 트랜지스터
A11, A21: 오차 증폭 회로
R11, R12, R14, R21, R22: 저항
C 14: 콘덴서
본 발명은 반도체 집적 회로에 집적되고 안정화된 전원을 요구하는 전자기기에 사용되는 복수의 정전압 회로를 포함하는 정전압 전원 회로 및 정전압 전원 회로의 제어 방법에 관한 것이며, 특히 시스템의 동작 상황에 따라 사용하는 정전압 회로를 스위칭함으로써 소비 전류를 억제할 수 있는 각종 전자기기에 응용할 수 있 는 정전압 전원 회로 및 정전압 전원 회로의 제어 방법에 관한 것이다.
도 11은 복수의 정전압 회로를 동작 상황에 따라 스위칭할 수 있는 종래 기술의 정전압 전원 회로를 도시한 회로도이다.
도 11에 도시한 바와 같이, 정전압 전원 회로(100)에서는 입력 단자(IN)와 출력 단자(OUT)를 공유하는 2개의 정전압 회로(101 및 102)를 구비하고 있다. 정전압 회로(101)는 PMOS 트랜지스터로 이루어지는 출력 트랜지스터(111), 저항(112, 113), 기준 전압 발생 회로(114), 오차 증폭 회로(115) 및 스위치(116, 117)를 포함하며, 정전압 회로(102)는 PMOS 트랜지스터로 이루어지는 출력 트랜지스터(121), 저항(122, 123), 기준 전압 발생 회로(124), 오차 증폭 회로(125) 및 스위치(126, 127)를 포함한다. 정전압 회로(101 및 102)는 같은 회로 구성을 가지며, 각각 시리즈 레귤레이터를 형성한다.
스위치(116 및 117)는 외부로부터 입력되는 제어 신호(SCa)에 의해 스위칭이 제어되고, 스위치(126 및 127)는 외부로부터 입력되는 제어 신호(SCb)에 의해 스위칭이 제어된다. 정전압 회로(101)의 동작을 정지시키도록 제어 신호(SCa)가 입력되면 스위치(116 및 117)는 오프(차단 상태)로 되고, 기준 전압 발생 회로(114) 및 오차 증폭 회로(115)는 동작을 정지하며, 저항(112 및 113)에의 전류 공급이 정지한다.
마찬가지로, 정전압 회로(102)의 동작을 정지시키도록 제어 신호(SCb)가 입력되면 스위치(126 및 127)는 오프(차단 상태)로 되고, 기준 전압 발생 회로(124) 및 오차 증폭 회로(125)는 동작을 정지하며, 저항(122 및 123)에의 전류 공급이 정 지한다.
예를 들어, 특허 공개 제2004-180472호 공보에는, 전원 스위칭시의 출력 전압의 오버슈트 및 언더슈트를 충분히 억제하면서, 정상적인 동작 상태에서는 전원의 선택에 따르지 않는 일정한 출력 전압을 공급 가능한 전원 전환 회로가 시작되어 있다.
그러나, 도 11에 도시된 바와 같이, 정전압 회로(101 및 102)가 출력 단자(OUT)를 공유하고 있는 경우, 2개의 정전압 회로(101, 102)를 스위칭할 때에, 출력 전압(Vout)에 오버슈트가 발생할 가능성이 있었다.
도 12는 도 11에 도시된 바와 같이 정전압 전원 회로(100)에서의 신호 파형을 나타내는 타이밍 차트가 도시되어 있다.
도 12에서 도시된 바와 같이, 정전압 회로(101)가 동작하고 있는 상태로부터, 정전압 회로(101)에 대신하여 정전압 회로(102)가 동작하는 상태로 스위칭되는 경우, 제어 신호(SCa)에 의해 스위치(116 및 117)가 각각 오프(차단 상태)로 되고, 제어 신호(SCb)에 의해 스위치(126 및 127)가 각각 온(도통 상태)으로가 된다. 스위치(126 및 127)가 각각 오프로 될 때는 저항(122)과 저항(123)으로 분압된 전압(VFBb)과 기준 전압(Vrb)은 각각 접지 전압(GND)으로 되어 있지만, 스위치(126 및 127)가 각각 온으로 한 순간, 기준 전압(Vrb)이 소정의 전압까지 상승한다.
이 처리에서, 기준 전압 발생 회로(124)로부터의 기준 전압(Vrb)이 소정의 전압에 도달할 때 까지의 시간과 분압 전압(VFBb)이 기준 전압(Vrb)에 도달할 때 까지의 시간의 차에 의해 오버슈트 전압이 발생하고 있었다. 즉, 오차 증폭 회로(125)에 입력되는 분압 전압(VFBb)은 저항을 이용하여 공급되고, 오차 증폭 회로(125)는 분압 전압(VFBb)이 기준 전압(Vrb)이 될 때까지 출력 트랜지스터(121)를 포화 상태에서 동작하도록 온으로 된다. 이 때, 출력 전압(Vout)은 먼저 동작하고 있던 정전압 회로(101)에 의해 소정의 전압까지 상승해 있기 때문에 오버슈트가 발생한다.
배터리로 구동하는 전자기기에서는, 배터리의 사용 시간을 연장시키기 위해 회로의 소비 전류를 작게 해야 했다. 이러한 목적으로, 동작 상황에 따라, 동작시 복수의 정전압 회로의 스위칭을 행함으로써 소비 전류를 감소시키는 것이 시도되고 있다. 예컨대, 부하가 큰 경우에는 소비 전류가 큰 정전압 회로를 사용하고, 부하가 작은 또는 스탠바이 등의 상태에서는 소비 전류가 작은 정전압 회로를 사용함으로써, 소비 전류를 억제할 수 있다. 그러나, 정전압 회로를 스위칭할 때에 상술한 바와 같이 오버슈트가 발생하면 접속된 부하가 예기하지 않는 오동작을 야기할 가능성이 있다.
본 발명은 상술한 하나 이상의 문제들을 해결할 수 있다.
본 발명의 바람직한 실시형태는 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있고, 일정한 출력 전압을 공급할 수 있는 정전압 전원 회로 및 정전압 전원 회로의 제어 방법을 제공할 수 있다.
본 발명의 제1 양태에 따르면, 입력 단자에 입력된 전압을 소정의 정전압으 로 변환하여 그 정전압을 출력하는 정전압 전원 회로가 제공되며, 이 정전압 전원 회로는,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로를 포함하고,
상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 각각 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하며,
동작을 시작하는 경우, 제1 기준 전압 및 제2 기준 전압의 각각의 상승 에지가, 각각의 대응하는 제1 비례 전압 및 제2 비례 전압의 상승 에지보다 늦어지도록 지연된다.
바람직하게는, 상기 제1 출력 전압 제어부는,
상기 제1 제어 신호를 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와,
상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와,
이 제1 비례 전압이 상기 제1 기준 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하고, 상기 제1 제어 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와,
상기 제1 지연 회로로부터의 출력 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와,
상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치를 포함한다.
다른 방법으로는, 상기 제1 출력 전압 제어부는,
상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와,
이 제1 기준 전압 발생 회로로부터 출력된 제1 기준 전압을 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와,
이 제1 비례 전압이 상기 제1 지연 회로의 출력 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하는 상기 제1 제어 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와,
상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와,
상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치를 포함한다.
또한, 본 발명의 제2 양태에 따르면, 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로가 제공되며, 이 정전압 전원 회로는,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 가지며, 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로보다 빠른 제2 정전압 회로를 포함하고,
상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하며,
상기 제2 출력 전압 제어부는 동작을 시작하는 경우, 상기 제2 기준 전압의 상승 에지가 상기 제2 비례 전압의 상승 에지보다 늦어지도록 지연된다.
바람직하게는, 상기 제2 출력 전압 제어부는,
상기 제2 제어 신호를 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와,
상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와 ,
이 제2 비례 전압이 상기 제2 기준 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제2 제어 신호에 따라 동작을 시작 또는 정지하는 제2 오차 증폭 회로와,
상기 제2 지연 회로로부터의 출력 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와,
상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치를 포함한다.
다른 방법으로는, 상기 제2 출력 전압 제어부는,
상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와,
이 제2 기준 전압을 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와,
이 제2 비례 전압이 상기 제2 지연 회로의 출력 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제2 제어 신호에 따라 동작을 시작 또는 정지하는 제2 오차 증폭 회로와,
상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와,
상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치를 포함한다.
또한, 본 발명의 제3 양태에 따르면, 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로가 제공되며, 이 정전압 전원 회로는,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로를 포함하고,
상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하며,
동작을 시작하는 경우, 동작 시작으로부터 미리 정해진 시간 동안, 제1 및 제2 출력 트랜지스터 중 대응하는 출력 트랜지스터를 오프(차단 상태)로 하는 것이다.
바람직하게는, 상기 제1 출력 전압 제어부는,
상기 제1 제어 신호를 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와,
상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와,
이 제1 비례 전압이 상기 제1 기준 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하고 상기 제1 지연 회로로부터의 출력 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와,
상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와,
상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치를 포함한다.
또한, 본 발명의 제4 양태에 따르면, 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로가 제공되며, 이 정전압 전원 회로는,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 가지며, 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로보다 빠른 제2 정전압 회로를 포함하고,
상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하고,
상기 제2 출력 전압 제어부는 동작을 시작하는 경우, 동작 시작으로부터 미리 정해진 시간 동안, 제2 출력 트랜지스터를 오프(차단 상태)로 하는 것이다.
바람직하게는, 상기 제2 출력 전압 제어부는,
상기 제2 제어 신호를 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와,
상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와,
상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와,
이 제2 비례 전압이 상기 제2 기준 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제1 지연 회로로부터의 출력 신호에 따라 동작을 시작 또는 정지하는 제2 오차 증폭 회로와,
상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와,
상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치를 포함한다.
바람직하게는, 소정의 제1 지연 시간은 제1 출력 전압 제어부가 동작을 시작하는 경우에서의 제1 기준 전압의 상승 에지의 지연 시간과 동일하며, 이 지연 시간은 제1 기준 전압의 상승 에지가 제1 비례 전압의 상승 에지보다 늦어지도록 지연시키는 시간이다.
바람직하게는, 소정의 제2 지연 시간은 제2 출력 전압 제어부가 동작을 시작하는 경우에서의 제2 기준 전압의 상승 에지의 지연 시간과 동일하며, 이 지연 시간은 제2 기준 전압의 상승 에지가 제2 비례 전압의 상승 에지보다 늦어지도록 지연시키는 시간이다.
바람직하게는, 제1 및 제2 정전압 회로는 하나의 IC 칩에 집적되어 있다.
본 발명의 제5 양태에 따르면, 정전압 전원 회로의 제어 방법이 제공되며, 이 정전압 전원 회로는 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 상 기 출력 단자에 출력하며,
이 정전압 전원 회로는 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로를 포함하며,
이러한 정전압 전원 회로의 제어 방법은,
상기 제1 또는 제2 출력 전압 제어부가 외부로부터 입력되는 제어 신호에 따라 동작을 시작하는 경우, 제1 기준 전압 및 제2 기준 전압의 각각의 상승 에지가, 각각의 대응하는 제1 비례 전압 및 제2 비례 전압의 상승 에지보다 늦어지도록 지연된다.
또한, 본 발명의 제6 양태에 따르면, 정전압 전원 회로의 제어 방법이 제공되며, 이 정전압 전원 회로는 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 상기 출력 단자에 출력하며,
이 정전압 전원 회로는 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 가지며, 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로보다 빠른 제2 정전압 회로를 포함하고,
이러한 정전압 전원 회로의 제어 방법은,
외부로부터 입력되는 제어 신호에 따라 상기 제2 출력 전압 제어부가 동작을 시작하는 경우, 상기 제2 기준 전압의 상승 에지가 상기 제2 비례 전압의 상승 에지보다 시간이 늦어지도록 지연된다.
또한, 본 발명의 제7 양태에 따르면, 정전압 전원 회로의 제어 방법이 제공되며, 이 정전압 전원 회로는 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 상기 출력 단자에 출력하며,
이 정전압 전원 회로는 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와,
제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로를 포함하고,
이러한 정전압 전원 회로의 제어 방법은,
상기 제1 또는 제2 출력 전압 제어부가 외부로부터 입력되는 제어 신호에 따라 동작을 시작하는 경우, 동작 시작으로부터 제1 및 제2 출력 트랜지스터 중 대응하는 출력 트랜지스터를 오프(차단 상태)로 한다.
본 발명에 따르면, 제1 및 제2 정전압 회로에서 각각 출력 단자를 공유하고, 제1 또는 제2 정전압 회로가 동작을 시작할 때, 제1 기준 전압 또는 제2 기준 전압의 상승 에지가 제1 비례 전압 또는 제2 비례 전압의 상승 에지보다 늦추어지도록 지연된다. 이러한 방식으로, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있으며, 일정한 출력 전압을 공급할 수 있다.
또한, 제1 및 제2 정전압 회로에서 각각 출력 단자를 공유하고, 제1 또는 제2 정전압 회로가 동작을 시작할 때, 동작을 시작하는 정전압 회로는 동작 시작으로부터 미리 정해진 시간 동안, 제1 출력 트랜지스터 또는 제2 출력 트랜지스터를 오프(차단 상태)로 한다. 이러한 방식으로, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있으며, 일정한 출력 전압을 공급할 수 있다.
이하, 본 발명의 여러 목적, 특징, 이점들은 첨부한 도면을 참조하여 상세히 설명된 실시형태를 통하여 보다 잘 이해될 것이다.
[실시형태]
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시형태를 설명한다.
[제1 실시형태]
도 1은 본 발명의 제1 실시형태에서의 정전압 전원 회로의 회로예를 도시한 도면이다.
도 1에 도시한 바와 같이, 정전압 전원 회로(1)는 입력 단자(IN)에 입력된 입력 전압(Vin)을 소정의 정전압으로 변환하여 출력 단자(OUT)에서 출력된 출력 전압(Vout)으로서 변환한다.
정전압 전원 회로(1)는 동일한 회로 구성을 가진 2개의 정전압 회로(2 및 3)를 포함하고, 정전압 회로(2 및 3)는 각각 시리즈 레귤레이터를 형성한다.
정전압 회로(2)는 소정의 기준 전압(Vr1)을 생성하여 출력하는 기준 전압 발 생 회로(11)와, 출력 전압(Vout)을 분압하고 분압 전압(VFB1)을 생성하여 출력하는 저항(R11, R12)과, 트랜지스터(M11)의 게이트(전극)에 입력된 신호에 대응하여 전류(io1)를 제어하여 출력 단자(OUT)에 출력하는 PMOS 트랜지스터로 이루어지는 출력 트랜지스터(M11)와, 분압 전압(VFB1)이 기준 전압(Vr1)이 되도록 출력 트랜지스터(M11)의 동작 제어를 행하는 오차 증폭 회로(A11)와, 스위치(12, 13)와, 지연 회로(14)를 구비하고 있다.
또한, 정전압 회로(3)는 소정의 기준 전압(Vr2)을 생성하여 출력하는 기준 전압 발생 회로(21)와, 출력 전압(Vout)을 분압하고 분압 전압(VFB2)을 생성하여 출력하는 저항(R21, R22)과, 트랜지스터(M21)의 게이트에 입력된 신호에 따라 전류(io2)의 제어를 행하여 전류(io2)를 출력 단자(OUT)에 출력하는 PMOS 트랜지스터로 이루어지는 출력 트랜지스터(M21)와, 분압 전압(VFB2)이 기준 전압(Vr2)이 되도록 출력 트랜지스터(M21)의 동작 제어를 행하는 오차 증폭 회로(A21)와, 스위치(22, 23)와 지연 회로(24)를 구비하고 있다.
또한, 정전압 회로(2)는 제1 정전압 회로에 대응하며, 출력 트랜지스터(M11)는 제1 출력 트랜지스터에 대응하며, 기준 전압 발생 회로(11), 저항(R11, R12), 오차 증폭 회로(A11), 스위치(12, 13) 및 지연 회로(14)는 제1 출력 전압 제어부에 대응한다.
마찬가지로, 정전압 회로(3)는 제2 정전압 회로에 대응하며, 출력 트랜지스터(M21)는 제2 출력 트랜지스터에 대응하며, 기준 전압 발생 회로(21), 저항(R21, R22), 오차 증폭 회로(A21), 스위치(22, 23) 및 지연 회로(24)는 제2 출력 전압 제 어부에 대응한다.
또한, 기준 전압 발생 회로(11)는 제1 기준 전압 발생 회로에 대응하며, 저항(R11 및 R12)은 제1 분압 회로에 대응하며, 오차 증폭 회로(A11)는 제1 오차 증폭 회로에 대응하며, 스위치(12)는 제1 전원 공급 스위치에 대응하며, 스위치(13)는 제1 출력 전압 공급 스위치에 대응하며, 지연 회로(14)는 제1 지연 회로에 대응한다.
마찬가지로 기준 전압 발생 회로(21)는 제2 기준 전압 발생 회로에 대응하며, 저항(R21 및 R22)은 제2 분압 회로에 대응하며, 오차 증폭 회로(A21)는 제2 오차 증폭 회로에 대응하며, 스위치(22)는 제2 전원 공급 스위치에 대응하며, 스위치(23)는 제2 출력 전압 공급 스위치에 대응하며, 지연 회로(24)는 제2 지연 회로에 대응한다.
또한, 제어 신호(SC1)는 제1 제어 신호에 대응하며, 제어 신호(SC2)는 제2 제어 신호에 대응한다.
정전압 회로(2)에서, 입력 단자(IN)와 출력 단자(OUT) 사이에 출력 트랜지스터(M11)가 접속되고, 출력 단자(OUT)와 접지 전압(GND) 사이에는 스위치(13), 저항(R11 및 R12)이 직렬로 접속되어 있다.
오차 증폭 회로(A11)에서, 출력단은 출력 트랜지스터(M11)의 게이트에 접속되고, 비반전 입력단에는 분압 전압(VFB1)이 입력되며, 반전 입력단에는 기준 전압(Vr1)이 입력되어 있다.
기준 전압 발생 회로(11)는 스위치(12)를 통해 입력 전압(Vin)을 전원 전압 으로서 수신하고, 외부로부터 입력되는 제어 신호(SC1)에 의해 스위치(13)를 제어하며, 오차 증폭 회로(A11)의 동작 제어를 행한다. 또한, 제어 신호(SC1)는 지연 회로(14)에 의해 지연되고, 이 지연 신호(SC1d)는 스위치(12)의 스위칭 제어를 행한다.
마찬가지로, 정전압 회로(3)에서, 입력 단자(IN)와 출력 단자(OUT) 사이에 출력 트랜지스터(M21)가 접속되고, 출력 단자(OUT)와 접지 전압(GND) 사이에는 스위치(23), 저항(R21 및 R22)이 직렬로 접속되어 있다.
오차 증폭 회로(A21)의 출력단은 출력 트랜지스터(M21)의 게이트에 접속되고, 오차 증폭 회로(A21)의 비반전 입력단에는 분압 전압(VFB2)이 입력되며, 오차 증폭 회로(A21)의 반전 입력단에는 기준 전압(Vr2)이 입력되어 있다.
기준 전압 발생 회로(21)는 스위치(22)를 통해 입력 전압(Vin)을 전원 전압으로서 수신하고 외부로부터 입력되는 제어 신호(SC2)에 의해 스위치(23)의 스위칭 제어를 행하며 오차 증폭 회로(A21)의 동작 제어를 행한다. 또한, 제어 신호(SC2)는 지연 회로(24)에 의해 지연되고, 이 지연 신호(SC2d)는 스위치(22)의 스위칭 제어를 행한다.
도 2는 도 1의 지연 회로(14)의 회로예를 도시한 도면이다.
지연 회로(24)는 다른 저항 및 다른 콘덴서를 이용하여 다른 시정수를 갖도록 하는 것 이외는 지연 회로(14)와 동일한 회로 구성이기 때문에 그 설명을 생략한다.
도 2에 도시한 바와 같이, 지연 회로(14)는 저항(R14) 및 콘덴서(C14)를 포 함하고, 제어 신호(SC1)와 접지 전압(GND) 사이에 저항(R14)과 콘덴서(C14)가 직렬로 접속되며, 저항(R14)과 콘덴서(C14)의 접속부에서 지연 신호(SC1d)가 추출된다.
도 3을 참조하여 상술한 회로 구성을 가진 정전압 전원 회로(1)의 동작을 설명한다.
도 3은 도 1에 도시한 바와 같은 정전압 전원 회로(1)의 각 신호의 파형예를 도시한 타이밍 차트이다.
도 3에서, 제어 신호(SC1)가 하이 레벨이 되면 정전압 회로(2)가 동작을 시작하고, 제어 신호(SC1)가 로우 레벨이 되면 정전압 회로(2)는 동작을 정지한다. 마찬가지로, 제어 신호(SC2)가 하이 레벨이 되면 정전압 회로(3)가 동작을 시작하고, 제어 신호(SC2)가 로우 레벨이 되면 정전압 회로(3)는 동작을 정지한다.
여기서, 정전압 회로(3)만이 동작하고 있는 상태로부터, 정전압 회로(3)의 동작을 정지시켜 정전압 회로(2)만을 동작하고 있는 상태로 전환하는 경우, 제어 신호(SC2)가 하이 레벨인 상태에서 제어 신호(SC1)가 하이 레벨이 되고, 소정 시간 후에 제어 신호(SC2)가 로우 레벨이 된다.
마찬가지로, 정전압 회로(2)만이 동작하고 있는 상태로부터, 정전압 회로(2)의 동작을 정지시켜 정전압 회로(3)만을 동작하고 있는 상태로 전환하는 경우, 제어 신호(SC1)가 하이 레벨인 상태에서 제어 신호(SC2)가 하이 레벨이 되고, 소정 시간 후에 제어 신호(SC1)가 로우 레벨이 된다.
즉, 제어 신호(SC1)가 하이 레벨이 되면 스위치(13)가 온(도통 상태)으로 되는 동시에 오차 증폭 회로(A11)가 동작하고, 지연 회로(14)에 설정된 지연 시 간(Td1) 후에 스위치(12)가 온(도통 상태)으로 된다. 또한, 제어 신호(SC1)가 로우 레벨이 되면 스위치(13)가 오프(차단 상태)로 되는 동시에 오차 증폭 회로(A11)가 동작을 정지하고, 지연 시간(Td1) 후에 스위치(12)가 오프(차단 상태)로 된다.
마찬가지로, 제어 신호(SC2)가 하이 레벨이 되면 스위치(23)가 온(도통 상태)으로 되는 동시에 오차 증폭 회로(A21)가 동작하고, 지연 회로(24)에 설정된 지연 시간(Td2) 후에 스위치(22)가 온(도통 상태)으로 된다. 또한, 제어 신호(SC2)가 로우 레벨이 되면 스위치(23)가 오프(차단 상태)로 되는 동시에 오차 증폭 회로(A21)가 동작을 정지하고, 지연 시간(Td2) 후에 스위치(22)가 오프(차단 상태)로 된다.
예컨대, 정전압 회로(2)를 동작시키기 위해 제어 신호(SC1)가 하이 레벨로 상승하면 오차 증폭 회로(A11)는 바로 동작하고, 오차 증폭 회로(A11)의 비반전 입력단에 입력되어 있는 분압 전압(VFB1)의 전압값이 차츰 상승한다. 이 때, 스위치(12)는 오프로 된 상태이고, 기준 전압 발생 회로(11)로부터의 기준 전압(Vr1)은 접지 전압(GND)으로 되어 있다. 이 때문에, 출력 트랜지스터(M11)는 오프로 된 상태 그대로지만, 정전압 회로(3)가 동작하고 있기 때문에 출력 전압(Vout)은 소정의 정전압값으로 된다. 다음에, 지연 시간(Td1)이 경과하면 스위치(12)가 온으로 되고, 기준 전압 발생 회로(11)로부터 소정의 기준 전압(Vr1)이 출력된다.
여기서, 지연 시간(Td1)은 제어 신호(SC1)가 하이 레벨로 변경된 후 분압 전압(VFB1)이 출력 전압(Vout)을 분압한 전압까지 상승하는 데 필요한 시간과 같다. 또한, 제어 신호(SC1)가 하이 레벨로 변경된 후 제어 신호(SC2)는 로우 레벨로 변 경된다.
이와 같이 하는 것에 따라 도 3에서 도시하는 바와 같이, 출력 전압(Vout)에 오버슈트가 발생하지 않도록 할 수 있다.
또한, 이러한 처리는 정전압 회로(3)를 동작시키기 위해 제어 신호(SC2)를 하이 레벨로 상승하는 경우와 마찬가지이기 때문에, 그 상세한 설명을 생략한다.
도 4는 본 발명의 제1 실시형태에 따른 또 다른 정전압 전원 회로예를 도시한다.
도 1에서는 기준 전압 발생 회로(11, 21)에의 전원 공급을 지연 회로(14, 24)에 의해 각각 지연시켰다. 그러나, 이를 대신하여, 기준 전압 발생 회로(11)로부터의 기준 전압(Vr1)을 지연 회로에 의해 지연시키고 오차 증폭 회로의 반전 입력단에 입력시킬 수도 있다.
도 4는 정전압 전원 회로예를 도시한다. 도 4에서는 도 1과 동일하거나 유사한 구성요소는 동일한 부호로 나타내고, 도 1과 동일한 부분의 설명을 생략하고 도 1과의 상위점만 설명한다.
도 4에서의 정전압 전원 회로의 회로도와 도 1과의 상위점은 스위치(12)가 제어 신호(SC1)에 의해 스위칭 제어되는 동시에, 스위치(22)가 제어 신호(SC2)에 따라 스위칭 제어되는 점이다. 기준 전압 발생 회로(11)의 출력단과 오차 증폭 회로(A11)의 반전 입력단 사이에 지연 회로(14)가 접속되는 동시에, 기준 전압 발생 회로(21)의 출력단과 오차 증폭 회로(A21)의 반전 입력단 사이에 지연 회로(24)가 접속되어 있다.
도 5를 참조하여 도 4의 정전압 전원 회로(1)의 동작을 설명하는 타이밍차트이다.
제어 신호(SC1)가 하이 레벨이 되면 스위치(12 및 13)가 각각 온으로 되어 도통 상태가 되는 동시에 오차 증폭 회로(A11) 및 기준 전압 발생 회로(11)가 각각 동작을 시작하고, 지연 회로(14)에 설정된 지연 시간(Td1) 후에 기준 전압(Vr1)이 기준 전압(Vr1d)으로서 오차 증폭 회로(A11)의 반전 입력단에 입력된다. 또한, 제어 신호(SC1)가 로우 레벨이 되면 스위치(12 및 13)가 오프(차단 상태)로 되는 동시에 오차 증폭 회로(A11) 및 기준 전압 발생 회로(11)가 각각 동작을 정지하고, 지연 회로(14)의 시정수에 따라 기준 전압(Vr1)의 전압이 저하한다.
마찬가지로, 제어 신호(SC2)가 하이 레벨이 되면 스위치(22 및 23)가 각각 온(도통 상태)으로 되는 동시에 오차 증폭 회로(A21) 및 기준 전압 발생 회로(21)가 각각 동작을 시작하고, 지연 회로(24)에 설정된 지연 시간(Td2) 후에 기준 전압(Vr2)이 기준 전압(Vr2d)으로서 오차 증폭 회로(A21)의 반전 입력단에 입력된다. 또한, 제어 신호(SC2)가 로우 레벨이 되면 스위치(22 및 23)가 오프(차단 상태)로 되는 동시에 오차 증폭 회로(A21) 및 기준 전압 발생 회로(21)가 각각 동작을 정지하고, 지연 회로(24)의 시정수에 따라 기준 전압(Vr2)의 전압이 저하한다.
이와 같이 함으로써, 도 1과 동일한 효과를 얻을 수 있다.
도 6은 본 발명의 제1 실시형태에 따른 또 다른 정전압 전원 회로예를 도시한다.
정전압 회로(3) 쪽이 정전압 회로(2)보다 출력 전압(Vout)의 변화에 대한 응 답 속도가 빠른 경우에는, 도 6에서 도시하는 바와 같이, 도 1에 도시한 지연 회로(14)를 생략할 수 있고, 정압 회로(3)에만 제어 신호(SC2)를 지연시키는 지연 회로를 설치할 수도 있다. 이와 같은 회로 구성에 의해, 도 3에서 도시하는 바와 유사하게, 출력 전압(Vout)에 오버슈트가 발생하지 않도록 할 수 있다.
도 7은 본 발명의 제1 실시형태에 따른 또 다른 정전압 전원 회로예를 도시한다.
도 6과 유사하게, 정전압 회로(3) 쪽이 정전압 회로(2)보다 출력 전압(Vout)의 변화에 대한 응답 속도가 빠른 경우에는, 도 7에서 도시하는 바와 같이, 도 4의 지연 회로(14)를 생략할 수 있고, 정전압 회로(3)에만 기준 전압 발생 회로로부터의 기준 전압을 지연시켜 그 지연된 기준 전압을 오차 증폭 회로(A11)에 출력시키는 지연 회로를 설치할 수도 있다. 이와 같은 회로 구성에 의해, 도 5에서 도시하는 바와 유사하게, 출력 전압(Vout)에 오버슈트가 발생하지 않도록 할 수 있다.
본 실시형태에 따르면, 정전압 회로(2 및 3)에서 출력 단자(OUT)를 공유하고, 정전압 회로(2 또는 3)가 동작을 시작할 때, 동작을 시작하는 정전압 회로의 오차 증폭 회로에 입력되는 기준 전압의 상승 에지를 오차 증폭 회로에 입력되는 분압 전압의 상승 에지보다 늦어지도록 지연된다. 이 때문에, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있고, 일정한 출력 전압을 공급할 수 있다.
[제2 실시형태]
제1 실시형태에서는 지연 회로를 사용하여 기준 전압의 상승 에지가 분압 전 압의 상승 에지보다 늦어지도록 구성하였다. 이를 대신하여, 오차 증폭 회로의 동작 시작 타이밍을 지연 회로에 의해 늦출 수도 있다. 이를 제2 실시형태를 통하여 설명한다.
도 8은 본 발명의 제2 실시형태에서의 정전압 전원 회로의 회로예를 도시한 도면이다.
도 8에서는 도 1과 동일하거나 유사한 구성요소는 동일한 부호로 나타내고, 도 1과 중복되는 설명을 생략하고 도 1과의 상위점만 설명한다.
도 8에서의 정전압 전원 회로의 회로도가 도 1과 상위한 점은 스위치(12)를 제어 신호(SC1)에 의해 제어하고, 스위치(22)를 제어 신호(SC2)에 의해 제어하며, 오차 증폭 회로(A11)를 지연 회로(14)로부터의 지연 신호(SC1d)에 의해 제어하고, 오차 증폭 회로(A21)를 지연 회로(24)로부터의 지연 신호(SC2d)에 의해 제어한다는 점이다.
도 9를 참조하여 도 8의 정전압 전원 회로(1)의 동작에 관해서 설명한다.
도 9는 도 8에 도시된 바와 같은 정전압 전원 회로(1)의 각 신호의 파형예를 도시한 타이밍 차트이다.
제어 신호(SC1)가 하이 레벨이 되면 스위치(12 및 13)가 각각 온(도통 상태)으로 되는 동시에, 기준 전압 발생 회로(11)가 동작을 시작하고, 지연 회로(14)에 설정된 지연 시간(Td1) 후에 오차 증폭 회로(A11)가 동작을 시작한다. 또한, 제어 신호(SC1)가 로우 레벨이 되면 스위치(12 및 13)가 각각 오프(차단 상태)로 되는 동시에 기준 전압 발생 회로(11)가 동작을 정지하고, 지연 시간(Td1) 후에 오차 증 폭 회로(A11)가 동작을 정지한다.
마찬가지로, 제어 신호(SC2)가 하이 레벨이 되면 스위칭(22 및 23)이 각각 온(도통 상태)으로 되는 동시에 기준 전압 발생 회로(21)가 동작을 시작하고, 지연 회로(24)에 설정된 지연 시간(Td2) 후에 오차 증폭 회로(A21)가 동작을 시작한다. 또한, 제어 신호(SC2)가 로우 레벨이 되면 스위치(22 및 23)가 각각 오프(차단 상태)로 되는 동시에 기준 전압 발생 회로(21)가 동작을 정지하고, 지연 시간(Td2) 후에 오차 증폭 회로(A21)가 동작을 정지한다.
예컨대, 정전압 회로(2)를 동작시키기 위해 제어 신호(SC1)가 하이 레벨로 상승하면 기준 전압 발생 회로(11)는 즉시 동작하고, 오차 증폭 회로(A11)의 반전 입력단에 입력되어 있는 기준 전압(Vr1)이 소정의 전압까지 차츰 상승한다. 또한, 오차 증폭 회로(A11)의 비반전 입력단에 입력되어 있는 분압 전압(VFB1)의 전압값이 소정의 전압까지 차츰 상승한다.
이 때, 오차 증폭 회로(A11)는 동작을 정지한 상태이고, 출력 트랜지스터(M11)는 오프 상태로 유지되고 있지만, 정전압 회로(3)가 동작하고 있기 때문에 출력 전압(Vout)은 소정의 정전압으로 유지된다. 다음에, 소정의 지연 시간(Td1)이 경과하면 오차 증폭 회로(A11)가 동작을 시작한다.
이와 같은 방식으로, 도 9에서 도시하는 바와 같이, 출력 전압(Vout)에 오버슈트가 발생하지 않도록 할 수 있다.
또한, 정전압 회로(3)를 동작시키기 위해 제어 신호(SC2)가 하이 레벨로 상승하는 경우의 처리도 마찬가지이기 때문에 그 설명을 생략한다.
도 10은 본 발명의 제2 실시형태에 따른 또 다른 정전압 전원 회로예를 도시하는 회로도이다.
또한, 정전압 회로(3) 쪽이 정전압 회로(2)보다 출력 전압(Vout)의 변화에 대한 응답 속도가 빠른 경우에는 도 10에서 도시하는 바와 같이, 도 8의 지연 회로(14)를 생략할 수 있고, 정전압 회로(3)에만 제어 신호(SC2)를 지연시키는 지연 회로를 설치할 수도 있다. 이러한 회로 구성에 의해, 도 9에서 도시하는 바와 같이, 출력 전압(Vout)에 오버슈트가 발생하지 않도록 할 수 있다.
본 실시형태에 따르면, 정전압 회로(2) 및 정전압 회로(3)가 출력 단자(OUT)를 공유하고, 정전압 회로(2 또는 3)가 동작을 시작할 때, 동작을 시작하는 정전압 회로에서의 오차 증폭 회로의 동작 시작 타이밍이 지연 회로에 의해 설정된 소정의 지연 시간만큼 늦어지도록 하였다. 이 때문에, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있고, 일정한 출력 전압을 공급할 수 있다.
상술한 제1 및 제2 실시형태 각각에서의 정전압 전원 회로(1)는 하나의 칩으로 집적될 수도 있다.
이상, 설명을 위하여 선택된 특정 실시형태를 참조로 본 발명을 설명하였지만, 본 발명은 이들 실시형태로 한정되는 것은 아니며 본 발명의 기본 개념 및 범위에 벗어남이 없이 많은 변형이 당업자에 의해 이루어질 수 있다.
본 출원은 2005년 5월 31일에 출원된 일본 특허 출원 번호 제2005-159764호를 우선권으로 주장하며, 그 내용을 참조로서 포함하고 있다.
본 발명에 따르면, 제1 및 제2 정전압 회로에서 각각 출력 단자를 공유하고, 제1 또는 제2 정전압 회로가 동작을 시작할 때, 제1 기준 전압 또는 제2 기준 전압의 상승 에지가 제1 비례 전압 또는 제2 비례 전압의 상승 에지보다 늦추어지도록 지연된다. 이러한 방식으로, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있으며, 일정한 출력 전압을 공급할 수 있다.
또한, 제1 및 제2 정전압 회로에서 각각 출력 단자를 공유하고, 제1 또는 제2 정전압 회로가 동작을 시작할 때, 동작을 시작하는 정전압 회로는 동작 시작으로부터 미리 정해진 시간 동안, 제1 출력 트랜지스터 또는 제2 출력 트랜지스터를 오프(차단 상태)로 한다. 이러한 방식으로, 동작시 정전압 회로를 스위칭할 때에 일어날 수 있는 출력 전압의 오버슈트의 발생을 방지할 수 있으며, 일정한 출력 전압을 공급할 수 있다.

Claims (16)

  1. 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로로서,
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고,
    상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하며,
    동작을 시작하는 경우, 제1 기준 전압 및 제2 기준 전압의 상승 에지가, 각각의 대응하는 제1 비례 전압 및 제2 비례 전압의 상승 에지보다 늦어지도록 지연되는 것인 정전압 전원 회로.
  2. 제1항에 있어서, 상기 제1 출력 전압 제어부는,
    상기 제1 제어 신호를 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와;
    상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와;
    상기 제1 비례 전압이 상기 제1 기준 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하고 상기 제1 제어 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와;
    상기 제1 지연 회로로부터의 출력 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와;
    상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  3. 제1항에 있어서, 상기 제1 출력 전압 제어부는,
    상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와;
    상기 제1 기준 전압 발생 회로로부터 출력된 제1 기준 전압을 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와;
    상기 제1 비례 전압이 상기 제1 지연 회로의 출력 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하고 상기 제1 제어 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와;
    상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와;
    상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  4. 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로로서,
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고,
    상기 제2 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도보다 빠르며,
    상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하고,
    상기 제2 출력 전압 제어부가 동작을 시작하는 경우, 상기 제2 기준 전압의 상승 에지가 상기 제2 비례 전압의 상승 에지보다 늦어지도록 지연되는 것인 정전압 전원 회로.
  5. 제1항에 있어서, 상기 제2 출력 전압 제어부는,
    상기 제2 제어 신호를 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와;
    상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와;
    상기 제2 비례 전압이 상기 제2 기준 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제2 제어 신호에 따라 동작을 시작 또는 정 지하는 제2 오차 증폭 회로와;
    상기 제2 지연 회로로부터의 출력 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와;
    상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  6. 제1항에 있어서, 상기 제2 출력 전압 제어부는,
    상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와;
    상기 제2 기준 전압을 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와;
    상기 제2 비례 전압이 상기 제2 지연 회로의 출력 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제2 제어 신호에 따라 동작을 시작 또는 정지하는 제2 오차 증폭 회로와;
    상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와;
    상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  7. 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로로서,
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고,
    상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 동작을 시작 또는 정지하며,
    동작을 시작하는 경우, 동작 시작으로부터 미리 정해진 시간 동안, 제1 및 제2 출력 트랜지스터 중 대응하는 출력 트랜지스터를 오프로 하는 것인 정전압 전원 회로.
  8. 제7항에 있어서, 상기 제1 출력 전압 제어부는,
    상기 제1 제어 신호를 소정의 제1 지연 시간만큼 지연시키는 제1 지연 회로와;
    상기 제1 기준 전압을 생성하여 출력하는 제1 기준 전압 발생 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제1 비례 전압을 생성하여 출력하는 제1 분압 회로와;
    이 제1 비례 전압이 상기 제1 기준 전압과 동일하게 되도록 상기 제1 출력 트랜지스터의 동작 제어를 행하고 상기 제1 지연 회로로부터의 출력 신호에 따라 동작을 시작 또는 정지하는 제1 오차 증폭 회로와;
    상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 기준 전압 발생 회로에의 전원 공급을 제어하는 제1 전원 공급 스위치와;
    상기 제1 제어 신호에 따라 스위칭하고, 상기 제1 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제1 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  9. 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로로서,
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고,
    상기 제2 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도보다 빠르며,
    상기 제1 및 제2 출력 전압 제어부는 각각 외부로부터 입력되는 제1 및 제2 제어 신호에 따라 각각 동작을 시작 또는 정지하며,
    상기 제2 출력 전압 제어부가 동작을 시작하는 경우, 동작 시작으로부터 미리 정해진 시간 동안, 제2 출력 트랜지스터를 오프로 하는 것인 정전압 전원 회로.
  10. 제7항에 있어서, 상기 제2 출력 전압 제어부는,
    상기 제2 제어 신호를 소정의 제2 지연 시간만큼 지연시키는 제2 지연 회로와;
    상기 제2 기준 전압을 생성하여 출력하는 제2 기준 전압 발생 회로와;
    상기 출력 단자로부터 출력된 전압을 분압하고 상기 제2 비례 전압을 생성하여 출력하는 제2 분압 회로와;
    상기 제2 비례 전압이 상기 제2 기준 전압과 동일하게 되도록 상기 제2 출력 트랜지스터의 동작 제어를 행하고 상기 제2 지연 회로로부터의 출력 신호에 따라 동작을 시작 또는 정지하는 제2 오차 증폭 회로와;
    상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 기준 전압 발생 회로에의 전원 공급을 제어하는 제2 전원 공급 스위치와;
    상기 제2 제어 신호에 따라 스위칭하고, 상기 제2 분압 회로에의 상기 출력 단자의 전압 공급을 제어하는 제2 출력 전압 공급 스위치
    를 포함하는 것인 정전압 전원 회로.
  11. 제2항에 있어서, 상기 소정의 제1 지연 시간은 제1 출력 전압 제어부가 동작을 시작하는 경우에서의 제1 기준 전압의 상승 에지의 지연 시간과 동일하며, 상기 지연 시간은 제1 기준 전압의 상승 에지가 제1 비례 전압의 상승 에지보다 늦어지도록 지연시키는 시간인 것인 정전압 전원 회로.
  12. 제5항에 있어서, 상기 소정의 제2 지연 시간은 제2 출력 전압 제어부가 동작을 시작하는 경우에서의 제2 기준 전압의 상승 에지의 지연 시간과 동일하며, 상기 지연 시간은 제2 기준 전압의 상승 에지가 제2 비례 전압의 상승 에지보다 늦어지도록 지연시키는 시간인 것인 정전압 전원 회로.
  13. 제1항에 있어서, 상기 제1 및 제2 정전압 회로는 하나의 IC 칩에 집적되는 것인 정전압 전원 회로.
  14. 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고, 상기 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로의 제어 방법으로서,
    외부로부터 입력되는 제어 신호에 따라 상기 제1 또는 제2 출력 전압 제어부가 동작을 시작하는 경우, 제1 기준 전압 및 제2 기준 전압의 상승 에지를, 각각의 대응하는 제1 비례 전압 및 제2 비례 전압의 상승 에지보다 늦어지도록 지연시키는 단계를 포함하는 정전압 전원 회로의 제어 방법.
  15. 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고, 상기 제2 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도가 상기 제1 정전압 회로의 상기 출력 단자의 전압 변동에 대한 응답 속도보다 빠르며, 상기 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로의 제어 방법으로서,
    외부로부터 입력되는 제어 신호에 따라 상기 제2 출력 전압 제어부가 동작을 시작하는 경우, 상기 제2 기준 전압의 상승 에지를, 상기 제2 비례 전압의 상승 에지보다 시간이 늦어지도록 지연시키는 단계를 포함하는 정전압 전원 회로의 제어 방법.
  16. 제어 전극에 입력된 신호에 대응하는 전류를 소정의 입력 단자로부터 소정의 출력 단자에 출력하는 제1 출력 트랜지스터, 및 소정의 제1 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제1 비례 전압을 생성하며 이 제1 기준 전압과 이 제1 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제1 출력 트랜지스터의 제어 전극에 출력하는 제1 출력 전압 제어부를 갖는 제1 정전압 회로와;
    제어 전극에 입력된 신호에 대응하는 전류를 상기 입력 단자로부터 상기 출력 단자에 출력하는 제2 출력 트랜지스터, 및 소정의 제2 기준 전압을 생성하고 상기 출력 단자의 전압에 비례하는 제2 비례 전압을 생성하며 이 제2 기준 전압과 이 제2 비례 전압의 차분을 증폭시켜 그 증폭된 차분을 상기 제2 출력 트랜지스터의 제어 전극에 출력하는 제2 출력 전압 제어부를 갖는 제2 정전압 회로
    를 포함하고, 상기 입력 단자에 입력된 전압을 소정의 정전압으로 변환하여 그 정전압을 출력하는 정전압 전원 회로의 제어 방법으로서,
    외부로부터 입력되는 제어 신호에 따라 상기 제1 또는 제2 출력 전압 제어부가 동작을 시작하는 경우, 동작 시작으로부터 미리 정해진 시간 동안, 제1 및 제2 출력 트랜지스터 중 대응하는 출력 트랜지스터를 오프로 하는 단계를 포함하는 정전압 전원 회로의 제어 방법.
KR1020060049056A 2005-05-31 2006-05-30 정전압 전원 회로 및 정전압 전원 회로의 제어 방법 KR100797874B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00159764 2005-05-31
JP2005159764A JP4619866B2 (ja) 2005-05-31 2005-05-31 定電圧電源回路及び定電圧電源回路の動作制御方法

Publications (2)

Publication Number Publication Date
KR20060125565A KR20060125565A (ko) 2006-12-06
KR100797874B1 true KR100797874B1 (ko) 2008-01-24

Family

ID=37462518

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060049056A KR100797874B1 (ko) 2005-05-31 2006-05-30 정전압 전원 회로 및 정전압 전원 회로의 제어 방법

Country Status (4)

Country Link
US (2) US7408331B2 (ko)
JP (1) JP4619866B2 (ko)
KR (1) KR100797874B1 (ko)
CN (1) CN100456597C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8004254B2 (en) 2008-02-19 2011-08-23 Ricoh Company, Ltd. Power supply circuit

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4619866B2 (ja) * 2005-05-31 2011-01-26 株式会社リコー 定電圧電源回路及び定電圧電源回路の動作制御方法
JP5434248B2 (ja) * 2009-05-12 2014-03-05 ミツミ電機株式会社 レギュレータ回路
JP5467845B2 (ja) * 2009-09-29 2014-04-09 セイコーインスツル株式会社 ボルテージレギュレータ
JP5655196B2 (ja) 2010-08-25 2015-01-21 リコー電子デバイス株式会社 スイッチングコンバータ回路
JP2013051858A (ja) * 2011-08-31 2013-03-14 Toshiba Corp 定電圧電源回路及び半導体集積回路
US10698432B2 (en) * 2013-03-13 2020-06-30 Intel Corporation Dual loop digital low drop regulator and current sharing control apparatus for distributable voltage regulators

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030067508A (ko) * 2002-02-06 2003-08-14 가부시키가이샤 리코 직류 안정화 전원 장치

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4168476A (en) * 1977-07-11 1979-09-18 Rca Corporation AC voltage regulator
US4628250A (en) * 1984-11-20 1986-12-09 Thomson Components-Mostok Corporation Power conserving CMOS reference voltage source
JPH01126706A (ja) * 1987-11-11 1989-05-18 Nec Corp 直流電源装置
JP2734551B2 (ja) * 1988-08-31 1998-03-30 日本電気株式会社 電源電圧変換回路
JPH0962373A (ja) * 1995-08-23 1997-03-07 Matsushita Electric Ind Co Ltd 定電圧装置
JP3416461B2 (ja) * 1997-05-30 2003-06-16 キヤノン株式会社 太陽電池充電制御装置
JP3394509B2 (ja) * 1999-08-06 2003-04-07 株式会社リコー 定電圧電源
JP2001222331A (ja) * 2000-02-08 2001-08-17 Nec Saitama Ltd 定電圧レギュレータの消費電流特性、リップルリジェクション特性切り替えシステム及び方法
JP2002091575A (ja) * 2000-09-14 2002-03-29 Seiko Epson Corp 定電圧出力装置
JP2002312042A (ja) * 2001-04-18 2002-10-25 Toshiba Corp 降圧回路
JP2003005844A (ja) * 2001-06-25 2003-01-08 Matsushita Electric Ind Co Ltd 低消費電流型レギュレータ回路
JP4627932B2 (ja) * 2001-07-13 2011-02-09 パナソニック株式会社 電圧降圧回路
JP2003216247A (ja) * 2002-01-24 2003-07-31 Ricoh Co Ltd 直流安定化電源装置
JP3696590B2 (ja) * 2002-11-25 2005-09-21 東光株式会社 定電圧電源
JP3852399B2 (ja) 2002-11-29 2006-11-29 株式会社リコー 電源切替回路
JP2004198335A (ja) * 2002-12-20 2004-07-15 Seiko Instruments Inc 電圧検出回路
US7138841B1 (en) * 2003-12-23 2006-11-21 Cypress Semiconductor Corp. Programmable phase shift and duty cycle correction circuit and method
JP2006109349A (ja) * 2004-10-08 2006-04-20 Ricoh Co Ltd 定電流回路及びその定電流回路を使用したシステム電源装置
JP4619866B2 (ja) * 2005-05-31 2011-01-26 株式会社リコー 定電圧電源回路及び定電圧電源回路の動作制御方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030067508A (ko) * 2002-02-06 2003-08-14 가부시키가이샤 리코 직류 안정화 전원 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8004254B2 (en) 2008-02-19 2011-08-23 Ricoh Company, Ltd. Power supply circuit
KR101107430B1 (ko) * 2008-02-19 2012-01-19 가부시키가이샤 리코 전원 회로

Also Published As

Publication number Publication date
US20080272754A1 (en) 2008-11-06
CN100456597C (zh) 2009-01-28
CN1874104A (zh) 2006-12-06
JP4619866B2 (ja) 2011-01-26
JP2006338156A (ja) 2006-12-14
KR20060125565A (ko) 2006-12-06
US7408331B2 (en) 2008-08-05
US20060267567A1 (en) 2006-11-30
US7782034B2 (en) 2010-08-24

Similar Documents

Publication Publication Date Title
KR100961920B1 (ko) 전압 조정기
KR100895472B1 (ko) 전원 장치의 제어 회로, 전원 장치 및 그 제어 방법
KR100797874B1 (ko) 정전압 전원 회로 및 정전압 전원 회로의 제어 방법
US8253404B2 (en) Constant voltage circuit
US8018214B2 (en) Regulator with soft-start using current source
CN101562394B (zh) 一种用于单片集成开关型调整器的软启动电路
JP3710469B1 (ja) 電源装置、及び携帯機器
JP5090202B2 (ja) 電源回路
KR20050039577A (ko) 안정한 변환 전압을 공급 가능한 전원 장치
US8975776B2 (en) Fast start-up voltage regulator
KR100852188B1 (ko) 동적 전압 스케일링 시스템 및 방법
KR100823394B1 (ko) 전원 회로
CN107342685B (zh) Dcdc转换器
USRE39274E1 (en) Voltage down converter with switched hysteresis
KR101731652B1 (ko) 볼티지 레귤레이터
JP5181959B2 (ja) 直流電源装置および電源制御用半導体集積回路
US7436730B2 (en) Method and device for controlling internal power voltage, and semiconductor memory device having the same
JP2007151322A (ja) 電源回路およびdc−dcコンバータ
US20100295835A1 (en) Voltage Boosting Circuit and Display Device Including the Same
WO2024135656A1 (ja) 電源装置、および電源システム
JP2010171790A (ja) バイアス電位発生回路
KR20170072811A (ko) 소프트 스타트 회로 및 이것을 구비한 전원 장치
JP2005174253A (ja) 定電圧制御回路
CN113394968A (zh) 电荷泵电路
KR20020006770A (ko) 전환 히스테리시스를 갖는 전압 강하 컨버터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130111

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140109

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150108

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee