KR100385254B1 - 액정구동장치,액정표시장치,아날로그버퍼및액정구동방법 - Google Patents

액정구동장치,액정표시장치,아날로그버퍼및액정구동방법 Download PDF

Info

Publication number
KR100385254B1
KR100385254B1 KR1019960703930A KR19960703930A KR100385254B1 KR 100385254 B1 KR100385254 B1 KR 100385254B1 KR 1019960703930 A KR1019960703930 A KR 1019960703930A KR 19960703930 A KR19960703930 A KR 19960703930A KR 100385254 B1 KR100385254 B1 KR 100385254B1
Authority
KR
South Korea
Prior art keywords
power supply
voltage
supply voltage
liquid crystal
analog
Prior art date
Application number
KR1019960703930A
Other languages
English (en)
Other versions
KR970700874A (ko
Inventor
도쿠로 오자와
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR970700874A publication Critical patent/KR970700874A/ko
Application granted granted Critical
Publication of KR100385254B1 publication Critical patent/KR100385254B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

영상 신호는 순차 스위치(104) 등에 의해 샘플링되고, 그 전압은 스위치(110)를 통해 캐패시터(150)에 홀드된다. 다음에, 스위치(120, 130)가 온되고, 캐패시터(152)로의 홀드가 행하여지고, 그 전압이 아날로그 버퍼(170)에 의해 버퍼링되어 출력된다. 스위치의 온·오프 제어는 라인 L1, L2에 의해 행하여진다. 전원 전압의 제어는 V1+ 내지 V4-에 의해 행하여지고, 아날로그 버퍼(170, 172) 등의 극성이 제어된다. 그리고, 스위치의 온·오프 제어와 전원 전압의 제어에 의해, 액정의 교류 구동을 위한 4종류의 구동 방법이 실현된다. 또한, 아날로그 버퍼를 TFT에 의해 구성하여 전원 전압의 시프트에 의해 정부(正負)의 극성 반전을 행한다.

Description

액정 구동 장치, 액정 표시 장치, 아날로그 버퍼 및 액정 구동 방법
종래부터 TFT 액정 패널의 구동 방법으로서 여러 가지의 것이 공지되어 있다. 예를 들면, 평판형 패널 디스플레이 1991 「드라비버 LSI의 과제는 저전압 단일 전원화로 해결」(1990년 11월 26일, 일경BP사 출판, P168∼P172)에 기재되어 있는 바와 같이, TFT 액정 패널의 드라이버(액정 구동 장치)는 크게 구분하여 디지털 방식과 아날로그 방식으로 나누어진다. 도 38에는 아날로그 방식 선 순차 드라이버의 종래예의 구성이 도시된다. 이 종래예는 시프트 레지스터(2000), 레벨 시프터(2002), 스위치(아날로그 스위치)(2004∼2018), 샘플링용 캐패시터(2020∼2026), 홀드용 캐패시터(2028∼2034), 아날로그 버퍼(2036∼2042)를 포함한다. 시프트 레지스터(2000)는 시프트 클록에 동기하여 시프트 동작하고, 그 출력은 레벨 시프터(2002)에 입력되어 전압의 레벨 시프트가 행하여진다. 스위치(2004∼2010)는 레벨 시프터(2002)의 출력에 근거하여 순차 오프(오픈)되며, 이것에 의해 영상 신호가 캐패시터(2020∼2026)에 순차 샘플링된다. 영상 신호의 샘플링이 종료하면, 출력 이네이블 신호가 유효로 되고 스위치(2012∼2018)가 일제히온(close)된다. 그러면, 캐패시터 간의 용량 커플링에 의해 샘플링 전압이 캐패시터(2028∼2034)에 홀드된다. 그리고, 홀드된 전압은 아날로그 버퍼(2036∼2042)에 의해 버퍼링되어, 표시 신호로서 액정 패널의 신호 라인으로 출력된다. 또, 이것들의 아날로그 버퍼(2036∼2042)는 예를 들면, 연산 증폭기를 전압 폴로우어(voltage follower) 접속하는 것으로 구성되어 있다.
도 39에는 액정 패널의 화소 부분의 구성이 도시된다. 신호 라인(2050)은 TFT(박막 트랜지스터)(2054)의 소스 영역에 접속되며, 주사 라인(2052)은 TFT(2054)의 게이트 전극에 접속되고, TFT(2054)의 드레인 영역에는 화소 전극(2054)이 접속된다. 그리고, 주사 라인(2052)에 의해 TFT(2054)가 선택되면, 화소 전극(2056)에 인가되는 전압과, 대향 전극에 인가되는 대향 전압(공통 전압)과의 전압차가 액정 소자(2058)에 인가되고, 이것에 의해 액정 소자(2058)의 구동이 행하여진다.
그런데, 액정 소자에는 직류 전압을 장시간 인가하면, 열화하는 성질이 있다. 이 때문에, 액정 소자에 인가되는 전압의 극성을 소정 기간마다 반전시키는 구동 방법이 필요하게 된다. 이러한 구동 방법으로서는 도 40A 내지 도40D에 도시된 바와 같이, 화면 반전 구동(이하, 적당히 1V 반전 구동이라고 부른다), 주사 라인 반전 구동(이하, 적당히 1H 반전 구동이라고 부른다), 신호 라인 반전 구동(이하, 적당히 1S 반전 구동이라고 부른다), 도트 반전 구동(이하, 적당히 1H+1S 반전구동이라고 부른다)이 알려져 있다.
1V 반전 구동에서는 도 40A에 도시된 바와 같이, 모든 화소에 있어서 인가전압의 극성은 1수직 주사 기간(1필드, 1프레임) 내에 있어서는 같은 극성이고, 1수직 주사 기간마다 극성이 모두 반전된다. 1V 반전 구동에는 드라이버 회로가 간단하고 용이해 지고 그 제어도 용이하고, 또한, 라인 얼룩이 생기지 않는다고 하는 이점이 있지만, 화면의 깜박거림, 즉 플리커가 매우 눈에 띈다고 하는 결점이 있다.
1H 반전 구동에서는 도 40B에 도시된 바와 같이, 주사 라인마다 인가 전압의 극성이 다르게 되어 있고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 1H 반전 구동에는 플리커가 눈에 띄지 않고, 또한, 수직(세로) 방향의 누화가 발생하기 어렵다고 하는 이점이 있지만, 반대로 수평(횡) 방향의 누화가 발생하기 쉬운 동작 화상 표시에 있어서 가로 줄무늬가 보인다고 하는 결점이 있다. 특히, 이 방법은 오프시 누설 전류가 큰 비선형 능동 소자(다결정 TFT, MIM 등)를 사용하는 경우에는 유효하다. 그러나, 대형 액정 패널에 있어서는 배선 전극의 기생 저항을 원인으로 하는 휘도 경사 문제가 있고, 1H 반전 구동에 의해서는 이 문제를 해결할 수 없다.
1S 반전 구동에서는 도 40C에 도시된 바와 같이, 신호 라인마다 인가 전압의 극성이 다르게 되어 있고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 1S 반전 구동에는 플릭커가 눈에 띄지 않고, 또한, 수평 방향의 누화가 발생하기 어려운 이점이 있지만, 반대로 수직 방향의 누화가 쉽게 생기는 동작 화상 표시에 있어서 세로의 줄무늬가 보인다고 하는 결점이 있다. 그리고, 이 방법은 상기 휘도 경사의 문제를 해결할 수 있지만, 오프시의 누설 전류가 큰 소자를 사용한 경우에는 문제가 발생한다.
1H+1S 반전 구동에서는 화소마다 인가 전압의 극성이 다르게 되어 있고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 1H+1S 반전 구동에 관해서는 예를 들면 평판형 패널 디스플레이 1993 「도트 반전 구동으로 화질을 향상시킨 13인치 EWS용 고도로 세밀한TFT 액정 패널」(1992년 12월 10일, 일경BP사 출판, P120∼P123)에 개시되어 있다. 이 방법은, 1H 반전 구동, 1S 반전 구동 등의 이점을 겸비함과 동시에, 이것들의 결점에 대하여도 아울러 갖는다. 또한, 이 방법을 실현하기 위해서는 드라이버 회로의 구성 및 그 제어가 매우 복잡해지고, 설계 시간이 길게 되어 장치의 비용이 증대한다고 하는 결점이 있다.
상기와 같이, 상기 4개의 구동 방법은 각각의 이점 및 결점을 겸비하고 있다. 따라서, 이것들의 4개의 구동 방법중 어느 것을 사용할지는 액정 패널에 사용되는 비선형 능동 소자의 종류 및 성능, 액정 패널의 크기, 목표로 하는 표시 품질, 장치의 비용 등의 여러 가지의 설계 사항을 감안하여 정하게 되는 것이다. 그러나, 이것들의 설계 사항은 개발 과정에서 변경되는 경우가 있다. 그리고, 처음에 상기 4개의 구동 방법중 하나의 방법을 채용한 후, 상기 설계 사항의 변경이 있는 경우에는 구동 방법도 변경할 필요가 있지만, 이것에는 회로 변경 등 막대한 노동력을 요하게 된다. 따라서, 이러한 설계 사항의 변경에도 용이하게 대처할 수 있는 액정 드라이버가 요망된다.
또한, 액정 드라이버를 표준품 디바이스로서 공급하는 경우에는, 모든 사용자에게 대응할 수 있는 범용성이 높은 제품인 것이 바람직하다. 그러나, 액정 드라이버를 사용하는 사용자는 상기한 바와 같은 여러 가지의 구동 방법을 채용하고 있다. 또한, 이것 외에도 액정 드라이버에 요구되는 성능(동작 스피드, 신호선 수등)은 여러 가지이다. 따라서, 종래에는 모든 사용자의 요구에 응할 수 있는 범용성이 높은 표준 품의 액정 드라이버를 제공하는 것은 곤란하였다. 그러나, 상기 4개의 구동 방법을 1개의 디바이스로 실현할 수 있는 액정 드라이버를 회로 규모를 그다지 크게 하지 않고 제공할 수 있으면, 이 문제점도 해결할 수 있다.
또한, 액정 드라이버에 사용되는 아날로그 버퍼(2036∼2042)(도 38 참조)에는 넓은 출력 전압 범위(동작 범위)를 갖는 것이 요구되고 있다. 넓은 출력 전압 범위를 가지면, 액정 패널의 다계조화가 용이해 지기 때문이다. 그리고, 넓은 출력 전압 범위를 얻기 위해서는 아날로그 버퍼에 주어지는 전원 전압의 범위를 넓게 할 필요가 있다. 그러나, 이를 위해서는 고내압의 제조 프로세스를 채용할 필요가 있고, 이것은 회로 규모의 증대화, 비용의 증가라는 문제로 연결된다. 예를 들면, 특개평 6-222741호에는 저전압 드라이버를 사용하여 다계조로 고품질의 표시를 행하는 종래 기술이 개시되어 있다. 그러나, 이 종래 기술로서는 액정 드라이버 등의 주변 회로는 액정 패널에 일체로 형성되어 있지 않고, 아날로그 버퍼는 TFT가 아닌 단결정 CMOS 트랜지스터에 의해 구성되어 있다. 그리고, TFT로 구성되는 아날로그 버퍼와, 단결정 CMOS 트랜지스터로 구성되는 아날로그 버퍼에서는 입출력 특성에 있어서의 선형 영역의 넓이, 허용되는 전원 전압 범위, 오프 세트치 등 여러 가지 면에서 그 특성이 다르게 된다. 따라서, 가령 TFT로 구성되는 아날로그 버퍼에 상기 종래 기술을 적용하였다고 해도 다계조로 고품질의 표시를 얻을 수 없다. 또한,상기 종래 기술에는, 4개의 구동 방법을 겸용할 수 있는 액정 드라이버의 사상에 관하여는 전혀 개시되어 있지 않고, 또한, 상기 종래 기술은 디지털 방식의 액정 드라이버에 관한 것이며, 아날로그 방식의 선 순차 드라이버에 관한 것은 아니다.
또한, 액정 드라이버에 포함되는 아날로그 버퍼는 액정 패널의 신호 라인 각각에 대응하여 설치되기 때문에, 그 수가 대단히 많아진다. 예를 들면 480×640도트의 풀 컬러의 액정 패널에서는 아날로그 버퍼는 최저라도 640×3개 필요하게 된다. 그리고, 아날로그 버퍼는 내장된 정전류원에 의해 전류를 계속 흘리고 있기 때문에, 장치 전체의 저소비 전력화를 도모하기 위해서는 아날로그 버퍼의 소비 전류를 낮게 억제하지 않으면 안된다고 하는 과제도 있다.
본 발명은 이상 서술한 과제를 해결하기 위해 이루어진 것으로서 그 목적으로 하는 바는 액정 소자로의 인가 전압의 극성을 반전할 수 있는 복수의 구동 방법을 액정 구동 장치의 회로 규모를 그다지 크게 하지 않고 실현하는 것에 있다.
또한, 본 발명의 다른 목적은 TFT로 구성되는 아날로그 버퍼로서, 전원 전압의 시프트에 의해 정극성용, 부극성용으로 전환할 수 있는 아날로그 버퍼를 실현하는 것에 있다.
또한, 본 발명의 다른 목적은 아날로그 버퍼의 소비 전류를 낮게 억제하여, 저소비 전력화를 도모하는 것에 있다.
본 발명은 액정 패널의 구동 방법에 관한 것이며, 특히 TFT 액정 패널에 대한 구동 방법에 관한 것이다.
도 1은 본 발명의 제1 실시예에 따른 액정 드라이버 구성의 일례이다.
도 2는 도 1 에 도시된 액정 드라이버의 구체적인 구성의 일례이다.
도 3은 제1에 도시된 액정 드라이버의 구체적인 구성의 일례이다.
도 4는 제1실시예에서 1V 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 5는 1V 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 6은 제1실시예에서 1H 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 7은 1H 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 8은 1H 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 9는 제1실시예에서 1S 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 10은 1S 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 11은 제1실시예에서 1H+1S 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 12는 1H+1S 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 13은 1H+1S 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 14는 본 발명의 제2의 실시예의 구성의 일례이다.
도 15는 제2실시예에서 1V 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 16은 본 발명의 제3실시예의 구성의 일례이다.
도 17은 제3실시예에서 1H 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 18은 본 발명의 제4실시예의 구성의 일례이다.
도 19는 제4실시예에서 1S 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 20은 본 발명의 제5실시예의 구성의 일례이다.
도 21은 제5실시예에서 1H+1S 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 22는 1H+1S 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 23은 1H+1S 반전 구동인 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다.
도 24는 본 발명의 제6실시예의 구성의 일례이다.
도 25는 제6실시예에서 1H 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 26은 제6실시예에서 1H+1S 반전 구동을 행하는 경우의 타이밍 챠트도이다.
도 27은 다른 액정 드라이버의 구성에 대하여 설명하기 위한 도면이다.
도 28은 1V/1S겸용 드라이버로 1V 반전 구동되는 경우의 타이밍 챠트도이다.
도 29는 1V/1H/1H+1S겸용 드라이버로 1V 반전 구동하는 경우의 타이밍 챠트도이다.
도 30은 액정 드라이버를 제어하는 제어회로의 구성의 일례이다.
도 31은 액정 드라이버를 포함하는 액정 패널의 전체 구성의 일례이다.
도 32는 아날로그 버퍼의 입출력 특성의 일례이다.
도 33A, 도 33B는 P형 아날로그 버퍼, N형 아날로그 버퍼의 구성의 일례이다.
도 34A, 도 34B, 도 35C는 전원 전압을 시프트하는 방법에 대하여 설명하기 위한 도면이다.
도 35A, 도 35B는 전원 전압을 시프트한 경우의 P형 아날로그 버퍼, N형 아날로그 버퍼의 입출력 특성의 일례이다.
도 36은 2개의 액정 드라이버를 사용하여 1S 반전 구동을 실현하는 예의 동작을 설명하기 위한 도면이다.
도 37은 2개의 액정 드라이버를 사용하여 1H+1S 반전 구동을 실현하는 예의 동작을 설명하기 위한 도면이다.
도 38은 종래의 아날로그 방식 선 순차 드라이버의 구성의 일례이다.
도 39는 액정 패널의 화소 부분의 구성을 나타내는 도면이다.
도 40A, 도 40B, 도 40C, 도 40D는 1V, 1H, 1S, 1H+1S 반전 구동에 대하여 설명하기 위한 도면이다.
상기 과제를 해결하기 위해 본 발명은 대향 전압이 한쪽 측에 부여되는 액정 소자의 다른 쪽측에 인가 전압을 부여함으로써 매트릭스 형상으로 배치된 액정 소자에 대한 구동을 행하는 액정 구동장치에 있어서,
영상 신호를 순차 샘플 홀드하는 수단과, 고 전위측 전원 전압과 저 전위측 전원 전압이 부여되어 샘플 홀드된 전압을 버퍼링하는 복수의 아날로그 버퍼와, 그 복수의 아날로그 버퍼중 하나의 출력을 선택하는 선택 수단을 포함하는 제1∼제N(N은 정수)의 신호 구동 수단과,
상기 아날로그 버퍼에 부여되는 상기 고 전위측 전원 전압 및 상기 저 전위측 전원 전압의 값을 제어하고, 상기 아날로그 버퍼의 출력 전압의 범위를 상기 대향 전압을 기준으로 하여 고 전위측 또는 저 전위측으로 시프트시키는 전원 전압 제어 수단과,
그 전원 전압 제어 수단에 의해 출력 전압 범위가 시프트된 상기 아날로그 버퍼중 어느 하나의 출력을 상기 선택 수단으로 선택시키는 제어를 행하는 선택 제어 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 복수의 아날로그 버퍼의 출력 전압의 범위가 대향 전압을 기준으로 하여 고 전위측 또는 저 전위측으로 시프트된다. 그리고, 이것들의 복수의 아날로그 버퍼중 어느 하나의 출력이 선택되어, 액정 소자에 대한 변동이 행하여진다. 따라서, 아날로그 버퍼의 출력 전압 범위의 극성 및 선택 방법을 조합함으로써, 주사 라인마다, 신호 라인마다, 1수평 주사 기간마다, 1수직 주사 기간마다 액정에 인가되는 전압의 극성을 바꾸는 것이 가능하게 되어, 복수의 구동 방법을 하나의 액정 구동 장치로 실현할 수 있다. 이것에 의해 설계 사항의 변경 등에도 용이하게 대처할 수 있고, 범용성이 높은 표준 품의 디바이스로서 알맞은 액정 구동 장치를 회로 규모를 그다지 크게 하지 않고 실현할 수 있다.
또한, 본 발명은 대향 전압이 일방향측에 부여되는 액정 소자의 다른쪽측에 인가 전압을 부여함으로써 매트릭스 형상으로 배치된 액정 소자에 대한 구동을 행하는 액정 구동 장치로서,
영상 신호를 순차 샘플 홀드하는 수단과, 제1, 제2 스위칭 수단과, 상기 제1 스위칭 수단을 통해 전달되는 전압을 버퍼링하여 출력하는 제1아날로그 버퍼와, 상기 제2스위칭 수단을 통해 전달되는 전압을 버퍼링하여 출력하는 제2아날로그 버퍼와, 상기 제1아날로그 버퍼의 출력에 접속되고 상기 제2스위칭 수단에 연동하여 온 오프 동작하는 제3스위칭 수단과, 상기 제2아날로그 버퍼의 출력에 접속되고 상기 제1스위칭 수단에 연동하여 온·오프 동작하는 제4스위칭 수단을 포함하는 제1∼제N(N은 정수)의 신호구동 수단과,
상기 제1, 제2아날로그 버퍼에 부여되는 고 전위측 전원 전압 및 저 전위측 전원 전압의 값을 제어하고, 상기 제1, 제2아날로그 버퍼의 출력 전압의 범위를 상기 대향 전압을 기준으로 하여 고 전위측 또는 저 전위측으로 시프트시키는 전원 전압 제어 수단과,
상기 제1∼제4스위칭 수단의 온·오프 동작을 제어하는 스위치 제어 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 샘플된 영상 신호가 제1, 제2스위칭 수단을 통해 제1, 제2아날로그 버퍼에 입력되어 홀드된다. 그리고, 제1, 제2아날로그 버퍼의 출력 전압의 범위가 대향 전압을 기준으로 하여 고 전위측 또는 저 전위측으로 시프트된다. 그리고, 이것들의 제1, 제2아날로그 버퍼중 어느 하나의 출력이 선택되어, 액정 소자에 대한 구동이 행하여진다. 따라서, 제1, 제2아날로그 버퍼의 출력 전압 범위의 극성 및 선택의 방법을 조합함으로써, 주사 라인마다, 신호 라인마다, 1수평 주사 기간마다, 1수직 주사 기간마다 액정에 인가되는 전압의 극성을 바꾸는 것이 가능하게 되어, 복수의 구동 방법을 하나의 액정구동장치로 실현할 수 있다. 또한, 본 발명에 의하면, 샘플홀드 동작을 1수평주사 기간의 모든 시간을 이용하여 행하는 것이 가능해지고, 샘플링 홀드의 정밀도, 속도를 높이는 것이 가능하게 된다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 상기 제1, 제2아날로그 버퍼의 상기 출력 전압 범위의 시프트 방향을 1수직 주사 기간마다 전환함으로써 화면 반전 구동을 행하는 것을 특징으로 한다.
본 발명에 의하면, 1수직 주사 기간(1필드, 1프레임)마다 모든 액정 소자에 인가되는 전압의 극성이 반전된다. 이것에 의해 화면 반전 구동이 실현되어, 라인 얼룩의 발생을 억제할 수 있다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하고, 상기 스위치 제어 수단의 제어에 의해, 상기 제1∼제4스위칭 수단의 온·오프의 순서를 1수직 주사 기간마다 전환함으로써 주사 라인 반전 구동을 행하는 것을 특징으로 한다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위와 시프트 방향을 상호 다르게 하는 동시에, 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을은 1수직 주사 기간마다 전환함으로써 주사라인 반전구동을 행하는 것을 특징으로 한다.
이것들의 본 발명에 의하면, 주사 라인마다 인가 전압의 극성이 다른 상태로 되고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 이것에 의해 주사 라인 반전 구동이 실현된다. 이것에 의해 액정 패널의 플리커, 수직(세로) 방향의 누화를 방지할 수 있고, 또한, 동작 화상 표시에 있어서 세로줄 무늬가 생기는 것을 방지할 수 있다. 특히, 오프시의 누설 전류가 큰 비선형 능동 소자(다결정 TFT, MIM 등)를 사용하는 경우에 본 발명은 유효하다. 또한, 플리커에 대해서도 신호 라인 반전 구동보다도 낮게 억제할 수 있다.
또한, 본 발명은 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2 아날로그 버퍼의 출력 전압 범위의 시프트 방향을 동일하게 하는 동시에 인접하는 상기 신호 구동 수단에 포함되는 상기 제1, 제2 아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하고, 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 1수직 주사 기간마다 전환함으로써 신호라인 반전구동을 행하는 것을 특징으로 한다.
본 발명에 의하면, 신호 라인마다 인가 전압의 극성이 다른 상태로 되고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 이것에 의해 신호 라인 반전구동이 실현된다. 이것에 의해 액정패널의 플리커 수평(횡) 방향의 크로스 누화를 방지할 수 있고, 또한, 동작 화상표시에 있어서 가로줄 무늬가 생기는 것을 방지할 수 있다. 특히, 본 발명에 의하면, 배선전극의 기생저항의 원인이 되는 휘도 경사의 문제를 해결할 수 있고, 대형 액정 패널에 알맞은 액정 구동 장치를 실현할 수 있다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하는 동시에 인접하는 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향도 상호 다르게 하고, 상기 스위치 제4 수단의 제어에 의해, 상기 제1∼제4스위칭 수단의 온·오프의 순서를 1수직주사 기간마다 전환함으로써 도트반전 구동을 행하는 것을 특징으로 한다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 하나의 상기 신호 구동 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하는 동시에 인접하는 상기 신호 구동 수단에 포함되는 상기 제1, 제2 아날로그 버퍼의 출력 전압 범위의 시프트 방향도 상호 다르게 하고, 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 1수직 주사기간마다 전환함으로써 도트반전 구동을 행하는 것을 특징으로 한다.
또한, 본 발명은 상기 전원 전압 수단의 제어에 의해, 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하고, 상기 스위치 제어 수단의 제어에 의해, 인접하는 상기 신호 구동 수단에 포함되는 상기 제1∼제4스위칭 수단의 온·오프의 순서를 다르게 하는동시에, 상기 제1∼제4스위칭 수단의 온·오프의 순서를 1수직주사 기간마다 전환함으로 도트반전 구동을 행하는 것을 특징으로 한다.
또한, 본 발명은 상기 전원 전압 제어 수단의 제어에 의해, 하나의 상기 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 상호 다르게 하는 동시에, 상기 제1, 제2아날로그 버퍼의 출력 전압 범위의 시프트 방향을 1수직주사 기간마다 전환하고, 상기 스위치 제어수단의 제어에 의해, 인접하는 상기 신호구동 수단에 포함되는 상기 제1∼제4스위칭 수단의 온·오프의 순서를 상호 다르게 함으로써 도트 반전구동을 행하는 것을 특징으로 한다.
이것들의 본 발명에 의하면, 화소마다 인가 전압의 극성이 다른 상태로 되고, 이 상태에서 1수직 주사 기간마다 극성 반전이 행하여진다. 이것에 의해 도트 반전 구동이 실현된다. 이것에 의해 액정 패널의 플리커, 수평 방향, 수직 방향의 누화를 방지할 수 있다. 또한, 배선 전극의 기생 저항의 원인이 되는 휘도 경사의 문제를 해결할 수 있고, 또한, 외부 회로와의 전류의 주고받음이 작기 때문에, 대향 전압을 생성하는 회로의 소비 전력을 경감할 수 있다.
또한 본 발명은, 상기 전원 전압 제어 수단이,
제(2K-1) (K는 정수)의 신호 구동 수단에 포함되는 상기 제1아날로그 버퍼에고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제1전원 라인과,
제(2K-1)의 신호 구동 수단에 포함되는 상기 제2아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제2전원 라인과,
제2K의 신호 처리 구동 수단에 포함되는 상기 제1아날로그 버퍼에 고 전위측전원 전압 및 저 전위측 전원 전압을 부여하는 제3전원 라인과,
제2K의 신호 구동 수단에 포함되는 상기 제2아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제4전원 라인과,
상기 제1∼제4전원 라인에 부여하는 고 전위측 전원 전압 및 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
상기 제1, 제3스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
상기 제2, 제4스위칭 수단의 스위칭을 제어하는 제2스위치 제어 라인과,
상기 제1, 제2스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 홀수 번째의 신호 구동 수단에 포함되는 제1, 제2아날로그 버퍼에는 각각 제1, 제2전원 라인에 의해, 짝수 번째의 신호 구동 수단에 포함되는 제1, 제2아날로그 버퍼에는 각각, 제3, 제4전원 라인에 의해 전원이 공급된다. 또한 제1, 제3 스위칭 수단은 제1스위치 제어 라인에 의해 제2, 제4스위칭 수단은 제2스위치 제어 라인에 의해 스위칭 제어된다. 이것에 의해 화면 반전·주사 라인 반전·신호 라인 반전·도트 반전 구동겸용 액정 구동 장치를 실현할 수 있다.
또한 본 발명은, 상기 전원 전압 제어 수단이,
상기 제1, 제2아날로그 버퍼에 고 전위측 전원 전압 저 전위측 전원 전압을 부여하는 전원 라인과,
상기 전원 라인에 부여하는 고 전위측 전원 전압 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
상기 1, 제3스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
상기 제2, 제4스위칭 수단의 스위칭을 제어하는 제2스위치 제어 라인과,
상기 제1, 제2스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 제1, 제2아날로그 버퍼에는 전원 라인을 사용하여 1계통의 전원이 공급되는 동시에, 제1, 제3스위칭 수단은 제1스위치 제어 라인에 의해, 제2, 제4스위칭 수단은 제2스위치 제어 라인에 의해 스위칭 제어된다. 이것에 의해 화면 반전 구동용 액정 구동 장치를 실현할 수 있다.
또한 본 발명은, 상기 전원 전압 제어 수단이,
상기 제1아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제1전원 라인과,
상기 제2아날로그 버퍼에 고전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제2전원 라인과,
상기 제1, 제2전원 라인에 부여하는 고 전위측 전원 전압 및 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
상기 제1, 제3스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
상기 제2, 제4스위칭 수단의 스위칭을 제어하는 제2스위치 제어 라인과,
상기 제1, 제2스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 제1아날로그 버퍼에는 제1전원 라인에 의해 제2아날로그 버퍼에는 제2전원 라인에 의해 전원이 공급되는 동시에, 제1, 제3스위칭 수단은 제1스위치 제어 라인에 의해, 제2, 제4스위칭 수단은 제2스위치 제어 라인에 의해 스위칭 제어된다. 이것에 의해 주사 라인 반전 구동 전용의 액정 구동 장치를 실현할 수 있다.
또한 본 발명은 상기 전원 전압 제어 수단이,
제(2K-1) (K는 정수)의 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼에 고 전위측 전원 전압 저 전위측 전원 전압을 부여하는 제1전원 라인과,
제2K의 신호 구동 수단에 포함되는 상기 제1, 제2아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제2전원 라인과,
상기 제1, 제2전원 라인에 부여하는 고 전위측 전원 전압 및 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
상기 제1, 제3스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
상기 제2, 제4스위칭 수단의 스위칭을 제어하는 제2스위치 제어 라인과,
상기 제1, 제2스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 홀수 번째의 신호 구동 수단에 포함되는 제1, 제2아날로그 버퍼에는 제1전원 라인에 의해, 짝수 번째의 신호 구동 수단에 포함하는 제1, 제2아날로그 버퍼에는 제2전원 라인에 의해 전원이 공급된다. 또한 제1, 제3스위칭 수단은 제1 스위치 제어 라인에 의해, 제2, 제4스위칭 수단은 제2스위치 제어 라인에 의해 스위칭 제어된다. 이것에 의해 신호 라인 반전 구동 전용의 액정 구동 장치를 실현할 수 있다.
또한, 본 발명은 상기 전원 전압 제어 수단이,
상기 제1아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제1전원 라인과,
상기 제2아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제2전원 라인과,
상기 제1, 제2전원 라인에 부여하는 고 전위측 전원 전압 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
제(2K-1) (K는 정수)의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단 및 제2K의 신호 구동 수단에 포함되는 제2, 제4스위칭 수단의 스위칭을 제어하는 제1 스위치 제어 라인과,
제2K의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단 및 제(2K-1)의 신호 구동 수단에 포함되는 제2, 제4스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
상기 제1, 제2스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 제1아날로그 버퍼에는 제1전원 라인에 의해 제2아날로그 버퍼에는 제2전원 라인에 의해 전원이 공급된다. 또한, 홀수 번째의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단 및 짝수 번째 신호 구동 수단에 포함되는 제2, 제4스위칭 수단은 제1스위치 제어 라인에 의해, 짝수번째의 신호구동 수단에 포함되는 제1, 제3의 스위칭 수단 및 홀수번째의 신호구동 수단에 포함되는 제2, 제4스위칭 수단은 제2스위치 제어라인에 의해 스위칭 제어된다. 이것에 의하여 도트 반전 구동 전용의 액정구동 장치를 실현할 수 있다.
또한 본 발명은 상기 전원 전압 제어 수단이,
상기 제1아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제1전원 라인과,
상기 제2아날로그 버퍼에 고 전위측 전원 전압 및 저 전위측 전원 전압을 부여하는 제2전원 라인과,
상기 제1, 제2전원 라인에 부여하는 고 전위측 전원 전압 및 저 전위측 전원 전압의 값을 제어하는 수단을 포함하며,
상기 스위치 제어 수단이,
제(2K-1) (K는 정수)의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단의 스위칭을 제어하는 제1스위치 제어 라인과,
제(2K-1)의 신호 구동 수단에 포함되는 제2, 제4스위칭 수단의 스위칭을 제어하는 제2스위치 제어 라인과,
제2K의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단의 스위칭을 제어하는 제3스위치 제어 라인과,
제2K의 신호 구동 수단에 포함되는 제2, 제4스위칭 수단의 스위칭을 제어하는 제4스위치 제어 라인과,
상기 제1∼제4스위치 제어 라인에 부여하는 스위치 신호를 제어하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 제1아날로그 버퍼에는 제1전원 라인에 의해 제2아날로그 버퍼에는 제2전원 라인에 의해 전원이 공급된다. 또한 홀수 번째의 신호 구동 수단에 포함되는 제1, 제3스위칭 수단은 제1스위치 제어 라인에 의해, 홀수 번째의 신호 구동 수단에 포함되는 제2, 제4스위칭 수단은 제2스위치 제어라인에 의해, 짝수번째의 신호구동 수단에 포함되는 제1, 제3스위칭 수단은 제3스위치 제어라인에 의해, 짝수번째의 신호구동 수단에 포함되는 제2, 제4스위칭 수단은 제4스위치 제어라인에 의해 스위칭 제어된다. 이것에 의해 주사 라인 반전·도트 반전 구동 겸용의 액정 구동 장치를 실현할 수 있다.
또한, 본 발명은 상기 인가 전압을 상기 액정 소자에 부여하는지 아닌지의 선택을 행하기 위한 선택 전압을 주사 라인에 대해 출력하는 주사 구동 수단을 포함하며,
상기 주사 구동 수단이 수직 주사 기간의 제1번째의 수평 주사 기간에 있어서의 샘플 홀드 종료 후, 상기 제3스위칭 수단 또는 상기 제4스위칭 수단이 도통된때에 상기 선택 전압이 유효하게 되도록, 1수평 주사 기간분만큼 순차 늦춰 상기 선택 전압을 유효하게 하는 것을 특징으로 한다.
본 발명에 의하면, 수직 주사 기간의 개시 시에 있어서, 잘못된 전압이 신호 라인을 거쳐 액정 소자에 인가되는 것이 방지되어, 잘못된 표시가 행하여지는 것이 방지된다.
또한, 본 발명은 상기 전원 전압 제어 수단이, 수직 귀선 소거 기간 일 때에, 상기 고 전위측 전원 전압 및 저 전위측 전원 전압을 소정치로 고정하는 수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 수직 권선 소거 기간일 때에, 아날로그 버퍼의 고 전위측 및 저 전위측 전압이 소정치로 고정된다. 이것에 의해 아날로그 버퍼 내의 정전류원을 통한 전류가 흐르지 않게 되어, 저 소비 전력화를 도모할 수 있다. 그리고, 상기 처리는 수직 귀선 소거 기간에 행해지기 때문에, 액정 패널에 있어서의 화면표시에 영향을 주지 않고 저소비 전력화를 도모할 수 있다.
또한, 본 발명은 박막 트랜지스터로 구성되어, 고 전위측 전원 전압과 저 전위측 전원 전압이 부여하는 입력 전압을 버퍼링하여 출력 전압을 출력하는 아날로그 버퍼로서,
상기 입력 전압에 대한 상기 출력 전압이 관계가 대략 선형으로 되는 선형 영역을 가지며,
상기 입력 전압의 변화 범위가 시프트된 경우에, 상기 선형 영역에 상기 변화 범위가 포함되도록 상기 고 전위측 전원 전압, 상기 저 전위측 전원 전압의 값을 제어하는 전원 전압 제어수단을 포함하는 것을 특징으로 한다.
본 발명에 의하면, 입력 전압의 변화 범위에 따라 고 전위측, 저 전위측의 전원 전압의 값이 제어되고, 이것에 의해 선형 영역 내에서 입력 전압의 버퍼링을 행하는 것이 가능하게 되며, 정확한 계조 표시등이 가능하게 된다.
또한, 본 발명은 상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압과의 차동성분을 증폭하여 출력하는 차동 수단과,
상기 차동 수단의 출력이 게이트 전극에 입력되고 드레인 영역에 상기 출력 전압을 출력하는 N채널 구동 트랜지스터를 적어도 가지는 구동 수단을 포함하며,
상기 전원 전압 제어 수단이 상기 입력 전압의 변화 범위가 저 전위측으로 시프트된 경우에, 고 전위측에 위치하는 상기 선형 영역에 상기 변화 범위가 포함되도록 상기 고 전위측 전원전압, 상기 저 전위측 전원전압의 값을 저 전위측으로 시프트하는 제어를 행하는 것을 특징으로 한다.
본 발명에 의하면, 고 전위측에 선형 영역이 위치하고 있다. 그리고, 전원 전압을 저 전위측으로 시프트하여 입력 전압의 변화 범위가 이 선형 영역에 포함되도록 제어하는 것으로, 선형 영역 내에서 입력 전압의 버퍼링을 행하는 것이 가능하게 된다.
또한, 본 발명은 상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압과의 차동성분을 증폭하여 출력하는 차동수단과,
상기 차동 수단의 출력이 게이트 전극에 입력되고 드레인 영역에 상기 출력 전압을 출력하는 P채널 구동 트랜지스터를 적어도 가지는 구동 수단을 포함하며,
상기 전원 전압 제어 수단이 상기 입력 전압의 변화 범위가 고 전위측으로 시프트된 경우에, 저 전위측에 위치하는 상기 선형영역에 상기 변화범위가 포함되도록 상기 고 전위측 전원전압, 상기 저 전위측 전원전압의 값을 고 전위측으로 시프트하는 제어를 행하는 것을 특징으로 한다.
본 발명에 의하면, 저 전위측에 선형 영역이 위치하고 있다. 그리고, 전원 전압을 고 전위측으로 시프트하여 입력 전압의 변화범위가 이 선형 영역에 포함되도록 제어함으로써, 선형 영역내에서 입력전압의 버퍼링을 행하는 것이 가능하게 된다.
또한, 본 발명은 상기 대향 전압의 값을 조정함으로써 상기 아날로그 버퍼의 오프 세트치를 취소하는 수단을 포함하는 것을 특징으로 한다.
본 발명에서는, 동일한 타입의 아날로그 버퍼를 사용하여, 전원 전압의 제어만으로 아날로그 버퍼의 극성을 전환하고 있다. 따라서, 아날로그 버퍼가 정극성인 경우와 부극성인 경우로 오프 세트치를 같은 값으로 할 수 있다. 이것에 의해, 영상 신호를 비뚤어지게 하는 일없이, 대향 전압의 조정으로 오프 세트치를 취소할 수 있다.
또한 본 발명과 관계되는 액정 표시 장치는 이상 서술한 액정 구동 장치를 적어도 하나 포함하는 동시에, 그 액정 구동 장치의 신호 구동 수단에 접속되는 복수의 신호 라인과, 그 신호라인에 교차하는 복수의 주사 라인과, 매트릭스형상으로 배치된 액정 소자와, 그 액정소자에 인가 전압을 전달하기 위한 복수의 박막트랜지스터를 포함하는 것을 특징으로 한다.
이 경우, 액정 구동 장치를 2개 포함하고, 제(2L-1) (L은 정수)의 신호 라인을 상기 한쪽의 액정 구동 장치의 신호 구동 수단에 접속하는 동시에, 제2L의 신호라인을 상기 다른쪽의 액정구동 장치의 신호구동 수단에 접속하고, 제(2L-1)의 신호라인에 접속되는 신호 구동 수단에 있어서 선택되는 아날로그 버퍼의 출력전압 범위를 제2L의 신호라인에 접속되는 신호 구동 수단에 있어서 선택되는 아날로그 버퍼의 출력 전압 범위에 대하여, 대향전압을 기준으로 하여 역방향으로 시프트시키도록 해도 무방하다. 이와 같이 함으로써, 예를 들면, 화면 반전 구동이 가능한 액정 구동 장치를 사용하여, 신호라인 반전구동을 실현하거나, 주사라인 반전구동이 가능한 액정 구동 장치를 사용하여, 도트 반전구동을 실현하거나 하는 것이 가능하게 된다.
또 본 발명과 관계되는 액정 표시 장치에 있어서는 상기 액정 구동 장치가 상기 박막 트랜지스터가 형성되는 액정 패널 상에 일체적으로 형성되는 것이 바람직하다. 이와 같이 함으로써 표시 장치의 소형화, 저비용화가 가능하게 된다.
이하 본 발명의 실시예에 대하여 도면을 참조하여 상세히 설명한다.
<제1 실시예>
도 1에 본 발명의 제1실시예와 관계되는 액정 드라이버(액정 구동 장치)의 구성의 일례가 도시된다. 제1실시예는 1V/1H/1S/1H+1S겸용의 액정 드라이버에 관한 것이다. 이 액정 드라이버는 신호 라인을 구동하는 소스 드라이버라고 불리는 것으로, 복수(제1∼제N)의 신호 구동 수단을 포함한다. 예를 들면 제1신호 구동 수단은 스위치(아날로그 스위치)(104, 110, 120, 130, 140), 캐패시터(150,152), 아날로그버퍼(170,172)를 포함하며, 제2신호 구동 수단은 스위치(106, 112, 122, 132, 142), 캐패시터(154, 156), 아날로그 버퍼(174,176)를 포함한다. 또 도 1에 있어서, 액정 드라이버가 구동하는 신호 라인의 개수는 예를 들면, 640×480도트의 액정패널로 컬러표시를 행하는 경우에는 640×3개 존재한다. 상기의 경우, 복수의 액정 드라이버의 디바이스를 설치하여 이것들의 신호라인을 구동해도 되고, 액정패널의 상하로 액정 드라이버의 디바이스를 배치하여, 신호라인을 열마다 상하로 인출하는 구조로 해도 된다. 또한, 컬러표시를 행하는 경우에는 RGB용에 3개의 영상신호 라인을 설치하고, 이것들의 3개의 영상신호 라인의 각각에 샘플링용 스위치를 접속해도 되고, 1개의 영상신호 라인에 RGB의 영상신호를 시분할로 흐르는 구성으로 해도 된다.
시프트 레지스터(100)는 시프트 클록에 동기 하여 시프트 동작하고, 그 출력은 레벨 시프터(102)에 입력되어 전압의 레벨 시프트가 행하여진다. 스위치(104∼108)는 레벨 시프터(102)의 출력에 근거하여 순차 오프(오픈)되고, 이것에 의해 영상 신호의 샘플링이 행하여진다. 샘플링된 전압은 스위치(110∼114 및 120∼124)중 온하고 있는 측의 스위치를 통해 캐패시터(150∼160)에 홀드된다. 이와 같이 본 실시예에서는 스위치(104∼108), 캐패시터(150∼160)가 영상 신호를 순차 샘플 홀드하는 수단으로 되어 있다.
아날로그 버퍼(170∼180)는 예를 들면, 연산 증폭기를 전압 폴로워 접속한 구성으로 되어 있고, 캐패시터(150∼160)에 샘플 홀드된 전압을 버퍼링하여 출력하는 기능을 갖는다. 예를 들면, 아날로그 버퍼(170,174,178)(제1아날로그 버퍼)는스위치(110∼114)(제1스위칭 수단)를 통해 전달되는 전압을, 아날로그 버퍼(172,176,180)(제2아날로그 버퍼)는 스위치(120∼124)(제2스위칭 수단)를 통해 전달되는 전압을 버퍼링하여 출력한다.
아날로그 버퍼(170∼180)의 출력에는 이것들의 출력을 선택하기 위한 선택 수단이 되는 스위치(130∼134) (제3스위칭 수단) 및 스위치(140∼144)(제4스위칭 수단)가 접속된다. 그리고 아날로그 버퍼(170∼180)의 출력은 스위치(130∼134 및 140∼144)중 온하고 있는 측의 스위치를 통해 신호 라인에 전달된다.
그런데 본 실시예에서는 아날로그 버퍼(170∼180)에 부여되는 고 전위측 및 저 전위측의 전원 전압 제어하여 아날로그 버퍼(170∼180)의 출력 전압의 범위를 대향 전압을 기준으로 해서 고 전위측 또는 저 전위측으로 시프트시키는 제어를 행하고 있다. 이 시프트제어는 아날로그 버퍼(170∼180)에 접속되는 고 전위측, 저 전위측의 전원라인 V1+∼ V4+, V1-∼V4+에 주어지는 전원전압을 전원전압 제어부(202)(도 30참조)에 의해 제어하는 것으로 실현된다.
또한 본 실시예에서는 출력 전압 범위가 시프트된 아날로그 버퍼의 출력을 스위치(130∼134 및 140∼144)(선택 수단)에 선택시키는 제어를 행하고 있다. 이 선택 제어는 스위치 제어 라인 L1, L2에 부여되는 전압을 스위치 제어부(206)(도 30 참조)에 의해 제어하는 것으로 실현된다.
다음에 스위치(110∼144)의 제어에 대하여 상세히 설명한다. 본 실시예에서는 제1스위치(110)(SW11)과 제4스위치(140)(SW22)가 연동하여 온·오프 동작을 행하고, 제2스위치(120)(SW21)와 제3스위치(130)(SW12)가 연동하여 온·오프 동작을행한다. 이것들의 스위치의 온·오프 동작의 제어는 제1, 제2스위치 제어 라인(L1, L2)에 접속되는 스위치 제어부(206)(도 30 참조)에 의해 행하여진다. 예를 들면, 도 1에서, 제2스위치(120)가 온(close)되어 있을 때에는 제3스위치(130)도 온 되어 있다. 따라서, 이 때는, 스위치(104)에 의해 샘플된 영상 신호의 전압은 제2스위치(120)를 통해 캐패시터(152)에 홀드된다. 또한, 앞에서 캐패시터(150)에 홀드된 전압은 아날로그 버퍼(170)에 의해 버퍼링되어, 제3스위치(130)를 통해 신호 라인에 출력되어진다. 한편, 상기와는 반대로 제2스위치(120)가 오프 되어 있을 때는 제3스위치(130)도 오프 되고, 이때, 제1, 제4스위치(110, 140)는 온 된다.
도 38에 도시된 종래예에 있어서는 출력 이네이블 신호가 유효하게 되어 스위치(2012∼2018)가 온 되어 있는 기간에만 캐패시터(2028∼2034)에 대한 샘플링 전압의 충전을 행할 수 있었다. 또한, 샘플링용의 캐패시터(2020∼2026)와 홀드용의 캐패시터(2028∼2034)를 별도로 설치할 필요가 있었다. 이것에 대하여, 본 실시예에서는 상기와 같이 스위치를 교대로 온 오프 함으로써 1수평 주사 기간의 모든 시간을 사용하여 캐패시터로의 충전을 행할 수 있고, 정밀도가 양호한 표시 신호 전압을 출력하는 것이 가능하다. 또한, 샘플링용 캐패시터와 홀드용 캐패시터를 공용하는 것도 가능하다.
또 제2, 제3에는 제1에 도시된 액정 드라이버의 구체적인 구성의 일례가 도시된다. 단지, 도 2, 도 3에서는 제1도에 도시된 시프트 레지스터(100), 레벨 시프터(102), 스위치(104∼108)에 관하여는 생략하고 있다. 도 2, 도 3에 도시된 바와 같이, 스위치(110∼124)는 트랜스미션형 트랜지스터로 구성되고, 스위치(130∼144)는 N형 트랜지스터로 구성된다. 그리고, 도 2에서는 인버터 회로(182∼187)를 설치함으로써, 도 3에서는 인버터 회로(188, 190)를 설치함으로써, 도 1의 스위치(110)와 도 3의 스위치(130)(혹은 도 2의 스위치(120)와 제4의 스위치(140)가 동시에 온 하지 않은 것이 보증되는 구성으로 되어 있다. 그리고, 도 2의 구성은 스위치 제어 라인(L1, L2)의 배선 수를 줄인다고 하는 의미에서, 도 3의 구성은 인버터 회로의 개수를 줄인다고 하는 의미에서 유리하게 되어 있다.
다음에, 아날로그 버퍼에 주어지는 전원 전압의 제어에 대하여 상세히 설명한다. 도 1에 도시된 바와 같이, 본 실시예에서는 고 전위측의 전원 라인 V1+∼V4+, 저 전위측의 전원 라인V1-∼V4-을 거쳐서 4계통의 전원 전압이 주어진다. 즉, 홀수번째의 신호구동수단(제1, 제3신호 구동수단)에 포함되는 제1 아날로그 버퍼(170, 178)에는 제1전원 라인V1+, V1-에 의해, 홀수번째의 신호구동수단(제2신호 구동수단)에 포함되는 제2아날로그 버퍼(172, 180)에는 제2전원 라인V2+, V2-에 의해, 짝수번째의 신호구동수단에 포함되는 제1아날로그 버퍼(174)에는 제3전원라인V3+, V3-에 의해, 짝수번째의 신호구동 수단에 포함되는 제2아날로그 버퍼(176)에는 제4 전원라인V4+, V4-에 의해 전원전압이 주어진다. 이것들의 전원라인에 대하여 주어지는 전원전압은 전원라인에 접속되는 전원전압 제어부(202)(도 30 참조)에 의해 제어된다. 그리고, 이 전원전압의 제어에 의해, 아날로그 버퍼(170∼180)를 정극성용의아날로그 버퍼 또는 부극성용의 아날로그 버퍼중 어느하나로 전환되고 있다. 여기에서, 정극성용의 아날로그 버퍼는 그 출력전압 범위가 대향전압(공통전압)을 기준으로 고 전위측으로 시프트되어 있는 아날로그 버퍼이고, 부극성용의 아날로그 버퍼와는 그 출력전압 범위가 대향전압을 기준으로 하여 저 전위측으로 시프트되어 있는 아날로그 버퍼이다. 상술한 바와같이 액정소자는 직류구동하면 열화하기 때문에, 액정소자로의 인가전압을 소정기간마다 극성 반전할 필요가 있다. 본 실시예에서는 이 극성반전을, 전원라인(191)인 V1+∼V4+, V11-∼V4-을 통해 아날로그 버퍼에 주어지는 전원전압의 값을 제어하여, 아날로그 버퍼를 정극성용의 것과 부극성용의 것으로 전환함으로써 실현하고 있다. 그리고, 본 실시예에서는 이 전원라인V1+∼V4+, V1-∼V4-로 부여되는 전윈전압의 제어와, 상기한 스위치 제어라인 L1, L2의 제어에 의해, 1V, 1H, 1S, 1H+1S의 반전구동을 1개의 액정 드라이버로 실현하는 것이 가능하게 되었다. 이하, 도 1의 구성의 액정 드라이버로, 어떻게 하여 1V, 1H, 1S, 1H+1S의 반전구동을 실현하는가에 대하여 설명한다.
(1) 1V 반전(화면 반전)구동
1V 반전 구동이란, 상술한 도 40A에 도시된 구동 방법이다. 이 구동 방법에 의하면 라인 얼룩의 발생을 억제할 수 있다. 도 4는 도 1의 액정 드라이버로 1V 반전 구동을 실현하는 경우의 타이밍도이고, 도 5는 상기 경우의 액정 드라이버의 동작을 설명하기 위한 도면이다. 또, 도 4에서는 스위치(SW11, SW31)등에 관하여는 그 온, 오프 상태를 나타내고 있지만, 도 2, 도 1과 같은 회로 구성인 경우에는 도4에 나타낸 온, 오프는 각각, 하이 레벨, 로우 레벨에 대응하게 된다.
우선, 도 4에 도시된 바와 같이, 수직 귀선 소거 기간에 있어서는, 스위치(SW11, SW31, SW51 및 SW21, SW41, SW61)는 전부 온으로 되고, 스위치(SW12, SW32, SW52 및 SW22, SW42, SW62)는 전부 오프로 된다. 이것에 의해 신호 라인에는 표시 신호 전압이 공급되지 않는 상태가 된다.
또한, 이 수직 귀선 소거 기간동안, 전원 라인V1+∼V4+, V1-∼V4-는 모두 GND 전위로 고정되어 있다. 이것에 의해, 아날로그 버퍼(170∼180)의 고 전위측의 전원 VDD와, 저 전위측의 전원 VSS는 GND전위로 고정되게 된다. 아날로그 버퍼(170∼180)는 정전류원을 내장하고 있고, VDD, VSS 사이에 전위차가 있으면, 이 정전류원을 통해 전류가 흐른다. 그러나, 본 실시예와 같이, 수직 귀선 소거 기간 동안, VDD, VSS를 GND 전원으로 고정하면, VDD, VSS 사이의 전위차가 없어져, 정전류원을 거쳐 전류가 흐르지 않게 되어, 소비 전력을 절약할 수 있다. 그리고, 수직 귀선 소거 기간 동안은, 아날로그 버퍼가 동작하고 있지 않더라도, 스위치(130∼144)가 오프하고 있고, 액정패널에 있어서의 화면표시에 영향을 주지 않는다. 한편, 아날로그 버퍼는 각각의 신호라인에 대응하여 설치되기 때문에, 아날로그 버퍼(170∼180)의 소비전력을 절약하면, 액정 드라이버 전체의 소비전력도 대폭 절약할 수 있다. 이것에 의해, 반대로, 통상 동작상태에 있어서 아날로그 버퍼(170∼180)의 정전류원에 흐르는 전류량을 늘리는 것도 가능하게 되고, 이 결과, 아날로그 버퍼의 성능을 향상시키고, 액정패널의 표시품질을 높이는 것도 가능하게된다. 또한, 이 경우에 VDD, VSS가 고정되는 GND 전위의 전원은 아날로그 버퍼(l70∼180)가 통상 동작상태에 있는 경우에도 사용되는 전원이다. 따라서, 본 실시예에는 VDD, VSS를 소정치로 고정하기 위해 새로운 전원전압을 생성할 필요가 없다고 하는 이점도 있다. 또한, 본 실시예에서, 이러한 처리를 간단하고 용이하게 실현할 수 있는 것은 아날로그 버퍼(170∼180)의 극성반전을 행하기 위한 전원전압 제어부(202)(도 30참조)가 이미 존재하고, 이것을 이용할 수 있기 때문이다. 또, VDD, VSS를 고정하는 전위로서는 GND 전위에 한정되지않고 여러가지의 것을 채용할 수 있다.
다음에, 수직 주사 기간으로 들어가면, 제1번째의 수평 주사 기간동안, 스위치(SW11, SW31, SW51 및 SW22, SW42, SW62)는 온 상태로 되고, 스위치(SW21, SW41, SW61 및 SW12, SW32, SW52)는 오프 상태로 된다. 이 상태에서 스위치(104, 106, 108)는 1수평 주사 기간내에서 순차 오프되어 간다. 그렇게 하면, 스위치(104, 106, 108)에 의해 순차 샘플링된 영상신호 전압은 온되어 있는 스위치(SW11, SW31, SW51)를 통해 캐패시터(150, 154, 158)에 순차 홀드되어 가는 것이 된다.
이때, SW12, SW32, SW52는 오프로 되어 있기 때문에, 과도 상태에 있는 샘플 홀드 전압이 아날로그 버피(170, 174, 178)를 통해 신호 라인에 출력되는 것은 아니다. 또한, SW22, SW42, SW62는 온으로 되어 있지만, 상기의 경우, 본 실시예에서는 도 4에 도시된 바와 같이 주사 라인(도 4의 SCAN)을 제1번째의 수평 주사 기간에 있어서 비선택 상태(unselect)로 되어있기 때문에, 액정패널에 잘못된 표시가 행해지지 않는다. 즉, 본 실시예에서는 수직주사 기간의 제1번째의 수평주사 기간에 있어서의 샘플홀드 종료후, 제3스위치(130∼134) 또는 제4스위치(140∼144)가 도통으로 되었을 때에, 선택 전압(인가전압을 액정소자에 부여하는지 아닌지의 선택을 행하기 위한 전압)이 유효해 지도록, 1수평주사 기간만큼만 순차 늦춰져 선택 전압을 유효로 하고 있다. 이것에 의해, 도 1에 도시된 것과 같은 구성의 회로로 샘플 홀드동작을 행하여도, 잘못된 표시가 행하여지는 것이 방지된다.
또 주사 라인에 대한 선택 전압의 출력 제어는 도시되지 않은 주사 라인용 드라이버(게이트 드라이버, 주사 구동 수단)에 의해 행하여진다.
그런데, 본 실시예에서는 수직 주사 기간으로 들어가기 전에 도 4에 도시된 바와 같이, 전원 라인V1+, V3+및 V2+, V4+을 동시에 Vb레벨로, V1-, V3-및 V2-, V4-을 동시에 GND 레벨로 설정하고 있다. 이것에 의해, 모든 아날로그 버퍼(170∼180)를 부극성 아날로그 버퍼, 즉 출력 전압 범위가 대향전압(공통 전압)을 기준으로 하여 저 전위측으로 시프트된 아날로그 버퍼로 설정하는 것이 가능하게 된다.
다음에, 제2번째의 수평 주사 기간으로 들어가면, 이번은 스위치(SW11, SW31, SW51 및 SW22, SW42, SW62)가 오프 상태로 되고, 스위치(SW21, SW41, SW61 및 SW12, SW32, SW52)가 온 상태로 된다. 이 상태에서 스위치(104, 106, 108)는 1수평 주사 기간 내에서 순차 오프 되어 가고, 샘플된 영상 신호 전압은 캐패시터(152, 156, 160)에 순차 홀드되어 간다.
이때, SW12, SW32, SW52는 온으로 되어 있기 때문에, 제1번째의 수평 주사기간에 캐패시터(150, 154, 158)에 홀드된 전압이 아날로그 버퍼(170, 174, 178)를통해 신호 라인에 출력된다. 그리고, 상기의 경우에는 도 4에 도시된 바와 같이, 제1번째의 주사라인이 유효(select)로 되기 때문에, 이것에 의해 제1번째의 주사라인에 있어서의 정상적인 표시동작이 실현되게 된다. 또한, 이때, SW22, SW42, SW62는 오프로 되어있기 때문에, 과도상태에 있는 홀드전압이 신호라인에 출력되지도 않는다.
상기와 같은 스위치 전환 동작이 모든 주사 라인을 주사할 때까지 되풀이되어, 최후의 주사 라인이 주사되면, 다시 수직 귀선 소거 기간으로 들어가, V1-∼V4+, V1-∼V4-는 모든 GND 전위로 고정된다. 그후, 다음 수직 주사 기간으로 들어가기 전에, 도 4에 도시된 바와 같이, 전원 라인 V1+,V3+및 V2+,V4+는 동시에 Va 레벨로, V1-, V3-및 V2-,V4-는 동시에 Vd 레벨로 설정된다. 이것에 의해, 모든 아날로그 버퍼를 정극성의 아날로그 버퍼, 즉 출력전압 범위가 대향전압(공통전압)을 기준으로 하여 고 전위측으로 시프트된 아날로그 버퍼로 설정하는 것이 가능하게 된다. 이것에 의해, 앞의 수직주사 기간에서는 부극성이던 아날로그 버퍼가 정극성으로 설정되어, 1V 반전 구동이 실현된다.
또 Va, Vb, Vc, Vd의 관계는 여기에서는, 예를 들면
Va- Vd = Vb-GND
Va > Vb
Vd > GND
로 되어 있다. 또한, 아날로그 버퍼가 P형인 경우에는 공통 전압 Vcom은 예를 들면, Vd 부근의 전압으로 설정된다 (도 34B 참조). 상기의 경우, Va, Vb, Vd는 예를 들면, 20V, 15V, 5V가 된다. 한편, 아날로그 버퍼가 N형인 경우에는 공통 전압 Vcom은 예를 들면, Vb 부근의 전압으로 설정된다(도 34C 참조). 물론 전원 전압의 시프트를 도 34A와 같이 하는 것도 가능하고, 적어도 아날로그 버퍼의 출력 전압 범위가 대향전압을 기준으로 하여 고 전위측 또는 저 전위측으로 시프트하도록, 전원전압을 제어하면 된다.
도 5에는 1V 반전 구동을 행하는 경우의 본 실시예의 동작이 모식적으로 도시된다. 1번째의 수직 주사 기간에 있어서는 다음과 같이 된다. 우선, 1번째의 수평 주사 기간에서 홀드된 전압이 2번째의 수평 주사 기간에 있어서 아날로그 버퍼(170)에 의해 버퍼링되어 스위치(130)를 통해 출력된다. 이때, 아날로그 버퍼(170)는 전원전압의 제어에 의해 부극성으로 되어있기 때문에, 아날로그 버퍼(170)의 출력전압 범위도 부극성으로 되고, 액정소자에는 대향전압을 기준으로 하여 부의 전압이 인가된다. 다음에, 2번째의 수평주사 기간에서 샘플 홀드된 전압이 ,3번째의 수평 주사 기간에 있어서 부극성의 아날로그 버퍼(172)에 의해 버퍼링되어 스위치(140)를 통해 출력되며, 액정 소자에는 부의 전압이 인가된다.
2번째의 수직 주사 기간으로 들어가면, 전원 전압 제어에 의해 아날로그 버퍼(170∼180)는 전부 정극성이 된다. 따라서, 2번째의 수평 주사 기간에서는 정극성의 아날로그 버퍼(170)에 의해, 3번째의 수평주사 기간에서도 마찬가지로 정극성의 아날로그 버퍼(172)에 의해, 홀드전압이 버퍼링되어 출력되게 된다. 이상에 의해, 1V 반전(화면반전) 구동이 실현된다. 또, 도 5에서는, 2번째의 수평주사 기간에 있어서 처음으로 유효한 표시신호 전압이 출력되게 되지만, 이렇게 하여도 상술된 바와 같이 주사라인은 1수평주사 기간만큼 지연되어 유효로 되기 때문에, 문제는 생기지 않는다.
(2) 1H 반전(주사 라인 반전) 구동
1H 반전 구동이란, 상술된 도 40B에 도시된 구동 방법이다. 이 구동 방법에 의하면, 액정 패널의 플리커, 수직(종) 방향의 크로스토크를 방지할 수 있고, 또한, 동작 화상표시에 있어서 세로의 줄무늬가 생기는 것을 방지할 수 있다. 특히, 이 방법은 오프시 누설전류가 큰 비선형 능동소자(다결정 TFT, MIM 등)을 사용하는 경우에 유효하다. 또한, 플리커에 대하여도 IS 반전구동보다도 낮게 억제할 수 있다. 도 6는 도 1의 액정드라이버에서 1H 반전 구동을 실현하는 경우의 타이밍차트도이다. 도 4의 1V반전구동과 도 6의 1H 반전 구동의 상위점은 이하와 같다. 우선, 도 4에서는 스위치의 온·오프의 순서는 항상 일정한데 반해, 도 6에서는 1수직주사 기간마다 이 온·오프의 순서를 다르게 하고 있다. 즉, 도 6에서는 제1번째의 수직주사 기간에서는 SW11, SW31, SW51 및 SW22, SW42, SW62가 처음에 온이 되고, 다음은 SW21, SW41, SW61 및 SW12, SW32, SW52가 온이 된다. 그러나, 제2번째의 수직주사 기간에서는 SW21, SW41, SW61 및 SW12, SW32, SW52가 처음에 온으로 되고, 다음에, SW11, SW31, SW51 및 SW22, SW42, SW62가 온으로 된다. 이와같이 스위치의 온·오프의 순서가 수직주사 기간마다 교대로 전환된다.
또한, 아날로그 버퍼(170∼180)에 주어지는 전원 전압의 제어에 관하여는 아래와 같이 다르다. 도 4에서는 전원 라인V1+∼V4+, V1-∼V4-에 주어지는 전원 전압은 1수직 주사 기간마다 Vb 레벨, GND 레벨로 부터 Va 레벨, Vd 레벨로 전환되어져 있다. 이것에 대하여, 도 6에서는 V1+, V3+는 Va 레벨로, V1-, V3-는 Vd 레벨로, V2+, V4+는 Vb 레벨로, V2-, V4-는 GND 레벨로 고정되어 있다. 이것에 의해 아날로그 버퍼(170, 174, 178)는 정극성으로, 아날로그 버퍼(172, 176, 180)는 부극성으로 고정되게 된다.
이상 동작이 도 7에 모식적으로 도시된다. 도 7에 도시된 바와 같이, 1신호 라인에 표시 신호를 출력하는 쌍으로 된 아날로그 버퍼중, 한쪽의 아날로그 버퍼는 정극성으로 되어 있고, 다른 쪽의 아날로그 버퍼는 부극성으로 된다. 즉, 아날로그 버퍼(170)는 정극성으로, 아날로그 버퍼(172)는 부극성이 된다. 그리고, 2번째의 수평 주사 기간에 있어서는 정극성의 아날로그 버퍼(170)에 의해 버퍼링되기 때문에 액정으로의 인가전압은 정극성으로 되고, 3번째의 수평주사 기간에 있어서는 부극성의 아날로그버퍼(172)에 의해 버퍼링되기 때문에, 액정으로의 인가전압은 부극성으로 된다. 이것에 의해, 주사라인마다 액정으로의 인가전압의 극성이 교대로 정부(正負)로 된다.
또한, 1번째의 수직 주사 기간에서는 스위치(110, 140)가 먼저 온으로 되고, 다음에 스위치(120, 130)가 온으로 되는 순서로 되어 있다. 이것에 대하여, 2번째의 수직 주사 기간에서는 스위치(120, 130)가 먼저 온으로 되고, 다음에 스위치(110, 140)가 온이 되는 순서로 된다. 이것에 의해, 1번째의 수직 주사 기간과 2번째의 수직주사 기간으로, 액정인가 전압의 극성이 반전되게 된다.
이상에 의해, 1H 반전 구동이 실현되게 된다.
또, 수직 주사 기간마다 액정인가 전압의 극성을 반전시키기 위해서는 도 7과 같이 스위치의 온·오프 순서를 수직 주사 기간마다 전환할 뿐만 아니라, 도 8과 같이 모든 아날로그 버퍼(170∼180)의 극성을 수직 주사 기간마다 전환하여도 관계없다. 이것에 의해서도 1H 반전 구동을 실현할 수 있다.
(3) 1S 반전(신호 라인 반전) 구동
IS 반전 구동이란, 상술된 도 40C에 도시된 구동 방법이다. 이 방법에 의하면, 액정 패널의 플리커, 수평(횡) 방향의 누화를 방지할 수 있고, 또한, 동화 표시에 있어서 가로 줄무늬가 생기는 것을 방지할 수 있다. 특히, 이 방법에 의하면, 배선전극의 기생저항을 원인으로 하는 휘도 경사의 문제를 해결할 수 있고, 대형의 액정패널에 적합한 구동방법이 된다. 도 9는 도 1의 액정 드라이버에서 1S 반전 구동을 실현하는 경우의 타이밍차트 도이다. 도 4의 1V 반전 구동과 도 9의 1S 반전 구동의 상위점은 이하와 같다. 즉, 도 4와 도 9에서는 스위치의 온·오프 순서는 동일하지만, 아날로그 버퍼에 주어지는 전원전압의 제어가 다르다. 도 4에서는 수직주사 기간마다 전원전압의 레벨은 전환되지만, 1수직주사 기간내에서 모든 아날로그 버퍼에 대하여 같은 전원전압이 주어지고 있다. 이것에 대해, 도 9에서는 V1+, V2+의 전원전압은 함께 Vb 레벨로 같고, V1-,V2-의 전원전압도 함께 GND 레벨로 동일하다. 또한, V3+,V4+의 전원전압은 동시에 Va 레벨로 동일하고, V3-,V4-의 전원전압도 동시에 Vd 레벨로 동일하다. 이것에 의해, 아날로그버퍼(170, 172, 178, 180)가 부극성으로 되고, 아날로그 버퍼(174, 176)는 정극성으로 된다. 즉, 하나의 신호라인에 표시신호를 출력하는 아날로그 버퍼를 페어로서 고려한 경우에, 페어 중에서는 아날로그 버퍼의 극성은 동일하지만, 인접한 페어에서는 극성이 다르게 되어 있다. 이것에 의해, 신호라인마다 아날로그 버퍼의 극성을 반전할 수 있게 된다. 또한, 도 9와 같이, 1수직 주사기간마다 전원전압이 시프트되기 때문에, 이것에 의해 1수직주사기간마다 모든 아날로그 버퍼의 극성이 반전된다.
이상의 동작이 도 10에 모식적으로 도시된다. 도 10에 도시된 바와 같이, 아날로그 버퍼(170, 172)의 쌍은 부극성으로 되어 있고, 이것과 인접하는 아날로그 버퍼(174, 176)의 쌍은 정극성으로 된다. 이것에 의해, 신호 라인마다 액정인가 전압의 극성이 반전된다. 또한, 1번째의 수직주사 기간과 2번째의 수직주사 기간에서는 아날로그 버퍼의 극성이 반전된다. 이상에 의해, 1S 반전 구동을 실현할 수 있게 된다.
(4) 1H+1S 반전(도트 반전) 구동
1H+1S 반전 구동이란, 상술된 도 40D에 도시된 구동 방법이다. 이 방법에 의하면, 액정 패널의 플리커, 수평 방향, 수직방향의 누화를 방지할 수 있다. 또한, 배선전극의 기생저항을 원인으로 하는 휘도경사의 문제를 해결할 수 있고, 또한, 외부회로와의 전류의 주고받음이 작기 때문에, 대향전압을 생성하는 회로의 소비전력을 경감할 수 있다. 이 1H+1S 반전 구동을 실현하는 때는 종래에는 복잡한 회로 및 복잡한 제어를 요하였지만, 본 실시예에서는 도 1에 도시된 바와 같은 간단하고용이한 회로로 실현할 수 있다.
도 11은 도 1의 액정 드라이버에서 1H+1S 반전 구동을 실현하는 경우의 타이밍도이다. 도 4의 1V 반전 구동과 도 11의 1H+1S 반전 구동의 상이점은 이하와 같다. 우선, 도 11에서는 스위치의 온·오프 순서가 수직 주사 기간마다 다르게 되어 있다. 예를 들면, 도11에서, 1번째의 수직주사 기간에 있어서는 SW11, SW31, SW51은 처음에 온인데 반해, 2번째의 수직주사기간에 있어서는, SW11, SW31, SW51은 처음에 오프로 되어 있다.
또한, 전원 전압의 제어에 관해서는 도 1에서는 수직 주사 기간마다 전원 전압을 전환하고 있는데 반해, 도 11에서는 V1+, V4+는 Va 레벨로, V1-, V4-는 Vd 레벨로, V2+, V3+는 Vb 레벨로, V2-,V3-는 GND 레벨에 고정되어 있다. 이것에 의해 아날로그 버퍼(170, 176, 178)는 정극성으로, 아날로그 버퍼(172, 174, 180)는 부극성으로 고정되게 된다.
이상의 동작이 도 12에 모식적으로 도시된다. 도 12에 도시된 바와 같이, 하나의 신호라인에 표시신호를 출력하는 페어로 된 아날로그 버퍼내의 한쪽의 아날로그 버퍼(170)는 정극성으로 되어 있고, 다른쪽의 아날로그 버퍼(172)는 부극성으로 되어있다. 그리고, 1신호라인 마다 이 정부가 교대로 바뀌고, 다음 신호라인에서는 아날로그 버퍼(174)가 부극성, 아날로그 버퍼(176)가 정극성으로 되어 있다.
또한, 1번째의 수직 주사 기간에서는 스위치(110, 140)가 먼저 온으로 되고, 다음에 스위치(120, 130)가 온이 되는 순서로 되어 있었다. 이것에 반해, 2번째의수직 주사 기간에서는 스위치(120, 130)가 먼저 온으로 되고, 다음에 스위치(110, 140)가 온이 되는 순서로 된다. 이것에 의해, 1번째의 수직 주사 기간과 2번째의 수직주사 기간에서, 액정인가전압의 극성이 반전되게 된다.
이상에 의해, 1H+1S 반전 구동이 실현되게 된다.
또, 수직 주사 기간마다 액정인가 전압의 극성을 반전시키기 위해서는 도 12와 같이 스위치의 온·오프 순서를 수직 주사 기간마다 전환할 뿐만 아니라, 도 13과 같이 모든 아날로그 버퍼(170∼180)의 극성을 수직 주사 기간마다 전환하여도 관계없다. 이것에 의해서도, 1H+1S 반전 구동을 실현할 수 있다.
이상과 같이, 본 실시예에 의하면, 도 1에 도시된 바와 같이 1개의 회로 구성으로 모든 4개의 구동 방법을 실현할 수 있게 된다. 이것에 의해, 설계 사항의 변경 등에도 용이하게 대처할 수 있고, 범용성이 높고, 표준품의 디바이스로서 최적인 액정드라이버를 회로 규모를 그다지 크게 하지 않고 실현할 수 있게 된다.
<제2의 실시예>
도 14에는 본 발명의 제2실시예의 구성이 예시된다. 제2실시예는 1V전용의 액정 드라이버에 관한 실시예이다. 또, 이하의 실시예에서는 시프트 레지스터, 레벨 시프터, 샘플링용 스위치에 관해서는 생략하고 설명한다. 제2실시예에서는 제1 실시예와 같이 스위치 제어 라인은 2개로 되어 있다. 그리고, 제1, 제3스위치(110, 130, 112, 132, 114, 134)는 제1스위치 제어 라인 L1에 의해, 제2, 제4스위치(120, 140, 122, 142, 124, 144)는 제2스위치 제어 라인 L2에 의해 스위칭 제어된다. 또한, 제1실시예는 전원은 4계통이 존재하였지만, 제2실시예에서는 전원라인은 V+, V-뿐이고, 전원은 1계통으로 되어있다. 즉, 모든 아날로그버퍼(170∼180)는 공통의 전원라인에 접속되어 있고, 이 공통의 전원라인에 주어지는 전원전압은 전원전압 제어부(202)(도 30참조)에 의해 제어된다.
도 15는, 도 14의 액정 드라이버로 1V 반전 구동을 실현하는 경우의 타이밍도 이다. 제2실시예는 도 4, 도 5에서 설명한 바와 같이 동작한다. 즉, 제2 실시예의 1V 반전 구동은 간단히 전원 전압을 1수직주사 기간마다 전환하여, (아날로그 버퍼(170∼180)의 극성을 1수직주사 기간마다 반전하면 실현할 수 있다.
제2실시예에서는 제1실시예와 다르게 1V 반전 구동밖에 할 수 없지만, 전원 라인의 개수를 줄일 수 있고 전원 전압의 제어도 용이하게 되어 회로를 소규모화할 수 있다.
<제3의 실시예>
도 16에는 본 발명의 제3실시예의 구성이 도시된다. 제3실시예는 1H전용 액정 드라이버에 관한 실시예이다. 제3실시예에서는 제1실시예와 같이 스위치 제어 라인은 2개로 되어 있다. 또한, 제1실시예에서는 전원은 4계통이 존재하였지만, 제3실시예에서는 전원라인은 Vodd+, Vodd-, Veven+, Veven-이고, 전원은 2계통으로 되어있다. 그리고, 제1아날로그 버퍼(170, 174, 178)는 제1전원라인 Vodd+, Vodd-에 의해, 제2아날로그 버퍼(172, 176, 180)는 제2전원 라인 Veven+, Veven-에 의해 전원전압이 주어진다. 이것에 의해, 아날로그 버퍼(170, 174, 178)와 아날로그 버퍼(172, 176, 180)를 다른 극성의 아날로그 버퍼로 할 수 있다.
도 17은 도 16의 액정 드라이버로 1H반전 구동을 실현하는 경우의 타이밍챠트도이다. 제13실시예는 도 6, 도 7에서 설명한 바와 같이 동작한다. 즉, 제3실시예에서는 우선, 2계통의 전원 전압 준비하는 것으로, 하나의 신호 라인에 표시신호를 출력하는 페어로 된 아날로그 버퍼중의 한쪽의 아날로그 버퍼와 다른쪽의 아날로그 버퍼의 극성을 다르게 한다. 그리고, 또한 스위치의 온·오프순서를 수직주사 기간마다 전환한다. 이상에 의해, 1H 반전구동을 실현할 수 있다. 제3실시예에서는 제1실시예에 비해, 전원라인의 개수를 줄일수 있고, 전원전압의 제어도 용이하게 되어 회로를 소규모화할 수 있다. 또한, 1H 반전 구동에 의해 고품질의 액정표시를 얻을 수 잇다.
<제4의 실시예>
도 18에는 본 발명의 제4실시예의 구성이 도시된다. 제4실시예는 1S전용의 액정 드라이버에 관한 실시예이다. 제4실시예에서는 제1실시예와 같이 스위치 제어 라인은 2개로 되어 있다. 또한, 제1실시예에서는 전원은 4계통이 존재하였지만, 제4실시에에서는 전원라인은 V12+, V12-, V34+, V34-이고, 전원은 2계통으로 되어 있다. 그리고, 홀수번째의 신호구동수단에 포함되는 제1, 제2아날로그 버퍼(170, 172, 178, 180)에는 제1전원라인 V12+, V12-에 의해, 짝수번째의 신호구동수단에 포함되는 제1, 제2아날로그 버퍼(174, 176)에는 제2전원라인 V34+, V34-에 의해 전원전압이 주어진다. 이것에 의해, 아날로그 버퍼(170, 172 및 178, 180)와 아날로그 버퍼(174, 176)를 다른 극성의 아날로그 버퍼로 할 수 있다.
도 19는 도 18의 액정 드라이버로 1S 반전 구동을 실현하는 경우의 타이밍챠트도이다. 제4실시예는 도 9, 도 10에서 설명한 것과 같이 동작한다. 즉, 제4실시예에서는 우선, 2계통의 전원 전압을 준비하는 것으로, 하나의 신호라인에 표시신호를 출력하는 아날로그 버퍼를 페어로서 고려한 경우에, 페어중에서는 아날로그 버퍼의 극성을 동일하게 하고, 인접하는 페어사이에서의 극성을 다르게 한다. 그리고, 또한, 1수직주사 기간마다 전원전압을 시프트시켜, 1수직주사 기간마다 모든 아날로그 버퍼의 극성을 반전시킨다. 이상에 의해, 1S 반전 구동을 실현할 수 있다. 제4실시예에서는 제1실시예에 비해, 전원라인의 개수를 줄이는 수 있어, 전원전압의 제어도 용이하게 되어, 회로를 소규모화할 수 있다. 또한, 1S 반전 구동에 의해 고품질의 액정표시를 얻을 수 있다.
<제5의 실시예>
도 20에는 본 발명의 제5실시예의 구성이 도시된다. 제5실시예는 1H+1S전용의 액정 드라이버에 관한 실시예이다. 제5실시예에서는 제1실시예와 같이 스위치 제어 라인은 2개로 되어있다. 그러나 접속방법은 제1실시예와는 달리, 홀수번째의 신호구동 수단에 포함되는 제1, 제3스위치(110, 130, 114, 134) 및 짝수번째의 신호구동 수단에 포함되는 제2, 제4스위치(122, 142)는 제1제어라인 L1에 의해 스위칭 제어된다. 또한, 짝수번째의 신호구동 수단에 포함되는 제1, 제3스위치(112, 132)및 홀수번째의 신호구동 수단에 포함되는 제2, 제4의 스위치(120, 140, 124,144)는 제2제어라인 L2에 의해 스위칭 제어된다. 또한, 제1실시예에서는 전원은 4계통이 존재하였지만, 제5실시예에서는 전원라인은 Vodd+, Vodd-, Veven+, Veven-이고, 전원은 2계통으로 되어있다. 그리고, 제1아날로그 버퍼(170, 174, 178)는 제1 전원라인 Vodd+, Vodd-에 의해, 제2아날로그 버퍼(172, 176, 180)는 제2전원라인 Veven+, Veven-에 의해 전원전압이 주어진다. 이것에 의해, 아날로그 버퍼(170, 174, 178)와 아날로그 버퍼(172, 176, 180)를 다른 극성의 아날로그 버퍼로 할 수 있다.
도 21은, 도 20의 액정 드라이버로 1H+1S 반전 구동을 실현하는 경우의 타이밍챠트도이다. 또한, 도 22에는 본 실시예의 동작이 모식적으로 도시된다. 제5실시예에서는 우선, 2계통의 전원 전압을 준비하는 것으로, 하나의 신호라인에 표시신호를 출력하는 페어로 된 아날로그 버퍼중의 한쪽의 아날로그 버퍼와 다른쪽의 아날로그 버퍼의 극성을 다르게 한다. 예를 들면, 아날로그 버퍼(170)와 아날로그 버퍼(172, 174)와 아날로그 버퍼(176)는 극성이 다르게 되어있다. 또한, 하나의 신호라인에 대응하는 4개의 스위치를 1개의 군으로 하면, 인접하는 군에 있어서 스위치의 온·오프 순서를 다르게 한다. 예를 들면, 스위치(110, 120, 130, 140)와 스위치(112, 122, 132, 142)에서는 온 오프의 순서가 다르게 된다. 또한, 스위치의 온·오프순서를 수직주사 기간마다 전환한다. 이상에 의해, 1H+1S 반전 구동을 실현할 수 있다.
또, 수직 주사 기간마다 액정인가 전압의 극성을 반전시키기 위해서는, 도22와 같이 스위치의 온·오프 순서를 수직 주사 기간마다 전환할 뿐만 아니라, 도 23과 같이 모든 아날로그 버퍼의 극성을 수직 주사 기간마다 전환하여도 관계없다. 이것에 의해서도 1H+1S 반전구동을 실현할 수 있다.
제5실시예에서는 제1실시예에 비해, 전원 라인의 개수를 줄일 수 있고, 스위치, 전원 전압의 제어도 용이하게 되고, 회로를 소규모화할 수 있다. 또한, 1H+1S 반전 구동에 의해 고품질의 액정표시를 얻을 수 있다.
<제6의 실시예>
도 24에는 본 발명의 제6실시예의 구성이 도시된다. 제6실시예는 1H/1H+1S 겸용의 액정 드라이버에 관한 실시예이다. 제6실시예에서는 제1실시예와 달리, 스위치 제어 라인은 4개 존재한다. 그리고, 홀수 번째의 신호구동 수단에 포함되는 제1, 제3스위치(110, 130, 114, 134)는 제1스위치 제어라인 L1에 의해, 홀수번째의 신호구동 수단에 포함되는 제2, 제4스위치(120, 140, 124, 144)는 제2스위치 제어 라인 L2에 의해, 짝수번째의 신호구동 수단에 포함되는 제1, 제3스위치(112, 132)는 제3스위치 제어라인 L3에 의해, 짝수번째의 신호구동 수단에 포함되는 제2, 제4 스위치(122, 142)는 제4스위치 제어라인L4에 의해, 스위칭 제어된다. 이것에 의해, 스위치의 온·오프 순서를 수직주사 기간마다 전환하거나, 또한, 하나의 신호 라인에 대응하는 4개의 스위치를 1개의 군으로 한 경우에, 인접하는 군에 있어서 스위치의 온·오프 순서를 다르게 하는 것이 가능하게 된다. 또한, 제1실시예에서는 전원은 4계통이 존재하였지만, 제6실시예에서는 전원라인은 Vodd+, Vodd-, Veven+,Veven-이고, 전원은 2계통으로 되어있다. 그리고, 제1아날로그 버퍼(170, 174, 178)에는 제1전원라인 Vodd+, Vodd-에 의해, 제2아날로그 버퍼(172, 176, 180)에는 제2전원라인 Veven+, Veven-에 의해 전원전압이 주어진다. 이것에 의해, 아날로그 버퍼(170, 174, 178)와 아날로그버퍼(172, 176, 180)를 다른 극성의 아날로그 버퍼로 할 수 있다.
도 25는 도 24의 액정 드라이버로 1H 반전 구동을 실현하는 경우의 타이밍챠트도이다. 도 25의 타이밍차트도는 상술한 도 17과 완전히 동일하기 때문에, 동작의 설명은 생략한다. 또한, 도 26은 도 24의 액정 드라이버로 1H+1S 반전 구동을 실현하는 경우의 타이밍차트도이다. 도 26의 타이밍차트도는 상술된 도 21과 완전히 동일하기 때문에, 동작의 설명은 생략한다.
이상 제1∼제6실시예에 의해, 1V/1H/1S/1H+1S 겸용, 1V 전용, 1H 전용, 1S 전용, 1H+1S 전용, 1H/1H+1S 겸용의 드라이버의 구성에 대하여 설명하였다. 이것이외의 액정드라이버에 대하여도 전부, 제1∼ 제6실시예 중 어느 하나의 구성에 의해 실현할 수 있다. 예를 들면, 도 27에 도시된 바와 같이, 1V/1S 겸용 드라이버(#6)는, 도 18에 도시된 구성(#3)과 동일하게 된다. 도 28에는 1V/1S 겸용 드라이버(1V 전용 드라이버와 동일구성)로 1V 반전구동하는 경우의 타이밍차트도가 도시된다. 도 28에 도시된 것과 같이, 1V 반전구동은 모든 아날로그 버퍼에 같은 전원전압을 공급하여, 1수직주사 기간마다 전원전압을 시프트하여 아날로그버퍼의 극성을 반전하는 것만으로 실현할 수 있다. 마찬가지로, 1V/1H겸용 드라이버(#5)는 도 16에 도시된 구성(#2)과 동일하게 되어, 1V/1H+1S겸용 드라이버(#7)는 도 20에 도시된 구성(#2)과 동일하게 된다.
또한, 1V/ 1H/ 1H+1S겸용 드라이버(#12)는 도 24에 도시된 구성(#9)과 같게된다. 도 29에는 1V/ 1H/ 1H+1S겸용 드라이버(1H/ 1H+ 1S겸용 드라이버와 동일 구성)로 1V 반전 구동하는 경우의 타이밍차트도가 도시된다. 도 29에 도시된 것과 같이, 1V 반전 구동은 모든 아날로그 버퍼에 같은 전원 전압을 공급하여, 1수직 주사 기간마다 전원 전압을 시프트하여 아날로그 버퍼의 극성을 반전하는 것만으로 실현할 수 있다.
또한, 1H/ 1S겸용 드라이버(#8), 1S/ 1H+1S겸용 드라이버(#10), 1V/ 1H/ 1S겸용 드라이버(#11), 1V/ 1S/ 1H+1S겸용 드라이버(#13), 1H/ 1S/ 1H+1S겸용 드라이버(#14)는 도 1에 도시된 구성(#15)과 동일하게 된다. 이것은, 1H 반전 구동과 1S 반전 구동의 양쪽을 실현 가능하게 하기 위해서, 혹은, 1S 반전 구동과 1H+1S 반전 구동의 양쪽을 실현 가능하게 하기 위해서는 전원이 적어도 4계통이 필요하게 되기 때문이다.
<제7의 실시예>
제7실시예는 액정 드라이버의 제어회로의 구성에 관한 실시예이다. 도 30에는 1V/ 1H/ 1S/ 1H+1S 겸용 드라이버(200)를 제어하는 제어회로의 구성의 일례가 도시된다. 본 실시예의 제어회로는 전원 전압 생성부(201), 전원 전압 제어부(202), 카운터(204), 스위치 제어부(206), 영상신호 생성부(208)를 포함한다. 전원전압 생성부(201)는 버퍼(210∼216), 저항(218∼222)을 포함하며,저항(218∼222)으로 전압 VA, VB를 전압 분할하여, 상기 전압을 버퍼(210∼216)에 의해 버퍼링하여 전원전압 제어부(202)에 출력된다. 이것에 의해 전원라인 V1+∼V4+, V1-∼V4-에 공급하는 4계통의 전원전압이 생성되게 된다. 또한 DR1V, DR1S, DRV1H, DRV1H+1S신호는 1V, 1S, 1H, 1H+1S중 어느하나의 구동방법을 선택하는가를 결정하기 위한 신호이다. 전원전압 제어부(202)는 DR1V, DR1S, DRV1H, DRV1H+1S신호에 근거하여, 전원라인 V1+∼V4+, V1-∼V4-로 공급되는 전원전압의 값을 제어한다. 그리고, 이 전원전압의 제어에 의해, 아날로그 버퍼의 극성이 제어되게 된다. 마찬가지로, 스위치 제어부(206)는 DR1V, DR1S, DRV1H, DRV1H+1S신호에 근거하여, 스위치 제어라인 L1, L2을 사용하여 스위치의 온·오프를 제어한다. 이 제어에 의해, 스위치의 온·오프의 순서가 제어되게 된다.
또, 카운터(204)는 VSYNC, HSYNC, EXTCLK 신호에 근거하여 스위치(230∼236)의 온·오프를 제어하고 있다.
또한, 영상 신호 생성부(208)에서는 1V/ 1H/ 1S/ 1H+1S 겸용 드라이버(200)에 입력하여야 할 영상 신호가 생성되는 동시에, 생성된 영상 신호의 레벨 시프트 처리 등도 행하여진다. 예를 들면, 아날로그 버퍼의 출력전압 범위가 시프트된 경우에는 영상 신호 레벨도 시프트시킬 필요가 있다. 영상신호 생성부(208)에서는 상기와 같은 레벨 시프트 처리 등도 행해진다.
도 31에는 1V/1H/1S/1H+1S겸용 트랜지스터(200)를 포함한 액정 패널(250)의전체 구성의 일례가 도시된다. 게이트 드라이버(242)는 TFT(266)의 게이트 전극에 접속되는 주사 라인(252내지 258)을 구동하는 것이다. 또한, 1V/ 1H/ 1S/ 1H+1S 겸용 드라이버(200)는 TFT(266)의 소스 영역에 접속되는 신호 라인(260, 262)을 구동하는 것이다. 이것들의 드라이버는 제어회로(240)에 의해 제어되고, 이것에 의해 액정(268)을 이용한 액정표시가 가능해 진다. 이 경우, 본 실시예에서는 1V/1H/1S/1H+1S 겸용 드라이버(200), 제어회로(240), 게이트 드라이버(242)를 액정패널(250)상에 일체 형성하고 있다. 상기와 같이 일체 형성함으로써, 액정 표시 장치의 대폭적인 소형화와 저비용화를 실현할 수 있다. 그리고, 이 경우에는 이것들의 액정드라이버등도 TFT에 의해 구성할 필요가 있다. 그리고, 특히, 이 경우에는 이동도가 비교적 높은 (다결정) 실리콘 TFT에 의해 액정 드라이버 등을 구성하는 것이 바람직하다.
도 30, 도 31에는 1V/1H/1S/1H+1S 겸용 드라이버에 대한 제어회로의 구성 및 액정 패널의 구성이 도시되지만, 다른 겸용 드라이버 혹은 전용 드라이버의 경우에도 제어 회로 및 액정 패널의 구성은 마찬가지로 된다. 또한, 도 31에서는 액정 드라이버, 제어 회로 등을 모두 액정 패널(250)에 일체로 형성하였지만, 그 일부만을 일체 형성하여도 된다. 또한, 1V/1H/1S/1H+1S 겸용 드라이버를 단결정 CMOS 트랜지스터에 의해 구성하고, 액정 패널의 외부에 설치하는 구성으로 하여도 무방하다.
<제8실시예>
도 31과 같이 액정 드라이버를 액정 패널에 일체 형성하는 경우 등에는 아날로그 버퍼는 TFT(박막 트랜지스터)에 의해 구성되어진다. 제8실시예는 TFT에 의해구성되는 아날로그 버퍼에 관한 실시예이다.
TFT로 구성된 아날로그 버퍼와, 단결정 CMOS 트랜지스터에 의해 구성된 아날로그 버퍼에서는 이하의 상이점이 있다. 먼저, TFT인 경우에는 단결정 CMOS에 비해 아날로그 버퍼의 입력 전압에 대한 출력 전압의 관계가 거의 선형으로 되는 영역이 대단히 좁다고 하는 상이점이 있다. 단결정 CMOS에서는 이 선형 영역은 전원 전압에 대해 70% 정도인데 반해, TFT에서는 40%정도 밖에 없다. 이것은 TFT의 경우에는 트랜지스터 특성의 포화영역에 있어서의 △1DS/△VDS의 값(IDS는 드레인·소스간 전류, VDS는 드레인·소스간 전압)이 크고, 아날로그 버퍼에 내장되는 정전류원등의 성능이 단결정 CMOS보다도 열등한 것 등에 기인한다. 또한, TFT는 단결정 CMOS에 비해 임계치 전압이 높고, 이 때문에, 구동전압도 12V이상의 높은전압이 필요하다는 상위점도 있다. 또한, TFT의 아날로그 버퍼는 단결정 CMOS의 아날로그 버퍼에 비해, 오프셋 값이 크고, 워스트 케이스에서 500mV정도라고 하는 상위점도 있다(단결정 CMOS의 경우는 20mV정도).
도 32에는 TFT로 구성되는 P형 아날로그 버퍼 및 N형 아날로그 버퍼의 입출력 특성의 일례를 도시하고, 도 23A, 도 33B에는 P형 아날로그 버퍼, N형 아날로그 버퍼의 일례가 도시된다. P형 아날로그 버퍼는 도 33A에 도시된 바와 같이 차동부(300)(차동 수단)와 구동부(310)(구동 수단)를 포함하며, 구동부(310)는 P채널 구동 트랜지스터 (312)를 포함하고 있다. 차동부(300)에서는 입력 전압과 출력 전압의 차동성분이 증폭된다. 그리고, P채널 구동 트랜지스터(312)의 게이트 전극에는 차동부(300)의 출력이 접속되고, 드레인 영역에서는 P형 아날로그 버퍼의 출력전압이 출력된다. P형 아날로그 버퍼의 출력은 차동부(300)의 마이너스단자(트랜지스터(308)의 게이트 전극)에 입력된다. 즉, 상기 아날로그 버퍼는 연산 증폭기를 소스 폴로워와 접속함으로써 구성된다. 또한, 트랜지스터(309, 314)는 정전류원(저항으로해도 됨)으로 되는 것이다.
N형 아날로그 버퍼는 도 33B에 도시된 것과 같이, 차동부(320)와 구동부(330)를 포함하며, 구동부(330)는 N채널 구동 트랜지스터(334)를 포함하고 있다. 상기와 같이, P형 아날로그 버퍼에서는 P채널 구동 트랜지스터(312)로 출력 전압이 구동되고 N형 아날로그 버퍼에서는 N 채널 구동 트랜지스터(334)에서 출력 전압이 구동된다.
그런데, 도 32의 입출력 특성을 보면 이해할 수 있듯이, TFT의 아날로그 버퍼의 선형 영역은 대단히 좁다. 그리고, P형 아날로그 버퍼에 있어서는 이 선형 영역은 저전위측에 위치하고, 한편, N형 아날로그 버퍼에 있어서는 상기 선형 영역은 고전위측에 위치한다. 또한, 도 32에 도시한 바와 같이, TFT의 아날로그 버퍼에서는 오프 세트치 Voff가 대단히 크다.
아날로그 버퍼를 이용하여 액정을 구동하는 경우에는 상술과 같이 액정에 인가되는 전압을 대향 전압(공통 전압)을 기준으로 극성 반전할 필요가 있다. 그러나 1개의 아날로그 버퍼에서 모든 전압 범위를 커버하고자 하면, 아날로그 버퍼를 고내압의 프로세스로 제조할 필요가 생기고, 이것은 회로 규모의 증대와 비용의 증가를 초래한다. 한편, 예를 들면, 부극성용 아날로그 버퍼내 도 33A에 도시된 P형 아날로그 버퍼를, 정극성용 아날로그 버퍼에 도 33B에 도시된 N형 아날로그 버퍼를사용하는 방법도 고려할 수 있다. 상기 방법에 의하면, 아날로그 버퍼를 저내압의 프로세스로 제조하는 것이 가능하게 된다. 그러나, 이 방법으로서는, P형 아날로그 버퍼와 N형 아날로그 버퍼와의 특성의 상위에 의해, 액정 패널의 표시품질이 저하한다고 하는 문제가 일어난다. 이것은, P형 아날로그 버퍼와 N형 아날로그 버퍼에서는 오프세트치가 다르고, 이 오프세트치의 상위에 기인하여 표시신호에 왜곡이 생기기 때문이다. 또한, P형 아날로그 버퍼와 N형 아날로그 버퍼를 혼재시키는 방법으로서는 제1∼ 제6실시예에서 설명한 바와 같은 복수의 구동방법을 겸용할 수 있는 액정드라이버를 실현하는 것은 곤란하게 된다.
이상 문제를 해결한 것으로서, 도 34A에 도시된 바와 같이, 전원 전압을 VDDH, VSSH에서 VDDL, VSSL로, 혹은 그 반대로, VDDL, VSSL에서 VDDH, VSSH로 시프트하는 방법도 생각된다. 상기의 경우, 영상 신호도 이것들의 전원 전압의 시프트에 더불어 레벨 시프트시킨다. 이것에 의해, 전원전압을 VDDH, VSSH로 시프트시키는 것으로 아날로그 버퍼를 정극성으로, 전원전압을 VDDL, VSSL로 시프트시키는 것으로 아날로그버퍼를 부극성으로 하는 것이 가능하게 된다. 이 결과, 액정소자에 대하여 대향전압을 기준으로 극성이 정부로 반전한 전압을 인가할 수 있게된다. 이것은, 특개평6-222741에 개시되는 종래 기술과 유사한 방법이다. 이 방법에서는, VDDH, VDDL, VSSH, VSSL은 Vcom에 대하여 대칭으로 되어있다.
그러나, 이 방법은, 단결정CMOS 트랜지스터로 아날로그 버퍼가 구성되는 경우에는 양호하지만, TFT에서 아날로그 버퍼가 구성되어 있는 경우에는 바람직한 방법이 아니다. 왜냐하면, 도 32에 도시된 바와 같이 TFT의 아날로그 버퍼에서는 선형 영역이 좁고, 이 결과, 도 34A의 방법에서는 비선형의 영역을 사용하여 버퍼링 처리를 행할 필요가 생기기 때문이다. 비선형의 영역에서 버퍼링을 행하면, 표시 품질이 극도로 저하한다.
그래서, 본 실시예에서는 TFT의 아날로그 버퍼가 도 32에 도시된 것 같은 입출력 특성을 가지는 것에 착안하여, P 형 아날로그 버퍼를 사용하는 경우에는 도 34B에 도시된 바와 같이 전원 전압을 시프트하는 방법을 N형 아날로그 버퍼를 이용하는 경우에는 도 34C에 나타낸 바와 같이 전원 전압을 시프트하는 방법을 채용하는 것으로 하였다. 즉, 본 실시예에서는 TFT에 의해 구성되고, 입력전압에 대한 출력전압의 관계가 대략 선형으로 되는 선형영역을 갖는 아날로그 버퍼에 대하여 주어지는 전원전압을 제어한다. 이 전원전압의 제어는 입력전압의 변화범위가 시프트한 경우에, 선형영역에 이 변화범위가 포함되도록 고 전위측 전원전압, 저 전위측 전원전압을 제어하는 것으로 실현된다.
보다 구체적으로는 도 34B에서는 아날로그 버퍼에 주어지는 전원 전압을 예를 들면, Vdd=15V, VSS=0V와, VDD=20V, VSS=5V 사이에서 시프트된다. 이때, 대향 전압 Vcom=5V 정도로 된다. 따라서, Vdd=15V, VSS=0V 인 경우에는, 아날로그 버퍼의 출력 전압 범위는 Vcom을 기준으로하여 부의 값으로 되고, P 형 아날로그 버퍼는 부극성의 아날로그 버퍼가 된다. 한편, VDD=20V, VSS=5V인 경우에는 아날로그 버퍼의 출력전압은 Vcom을 기준으로 하여 정의 값이 되고, P형 아날로그 버퍼는 정극성의 아날로그 버퍼로 된다. 이와 같이, 아날로그 버퍼의 극성을 정부로 교대로 전환함으로써, 액정에 대한 교류구동이 가능하게 된다. 도 35A에는 이와 같이 전원전압을 시프트한 경우의, P 형 아날로그 버퍼의 입출력 특성이 도시된다. 즉, P형 아날로그 버퍼를 부극성으로 하여 사용하는 경우에는, 도 35A의 X로 나타낸 것과 같은 전원전압의 범위로 된다. 이때, 도 35A를 보면 명백한 바와 같이, 입력전압=1V∼4V 정도의 범위가 선형영역으로 되기 때문에, 도 34B에서 영상신호(340)를 선형인 영역에서 버퍼링하는 것이 가능하게 되어, 정확한 계조 표시가 가능하게 된다. 또한, P형 아날로그 버퍼를 정극성으로 사용하는 경우에는, 도 35A의 Y로 나타낸 것과 같은 전원전압의 범위로 된다. 이 때, 도 35A를 보면 명백한 바와 같이, 입력전압=6V∼9V의 범위가 선형영역으로 되기때문에, 도 34B에서 영상신호(342)를 선형인 영역에서 버퍼링하는 것이 가능하게 되어, 정확한 계조표시가 가능하게 된다.
또한, 상기의 경우, 도 35A에 나타낸 오프 세트치 Voffa와 Voffb는 같은 값으로 된다. 왜냐하면, 도 35A의 특성 곡선 X1과 Y1과는 전원 전압을 시프트한 것뿐이며, 동일한 P형 아날로그 버퍼의 특성 곡선이기 때문이다. 이와 같이, 아날로그 버퍼가 부극성인 경우의 오프 세트치 Voffa와, 정극성인 경우의 오프 세트치 Voffb가 같으면, 대향 전압 Vcom의 값을 Voffa= Voffb분 만큼 조정하는 것으로, 이 오프세트치의 영향을 상쇄할 수 있고, 아날로그 버퍼에 의한 버퍼링에 의해 영상신호가 왜곡된다고 하는 사태를 방지하는 것이 가능하게 된다.
도 34C와 같이 아날로그 버퍼로서 N형의 것을 사용한 경우에도, 상기와 모두 동일하게 하여, 선형인 영역에서 영상 신호의 버퍼링을 행하는 것이 가능하게 된다. 상기의 경우의, 아날로그 버퍼의 입출력 특성을 도 35B에 도시한다. 단지, N형아날로그 버퍼를 사용한 경우에는 도 34C에서 명백한 바와 같이, 10V의 부의 전원 전압이 필요하게 된다. 또한, 아날로그 버퍼의 전원 전압을 VDD=10V, VSS=-15V로 한 경우에, 영상신호(344)는 6V∼9V의 범위내에서 흔들리게 된다. 이때, 예를 들면, 도 1의 스위치(104, 106, 108)를 통해 이 영상신호를 아날로그 버퍼(170∼180)에 전하기 위해서는 레벨 시프터(102)의 출력을 10V보다도 크게 할 필요가 있고, 예를 들면, 15V 정도의 전압으로 할 필요가 있다. 이것은, 스위치(104, 106, 108)는 통상 N형 트랜지스터로 구성되기 때문에, 영상신호가 6V∼9V의 범위가 되면, 보디 에펙트라고 불리는 현상에 의해 N형 트랜지스터의 임계치 전압이 상승하는 것에 기인한다. 이때문에, 상기의 경우, 액정드라이버는 -10V∼15V의 전원전압이 필요하게 되고, 이 결과, 액정 드라이버를 구성하는 TFT의 내압이 유지되지 않는 사태가 생긴다. 이것에 대하여, P형 아날로그 버퍼를 사용한 경우에는, VDD=20V, VSS=5V일 때, 영상신호(342)는 9V∼6V 범위내에서 흔들리기 때문에, 20V 이상의 전원전압을 필요로 하지 않고 레벨 시프터(102)의 출력에 의해 스위치(104, 106, 108)를 문제없이 온·오프할 수 있다. 또한, VDD=15V, VSS=0V일 때, 영상신호(340)는 1V∼4V정도의 범위에서 혼들리기 때문에, 레벨 시프터(102)에 의해 문제없게 스위치(104, 106, 108)를 온·오프 할 수 있다. 이 결과, 액정 드라이버에 필요로 되는 전원전압은 0V∼20V의 범위로 되고, TFT의 내압이 유지되지 않게 된다고 하는 사태를 방지할 수 있다. 따라서, 이 의미에 있어서는 N형 아날로그 버퍼보다도 P형 아날로그 버퍼를 사용한 쪽이 유리하게 된다.
또, 본 발명은 상기 제1∼제8실시예에 한정되는 것은 아니며, 본 발명의 요지의 범위 내에서 여러 가지의 변형 실시가 가능하다.
예를 들면, 본 실시예에서는 1개의 신호 라인에 대하여 2개의 아날로그 버퍼와 4개의 스위치를 설치하는 구성으로 하였지만, 본 발명은 이것에 한정되지 않고 여러 가지의 구성을 채용할 수 있다. 예를 들면, 도 1의 스위치(110, 120)를 1개의 스위치로 대응하거나, 아날로그 버퍼를 3이상 설치하거나 하는 구성도 채용할 수 있다. 또한, 아날로그 버퍼의 출력을 선택하는 수단은 스위치(130, 140)와 같은 구성의 것에 한정되는 것이 아니다.
또한, 신호 구동 수단으로부터의 인가 전압이 유효하게 되었을 때에 선택 전압(도 4의 SCAN)이 유효(select)가 되도록, 1수평 주사 기간 분만큼 순차 늦춰 선택 전압을 유효하게 하는 방법은 도 1 등에서 설명한 구성의 액정 구동 장치 뿐만 아니라, 모든 구성의 액정 구동 장치에 적용할 수 있는 것이다.
또한, 본 발명에서는 상기 실시예에서 설명한 액정 드라이버를 액정 패널의 상하로 배치하여, 신호 라인을 열마다 상하로 인출하도록 해도 된다. 예를 들면, 도 36에서는 제1, 제2액정 드라이버(400, 402)를 액정 패널(404)의 상하로 배치하고 있다(액정 드라이버를 액정 패널 상에 일체로 형성해도 된다). 여기에서 제1, 제2액정 드라이버(401, 402)로서, 제1, 제6실시예 또는 도 27에서 설명한 겸용 드라이버를 1V 반전 구동시킨 것, 혹은 제2실시예에서 설명한 1V 전용 드라이버 등을 사용한다. 그리고 홀수 번째의 신호 라인에 제1액정 드라이버(400)의 신호 구동 수단을 접속하여, 짝수 번째의 신호 라인에 제2액정 드라이버(402)의 신호 구동 수단을 접속한다. 또한 제1액정 드라이버(400)의 신호구동수단에 있어서 선택되는 아날로그 버퍼의 출력전압 범위를 제2액정 드라이버(402)의 신호구동 수단에 있어서 선택되는 아날로그 버퍼의 출력전압 범위에 대하여, 대향전압을 기준으로 하여 역방향으로 시프트시킨다. 이와 같이 함으로써, 도 36에 도시되는 바와 같이, 1번째의 수직주사 기간에서는 제1액정 드라이버(400)의 출력이 정극성이 되고, 제2액정 드라이버(402)의 출력이 부극성이 된다. 또한 제2번째의 수직주사 기간에서는 제1액정 드라이버(400)의 출력이 부극성이 되고, 제2액정 드라이버(402)의 출력이 정극성이 된다. 즉, V반전구동을 행하는 제1, 제2액정 드라이버(400,402)를 사용하여, 도 40C에 도시된 1S 반전구동을 실현할 수 있게 된다.
한편, 도 37에서는 제1, 제2액정 드라이버(410, 412)로서, 제1실시예 또는 도 27에서 설명한 겸용 드라이버를 1H 반전구동 시킨 것, 혹은 제3실시예에서 설명한 1H 전용 드라이버 등을 사용하고 있고, 이 점이 도 36과 다르다. 이와 같이 함으로써, 도 37에 도시된 바와 같이, 1번째의 수직주사 기간의 2번째의 수평주사기간에서는 제1, 제2액정 드라이버(410, 412)의 출력이 각각, 정극성, 부극성으로 되어, 3번째의 수평주사 기간에서는 각각, 부극성, 정극성으로 된다.
또한, 2번째의 수직 주사 기간의 2번째의 수평 주사 기간에서는 제1, 제2액정 드라이버(410, 412)의 출력이 각각, 부극성, 정극성으로 되고, 2번째의 수평 주사 기간에서는 각각, 정극성, 부극성으로 된다. 즉, 1H 반전 구동을 행하는 제1, 제2액정 드라이버(410, 412)를 사용하여, 도 40B에 도시되는 1H+1S 반전 구동을 실현할 수 있게 된다.
또한 아날로그 버퍼를 제1∼제6실시예 등에서 설명한 액정 드라이버에 사용하는 경우에는 반드시 도 34B, 도 34C에 도시된 방법으로 전원 전압을 시프트할 필요가 없고, 예를 들면 도 34A에 도시된 방법으로 전원 전압을 시프트하여, 아날로그버퍼의 극성을 전환하여도 된다. 특히, 단결정 CMOS 실리콘으로 액정 드라이버를 구성하는 경우에는 도 34A에 도시되는 방법을 채용하여도 무방하다.
또한, 아날로그 버퍼의 구성도, 도 33A, 도 33B에 도시된 바와 같은 구성에 한정되는 것은 아니며, 예를 들면 차동부, 구동부의 구성을 도33A, 도 33B와 다른 구성으로 해도 관계없다.
또한 아날로그 버퍼에 주어지는 전원 전압의 시프트 범위도 도 34B, 도 34C에 도시된 것에 한정되지 않고, TFT의 특성, 아날로그 버퍼의 회로 구성에 따라 이 범위는 변동되는 것이다.
또한, 본 발명은 폴리(다결정) 실리콘 TFT뿐만 아니라, 비정질(비정질) 실리콘 TFT에도 당연히 적용할 수 있다.

Claims (40)

  1. 액정 소자들중 선택된 것들의 제 1 측에 전압을 공급하고 상기 액정 소자들중 상기 선택된 것들의 제 2 측에 대향 전압을 공급함으로써 매트릭스로 배열된 복수의 액정 소자들을 구동하는 액정 구동 장치에 잇어서,
    영상 신호들을 순차적으로 샘플링 및 홀딩하는 수단, 고 전위 및 저 전위 전원 전압들이 인가되어 샘플 및 홀드된 전압들을 버퍼링하는 아날로그 버퍼들, 및 상기 아날로그 버퍼들로부터 임의의 출력을 선택하는 선택 수단을 포함하는 적어도 하나의 신호 구동 수단과,
    상기 아날로그 버퍼들에 공급되는 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값들을 제어하고, 상기 아날로그 버퍼들의 출력 전압의 범위를 상기 대향 전압에 기초하여 고 전위 및 저 전위중 하나로 시프트시키는 전원 전압 제어 수단과,
    상기 전원 전압 제어 수단에 의해 출력 전압 범위가 시프트되는 상기 아날로그 버퍼들의 임의의 출력의 상기 선택 수단에 의한 선택을 제어하는 선택 제어 수단을 포함하는, 액정 구동 장치.
  2. 액정 소자들중 선택된 것들의 제 1 측에 전압을 공급하고 상기 액정 소자들중 상기 선택된 것들의 제 2 측에 대향 전압을 공급함으로써 매트릭스로 배열된 복수의 액정 소자들을 구동하는 액정 구동 장치에 있어서,
    영상 신호들을 순차적으로 샘플링 및 홀딩하는 수단, 제 1 및 제 2 스위칭 수단, 상기 제 1 스위칭 수단을 통해 전달되는 제 1 전압을 버퍼링하여 출력하는 제 1 아날로그 버퍼, 상기 제 2 스위칭 수단을 통해 전달되는 제 2 전압을 버퍼링하여 출력하는 제 2 이날로그 버퍼, 상기 제 1 아날로그 버퍼의 출력에 접속되고 상기 제 2 스위칭 수단에 연동하여 온·오프 동작하는 제 3 스위칭 수단, 및 상기 제 2 아날로그 버퍼의 출력에 접속되고 상기 제 1 스위칭 수단에 연동하여 온·오프 동작하는 제 4 스위칭 수단을 포함하는, 적어도 하나의 신호 구동 수단과,
    상기 제 1 및 제 2 아날로그 버퍼들의 입력들에 공급되는 고 전위 전원 전압 및 저 전위 전원 전압의 값들을 제어하고, 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압의 범위를 상기 대향 전압에 기초하여 고 전위 및 저 전위중 하나로 시프트시키는 전원 전압 제어 수단과,
    상기 제 1 내지 제 4 스위칭 수단들의 온·오프 동작들을 제어하는 스위치 제어 수단을 포함하는, 액정 구동 장치.
  3. 제 2 항에 있어서,
    상기 전원 전압 제어 수단의 제어를 통해, 상기 제 1 및 제 2 아날로그 버퍼들의 상기 출력 전압 범위의 시프트 방향들을 각 수직 주사 기간마다 전환하는 프레임 반전 구동 수단을 더 포함하는, 액정 구동 장치.
  4. 제 2 항에 있어서,
    상기 전원 전압 제어 수단의 제어를 통해 시프트 방향들이 상호 다르도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 전환하는 제 1 주사 라인 반전 구동 수단, 및 상기 스위치 제어 수단의 제어를 통해 상기 제 1 내지 제 4 스위칭 수단의 온·오프의 순서를 각 수직 주사 기간마다 전환하는 제 2 주사 라인 반전 구동 수단을 더 포함하는, 액정 구동 장치.
  5. 제 2 항에 있어서,
    시프트 방향들이 상호 다르도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 주사 라인 반전 구동 수단과,
    상기 전원 전압 제어 수단의 제어를 통해 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 각 수직 주사 기간마다 전환하는 주사 라인 반전 구동 수단을 더 포함하는, 액정 구동 장치.
  6. 제 2 항에 있어서,
    시프트 방향들이 일정하게 유지되도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 1 신호 라인 반전 구동 수단과,
    시프트 방향들이 다르도록 인접한 상기 신호 구동 수단에 포함되는 상기 제1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 2 신호 라인 반전 구동 수단과,
    상기 스위치 제어 수단의 제어를 통해 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 각 수직 주사 기간마다 전환하는 수단을 더 포함하는, 액정 구동 장치.
  7. 제 2 항에 있어서,
    상기 전원 전압 제어 수단의 제어를 통해 시프트 방향들이 상호 다르도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 1 도트 반전 구동 수단과,
    시프트 방향들 또한 상호 다르도록 인접한 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 2 도트 반전 구동 수단과,
    상기 스위치 제어 수단의 제어를 통해 상기 제 1 내지 제 4 스위칭 수단들의 온·오프 순서를 각 수직 주사 기간마다 전환하는 수단을 더 포함하는, 액정 구동 장치.
  8. 제 2 항에 있어서,
    시프트 방향들이 상호 다르도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 1도트 반전 구동 수단과,
    시프트 방향들 또한 상호 다르도록 인접한 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 제 2 도트 반전 구동 수단과,
    상기 전원 전압 제어 수단의 제어를 통해 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 각 수직 주사 기간마다 전환하는 수단을 더 포함하는, 액정 구동 장치.
  9. 제 2 항에 있어서,
    상기 전원 전압 제어 수단의 제어를 통해 시프트 방향들이 상호 다르도록 하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 방향들을 시프팅하는 도트 반전 구동 수단과,
    상기 스위치 제어 수단의 제어를 통해 인접한 상기 신호 구동 수단에 포함되는 상기 제 1 내지 제 4 스위칭 수단의 온·오프의 순서를 상호 다르게 하는 수단과,
    상기 스위치 제어 수단의 제어를 통해 상기 제 1 내지 제 4 스위칭 수단의 온·오프의 순서를 각 수직 주사 기간마다 전환하는 수단을 더 포함하는, 액정 구동 장치.
  10. 제 2 항에 있어서,
    하나의 상기 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 상호 다르게 하는 도트 반전 구동 수단과,
    상기 전원 전압 제어 수단의 제어를 통해 상기 1 및 제 2 아날로그 버퍼들의 출력 전압 범위의 시프트 방향들을 각 수직 주사 기간마다 전환하는 수단과,
    상기 스위치 제어 수단의 제어를 통해 인접한 상기 신호 구동 수단에 포함되는 상기 제 1 내지 제 4 스위칭 수단의 온·오프의 순서들을 상호 다르게 하는 수단을 더 포함하는, 액정 구동 장치.
  11. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    상기 적어도 하나의 신호 구동 수단에 포함되고, 상기 제 1 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 1 전원 라인과,
    상기 적어도 하나의 신호 구동 수단에 포함되고, 상기 제 2 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 2 전원 라인과,
    상기 적어도 하나의 신호 구동 수단에 포함되고, 상기 제 1 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 3 전원 라인과,
    상기 적어도 하나의 신호 구동 수단에 포함되고, 상기 제 2 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 4 전원 라인과,
    상기 제 1 내지 제 4 전원 라인들에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값들을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    상기 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    상기 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    상기 제 1 및 제 2 스위치 제어 라인들에 공급된 스위치 신호들을 제어하는 수단을 포함하는, 액정 구동 장치.
  12. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    상기 제 1 및 제 2 아날로그 버퍼들에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 전원 라인과,
    상기 전원 라인에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    상기 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    상기 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    상기 제 1 및 제 2 스위치 제어 라인들에 공급된 스위치 신호를 제어하는 수단을 포함하는, 액정 구동 장치.
  13. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    상기 제 1 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 1 전원 라인과,
    상기 제 2 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 2 전원 라인과,
    상기 제 1 및 제 2 전원 라인에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    상기 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    상기 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    상기 제 1 및 제 2 스위치 제어 라인들에 공급된 스위치 신호를 제어하는 수단을 포함하는, 액정 구동 장치.
  14. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    적어도 하나의 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 1 전원 라인과,
    적어도 하나의 신호 구동 수단에 포함되는 상기 제 1 및 제 2 아날로그 버퍼들에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 2 전원 라인과,
    상기 제 1 및 제 2 전원 라인들에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    상기 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    상기 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    상기 제 1 및 제 2 스위치 제어 라인들에 공급된 스위치 신호를 제어하는 수단을 포함하는, 액정 구동 장치.
  15. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    상기 제 1 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 1 전원 라인과,
    상기 제 2 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 공급하는 제 2 전원 라인과,
    상기 제 1 및 제 2 전원 라인들에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    상기 적어도 하나의 신호 구동 수단에 포함되는 제 1 및 제 3 스위칭 수단 및 상기 적어도 하나의 신호 구동 수단에 포함되는 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    상기 적어도 하나의 신호 구동 수단에 포함되는 제 1 및 제 3 스위칭 수단 및 상기 적어도 하나의 신호 구동 수단에 포함되는 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    상기 제 1 및 제 2 스위치 제어 라인들에 공급된 스위치 신호를 제어하는 수단을 포함하는, 액정 구동 장치.
  16. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은,
    상기 제 1 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 인가하는 제 1 전원 라인과,
    상기 제 2 아날로그 버퍼에 고 전위 전원 전압 및 저 전위 전원 전압을 인가하는 제 2 전원 라인과,
    상기 제 1 및 제 2 전원 라인들에 공급된 고 전위 전원 전압 및 저 전위 전원 전압의 값을 제어하는 수단을 포함하며,
    상기 스위치 제어 수단은,
    적어도 하나의 신호 구동 수단에 포함되는 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 1 스위치 제어 라인과,
    적어도 하나의 신호 구동 수단에 포함되는 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 2 스위치 제어 라인과,
    적어도 하나의 신호 구동 수단에 포함되는 제 1 및 제 3 스위칭 수단의 스위칭을 제어하는 제 3 스위치 제어 라인과,
    적어도 하나의 신호 구동 수단에 포함되는 제 2 및 제 4 스위칭 수단의 스위칭을 제어하는 제 4 스위치 제어 라인과,
    상기 제 1 내지 제 4 스위치 제어 라인들에 공급된 스위치 신호를 제어하는 수단을 포함하는, 액정 구동 장치.
  17. 제 2 항에 있어서,
    상기 전압을 상기 액정 소자들중 상기 선택된 것들에 인가하는지 아닌지를 선택하기 위하여 선택 전압을 주사 라인들에 대해 출력하는 주사 구동 수단을 더 포함하며,
    상기 주사 구동 수단은, 수직 주사 기간의 제 1 번째 수평 주사 기간에서의 샘플 홀드의 종료 후, 상기 제 3 스위칭 수단 및 상기 제 4 스위칭 수단중 하나가 도통된 때에 상기 선택 전압이 유효하게 되도록 1 수평 주사 기간만큼 상기 선택 전압을 순차적으로 지연시킴으로써 상기 선택 전압을 이네이블하는, 액정 구동 장치.
  18. 제 1 항에 있어서,
    상기 전원 전압 제어 수단은 수직 귀선 소거 기간(vertical blanking period)일 때에 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압을 소정치로 고정하는 수단을 포함하는, 액정 구동 장치.
  19. 제 2 항에 있어서,
    상기 전원 전압 제어 수단은 수직 귀선 소거 기간일 때에 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압을 소정치로 고정하는 수단을 포함하는, 액정 구동 장치.
  20. 제 1 항에 있어서,
    상기 아날로그 버퍼들은 입력 전압에 대한 상기 출력 전압의 관계가 대략 선형으로 되는 선형 영역을 갖는 박막 트랜지스터들을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 시프트되는 경우에 상기 선형 영역에 상기 입력 전압의 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 제어하는, 액정 구동 장치.
  21. 제 2 항에 있어서,
    상기 제 1 및 제 2 아날로그 버퍼들은 입력 전압에 대한 상기 출력 전압의 관계가 대략 선형으로 되는 선형 영역을 갖는 박막 트랜지스터들을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 시프트되는 경우에 상기 선형 영역에 상기 입력 전압의 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 제어하는, 액정 구동 장치.
  22. 제 20항에 있어서,
    상기 아날로그 버퍼들은,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 n채널 구동 트랜지스터를 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 저 전위측으로 시프트되는 경우에 고 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 저 전위측으로 시프트시키는, 액정 구동 장치.
  23. 제 21항에 있어서,
    상기 제 1 및 제 2 아날로그 버퍼들은,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 n채널 구동 트랜지스터를 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 저 전위측으로 시프트되는 경우에, 고 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 저 전위측으로 시프트시키는, 액정 구동 장치.
  24. 제 20항에 있어서,
    상기 아날로그 버퍼들은,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 p채널 구동 트랜지스터를 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 고 전위측으로 시프트되는 경우에, 저 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 고 전위측으로 시프트시키는, 액정 구동 장치.
  25. 제 21항에 있어서,
    상기 제 1 및 제 2 아날로그 버퍼들은,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 p채널 구동 트랜지스터를 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 고 전위측으로 시프트되는 경우에, 저 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 고 전위측으로 시프트시키는, 액정 구동 장치.
  26. 제 20항에 있어서,
    상기 대향 전압의 값을 조정함으로써 상기 아날로그 버퍼들의 오프 세트치를 취소하는 수단을 더 포함하는, 액정 구동 장치.
  27. 제 21 항에 있어서,
    상기 대향 전압의 값을 조정함으로써 상기 제 1 및 제 2 아날로그 버퍼들의 오프 세트치를 취소하는 수단을 더 포함하는, 액정 구동 장치.
  28. 제 1 항에 기재된 바와 같은 액정 구동 장치를 적어도 하나 포함하는 액정 표시 장치에 있어서,
    적어도 하나의 액정 구동 장치의 신호 구동 수단에 접속되는 신호 라인들과,
    상기 신호 라인들에 교차하는 주사 라인들과,
    매트릭스로 배열된 액정 소자들과,
    상기 액정 소자들에 인가 전압을 전달하기 위한 박막트랜지스터들을 포함하는, 액정 표시 장치.
  29. 제 1 항에 기재된 바와 같은 제 1 및 제 2 액정 구동 장치들을 포함하는 액정 표시 장치에 있어서,
    제 1 액정 구동 장치들의 신호 구동 수단 및 제 2 액정 구동 장치들의 신호 구동 수단 중 하나에 접속된 신호 라인들과,
    상기 신호 라인들에 교차하는 주사 라인들과,
    매트릭스로 배열된 액정 소자들과,
    상기 액정 소자들에 인가 전압을 전달하기 위한 박막 트랜지스터들과,
    적어도 하나의 신호 라인을 상기 제 1 액정 구동 장치들의 신호 구동 수단에 접속하는 수단과,
    또다른 신호 라인을 상기 제 2 액정 구동 장치의 신호 구동 수단에 접속하는 수단과,
    적어도 하나의 신호 라인에 접속된 신호 구동 수단에서 선택되는 아날로그 버퍼의 출력 전압 범위를, 또다른 신호 라인에 접속된 신호 구동 수단에서 선택되는 아날로그 버퍼의 출력 전압 범위에 대하여, 대향 전압을 참조하여 역방향으로시프트시키는 수단을 더 포함하는, 액정 표시 장치.
  30. 제 28항에 있어서,
    상기 액정 구동 장치는 상기 박막 트랜지스터들을 포함하는 액정 패널상에 일체로 형성되는, 액정 표시 장치.
  31. 제 29항에 있어서,
    상기 액정 구동 장치는 상기 박막 트랜지스터들을 포함하는 액정 패널 상에 일체로 형성되는, 액정 표시 장치.
  32. 아날로그 버퍼에 있어서,
    고 전위 전원 전압과 저전위 전원 전압이 공급되고, 입력 전압을 버퍼링하여 출력 전압을 출력하며, 상기 입력 전압에 대한 상기 출력 전압의 관계가 대략 선형으로 되는 선형 영역을 갖는 박막 트랜지스터들과,
    상기 입력 전압의 변화 범위가 시프트되는 경우에 상기 선형 영역에 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 제어하는 전원 전압 제어 수단을 포함하는, 아날로그 버퍼.
  33. 제 32에 있어서,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 n채널 구동 트랜지스터를 추가로 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 저 전위측으로 시프트되는 경우에, 고 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 저 전위측으로 시프트하는, 아날로그 버퍼.
  34. 제 32항에 있어서,
    상기 입력 전압과 상기 출력 전압이 입력되고 그 입력 전압과 그 출력 전압간의 전압 차가 증폭되어 출력되는 차동 단과,
    상기 차동 단의 출력이 게이트 전극에 입력되고, 드레인 영역으로부터 상기 출력 전압을 출력하는 p채널 구동 트랜지스터를 추가로 포함하는 구동 수단을 포함하며,
    상기 전원 전압 제어 수단은 상기 입력 전압의 진폭이 고 전위측으로 시프트되는 경우에, 저 전위측에 위치하는 상기 선형 영역에 상기 진폭이 포함되도록 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 고 전위측으로 시프트하는, 아날로그 버퍼.
  35. 제 32항에 있어서,
    대향 전압의 값을 조절함으로써 상기 아날로그 버퍼의 오프 세트치를 취소하는 수단을 포함하는, 아날로그 버퍼.
  36. 제 32 항에 기재된 바와 같은 아날로그 버퍼를 포함하는 액정 표시 장치에 있어서,
    상기 아날로그 버퍼를 포함하는 적어도 하나의 액정 구동 장치와,
    상기 적어도 하나의 액정 구동 장치의 신호 구동 수단에 접속되는 신호 라인들과,
    상기 신호 라인들에 교차하는 주사 라인들과,
    매트릭스로 배열된 액정 소자들과,
    상기 액정 소자들에 인가 전압을 전달하기 위한 박막 막트랜지스터들을 더 포함하는, 액정 표시 장치.
  37. 제 36항에 있어서,
    상기 적어도 하나의 액정 구동 장치는 상기 박막 트랜지스터들로 구성된 액정 패널 상에 일체로 형성되는, 액정 표시 장치.
  38. 액정 소자들중 선택된 것들의 제 1 측에 전압을 공급하고 상기 액정 소자들중 상기 선택된 것들의 제 2 측에 대향 전압을 공급함으로써 매트릭스로 배열된 복수의 액정 소자들을 구동하는 액정 구동 방법에 있어서,
    영상 신호들을 순차적으로 샘플링 및 홀딩하고, 고 전위 전원 전압 및 저 전위 전원 전압이 공급되는 아날로그 버퍼들에 의해 상기 샘플 및 홀드된 영상 신호들을 버퍼링하며, 상기 아날로그 버퍼들의 출력을 선택하는 단계와,
    상기 아날로그 버퍼들에 공급되는 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 제어하여, 상기 아날로그 버퍼들의 출력 전압의 범위를 상기 대향 전압에 기초하여 고 전위측 및 저 전위측 중 하나로 시프트시키는 단계와,
    상기 출력 전압 범위가 시프트되는 상기 아날로그 버퍼들의 출력의 선택을 제어하는 단계를 포함하는, 액정 구동 방법.
  39. 액정 소자들중 선택된 것들의 제 1 측에 전압을 공급하고 상기 액정 소자들중 상기 선택된 것들의 제 2 측에 대향 전압을 공급함으로써 매트릭스로 배열된 복수의 액정 소자들을 구동하는 액정 구동 방법에 있어서,
    영상 신호들을 순차적으로 샘플링 및 홀딩하고, 제 1 및 제 2 스위칭 수단에 의해 상기 샘플 및 홀드된 영상 신호들을 전달하고, 상기 제 1 스위칭 수단을 통해 전달된 전압들을 제 1 아날로그 버퍼로 버퍼링하고, 상기 제 2 스위칭 수단을 통해 전달되는 전압을 제 2 아날로그 버퍼로 버퍼링하고, 상기 제 1 아날로그 버퍼로부터의 출력을 상기 제 2 스위칭 수단에 연동하여 온·오프 동작하는 제 3 스위칭 수단에 의해 전달하고, 상기 제 2 아날로그 버퍼로부터의 출력을 상기 제 1 스위칭 수단에 연동하여 온·오프 동작하는 제 4 스위칭 수단으로 전달하는 단계와,
    상기 제 1 및 제 2 아날로그 버퍼들에 공급되는 상기 고 전위 전원 전압 및 상기 저 전위 전원 전압의 값을 제어하여, 상기 제 1 및 제 2 아날로그 버퍼들의 출력 전압의 범위를 상기 대향 전압에 기초하여 고 전위측 및 저 전위측 중 하나로 시프트시키는 단계와,
    상기 제 1 내지 제 4 스위칭 수단들의 온·오프 동작들을 제어하는 단계를 포함하는, 액정 구동 방법.
  40. 액정 소자들중 선택된 것들의 제 1 측에 전압을 공급하고 상기 액정 소자들중 상기 선택된 것들의 제 2 측에 대향 전압을 공급함으로써 매트릭스로 배열된 복수의 액정 소자들을 구동하는 액정 구동 방법에 있어서,
    인가 전압을 신호 구동 수단에 의해 신호 라인에 대하여 출력하고, 상기 인가 전압을 상기 액정 소자들 중 상기 선택된 것들에 공급하는지 아닌지를 선택하기 위한 선택 전압을, 상기 신호 구동 수단으로부터의 인가 전압이 유효하게 된 때에 주사 라인에 출력하고, 상기 신호 구동 수단으로부터의 인가 전압이 일단 유효로 되면 상기 선택 전압이 유효하게 되도록 1 수평 주사 기간 만큼 상기 인가 전압을 순차적으로 지연시키는 단계를 포함하는, 액정 구동 방법.
KR1019960703930A 1994-11-21 1995-11-21 액정구동장치,액정표시장치,아날로그버퍼및액정구동방법 KR100385254B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP31114694 1994-11-21
JP94-311146 1994-11-21
JP95-174031 1995-06-15
JP94-174031 1995-06-15
JP17403195 1995-06-15

Publications (2)

Publication Number Publication Date
KR970700874A KR970700874A (ko) 1997-02-12
KR100385254B1 true KR100385254B1 (ko) 2003-08-21

Family

ID=26495781

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960703930A KR100385254B1 (ko) 1994-11-21 1995-11-21 액정구동장치,액정표시장치,아날로그버퍼및액정구동방법

Country Status (8)

Country Link
US (1) US6069605A (ko)
EP (1) EP0747748B1 (ko)
JP (1) JP3286978B2 (ko)
KR (1) KR100385254B1 (ko)
CN (2) CN1099608C (ko)
DE (1) DE69533982T2 (ko)
TW (1) TW294808B (ko)
WO (1) WO1996016347A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100803903B1 (ko) * 2000-12-29 2008-02-15 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로 및 구동방법
KR101903527B1 (ko) 2018-01-23 2018-10-02 주식회사 에이코닉 데이터 구동부, 이의 구동 방법 및 데이터 구동부를 포함하는 표시 장치

Families Citing this family (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1173164A (ja) * 1997-08-29 1999-03-16 Sony Corp 液晶表示装置の駆動回路
JPH11133926A (ja) * 1997-10-30 1999-05-21 Hitachi Ltd 半導体集積回路装置および液晶表示装置
TWI257601B (en) * 1997-11-17 2006-07-01 Semiconductor Energy Lab Picture display device and method of driving the same
WO1999028896A1 (fr) * 1997-11-28 1999-06-10 Seiko Epson Corporation Circuit de commande pour dispositif electro-optique, procede de commande du dispositif electro-optique, dispositif electro-optique, et dispositif electronique
JP4181257B2 (ja) * 1998-01-21 2008-11-12 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JPH11214700A (ja) * 1998-01-23 1999-08-06 Semiconductor Energy Lab Co Ltd 半導体表示装置
TW500939B (en) 1998-01-28 2002-09-01 Toshiba Corp Flat display apparatus and its display method
JPH11338439A (ja) 1998-03-27 1999-12-10 Semiconductor Energy Lab Co Ltd 半導体表示装置の駆動回路および半導体表示装置
JP3844613B2 (ja) 1998-04-28 2006-11-15 株式会社半導体エネルギー研究所 薄膜トランジスタ回路およびそれを用いた表示装置
US6421038B1 (en) * 1998-09-19 2002-07-16 Lg. Philips Lcd Co., Ltd. Active matrix liquid crystal display
US6407732B1 (en) * 1998-12-21 2002-06-18 Rose Research, L.L.C. Low power drivers for liquid crystal display technologies
US6670938B1 (en) * 1999-02-16 2003-12-30 Canon Kabushiki Kaisha Electronic circuit and liquid crystal display apparatus including same
KR100549154B1 (ko) * 1999-07-30 2006-02-06 가부시키가이샤 히타치세이사쿠쇼 화상 표시 장치
KR100344186B1 (ko) 1999-08-05 2002-07-19 주식회사 네오텍리서치 액정표시장치의 소오스 구동회로 및 그 구동방법
KR100345285B1 (ko) 1999-08-07 2002-07-25 한국과학기술원 액정표시기용 디지털 구동회로
JP4161484B2 (ja) 1999-10-15 2008-10-08 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置および電子機器
JP2001312255A (ja) * 2000-05-01 2001-11-09 Toshiba Corp 表示装置
JP3700558B2 (ja) 2000-08-10 2005-09-28 日本電気株式会社 駆動回路
KR100366315B1 (ko) * 2000-09-08 2002-12-31 주식회사 네오텍리서치 액정표시장치의 저전력 소스 구동회로 및 구동방법
JP3797174B2 (ja) * 2000-09-29 2006-07-12 セイコーエプソン株式会社 電気光学装置及びその駆動方法、並びに電子機器
US6831299B2 (en) * 2000-11-09 2004-12-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
AU2002217946A1 (en) * 2000-11-30 2002-06-11 Thomson Licensing S.A. Drive circuit for improved brightness control in liquid crystal displays and method therefor
KR20030081336A (ko) * 2000-11-30 2003-10-17 톰슨 라이센싱 소시에떼 아노님 액정 디스플레이를 위한 구동회로 및 구동방법
TW526465B (en) * 2001-04-27 2003-04-01 Toshiba Corp Display apparatus, digital/analog converting circuit and digital/analog converting method
JP3916986B2 (ja) * 2001-05-18 2007-05-23 シャープ株式会社 信号処理回路、低電圧信号発生器およびそれを備えた画像表示装置
KR100408301B1 (ko) * 2001-12-31 2003-12-01 삼성전자주식회사 화상 표시 소자 구동 장치 및 설계 방법
EP1331628A3 (en) * 2002-01-22 2005-01-19 Seiko Epson Corporation Method of and circuit for driving a pixel
KR100746283B1 (ko) 2002-01-25 2007-08-03 삼성전자주식회사 액정표시장치
JP4225777B2 (ja) * 2002-02-08 2009-02-18 シャープ株式会社 表示装置ならびにその駆動回路および駆動方法
KR100488082B1 (ko) * 2002-12-03 2005-05-06 학교법인 한양학원 액정표시장치의 패널구조 및 구동방법
KR100915092B1 (ko) * 2002-12-30 2009-09-02 매그나칩 반도체 유한회사 박막 트랜지스터-액정표시소자용 소오스 드라이버회로
JP3722812B2 (ja) * 2003-07-08 2005-11-30 シャープ株式会社 容量性負荷の駆動回路および駆動方法
US7081774B2 (en) * 2003-07-30 2006-07-25 Semiconductor Energy Laboratory Co., Ltd. Circuit having source follower and semiconductor device having the circuit
JP4583044B2 (ja) * 2003-08-14 2010-11-17 東芝モバイルディスプレイ株式会社 液晶表示装置
KR100996573B1 (ko) * 2003-12-30 2010-11-24 엘지디스플레이 주식회사 아날로그 버퍼 및 그 구동방법
KR100531417B1 (ko) * 2004-03-11 2005-11-28 엘지.필립스 엘시디 주식회사 액정패널의 구동장치 및 그 구동방법
EP1622111A1 (en) * 2004-07-28 2006-02-01 Deutsche Thomson-Brandt Gmbh Line driver circuit for active matrix display device
EP1622123B1 (en) * 2004-07-28 2014-10-22 Thomson Licensing Display device driving circuit
US7800572B2 (en) * 2004-10-25 2010-09-21 Nec Electronics Corporation Liquid crystal display for implmenting improved inversion driving technique
KR100775057B1 (ko) * 2004-12-13 2007-11-08 삼성전자주식회사 트랜지스터 정합 특성이 향상된 데이터 드라이브 집적회로를 구비한 디스플레이 장치
JP2006292807A (ja) * 2005-04-06 2006-10-26 Renesas Technology Corp 液晶表示駆動用半導体集積回路
JP4584131B2 (ja) * 2005-04-18 2010-11-17 ルネサスエレクトロニクス株式会社 液晶表示装置及びその駆動回路
JP4840908B2 (ja) 2005-12-07 2011-12-21 ルネサスエレクトロニクス株式会社 表示装置駆動回路
US20070139327A1 (en) * 2005-12-19 2007-06-21 Hsiang-Lun Liu Dot inversion driving apparatus for analog thin film transistor liquid crystal display panel and method thereof
CN100430992C (zh) * 2006-01-20 2008-11-05 西北工业大学 液晶显示驱动控制芯片中驱动电压的输出缓冲电路
KR101258644B1 (ko) * 2006-09-20 2013-04-26 삼성전자주식회사 시분할 구동 방식을 이용한 소스 드라이버, 이를 포함하는 디스플레이 장치, 및 이의 구동 방법
JP5358105B2 (ja) * 2007-03-23 2013-12-04 株式会社半導体エネルギー研究所 表示装置
KR100830123B1 (ko) * 2007-04-27 2008-05-19 주식회사 실리콘웍스 액정 패널의 채널들 간 오프셋 제거 방법
TWI350519B (en) * 2007-08-30 2011-10-11 Himax Tech Ltd Source driver and method for restraining noise thereof
TW200910648A (en) 2007-08-31 2009-03-01 Isotech Products Inc Forming process of resin lens of an LED component
CN101149548B (zh) * 2007-11-06 2010-05-19 上海广电光电子有限公司 垂直取向模式液晶显示装置的像素电路
JP2009168849A (ja) * 2008-01-10 2009-07-30 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法、電子機器
JP4492707B2 (ja) * 2008-01-23 2010-06-30 エプソンイメージングデバイス株式会社 液晶表示装置およびヘッドアップディスプレイ
US8310423B2 (en) * 2008-03-05 2012-11-13 Epson Imaging Devices Corporation Liquid crystal display device and head-up display
US8009155B2 (en) * 2008-04-02 2011-08-30 Himax Technologies Limited Output buffer of a source driver applied in a display
US8531443B2 (en) * 2008-09-16 2013-09-10 Sharp Kabushiki Kaisha Display driving circuit, display device, and display driving method
US20100259523A1 (en) * 2009-04-09 2010-10-14 Himax Technologies Limited Source driver
CN101615904B (zh) * 2009-07-15 2012-03-21 南京中电熊猫液晶显示科技有限公司 数据缓冲器及使用该缓冲器的液晶显示装置驱动方法
JP2011128477A (ja) * 2009-12-21 2011-06-30 Oki Semiconductor Co Ltd 液晶パネルのソースドライバ
CN103280195B (zh) * 2012-06-28 2016-01-13 上海天马微电子有限公司 采用列反转驱动实现点反转的液晶显示装置及其驱动方法
TWI486942B (zh) * 2012-12-04 2015-06-01 Himax Tech Ltd 源極驅動器
JP2015230400A (ja) * 2014-06-05 2015-12-21 株式会社ジャパンディスプレイ 表示装置
CN104298005B (zh) * 2014-10-11 2017-02-22 深圳市华星光电技术有限公司 一种液晶显示面板的制作方法
JP6470156B2 (ja) * 2015-09-24 2019-02-13 株式会社Soken 通信ノード
TWI627618B (zh) * 2017-09-26 2018-06-21 Source driver
JP7089268B2 (ja) * 2017-11-28 2022-06-22 深▲セン▼通鋭微電子技術有限公司 レベルシフト回路及び表示装置駆動ドライバ
CN108091301B (zh) * 2017-12-14 2020-06-09 京东方科技集团股份有限公司 电压采样电路、方法及显示装置
FR3121569B1 (fr) * 2021-03-31 2023-03-17 Aledia Pixel d'affichage à diode électroluminescente

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8713768D0 (en) * 1987-06-12 1987-07-15 May & Baker Ltd Compositions of matter
JPH0750389B2 (ja) * 1987-06-04 1995-05-31 セイコーエプソン株式会社 液晶パネルの駆動回路
JP2676882B2 (ja) * 1989-02-28 1997-11-17 ソニー株式会社 液晶ディスプレイ装置
GB8929101D0 (en) * 1989-12-22 1990-02-28 May & Baker Ltd New mixtures
JP2719224B2 (ja) * 1990-09-28 1998-02-25 シャープ株式会社 表示装置の駆動回路
GB9120641D0 (en) * 1991-09-27 1991-11-06 Ici Plc Heterocyclic compounds
JP2777302B2 (ja) * 1992-01-16 1998-07-16 株式会社東芝 オフセット検出回路、出力回路および半導体集積回路
JPH0675543A (ja) * 1992-02-26 1994-03-18 Nec Corp 液晶表示パネル駆動用半導体装置
JP3454880B2 (ja) * 1992-10-15 2003-10-06 株式会社日立製作所 液晶表示装置の駆動方法および駆動回路
FR2698202B1 (fr) * 1992-11-19 1995-02-03 Alan Lelah Circuit de commande des colonnes d'un écran d'affichage.
GB2273837B (en) * 1992-12-11 1996-03-13 Marconi Gec Ltd Amplifier devices
EP0923138B1 (en) * 1993-07-26 2002-10-30 Seiko Epson Corporation Thin -film semiconductor device, its manufacture and display sytem
JP3442449B2 (ja) * 1993-12-25 2003-09-02 株式会社半導体エネルギー研究所 表示装置及びその駆動回路
JP2827867B2 (ja) * 1993-12-27 1998-11-25 日本電気株式会社 マトリックス表示装置のデータドライバ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100803903B1 (ko) * 2000-12-29 2008-02-15 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로 및 구동방법
KR101903527B1 (ko) 2018-01-23 2018-10-02 주식회사 에이코닉 데이터 구동부, 이의 구동 방법 및 데이터 구동부를 포함하는 표시 장치

Also Published As

Publication number Publication date
DE69533982D1 (de) 2005-03-10
CN1228755C (zh) 2005-11-23
JP3286978B2 (ja) 2002-05-27
TW294808B (ko) 1997-01-01
WO1996016347A1 (fr) 1996-05-30
EP0747748A1 (en) 1996-12-11
KR970700874A (ko) 1997-02-12
CN1138904A (zh) 1996-12-25
CN1099608C (zh) 2003-01-22
EP0747748B1 (en) 2005-02-02
US6069605A (en) 2000-05-30
EP0747748A4 (en) 1998-02-25
DE69533982T2 (de) 2006-01-05
CN1428756A (zh) 2003-07-09

Similar Documents

Publication Publication Date Title
KR100385254B1 (ko) 액정구동장치,액정표시장치,아날로그버퍼및액정구동방법
US8009134B2 (en) Display device
US8094108B2 (en) Liquid crystal display device and liquid crystal display driving circuit
US8094113B2 (en) Liquid crystal displaying apparatus using data line driving circuit
US7903072B2 (en) Electro-optical device, driving circuit, and electronic apparatus for decreasing frame size
KR101318043B1 (ko) 액정표시장치 및 그 구동방법
US8358292B2 (en) Display device, its drive circuit, and drive method
KR100445123B1 (ko) 화상 표시 장치
US7446745B2 (en) Display driver, display device, and driver method
KR100482259B1 (ko) 화상표시장치 및 표시구동방법
US5818406A (en) Driver circuit for liquid crystal display device
KR20150060100A (ko) 표시장치
US6184855B1 (en) Liquid crystal display panel driving device
US20070236435A1 (en) Driver circuit, display apparatus, and method of driving the same
CN100366048C (zh) 电光装置及其预充电方法、图像处理电路和电子设备
KR20050039017A (ko) 액정표시장치 및 그 구동방법
KR100787698B1 (ko) 액정 표시 장치
US7133004B2 (en) Flat display device
US20100002163A1 (en) Liquid crystal display device and driving method of the same
EP1416467A1 (en) Display drive method, display element, and display
US20070063949A1 (en) Driving circuit, electro-optic device, and electronic device
JP2002041003A (ja) 液晶表示装置、及び液晶駆動方法
JP2010113274A (ja) ビデオ電圧供給回路、電気光学装置および電子機器
TWI380271B (en) Driving circuit and related method of a display apparatus
KR20050106125A (ko) 디스플레이 장치 및 그 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110421

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee