KR100276618B1 - 메모리 모듈 - Google Patents

메모리 모듈 Download PDF

Info

Publication number
KR100276618B1
KR100276618B1 KR1019970019253A KR19970019253A KR100276618B1 KR 100276618 B1 KR100276618 B1 KR 100276618B1 KR 1019970019253 A KR1019970019253 A KR 1019970019253A KR 19970019253 A KR19970019253 A KR 19970019253A KR 100276618 B1 KR100276618 B1 KR 100276618B1
Authority
KR
South Korea
Prior art keywords
unit board
motherboard
unit
semiconductor memory
memory device
Prior art date
Application number
KR1019970019253A
Other languages
English (en)
Other versions
KR19980063301A (ko
Inventor
무네하루 도쿠나가
다카카즈 후쿠모토
Original Assignee
다니구찌 이찌로오, 기타오카 다카시
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다니구찌 이찌로오, 기타오카 다카시, 미쓰비시덴키 가부시키가이샤 filed Critical 다니구찌 이찌로오, 기타오카 다카시
Publication of KR19980063301A publication Critical patent/KR19980063301A/ko
Application granted granted Critical
Publication of KR100276618B1 publication Critical patent/KR100276618B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1029All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being a lead frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/107Indirect electrical connections, e.g. via an interposer, a flexible substrate, using TAB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits
    • H05K1/0295Programmable, customizable or modifiable circuits adapted for choosing between different types or different locations of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09954More mounting possibilities, e.g. on same place of PCB, or by using different sets of edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10386Clip leads; Terminals gripping the edge of a substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3421Leaded components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/368Assembling printed circuits with other printed circuits parallel to each other

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

마더보드의 설계변경을 하지 않고 유닛보드의 설계 변경만으로 반도체 기억장치의 세대교체가 가능한 메모리 모듈을 제공한다.
마더보드가 적어도 2종류의 유닛보드에 접속 가능한 유닛보드와의 접속단자를 가지며 반도체 기억장치의 세대교체에 따르는 접속단자의 변경이 발생했을 경우, 상기 유닛보드와의 접속단자로부터 적당한 단자를 선택하여 마더보드와 유닛보드를 접속한다.

Description

메모리 모듈
본 발명은 반도체 기억장치를 탑재한 유닛보드 및 그 유닛보드를 탑재하기 위한 마더보드로 이루어지는 메모리 모듈에 관한 것이다.
종래, 마더보드에 탑재하는 반도체 기억장치의 용량의 증가를 기도할 경우, 마더보드의 상면 및 하면에 다수의 반도체 기억장치를 직접 실장하고 있어서, 마더보드의 실장 가능한 면적과의 관계로 대용량화가 곤란하였었다. 이러한 문제점을 해결하기 위해서, 복수의 반도체 기억장치의 고밀도 실장이 가능한 유닛보드를 제작하여, 이러한 유닛보드에 반도체 기억장치를 실장한 후, 유닛보드 자체를 마더보드에 탑재하는 방법(특원평 8-76947 호)에 의해, 마더보드의 대용량화를 기도하고 있었다.
반도체 기억장치는, 세대가 진행함에 따라서 기억 용량이 4배씩 증가하지만, 상기 방법에서는 유닛보드에 탑재되는 반도체 기억장치를 차세대의 장치(즉, 기억 용량이 4배인 기억장치)로 바꿀 경우, 유닛보드와 마더보드를 접속하기 위한 단자의 수와 배치도 변하기 때문에, 마더보드상의 접속단자의 수와 배치도 반도체 기억장치의 세대가 교체될 때마다 변경할 필요가 있었다. 그래서, 본 발명은 마더보드의 설계변경을 하지 않고 유닛보드의 설계변경만으로 메모리 모듈에 사용되는 반도체 기억장치의 세대교체가 가능한 메모리 모듈을 제공하는 것을 목적으로 한다.
그래서, 발명자들은 주의 깊게 연구한 결과, 마더보드가 적어도 2종류의 유닛보드와의 접속단자를 가지며, 반도체 기억장치의 기억용량의 세대 교체에 따른 유닛보드상의 마더보드와의 접속단자의 변경이 발생할 경우, 상기 유닛보드와의 접속 단자로부터 적당한 단자를 선택하여 마더보드와 유닛보드를 접속하는 것에 의해, 마더보드의 설계 변경을 하지 않고서 유닛보드의 설계 변경만으로 반도체 기억장치의 세대교체에 대응할 수 있는 것을 찾아내어 본 발명을 완성하였다.
즉, 본 발명은 복수의 반도체 기억장치가 적재되고, 그 반도체 기억장치와 접속되는 마더보드와의 접속단자를 가지는 제 1 유닛보드 및 상기 반도체 기억장치의 차세대 반도체 기억장치에 상당하는 복수의 반도체 기억장치가 적재되어, 그 반도체 기억장치와 접속되는 마더보드와의 접속단자를 가지는 제 2 유닛보드의 적어도 2종류의 유닛보드와 복수의 상기 제 1 또는 제 2 유닛보드를 교체시켜 적재 가능한 마더보드를 포함하는 메모리 모듈로서 상기 제 1 유닛보드 대신에 상기 제 2 유닛보드를 상기 마더보드상에 적재하는 경우의 제 2 유닛보드의 점유영역이 상기 제 1 유닛보드를 상기 마더보드상에 적재하는 경우의 제 1 유닛보드의 점유영역과 실질적으로 동일한 것을 특징으로 하는 메모리 모듈이다.
이러한 구조의 메모리 모듈을 사용하는 것으로, 반도체 기억장치의 세대 교체가 필요하게 됐을 경우, 유닛보드만 설계 변경을 하여, 그 유닛보드를 마더 보드에 미리 설정된 유닛보드와의 접속단자중에서 필요한 단자를 선택하여 접속하므로, 마더보드의 설계변경을 하지 않고서 설계 변경후의 유닛보드의 탑재가 가능해져, 이에 따라 마더보드의 설계 변경 없이 반도체 기억장치의 세대교체가 가능해진다. 특히, 상기 제 2 유닛보드를 접속함에 있어서, 그 제 2 유닛보드가 점유하는 영역이, 전세대의 반도체 기억장치를 탑재하는 제 1 유닛보드를 접속하는 경우에 그 유닛보드가 점유하는 영역과 실질적으로 동일하게 하는 것에 의해, 마더보드상의 유닛보드의 실장영역의 변경을 하지 않고서, 또는 변경을 최소한으로 억제하면서 유닛보드를 교환하는 것이 가능하게 된다.
또, 상술한 바와 같이, 본 발명에서는 유닛보드의 교환에 있어서 마더보드의 변경이 불필요 하기 때문에 반도체 기억장치의 세대교체에 따라 유닛보드가 커져도 마더보드의 크기는 변하지 않고, 메모리 모듈자체의 크기를 바꾸지 않고 반도체 기억장치의 세대 교체, 예를 들면 기억용량의 증가를 도모할 수 있다. 또, 마더 보드상에 3종류의 유닛보드와의 접속단자를 설치하여, 그것에 대응하는 3종류의 유닛보드를 사용하는 것으로, 3세대의 반도체 기억장치의 세대교체가 가능해진다.
여기에서 반도체 기억장치의 세대란, 일반적으로 반도체 기억장치의 기억 용량의 세대를 말하며, 구체적으로는, 1메가 비트, 4메가 비트, 16메가 비트 등, 4배씩 증가하는 반도체 기억장치의 기억 용량의 세대를 말하지만, 여기에서는, 이 외에 기억용량이 동일하며 액세스 비트 수가 증가하는 경우 등도 포함하는 것으로 한다.
상기 제 1 및 제 2 유닛보드의 마더보드와의 접속단자에 접속하도록 상기 마더보드상에 설정된 2종류의 유닛보드와의 접속단자는 각기 평행하게 2열씩 배치되어, 상기 제 2 유닛보드를 접속하기 위한 유닛보드와의 접속단자가, 상기 제 1 유닛보드를 접속하기 위한 유닛보드와의 접속단자에 대하여 평행하고 또한 외측에 배치되고, 또한 각각의 유닛보드와의 접속단자간에서 공통하는 단자끼리 접속되어 있는 것이 바람직하다.
상기 제 1 및 제 2 유닛보드의 마더보드와에 설정된 접속단자의 배치는, 각 유닛보드에 탑재되는 반도체 기억장치의 핀 배치 등에 합쳐서 설계되기 때문에, 마더보드에 설정되는 2종류의 유닛보드와의 접속단자의 배치도 이들에게 맞출 필요가 있다. 따라서, 일반적으로는 상기 2종류의 유닛 보드와의 접속단자의 배치(배열순서 등)가 다르기 때문에 공통 단자를 설치하여 양자공통으로 사용하는 것은 곤란하다.
그래서, 본 발명에서는 제 2 유닛보드를 접속하기 위한 유닛보드와의 접속단자를, 제 1 유닛보드를 접속하기 위한 유닛보드와의 접속단자의 외측에 평행하게 되도록 배치하고, 또한 각각의 유닛보드와 접속 단자간에서 공통인 단자끼리를 마더보드상의 배선에 의해 접속하는 것으로 하고 있다. 따라서, 제 1 및 제 2 유닛보드를 접속하기 위한 유닛보드와의 접속단자는, 양자에 공통하는 단자끼리 가능한 한 가까이 배치되도록 설계하는 것이, 마더보드상의 배선을 짧게하여, 적층배선의 감소를 도모하는데 있어서 바람직하다.
제1도는 본 발명의 실시의 형태에 의한 마더보드상에 유닛보드를 탑재한 메모리 모듈의 외관도면.
제2도는 본 발며의 실시한 형태에 의한 64메가 비트 DRAM(×4)용 유닛보드 및 16메가 비트 DRAM(×4)용 유닛보드 공용의 유닛 보드와의 접속단자의 배치도면.
제3도는 본 발명의 실시의 형태에 의한 16메가 비트 DRAM(×8)용 유닛보드 및 16메가 비트 DRAM(×4)용 유닛보드 공용의 유닛보드와의 접속단자의 배치도면.
제4도는 본 발명의 실시의 형태에 의한 유닛보드의 평면도.
제5도는 본 발명의 실시의 형태에 의한 유닛보드의 측면도.
제6도는 본 발명의 실시의 형태에 의한 유닛보드의 측면도.
제7도는 본 발명의 실시의 형태에 의한 유닛보드의 하면 도면.
제8도는 본 발명의 실시의 형태에 의한 2계통 제어의 유닛보드의 전기 배선도면.
제9도는 본 발명의 실시의 형태에 관한 유닛보드의 평면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 마더보드 2 : 유닛보드
3 : 반도체 기억장치 4 : 유닛보드와의 접속단자
5 : 랜드 6 : 기판
7 : 마더보드와의 접속단자 8 : 범프
9 : 리이드
<발명의 실시의 형태>
제1도에 본 발명의 실시의 형태에 의한 메모리 모듈의 외관 도면을 나타낸다. 그 메모리 모듈은 마더보드 (1) 및 유닛보드 (2)로 구성되며 마더보드 (1)는 유닛보드와의 접속단자를 가지며, 그 유닛보드와의 접속단자 상에 마더보드와의 접속단자 (7)를 배치하여 접속하는 것에 의해, 마더보드 (1)상에 유닛보드 (2)의 탑재가 가능하게 된다. 상기 유닛보드 (2)에는 유닛보드 표면에 2개, 이면에 2개의 합계 4개의 반도체 기억장치 (3)가 탑재되고, 각각 마더보드와의 접속단자와 회로배선에 의해 접속되어 있다. 상기 유닛보드 (2)는 탑재되는 반도체 기억장치의 세대가 다른 유닛보드가 2종류 준비되고, 또한 상기 마더보드 (1)에는 이러한 2종류의 유닛보드와의 접속단자 (4)가 설치되어 있다. 이에 따라, 상기 유닛보드 (2)를 그것에 대응하는 유닛보드와의 접속단자 (4)를 선택하여 접속하는 것에 의해 유닛보드 (2)의 교환이 가능해져, 마더보드 (1)에 탑재되는 반도체 기억장치의 세대교체, 즉 메모리 모듈의 기억용량의 증가를 도모하는 것이 가능하게 된다. 또, 본 실시의 형태로서는 2종류의 유닛보드를 사용하는 경우에 관해서 기술하였지만, 3종류 이상의 유닛보드에의 대응도 가능하다.
제2도에, 16메가 비트 RAM(JEDEC 규격 4메가×4 DRAM)용 유닛보드와 64메가 비트 DRAM(JEDEC 규격 16메가×4 DRAM)용 유닛보드의 2종류의 유닛보드와 접속가능한 유닛보드와의 접속단자 (4)의 배치를 나타낸다.
외측에 16개씩 2열로 배치되어 있는 것이 64메가 비트 DRAM 용 유닛보드를 접속하기 위한 유닛보드와의 접속단자이고, 내측에 13개씩 2열로 배치되어 있는 것이 16메가 비트 DRAM용 유닛보드를 접속하기 위한 유닛보드와의 접속단자이다. 양자에 공유되는 단자는 제2도에 도시한 바와 같이, 가능한 한 가까이 배치되도록 설계되어, 서로 마더보드상의 배선에 의해 접속되어 있다.
상기 마더보드 (1)는 적층 구조로 되어 있고, 마더보드상의 배선은 바깥층 및 내층에 각각 배치된다(제 2,3도).
우선, 본 실시의 형태의 마더보드 (1)에 16메가 비트 DRAM용 유닛보드(2)를 탑재한 경우의 데이터의 판독순서에 관해서 설명한다. 상기 유닛보드 (2)는 16메가 비트 DRAM용 단자(내측)에 의해 마더보드 (1)와 접속되어 어드레스 단자 A0~A11로부터 RAS/CAS에 의해 상위 비트/하위 비트로 나뉘어 어드레스 신호가 입력된다. 본 실시의 형태로서는 유닛보드 (2)에 탑재된 반도체 기억장치 (3)는 제8도에 도시한 바와 같이, 유닛보드 (2)의 상면의 2개로 이루어지는 제 1 계통과 하면의 2개로 이루어지는 제 2 계통과의 2개의 계통으로 분리되어 있다.
따라서, 유닛보드 (2)상의 반도체 기억장치중의 데이터를 판독하는 경우, 우선, RAS/CAS에 의해 선택된 제 1 제어계통에 어드레스 신호가 입력되어, 상면의 2개의 반도체 기억장치중의 데이터가 판독된다. 본 실시의 형태에 사용되는 반도체 기억장치는 4비트 액세스 이기 때문에 상기 2개의 반도체 기억장치중, 마찬가지로 RAS/CAS에 의해 선택된 하나의 반도체 기억장치(IC1)의 해당 어드레스중의 4비트 데이터가, DQ1~DQ4의 4비트 신호로서 출력된다. 다음에, 다른 반도체 기억장치(IC2)의 4비트 데이터가 같이 DQ1~DQ4의 4비트 신호로서 출력된다.
계속해서, 제 2 제어계통이 선택되어 유닛보드 (2)의 하면의 2개의 반도체 기억장치(IC3, IC4)가 차례로 액세스 되어, 똑 같이 각 반도체 기억장치로 부터 4비트 데이터가 출력된다. 이 데이터들은, 마더보드 (1)상의 회로배선(도시하지 않음)을 지나, JEDEC의 사양에 의거하여 설치된 마더보드의 입출력 핀(도시하지 않음)에 출력된다. 또 VCC, VSS, A0~A11, RAS, CAS 등의 단자도 각기 마더보드 (1)상의 경로배선에 의해 마더보드의 입출력 핀(도시하지 않음)에 접속되어 있다.
한편, 64메가 비트 DRAM용 유닛보드 (2)를 탑재했을 경우는, 64메가 비트 DRAM용 단자(외측)에 의해 마더보드 (1)와 유닛보드 (2)가 접속되고, 유닛보드 (2)에는 어드레스 단자 A0~A12로부터 RAS/CAS에 의해 상위 비트, 하위 비트로 나누어져서 어드레스 신호가 입력된다. 64메가 비트 DRAM의 경우에는 어드레스수가 증가하기 때문에, A12 단자가 별도로 설치된다. 64메가 비트 DRAM용 유닛보드의 경우도, 상기 16메가 비트 DRAM용 유닛보드의 경우와 같은 방법으로 데이터 신호의 판독이 행하여진다. 본 실시의 형태에서는 RAS/CAS에 의한 변환에 의해, 상기 데이터 입출력단자(DQ0~DQ3)가 데이터의 기록에도 사용된다.
상기 마더보드 (1)에는 이러한 16/64메가 비트 DRAM에 대응 가능한 유닛보드와의 접속단자 (4)가 2개 이상 설치되고, 이에 제4도에 나타내는 유닛보드(2)를 각기 탑재하는 것에 의해, 다세대 대응형의 메모리 모듈이 형성된다.
제1도는 마더보드 (1)상의 2곳에 상기 유닛보드와의 접속단자가 설치되어, 각각에 유닛 보드 (2)가 탑재된 예이다. 또, 상기 마더보드의 사양은 JEDEC에 의거해 있으며 JEDEC 스탠더드 168핀 8바이트 DIMM 사양으로 되어 있다.
이와 같이, 마더보드 (1)에 미리 16메가 비트 DRAM용 유닛보드 및 64메가 비트 DRAM용 유닛보드에 각각 대응하는 유닛보드와의 접속단자를 설치함으로서, 마더보드 (1)의 설계 변경을 하지 않고서, 유닛보드 (2)의 교환만으로 메모리 모듈전체의 기억 용량의 세대교체, 즉 기억 용량의 증가가 가능해진다. 이에 따라, 다세대 대응형 마더보드를 미리 개발하여 놓으면, 유닛보드의 설계변경만으로 메모리 모듈의 기억 용량의 세대교체가 가능해져, 차세대 메모리 모듈의 개발 기간의 단축 및 개발비용의 감소가 가능해진다.
상기 유닛보드와의 접속단자는, 제2도에 도시한 바와 같이, 16메가 비트 DRAM용 유닛보드에 대응한 유닛보드와의 접속단자의 외측에, 64메가 비트 DRAM용 유닛보드에 대응한 유닛보드와의 접속단자를 배치하는 것에 의해, 유닛보드를 전자에서 후자로 교체한 경우 전자의 유닛보드가 점유하고 있는 영역이, 후자가 점유하고 있는 영역과 같거나, 또는 포함하게 된다. 이에 따라, 16메가 비트 DRAM에서 64메가 비트 DRAM으로의 유닛보드의 세대교체를, 마더보드 (1)상의 유닛보드(2)의 실장영역의 변경 없이, 또는 변경을 최소한으로 억제하면서 행하는 것이 가능해진다.
유닛보드와 접속단자 (4)와 유닛보드 (2)와의 접속은 유닛보드상의 마더보드와의 접속단자 (7)상에 형성된 범프 (8)를 사용한 땜납 접속에 의해(제5도), 또는 리이드 형상의 마더보드와의 접속단자 (9)를 땜납으로 접속할 수 있다.(제6도).
제3도에, 교환 가능한 2종류의 유닛보드 (2)가 8비트 액세스의 16메가 비트 DRAM(JEDEC 규격 2메가 비트×8DRAM)용 유닛보드와, 4비트 액세스의 16메가 비트 DRAM(JEDEC 규격 4메가 비트×4DRAM)용 유닛보드인 경우의 유닛보드와의 접속단자 (4)의 배치를 나타낸다. 이 경우도, 제3도에 도시한 바와 같이 상기한 경우와 같이 8비트 액세스 DRAM용 단자가, 4비트 액세스 DRAM 용 단자의 외측에, 서로 평행하게 되도록 배치되어 있다.
이러한 실시의 형태에서는, 액세스 비트수가 다른 것에 대응하여, 4비트 액세스의 16메가 비트 DRAM용 유닛보드에 대응한 유닛보드와의 접속단자에는 4개의 데이터 입출력단자(DQ1~DQ4)가 한편 8비트 액세스의 16메가 비트 DRAM용 유닛보드에 대응한 유닛보드와의 접속 단자에는 8개의 데이터 입출력 단자(DQ1~DQ8)가 설정되고, 각각 마더보드의 입출력핀(도시하지 않음)에 접속되어 있다. 또, 본 실시의 형태에서는, 16메가 비트 DRAM(×4)용 유닛보드와의 접속단자중, A11 단자는 사용되어 있지 않다(접속되어 있지 않음).
이와 같이, 액세스 비트 수가 다른 2종류의 DRAM용 유닛보드 (2)를 교환하는 것에 의해, 기억 용량이 동일하고 액세스 비트 수가 다른 반도체 기억장치간의 변경이 마더보드 (1)의 설계변경을 하지 않고 가능해져, 메모리 모듈의 개발기간의 단축 및 개발비용의 감소가 가능해진다. 또, 본 실시의 형태로서는, 2종류의 마더보드 접속 단자를 평행하게 4열로 나란히 형성하여, 내측(2,3열째)에 설치한 단자가 하나의 유닛보드에 대응하여, 외측(1,4열째)에 설치한 단자가 다른 유닛보드에 대응하는 것으로 하였지만, 예를 들면, 1, 3,열째에 설치한 단자가 하나의 유닛보드에 대응하여 2,4열째에 설치한 단자가 다른 유닛보드에 대응하도록 형성 하는 것도 가능하다.
제4도, 제5도는 상술한 4개의 반도체 기억장치 (3)을 탑재한 본 실시의 형태에 의한 유닛보드 (2)의 평면도 및 측면도를 나타낸다.
상기 유닛보드 (2)는 개구부를 설치한 기판 (6)에 반도체 기억장치 (3)를 탑재하기 위한 랜드 (5)를 개구부 주연(周緣)에 설치하여 기판 (6)의 상면, 하면에 각각 2개씩 합계 4개의 반도체 기억장치 (3)을 탑재한다. 또, 기판(2)의 좌우 주변 부에는 상기 마더보드 (1)상의 유닛보드와의 접속단자 (4)에 대응하는 위치에, 마더보드와의 접속 단자 (7)가 설치되고, 랜드 (5)와 결선되어 있다 (도시하지 않음). 또, 마더보드와의 접속단자 (7)상에는 마더보드 (1)와의 접속용 땜납 범프 (8)가 설치되어 있다.
이와 같이, 4개의 반도체 기억장치 (3)을 1조로서 유닛보드 (2)를 형성하는 것에 의해, 전세대의 기억 용량을 가지는 반도체 기억장치를 사용하여, 차세대의 기억 용량을 가지는 유닛보드를 형성할 수 있다. 즉, 반도체 기억장치의 기억 용량은 세대가 교체될 때마다 4배씩 증가하기 때문에, 이러한 유닛보드 (2)를, 일체로서 차세대의 기억 용량을 가지는 반도체 기억장치로서 취급하는 것이 가능해진다.
또, 일반적으로 최신 세대의 기억 용량을 가지는 반도체 기억장치는 공급량이 불안정하기 때문에, 공급량이 안정한 전세대의 기억 용량을 가지는 반도체 기억 장치를 사용하여 최신 세대의 반도체 기억장치 대신에 사용하는 것이 가능해진다.
제5도에 나타내는 유닛보드 (2)로서는, 마더보드와의 접속단자 (7)상에 땜납범프 (8)가 설치되지만, 제6도에 도시한 바와 같이 땜납범프 (8)대신에 리이드 단자 (9)를 사용하는 것도 가능하다.
제7도에, 마더보드와의 접속단자 (7)가, 유닛보드 (2)주위의 4방향에 설치되어 있는 실시의 형태(하면 도면)를 표시한다. 제4도에 나타낸 실시의 형태에서는, 마더보드와의 접속단자 (7)가 유닛보드 (2)의 좌우 주변부에만 설치되는 것에 대하여, 본 실시의 형태에서는, 이것에 더해서 상하 주변부에도 설치되어 있다. 이에 따라, 대응하여 설정되는 유닛보드와의 접속단자 (4)도 제2도, 제3도와 같은 2열의 직선 형상이 아닌 구형 형상으로 배치할 수 있다.
그 결과, 유닛보드와의 접속단자 (4)의 간격을 넓게 할수 있어, 마더보드 (1)상의 회로배선의 루팅(routing)이 용이하게 되는 동시에, 적층 배선구조를 적게 하는 것이 가능해져, 회로배선의 저용량화 등을 도모하는 것이 가능해진다.
또, 유닛보드 (2)에 탑재되는 반도체 기억장치 (3)는 필요에 따라서 ECC(Error Correction Code)기능 및 또는 패리티 기능용으로서 사용하는 것도 가능하다. 이에 따라 반도체 기억장치의 입출력 데이터 등의 에러 체크가 가능해진다.
특히, 마더보드 (1)에 복수의 유닛보드 (2)를 탑재하는 경우에는 실장밀도를 높이기 위해서, 제9도에 나타내는 반도체 기억장치 (3)를 상하게 2개 탑재한 유닛보드(제4도에 유닛보드 2를 좌우로 분할한 것에 상당)를 사용하는 것도 가능하다. 이러한 유닛보드를 사용하는 것에 의해, 4개의 반도체 기억장치 (3)를 탑재한 유닛보드 (2)로서는 실장 불가능한 좁은 장소에의 실장이 가능해지는 경우도 있기 때문이다.
이상의 설명에서 분명한 바와 같이, 본 발명에서는 반도체 기억장치의 세대 교체, 즉 기억 용량의 증가가 필요해진 경우 마더보드의 설계변경을 하지 않고서 유닛보드의 설계변경만으로 반도체 기억장치의 세대교체가 가능해지기 때문에, 차세대 기억 용량에 대응하는 메모리 모듈의 개발기간의 단축 및 개발비용의 삭감을 도모하는 것이 가능해진다.
또, 유닛보드에 4개의 반도체 기억장치를 탑재하여, 차세대의 기억 용량을 가지는 유닛보드를 구성함으로서, 이러한 유닛보드를 일체로서 차세대의 기억 용량을 가지는 1개의 반도체 기억장치와 같이 취급하는 것이 가능해진다.
특히, 공급량이 불안정한 최신 세대의 반도체 기억장치 대신에, 공급량이 안정한 전세대의 기억 용량을 가지는 반도체 기억장치 4개로 이루어지는 상기 유닛보드를 동등품으로서 사용하는 것에 의해, 반도체 기억장치의 공급량에 좌우되지 않고 메모리 모듈의 안정공급을 하는 것이 가능해진다.

Claims (2)

  1. 복수의 반도체 기억장치가 적재되며 그 반도체 기억장치와 접속되는 마더보드와의 접속단자를 가지는 제 1 유닛보드 및 상기 반도체 기억장치의 차세대 반도체 기억장치에 해당하는 복수의 반도체 기억장치가 적재되고, 그 반도체 기억장치와 접속되는 마더보드와의 접속단자를 가지는 제 2 유닛보드의 적어도 2종류의 유닛보드와, 복수의 상기 제 1 또는 제 2 유닛보드를 교체하여 적재 가능한 마더보드를 포함하는 메모리 모듈에 있어서, 상기 제 1 유닛보드 대신에 상기 제 2 유닛보드를 상기 마더보드상에 적재하는 경우의 제 2 유닛보드의 점유영역이, 상기 제 1 유닛보드를 상기 마더보드상에 적재하는 경우의 제 1 유닛보드의 점유영역과 실질적으로 동일한 것을 특징으로 하는 메모리 모듈.
  2. 제 1 항에 있어서, 상기 제 1 및 제 2 유닛보드의 마더보드와의 접속단자에 접속하도록 상기 마더보드에 설치된 2종류의 유닛보드와의 접속단자가 각기 평행하게 2열씩 배치되며, 상기 제 2 유닛보드를 접속하기 위한 유닛보드와의 접속단자가, 상기 제 1 유닛보드를 접속하기 위한 유닛보드와의 접속단자에 대하여 평행함과 동시에 외측에 배치되며 또한 각각의 유닛보드와의 접속단자간에서 공통인 단자끼리가 접속되어 있는 것을 특징으로 하는 메모리 모듈.
KR1019970019253A 1996-12-06 1997-05-19 메모리 모듈 KR100276618B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP327147 1996-12-06
JP8327147A JPH10173122A (ja) 1996-12-06 1996-12-06 メモリモジュール

Publications (2)

Publication Number Publication Date
KR19980063301A KR19980063301A (ko) 1998-10-07
KR100276618B1 true KR100276618B1 (ko) 2001-01-15

Family

ID=18195844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970019253A KR100276618B1 (ko) 1996-12-06 1997-05-19 메모리 모듈

Country Status (6)

Country Link
US (1) US6038132A (ko)
JP (1) JPH10173122A (ko)
KR (1) KR100276618B1 (ko)
CN (1) CN1184333A (ko)
DE (1) DE19721967C2 (ko)
TW (1) TW333696B (ko)

Families Citing this family (87)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5484959A (en) * 1992-12-11 1996-01-16 Staktek Corporation High density lead-on-package fabrication method and apparatus
US6222739B1 (en) * 1998-01-20 2001-04-24 Viking Components High-density computer module with stacked parallel-plane packaging
DE19816794A1 (de) * 1998-04-16 1999-10-21 Bosch Gmbh Robert Leiterplattenverbund
KR100290445B1 (ko) * 1998-09-03 2001-06-01 윤종용 메모리모듈과 이 메모리모듈이 삽입되는 소켓
US6160718A (en) * 1998-12-08 2000-12-12 Viking Components Multi-chip package with stacked chips and interconnect bumps
JP2000183467A (ja) * 1998-12-14 2000-06-30 Oki Electric Ind Co Ltd 半田付着防止機構
US6414868B1 (en) 1999-06-07 2002-07-02 Sun Microsystems, Inc. Memory expansion module including multiple memory banks and a bank control circuit
US6404660B1 (en) * 1999-12-23 2002-06-11 Rambus, Inc. Semiconductor package with a controlled impedance bus and method of forming same
JP4569913B2 (ja) * 2000-03-10 2010-10-27 エルピーダメモリ株式会社 メモリモジュール
US7102892B2 (en) * 2000-03-13 2006-09-05 Legacy Electronics, Inc. Modular integrated circuit chip carrier
US6713854B1 (en) 2000-10-16 2004-03-30 Legacy Electronics, Inc Electronic circuit module with a carrier having a mounting pad array
US7337522B2 (en) * 2000-10-16 2008-03-04 Legacy Electronics, Inc. Method and apparatus for fabricating a circuit board with a three dimensional surface mounted array of semiconductor chips
JP2002305284A (ja) * 2001-02-05 2002-10-18 Mitsubishi Electric Corp 半導体装置積層構造体
US6889304B2 (en) 2001-02-28 2005-05-03 Rambus Inc. Memory device supporting a dynamically configurable core organization
US7610447B2 (en) * 2001-02-28 2009-10-27 Rambus Inc. Upgradable memory system with reconfigurable interconnect
JP4484430B2 (ja) * 2001-03-14 2010-06-16 レガシー エレクトロニクス, インコーポレイテッド 半導体チップの3次元表面実装アレイを有する回路基板を製造する方法
US6714433B2 (en) 2001-06-15 2004-03-30 Sun Microsystems, Inc. Memory module with equal driver loading
KR100429878B1 (ko) * 2001-09-10 2004-05-03 삼성전자주식회사 메모리 모듈과 그에 사용되는 인쇄회로기판
US7656678B2 (en) * 2001-10-26 2010-02-02 Entorian Technologies, Lp Stacked module systems
US7371609B2 (en) * 2001-10-26 2008-05-13 Staktek Group L.P. Stacked module systems and methods
US6956284B2 (en) * 2001-10-26 2005-10-18 Staktek Group L.P. Integrated circuit stacking system and method
US7202555B2 (en) * 2001-10-26 2007-04-10 Staktek Group L.P. Pitch change and chip scale stacking system and method
US7026708B2 (en) * 2001-10-26 2006-04-11 Staktek Group L.P. Low profile chip scale stacking system and method
US6674644B2 (en) 2001-11-01 2004-01-06 Sun Microsystems, Inc. Module and connector having multiple contact rows
KR100505641B1 (ko) * 2002-09-10 2005-08-03 삼성전자주식회사 메모리 모듈 및 이를 구비하는 메모리 시스템
US7224595B2 (en) * 2004-07-30 2007-05-29 International Business Machines Corporation 276-Pin buffered memory module with enhanced fault tolerance
US7389375B2 (en) 2004-07-30 2008-06-17 International Business Machines Corporation System, method and storage medium for a multi-mode memory buffer device
US20060036826A1 (en) * 2004-07-30 2006-02-16 International Business Machines Corporation System, method and storage medium for providing a bus speed multiplier
US7539800B2 (en) 2004-07-30 2009-05-26 International Business Machines Corporation System, method and storage medium for providing segment level sparing
US7296129B2 (en) * 2004-07-30 2007-11-13 International Business Machines Corporation System, method and storage medium for providing a serialized memory interface with a bus repeater
US7443023B2 (en) * 2004-09-03 2008-10-28 Entorian Technologies, Lp High capacity thin module system
US7522421B2 (en) * 2004-09-03 2009-04-21 Entorian Technologies, Lp Split core circuit module
US20060050492A1 (en) * 2004-09-03 2006-03-09 Staktek Group, L.P. Thin module system and method
US7468893B2 (en) * 2004-09-03 2008-12-23 Entorian Technologies, Lp Thin module system and method
US20060049513A1 (en) * 2004-09-03 2006-03-09 Staktek Group L.P. Thin module system and method with thermal management
US7511968B2 (en) * 2004-09-03 2009-03-31 Entorian Technologies, Lp Buffered thin module system and method
US7606049B2 (en) * 2004-09-03 2009-10-20 Entorian Technologies, Lp Module thermal management system and method
US7423885B2 (en) * 2004-09-03 2008-09-09 Entorian Technologies, Lp Die module system
US7324352B2 (en) * 2004-09-03 2008-01-29 Staktek Group L.P. High capacity thin module system and method
US20060261449A1 (en) * 2005-05-18 2006-11-23 Staktek Group L.P. Memory module system and method
US7760513B2 (en) * 2004-09-03 2010-07-20 Entorian Technologies Lp Modified core for circuit module system and method
US7606050B2 (en) * 2004-09-03 2009-10-20 Entorian Technologies, Lp Compact module system and method
US7606040B2 (en) * 2004-09-03 2009-10-20 Entorian Technologies, Lp Memory module system and method
US7289327B2 (en) * 2006-02-27 2007-10-30 Stakick Group L.P. Active cooling methods and apparatus for modules
US20060055024A1 (en) * 2004-09-14 2006-03-16 Staktek Group, L.P. Adapted leaded integrated circuit module
US20060072297A1 (en) * 2004-10-01 2006-04-06 Staktek Group L.P. Circuit Module Access System and Method
US7299313B2 (en) * 2004-10-29 2007-11-20 International Business Machines Corporation System, method and storage medium for a memory subsystem command interface
US7395476B2 (en) 2004-10-29 2008-07-01 International Business Machines Corporation System, method and storage medium for providing a high speed test interface to a memory subsystem
US20060095620A1 (en) * 2004-10-29 2006-05-04 International Business Machines Corporation System, method and storage medium for merging bus data in a memory subsystem
US7441060B2 (en) * 2004-10-29 2008-10-21 International Business Machines Corporation System, method and storage medium for providing a service interface to a memory system
US7277988B2 (en) * 2004-10-29 2007-10-02 International Business Machines Corporation System, method and storage medium for providing data caching and data compression in a memory subsystem
US7356737B2 (en) 2004-10-29 2008-04-08 International Business Machines Corporation System, method and storage medium for testing a memory module
US7331010B2 (en) * 2004-10-29 2008-02-12 International Business Machines Corporation System, method and storage medium for providing fault detection and correction in a memory subsystem
US7305574B2 (en) * 2004-10-29 2007-12-04 International Business Machines Corporation System, method and storage medium for bus calibration in a memory subsystem
US7512762B2 (en) * 2004-10-29 2009-03-31 International Business Machines Corporation System, method and storage medium for a memory subsystem with positional read data latency
US20060118936A1 (en) * 2004-12-03 2006-06-08 Staktek Group L.P. Circuit module component mounting system and method
WO2006076381A2 (en) * 2005-01-12 2006-07-20 Legacy Electronics, Inc. Radial circuit board, system, and methods
US20060175693A1 (en) * 2005-02-04 2006-08-10 Staktek Group, L.P. Systems, methods, and apparatus for generating ball-out matrix configuration output for a flex circuit
US20060244114A1 (en) * 2005-04-28 2006-11-02 Staktek Group L.P. Systems, methods, and apparatus for connecting a set of contacts on an integrated circuit to a flex circuit via a contact beam
US20060250780A1 (en) * 2005-05-06 2006-11-09 Staktek Group L.P. System component interposer
US7414312B2 (en) * 2005-05-24 2008-08-19 Kingston Technology Corp. Memory-module board layout for use with memory chips of different data widths
US7478259B2 (en) * 2005-10-31 2009-01-13 International Business Machines Corporation System, method and storage medium for deriving clocks in a memory system
US7685392B2 (en) * 2005-11-28 2010-03-23 International Business Machines Corporation Providing indeterminate read data latency in a memory system
TW200723125A (en) * 2005-12-05 2007-06-16 A Data Technology Co Ltd Memory card module
US7511969B2 (en) * 2006-02-02 2009-03-31 Entorian Technologies, Lp Composite core circuit module system and method
US7636813B2 (en) * 2006-05-22 2009-12-22 International Business Machines Corporation Systems and methods for providing remote pre-fetch buffers
US7594055B2 (en) * 2006-05-24 2009-09-22 International Business Machines Corporation Systems and methods for providing distributed technology independent memory controllers
US7640386B2 (en) * 2006-05-24 2009-12-29 International Business Machines Corporation Systems and methods for providing memory modules with multiple hub devices
US7584336B2 (en) * 2006-06-08 2009-09-01 International Business Machines Corporation Systems and methods for providing data modification operations in memory subsystems
US7493439B2 (en) * 2006-08-01 2009-02-17 International Business Machines Corporation Systems and methods for providing performance monitoring in a memory system
US7669086B2 (en) * 2006-08-02 2010-02-23 International Business Machines Corporation Systems and methods for providing collision detection in a memory system
US7581073B2 (en) * 2006-08-09 2009-08-25 International Business Machines Corporation Systems and methods for providing distributed autonomous power management in a memory system
US7587559B2 (en) * 2006-08-10 2009-09-08 International Business Machines Corporation Systems and methods for memory module power management
US7490217B2 (en) 2006-08-15 2009-02-10 International Business Machines Corporation Design structure for selecting memory busses according to physical memory organization information stored in virtual address translation tables
US7539842B2 (en) 2006-08-15 2009-05-26 International Business Machines Corporation Computer memory system for selecting memory buses according to physical memory organization information stored in virtual address translation tables
US7870459B2 (en) 2006-10-23 2011-01-11 International Business Machines Corporation High density high reliability memory module with power gating and a fault tolerant address and command bus
US7477522B2 (en) * 2006-10-23 2009-01-13 International Business Machines Corporation High density high reliability memory module with a fault tolerant address and command bus
TW200825931A (en) * 2006-12-11 2008-06-16 Kreton Corp Memory packaging element and insert card module using the memory packaging element
US7721140B2 (en) * 2007-01-02 2010-05-18 International Business Machines Corporation Systems and methods for improving serviceability of a memory system
US7603526B2 (en) * 2007-01-29 2009-10-13 International Business Machines Corporation Systems and methods for providing dynamic memory pre-fetch
US7606988B2 (en) 2007-01-29 2009-10-20 International Business Machines Corporation Systems and methods for providing a dynamic memory bank page policy
KR101257912B1 (ko) * 2007-02-14 2013-04-24 삼성전자주식회사 반도체 메모리 장치와 이 장치의 단자 배치 방법, 및 이장치를 구비한 메모리 모듈과 이 모듈의 기판의 단자 및라인 배치 방법
US20090119114A1 (en) * 2007-11-02 2009-05-07 David Alaniz Systems and Methods for Enabling Customer Service
USD709894S1 (en) * 2012-09-22 2014-07-29 Apple Inc. Electronic device
US9823703B2 (en) 2014-03-27 2017-11-21 Google Inc. Modules and connections for modules to couple to a computing device
CN104092476B (zh) * 2014-05-27 2017-06-13 西安中兴新软件有限责任公司 一种兼容电路及终端
JP6543129B2 (ja) 2015-07-29 2019-07-10 ルネサスエレクトロニクス株式会社 電子装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930011739A (ko) * 1991-11-25 1993-06-24 이헌조 휘도 및 색도신호의 스큐보정 안정화장치
JPH08256191A (ja) * 1995-03-17 1996-10-01 Toshiba Corp データ処理装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3705828A1 (de) * 1986-04-25 1987-10-29 Eckhard Dr Ing Wolf Vorrichtung zum anschliessen eines anschlussinkompatiblen integrierten schaltkreises an eine leiterplatte
US5191404A (en) * 1989-12-20 1993-03-02 Digital Equipment Corporation High density memory array packaging
KR940008054A (ko) * 1992-09-01 1994-04-28 김광호 반도체 패키지의 실장구조
EP0662245A4 (en) * 1992-09-16 1995-10-04 James E Clayton LOW THICKNESS MULTI-CHIP MODULE.
JPH06334294A (ja) * 1993-05-18 1994-12-02 Mitsubishi Electric Corp プリント配線構造
JP3167503B2 (ja) * 1993-05-28 2001-05-21 日立化成工業株式会社 メモリモジュールの製造方法
JPH0722727A (ja) * 1993-06-29 1995-01-24 Ibiden Co Ltd 電子部品搭載用基板
US5412538A (en) * 1993-07-19 1995-05-02 Cordata, Inc. Space-saving memory module
US5375084A (en) * 1993-11-08 1994-12-20 International Business Machines Corporation Selectable interface between memory controller and memory simms
FR2719967B1 (fr) * 1994-05-10 1996-06-07 Thomson Csf Interconnexion en trois dimensions de boîtiers de composants électroniques utilisant des circuits imprimés.
US5513135A (en) * 1994-12-02 1996-04-30 International Business Machines Corporation Synchronous memory packaged in single/dual in-line memory module and method of fabrication
US5754408A (en) * 1995-11-29 1998-05-19 Mitsubishi Semiconductor America, Inc. Stackable double-density integrated circuit assemblies
JP3195548B2 (ja) * 1996-03-29 2001-08-06 三菱電機株式会社 半導体装置および半導体モジュールならびに半導体モジュールの製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930011739A (ko) * 1991-11-25 1993-06-24 이헌조 휘도 및 색도신호의 스큐보정 안정화장치
JPH08256191A (ja) * 1995-03-17 1996-10-01 Toshiba Corp データ処理装置

Also Published As

Publication number Publication date
CN1184333A (zh) 1998-06-10
DE19721967A1 (de) 1998-06-10
US6038132A (en) 2000-03-14
DE19721967C2 (de) 2002-03-07
KR19980063301A (ko) 1998-10-07
JPH10173122A (ja) 1998-06-26
TW333696B (en) 1998-06-11

Similar Documents

Publication Publication Date Title
KR100276618B1 (ko) 메모리 모듈
KR100626223B1 (ko) 적층 메모리 패키지를 가진 메모리 확장 모듈
KR100306175B1 (ko) 반도체 기억 장치, 반도체 기억 장치의 레이아웃 방법, 반도체기억 장치의 동작 방법 및 반도체 기억 장치의 회로 배치 패턴
US4884237A (en) Stacked double density memory module using industry standard memory chips
US6215687B1 (en) Semiconductor device and process for manufacturing the same
US4656605A (en) Single in-line memory module
US7414312B2 (en) Memory-module board layout for use with memory chips of different data widths
US6208546B1 (en) Memory module
US20030090879A1 (en) Dual inline memory module
US6163490A (en) Semiconductor memory remapping
KR100355032B1 (ko) 고집적 패키지 메모리 장치, 이 장치를 이용한 메모리 모듈, 및 이 모듈의 제어방법
KR960026780A (ko) 단일/이중 인-라인 메모리 모듈에 패키징되는 동기식 메모리 및 제조 방법
US5587607A (en) Semiconductor integrated circuit device having improvement arrangement of pads
KR950012290B1 (ko) 메모리 모듈
US6121681A (en) Semiconductor device
US5064378A (en) Mounting of DRAMs of different sizes and pinouts within limited footprint
JPH1187640A (ja) 半導体装置および電子装置
JP2007095911A (ja) 半導体装置
KR100225444B1 (ko) 패키지된 집적회로, 회로 기판 및 패키지된 다이나믹 랜덤 액세스 메모리
TW201901863A (zh) 半導體記憶體晶片、半導體記憶體封裝及使用其的電子系統
KR100340060B1 (ko) 티에스오피와호환성이있는씨에스피핀배치방법및그에의한핀배치구조
JPH0714002B2 (ja) チップへの信号供給方法
KR950010760B1 (ko) 다층배선 구조를 갖는 반도체 메모리 장치
JP2000091729A (ja) スタックメモリモジュール
KR20000021618A (ko) 스택 메모리

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee